CN114464644A - 显示基板和显示装置 - Google Patents

显示基板和显示装置 Download PDF

Info

Publication number
CN114464644A
CN114464644A CN202011243173.8A CN202011243173A CN114464644A CN 114464644 A CN114464644 A CN 114464644A CN 202011243173 A CN202011243173 A CN 202011243173A CN 114464644 A CN114464644 A CN 114464644A
Authority
CN
China
Prior art keywords
substrate
compensation
display
orthographic projection
scanning signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202011243173.8A
Other languages
English (en)
Inventor
魏博
周宏军
杜丽丽
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202011243173.8A priority Critical patent/CN114464644A/zh
Priority to PCT/CN2021/123171 priority patent/WO2022095665A1/zh
Priority to US17/801,568 priority patent/US11943981B2/en
Publication of CN114464644A publication Critical patent/CN114464644A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • H10K59/1216Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/12Test circuits or failure detection circuits included in a display system, as permanent part thereof

Abstract

提供一种显示基板和显示装置。该显示基板包括:衬底基板,包括显示区域和边框区域;位于显示区域中的多个像素单元,多个像素单元沿行方向和列方向成阵列地设置于衬底基板,每一个像素单元包括多个子像素;设置于衬底基板的多根扫描信号线,用于分别给多行子像素提供扫描信号;设置于衬底基板上且位于边框区域中的栅极驱动电路,用于输出扫描信号;设置于衬底基板上且位于边框区域中的多个负载补偿单元,多个负载补偿单元位于栅极驱动电路与多个像素单元之间;以及设置于衬底基板且位于边框区域中的多根扫描信号引线,用于将栅极驱动电路输出的扫描信号分别传输给多根扫描信号线。至少一根所述扫描信号引线沿行方向跨过至少一个负载补偿单元。

Description

显示基板和显示装置
技术领域
本公开涉及显示技术领域,并且具体地涉及一种显示基板和显示装置。
背景技术
目前,有机发光二极管(缩写为OLED)显示面板凭借优异的显示效果以及轻薄、可弯曲、抗震性优和适应穿戴产品等诸多特点,在智能手机、电视、虚拟现实设备以及穿戴产品等领域有着广泛的应用。随着显示面板技术的发展以及市场对显示面板的屏占比、适应场合等要求越来越高,设计具有窄边框设计甚至无边框设计以及各种异形设计的显示装置,逐渐成为OLED显示技术领域的研发人员面临的挑战。
在本部分中公开的以上信息仅用于对本公开的技术构思的背景的理解,因此,以上信息可包含不构成现有技术的信息。
发明内容
在一个方面,提供一种显示基板,所述显示基板包括:
衬底基板,所述衬底基板包括显示区域和位于所述显示区域至少一侧的边框区域;
位于所述显示区域中的多个像素单元,所述多个像素单元沿行方向和列方向成阵列地设置于所述衬底基板,每一个像素单元包括多个子像素;
设置于所述衬底基板的多根扫描信号线,所述多根扫描信号线用于分别给多行子像素提供扫描信号;
设置于所述衬底基板上且位于所述边框区域中的栅极驱动电路,所述栅极驱动电路用于输出扫描信号;
设置于所述衬底基板上且位于所述边框区域中的多个负载补偿单元,所述多个负载补偿单元位于所述栅极驱动电路与所述多个像素单元之间;以及
设置于所述衬底基板且位于所述边框区域中的多根扫描信号引线,所述多根扫描信号引线用于将所述栅极驱动电路输出的扫描信号分别传输给所述多根扫描信号线,
其中,至少一根所述扫描信号引线沿所述行方向跨过至少一个所述负载补偿单元。
根据一些示例性的实施例,所述负载补偿单元包括多个补偿电容,每一个补偿电容包括第一补偿电容电极和第二补偿电容电极,所述第一补偿电容电极位于第一导电层中,所述第二补偿电容电极位于第二导电层中,所述第一补偿电容电极在所述衬底基板上的正投影和所述第二补偿电容电极在所述衬底基板上的正投影至少部分重叠;以及所述多根扫描信号引线位于第三导电层中,所述第二导电层位于所述第一导电层远离所述衬底基板的一侧,所述第三导电层位于所述第二导电层远离所述衬底基板的一侧,其中,至少一根所述扫描信号引线在所述衬底基板上的正投影与至少一个负载补偿单元在所述衬底基板上的正投影部分重叠。
根据一些示例性的实施例,至少一根所述扫描信号引线在衬底基板上的正投影与至少一个负载补偿单元的多个补偿电容的第一补偿电容电极和第二补偿电容电极在所述衬底基板上的正投影均至少部分重叠。
根据一些示例性的实施例,在一个负载补偿单元中,所述多个补偿电容的第一补偿电容电极沿所述行方向间隔设置,以在多个第一补偿电容电极之间形成间隙;以及至少一根所述扫描信号引线包括第一部分,所述扫描信号引线的第一部分在所述衬底基板上的正投影与所述间隙在所述衬底基板上的正投影部分重叠。
根据一些示例性的实施例,所述扫描信号引线的第一部分沿相对于所述行方向和所述列方向均倾斜的方向延伸。
根据一些示例性的实施例,所述显示基板还包括:设置于所述衬底基板的多根数据信号线,所述多根数据信号线用于分别给多列子像素提供数据信号;每一个所述第一补偿电容电极通过至少两个第一过孔与一根所述数据信号线电连接,其中,所述至少两个第一过孔沿所述行方向间隔排列。
根据一些示例性的实施例,一个所述第一补偿电容电极在所述衬底基板上的正投影沿所述列方向具有第一尺寸,一个负载补偿单元与和它相邻的另一个负载补偿单元在所述列方向上部分重叠,相邻的两个负载补偿单元重叠的部分沿所述列方向的尺寸小于等于所述第一尺寸的二分之一。
根据一些示例性的实施例,一个负载补偿单元与和它相邻的另一个负载补偿单元在所述列方向上间隔设置。
根据一些示例性的实施例,所述显示基板还包括:设置于所述衬底基板的多根初始化电压线,所述多根初始化电压线用于分别给所述多行子像素提供初始化电压信号;以及设置于所述衬底基板且位于所述边框区域中的多根初始化电压引线,所述多根初始化电压引线用于将初始化电压信号传输给所述多根初始化电压线,其中,至少一根所述初始化电压引线沿所述行方向跨过至少一个所述负载补偿单元。
根据一些示例性的实施例,至少一根所述初始化电压引线包括第一部分,所述初始化电压引线的第一部分在所述衬底基板上的正投影与所述间隙在所述衬底基板上的正投影部分重叠。
根据一些示例性的实施例,所述初始化电压引线的第一部分沿相对于所述行方向和所述列方向均倾斜的方向延伸。
根据一些示例性的实施例,所述显示基板还包括:设置于所述衬底基板的多根驱动电压线,所述多根驱动电压线用于分别给所述多列子像素提供驱动电压信号;每一个所述第二补偿电容电极通过至少两个第二过孔与一根所述驱动电压线电连接,其中,所述至少两个第二过孔沿所述列方向间隔排列。
根据一些示例性的实施例,所述显示基板还包括:设置于所述衬底基板且位于所述边框区域中的测试电路,所述测试电路用于输出数据信号,其中,每一个所述第一补偿电容电极通过至少两个第三过孔与所述测试电路电连接。
根据一些示例性的实施例,所述显示基板还包括:设置于所述衬底基板且位于所述边框区域中的驱动电压引线,所述驱动电压引线用于传输驱动电压信号,其中,每一个所述第二补偿电容电极通过至少两个第四过孔与所述驱动电压引线电连接。
根据一些示例性的实施例,所述负载补偿单元包括至少三个补偿电容,在一个负载补偿单元中,所述至少三个补偿电容的第一补偿电容电极沿所述行方向间隔设置,以在至少三个第一补偿电容电极之间分别形成第一间隙和第二间隙;以及至少一根所述扫描信号引线包括第一部分和第二部分,所述扫描信号引线的第一部分在所述衬底基板上的正投影与所述第一间隙在所述衬底基板上的正投影部分重叠,所述第二部分在所述衬底基板上的正投影与所述第二间隙在所述衬底基板上的正投影部分重叠。
根据一些示例性的实施例,所述扫描信号引线的第一部分和第二部分中的至少一个沿相对于所述行方向和所述列方向均倾斜的方向延伸。
根据一些示例性的实施例,至少一根所述初始化电压引线包括第一部分和第二部分,所述初始化电压引线的第一部分在所述衬底基板上的正投影与所述第一间隙在所述衬底基板上的正投影部分重叠,所述初始化电压引线的第二部分在所述衬底基板上的正投影与所述第二间隙在所述衬底基板上的正投影部分重叠。
根据一些示例性的实施例,所述初始化电压引线的第一部分和第二部分中的至少一个沿相对于所述行方向和所述列方向均倾斜的方向延伸。
根据一些示例性的实施例,在一个负载补偿单元中,所述多个补偿电容的第二补偿电容电极彼此连接。
根据一些示例性的实施例,在一个负载补偿单元中,所述多个补偿电容的第一补偿电容电极在所述衬底基板上的正投影落入彼此连接的多个第二补偿电容电极在所述衬底基板上的正投影内。
根据一些示例性的实施例,彼此连接的多个第二补偿电容电极在所述衬底基板上的正投影覆盖所述第一间隙和所述第二间隙中的每一个在所述衬底基板上的正投影。
根据一些示例性的实施例,彼此连接的多个第二补偿电容电极在所述衬底基板上的正投影覆盖所述扫描信号引线的第一部分和第二部分中的每一个在所述衬底基板上的正投影;以及彼此连接的多个第二补偿电容电极在所述衬底基板上的正投影覆盖所述初始化电压引线的第一部分和第二部分中的每一个在所述衬底基板上的正投影。
根据一些示例性的实施例,所述第一间隙和所述第二间隙中的每一个沿所述行方向的尺寸在1~6微米之间。
根据一些示例性的实施例,所述多根扫描信号线位于所述第一导电层中;和/或,所述多根初始化电压线位于所述第二导电层中。
根据一些示例性的实施例,所述显示区域在所述衬底基板上的正投影呈圆角矩形的形状。
根据一些示例性的实施例,所述多个负载补偿单元沿所述圆角矩形的圆角的轮廓线布置。
根据一些示例性的实施例,多个负载补偿单元分别与多列像素单元一一对应,每一个负载补偿单元中的第一补偿电容电极和第二补偿电容电极的交叠面积与该负载补偿单元所对应的一列像素单元中缺失的像素单元个数成正比。
在另一方面,提供一种显示装置,包括如上所述的显示基板。
附图说明
通过参照附图详细描述本公开的示例性实施例,本公开的特征及优点将变得更加明显。
图1是根据本公开的一些示例性实施例的显示装置的平面示意图;
图2是根据本公开的一些示例性实施例的显示装置的平面示意图,其中示意性示出了显示基板包括的像素单元和负载补偿单元;
图3是图2中的部分I的局部放大图;
图4是图3中的部分II的局部放大图;
图5是根据本公开的一些示例性实施例的显示基板的一个像素驱动电路的等效电路图;
图6是示出根据本公开的一些示例性实施例的显示基板的显示区域中的子像素的示例性实施方式的平面图;
图7至图10是示出图6中的子像素的示例性实施方式的一些膜层的平面图,其中,图7至图10分别示意性示出了半导体层、第一导电层、第二导电层和第三导电层;
图11是示出根据本公开的一些示例性实施例的显示基板的沿图6中的线AA’截取的截面结构的示意图;
图12至图14分别是图4的分层示意图,其中,图12示意性示出了第一导电层的局部平面图,图13示意性示出了第二导电层的局部平面图,图14示意性示出了第三导电层的局部平面图;以及
图15是示出根据本公开的一些示例性实施例的显示基板的沿图4中的线BB’截取的截面结构的示意图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合附图,对本公开实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本公开的一部分实施例,而不是全部的实施例。基于所描述的本公开的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本公开的保护范围。
需要说明的是,在附图中,为了清楚和/或描述的目的,可以放大元件的尺寸和相对尺寸。如此,各个元件的尺寸和相对尺寸不必限于图中所示的尺寸和相对尺寸。在说明书和附图中,相同或相似的附图标号指示相同或相似的部件。
当元件被描述为“在”另一元件“上”、“连接到”另一元件或“结合到”另一元件时,所述元件可以直接在所述另一元件上、直接连接到所述另一元件或直接结合到所述另一元件,或者可以存在中间元件。然而,当元件被描述为“直接在”另一元件“上”、“直接连接到”另一元件或“直接结合到”另一元件时,不存在中间元件。用于描述元件之间的关系的其他术语和/或表述应当以类似的方式解释,例如,“在......之间”对“直接在......之间”、“相邻”对“直接相邻”或“在......上”对“直接在......上”等。此外,术语“连接”可指的是物理连接、电连接、通信连接和/或流体连接。此外,X轴、Y轴和Z轴不限于直角坐标系的三个轴,并且可以以更广泛的含义解释。例如,X轴、Y轴和Z轴可彼此垂直,或者可代表彼此不垂直的不同方向。出于本公开的目的,“X、Y和Z中的至少一个”和“从由X、Y和Z构成的组中选择的至少一个”可以被解释为仅X、仅Y、仅Z、或者诸如XYZ、XYY、YZ和ZZ的X、Y和Z中的两个或更多个的任何组合。如文中所使用的,术语“和/或”包括所列相关项中的一个或多个的任何组合和所有组合。
需要说明的是,虽然术语“第一”、“第二”等可以在此用于描述各种部件、构件、元件、区域、层和/或部分,但是这些部件、构件、元件、区域、层和/或部分不应受到这些术语限制。而是,这些术语用于将一个部件、构件、元件、区域、层和/或部分与另一个相区分。因而,例如,下面讨论的第一部件、第一构件、第一元件、第一区域、第一层和/或第一部分可以被称为第二部件、第二构件、第二元件、第二区域、第二层和/或第二部分,而不背离本公开的教导。
为了便于描述,空间关系术语,例如,“上”、“下”、“左”、“右”等可以在此被使用,来描述一个元件或特征与另一元件或特征如图中所示的关系。应理解,空间关系术语意在涵盖除了图中描述的取向外,装置在使用或操作中的其它不同取向。例如,如果图中的装置被颠倒,则被描述为“在”其它元件或特征“之下”或“下面”的元件将取向为“在”其它元件或特征“之上”或“上面”。
在本文中,术语“基本上”、“大约”、“近似”、“大致”和其它类似的术语用作近似的术语而不是用作程度的术语,并且它们意图解释将由本领域普通技术人员认识到的测量值或计算值的固有偏差。考虑到工艺波动、测量问题和与特定量的测量有关的误差(即,测量系统的局限性)等因素,如这里所使用的“大约”或“近似”包括所陈述的值,并表示对于本领域普通技术人员所确定的特定值在可接受的偏差范围内。例如,“大约”可以表示在一个或更多个标准偏差内,或者在所陈述的值的±30%、±20%、±10%、±5%内。
需要说明的是,在本文中,表示“同一层”指的是采用同一成膜工艺形成用于形成特定图形的膜层,然后利用同一掩模板通过一次构图工艺对该膜层图案化所形成的层结构。根据特定图形的不同,一次构图工艺可能包括多次曝光、显影或刻蚀工艺,而形成的层结构中的特定图形可以是连续的也可以是不连续的。即,位于“同一层”的多个元件、部件、结构和/或部分由相同的材料构成,并且通过同一次构图工艺形成,通常,位于“同一层”的多个元件、部件、结构和/或部分具有大致相同的厚度。
本公开的实施例至少提供一种显示基板和显示装置。所述显示基板包括:衬底基板,所述衬底基板包括显示区域和位于所述显示区域至少一侧的边框区域;位于所述显示区域中的多个像素单元,所述多个像素单元沿行方向和列方向成阵列地设置于所述衬底基板,每一个像素单元包括多个子像素;设置于所述衬底基板的多根扫描信号线,所述多根扫描信号线用于分别给多行子像素提供扫描信号;设置于所述衬底基板上且位于所述边框区域中的栅极驱动电路,所述栅极驱动电路用于输出扫描信号;设置于所述衬底基板上且位于所述边框区域中的多个负载补偿单元,所述多个负载补偿单元位于所述栅极驱动电路与所述多个像素单元之间;以及设置于所述衬底基板且位于所述边框区域中的多根扫描信号引线,所述多根扫描信号引线用于将所述栅极驱动电路输出的扫描信号分别传输给所述多根扫描信号线,其中,至少一根所述扫描信号引线沿所述行方向跨过至少一个所述负载补偿单元。在本公开的实施例提供的显示基板和显示装置中,将用于供给扫描信号的扫描信号引线置于负载补偿单元上方,使得扫描信号引线和负载补偿单元之间存在交叠,可以补偿扫描信号引线,提高扫描信号的稳定性。
图1是根据本公开的一些示例性实施例的显示装置的平面示意图。图2是根据本公开的一些示例性实施例的显示装置的平面示意图,其中示意性示出了显示基板包括的像素单元和负载补偿单元。
结合参照图1和图2,所述显示装置1000可以包括显示基板。所述显示基板可以包括衬底基板100,所述衬底基板100可以包括显示区域AA和位于所述显示区域至少一侧的边框区域NA。需要说明的是,在图1所示的实施例中,边框区域NA包围显示区域AA,但是,本公开的实施例不局限于此,在其他实施例中,边框区域NA可以位于显示区域AA的至少一侧,但不包围所述显示区域AA。
所述显示基板可以包括位于显示区域AA中的多个像素单元P。需要说明的是,像素单元P是用于显示图像的最小单元。例如,像素单元P可以包括发射白色光和/或彩色光的发光器件。
像素单元P可以设置成多个,以沿着在第一方向(例如行方向)X上延伸的行和在第二方向(例如列方向)Y上延伸的列呈矩阵形式布置。然而,本公开的实施例不具体限制像素单元P的布置形式,并且可以以各种形式布置像素单元P。例如,像素单元P可以布置为使得相对于第一方向X和第二方向Y倾斜的方向成为列方向,并且使得与列方向交叉的方向成为行方向。
一个像素单元P可以包括多个子像素。例如,一个像素单元P可以包括3个子像素,即第一子像素SP1、第二子像素SP2和第三子像素SP3。再例如,一个像素单元P可以包括4个子像素,即第一子像素、第二子像素、第三子像素和第四子像素。例如,第一子像素SP1可以为红色子像素,第二子像素SP2可以为绿色子像素,第三子像素SP3可以为蓝色子像素,第四子像素可以为白色子像素。
每一个子像素可以包括发光元件和用于驱动发光元件的像素驱动电路。例如,第一子像素SP1可以包括第一发光元件和用于驱动第一发光元件的第一像素驱动电路,所述第一发光元件可以发射红色光;第二子像素SP2可以包括第二发光元件和用于驱动第二发光元件的第二像素驱动电路,第二发光元件可以发射绿色光;第三子像素SP3可以包括第三发光元件和用于驱动第三发光元件的第三像素驱动电路,第三发光元件可以发射蓝色光。
例如,在OLED显示面板中,子像素的发光元件可以包括叠层设置的阳极、发光材料层和阴极。这样,子像素的发光区域可以是被夹在阳极和阴极的发光材料层的部分所对应的区域。
参照图1,所述显示基板可以包括位于周边区域NA中的负载补偿单元1、测试电路200、栅极驱动电路300、多路选择器400等部件。
显示区域AA可以包括依次连接的第一边界AA1、第二边界AA2、第三边界AA3和第四边界AA4(例如上侧边界、下侧边界、左侧边界和右侧边界)。
在本公开的一些实施例中,显示区域AA在衬底基板100上的正投影可以呈圆角矩形的形状。为了描述方便,可以将圆角矩形的四个圆角分别成为第一圆角部101、第二圆角部102、第三圆角部103和第四圆角部104。例如,第一圆角部101可以位于图1中的左上角处,第二圆角部102可以位于图1中的右上角处,第三圆角部103可以位于图1中的左下角处,第四圆角部104可以位于图1中的右下角处。
测试电路200可以位于周边区域NA中邻近第一边界AA1的一侧,测试电路200与第一边界AA1、第一圆角部101和第二圆角部102相对设置。
例如,测试电路200可以包括多个测试引脚(将在下文中描述),所述多个测试引脚可以用于提供测试信号,例如,所述测试信号可以包括用于显示区域AA中的多个像素单元P的数据信号。
多路选择器400可以位于周边区域NA中邻近第二边界AA2的一侧,多路选择器400与第二边界AA2、第三圆角部103和第四圆角部104相对设置。
例如,多路选择器400可以对布线区中的信号线进行分时复用。如图1所示,所述显示基板包括设置于周边区域NA中的集成电路IC以及位于集成电路IC与多路选择器400之间的布线区500。集成电路IC输出的各路信号通过布线区500中的信号线传输至多路选择器400。然后,在多路选择器400的信号控制端的控制下,各路信号被输出给显示区域AA中的各个像素单元P。通过设置多路选择器400,可以减小布置于布线区的信号线的数量,从而降低布线区中的布线压力。
栅极驱动电路300可以位于周边区域NA中邻近第三边界AA3的一侧和位于周边区域NA中邻近第四边界AA4的一侧。需要说明的是,虽然图1中示出驱动电路位于显示区域AA的左侧和右侧,但是,本公开的实施例不局限于此,驱动电路可以位于周边区域NA任何合适的位置。
例如,所述栅极驱动电路300可以采用GOA技术,即Gate Driver on Array。在GOA技术中,将栅极驱动电路直接设置于阵列基板上,以代替外接驱动芯片。每个GOA单元作为一级移位寄存器,每级移位寄存器与一条栅线连接,通过各级移位寄存器依序轮流输出开启电压,实现像素的逐行扫描。在一些实施例中,每级移位寄存器也可以与多条栅线连接。这样,可以适应显示基板高分辨率、窄边框的发展趋势。
所述显示基板可以包括多个负载补偿单元1。如图1和图2所示,多个负载补偿单元1中的一些位于周边区域NA中邻近第一圆角部101的位置处,多个负载补偿单元1中的另一些位于周边区域NA中邻近第二圆角部102的位置处。多个负载补偿单元1均位于测试电路200与显示区域AA之间。
图3是图2中的部分I的局部放大图。结合参照图2和图3,多个子像素成阵列地布置在衬底基板100上,即,在衬底基板100上形成有多行子像素和多列子像素o对于多列子像素而言,由于显示区域AA呈圆角矩形形状,所以,各列子像素中包括的子像素的数量不一致。
参照图2,圆角矩形具有中心105。第一直线L1沿列方向Y延伸,并且通过中心105。第二直线L2沿列方向Y延伸,并且通过圆角矩形的圆角,例如,通过第一圆角部101。在第一直线L1所在的区域中,一列子像素包括的子像素的数量为N。在第二直线L2所在的区域中,一列子像素包括的子像素的数量为M。由于圆角的存在,所以,数量M小于数量N。结合参照图2,随着第二直线L2逐渐靠近第三边界AA3,数量M可能逐渐变小。
在本公开的实施例中,为了描述方便,以第一直线L1所在的区域中的一列子像素称为参考像素列,与各个圆角对应的子像素列称为边缘像素列。
所述显示基板还包括设置于衬底基板100上的多根数据信号线,多根数据信号线用于分别给多列子像素提供数据信号。由于边缘像素列中的子像素的数量小于参考像素列中的子像素的数量,所以给边缘像素列提供数据信号的数据信号线上的负载与给参考像素列提供数据信号的数据信号线上的负载不一致。所以,需要对边缘像素列进行负载补偿,使得各根数据信号线上的负载一致,从而避免发生显示差异,保证显示品质。
例如,边缘像素列中的子像素的数量越少,为其提供数据信号的数据信号线上的负载越小,需要补偿的负载就越大。因此,可选地,在本公开实施例提供的显示基板中,负载补偿单元对应的数据信号线上连接的子像素的数量越多,负载补偿单元的补偿负载值越小。利用具有不同补偿负载值的负载补偿单元来补偿具有不同子像素数量的数据信号线,从而使不同数据信号线上的负载均一,避免发生显示差异,保证显示品质。
例如,参考像素列中包括的子像素的数量为N,边缘像素列中包括的子像素的数量为M。在对数据信号线上的负载进行补偿时,可以根据待补偿的边缘像素列中包括的子像素的数量与参考像素列中包括的子像素的数量的差异,来确定需要补偿的负载的值。
图4是图3中的部分II的局部放大图。结合参照图1至图4,所述多个负载补偿单元1沿所述圆角矩形的圆角的轮廓线布置。
参照图3和图4,多个负载补偿单元1分别与多列像素单元P一一对应。一个像素单元P可以包括多个子像素,例如3个子像素(例如第一子像素SP1、第二子像素SP2和第三子像素SP3)。一个负载补偿单元1可以包括多个补偿电容,例如3个补偿电容。所述多个补偿电容可以包括第一补偿电容11、第二补偿电容12和第三补偿电容13。在一组对应的负载补偿单元1和一列像素单元P中,第一补偿电容11可以用于补偿一列第一子像素SP1,第二补偿电容12可以用于补偿一列第二子像素SP2,第三补偿电容13可以用于补偿一列第三子像素SP3。
在本公开的实施例中,每一个子像素可以包括发光元件和用于驱动发光元件的像素驱动电路。在图4中,以点划线包围的矩形区域表示每一个子像素的区域。下面,以7T1C像素驱动电路为例,对位于显示区域AA中的每一个子像素的所述像素驱动电路的结构进行详细描述,但是,本公开的实施例并不局限于7T1C像素驱动电路,在不冲突的情况下,其它已知的像素驱动电路结构都可以应用于本公开的实施例中。
图5是根据本公开的一些示例性实施例的显示基板的一个像素驱动电路的等效电路图。图6是示出根据本公开的一些示例性实施例的显示基板的显示区域中的子像素的示例性实施方式的平面图。图7至图10是示出图6中的子像素的示例性实施方式的一些膜层的平面图。例如,图7至图10分别示意性示出了半导体层、第一导电层、第二导电层和第三导电层。
结合参照图5至图10,所述像素驱动电路可以包括:多个薄膜晶体管以及一个存储电容器Cst。所述像素驱动电路用于驱动有机发光二极管(即OLED)。多个薄膜晶体管包括第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6和第七晶体管T7。每一个晶体管均包括栅极、源极和漏极。
所述显示基板还可以包括多根信号线,例如,所述多根信号线包括:用于传输扫描信号Sn的扫描信号线61,用于传输复位控制信号RESET(即前一行的扫描信号)的复位信号线62,用于传输发光控制信号En的发光控制线63,用于传输数据信号Dm的数据信号线64,用于传输驱动电压VDD的驱动电压线65,用于传输初始化电压Vint的初始化电压线66,以及用于传输VSS电压的电源线67。
第一晶体管T1、第二晶体管T2、第三晶体管T3、第四晶体管T4、第五晶体管T5、第六晶体管T6和第七晶体管T7可沿着如图7中的有源层(即半导体层)形成。有源层可具有弯曲或弯折形状,并且可包括对应于第一晶体管T1的第一有源层20a、对应于第二晶体管T2的第二有源层20b、对应于第三晶体管T3的第三有源层20c、对应于第四晶体管T4的第四有源层20d、对应于第五晶体管T5的第五有源层20e、对应于第六晶体管T6的第六有源层20f以及对应于第七晶体管T7的第七有源层20g。
有源层可以包括例如多晶硅,并且例如包括沟道区、源极区和漏极区。沟道区可不进行掺杂或掺杂类型与源极区、漏极区不同,并因此具有半导体特性。源极区和漏极区分别位于沟道区的两侧,并且掺杂有杂质,并因此具有导电性。杂质可根据TFT是N型还是P型晶体管而变化。
第一晶体管T1包括第一有源层20a以及第一栅极G1。第一有源层20a包括第一沟道区201a、第一源极区203a和第一漏极区205a。第一晶体管T1的栅极G1电连接至复位信号线62,第一晶体管T1的源极S1电连接至初始化电压线66。并且第一晶体管T1的漏极D1与存储电容器Cst的一端Cst1、第二晶体管T2的漏极D2以及第三晶体管T3的栅极G3电连接。如图4所示,第一晶体管T1的漏极D1、存储电容器Cst的一端Cst1、第二晶体管T2的漏极D2以及第三晶体管T3的栅极G3电连接于节点N1处。第一晶体管T1根据通过复位信号线62传输的复位控制信号RESET导通,以将初始化电压Vint传输至第三晶体管T3的栅极G1,从而执行初始化操作来将第三晶体管T3的栅极G3的电压初始化。即,第一晶体管T1也称为初始化晶体管。
第二晶体管T2包括第二有源层20b和第二栅极G2。第二有源层20b包括第二沟道区201b、第二源极区203b以及第二漏极区205b。第二晶体管T2的栅极G2电连接至扫描信号线61,第二晶体管T2的源极S2电连接于节点N3,并且第二晶体管T2的漏极D2电连接于节点N1。第二晶体管T2根据通过扫描信号线61传输的扫描信号Sn导通,以将第三晶体管T3的栅极G3和漏极D3彼此电连接,从而执行第三晶体管T3的二极管连接。
第三晶体管T3包括第三有源层20c和第三栅极G3。第三有源层20c包括第三源极区203c、第三漏极区205c以及连接第三源极区203c和第三漏极区205c的第三沟道区201c。第三源极区203c和第三漏极区205c相对于第三沟道区201c在相对的两个方向上延伸。第三晶体管T3的第三源极区203c连接至第四漏极区205d和第五漏极区205e。第三漏极区205c连接至第二源极区203b和第六源极区203f。第三晶体管T3的栅极G3通过过孔VAH1和VAH2以及第一连接线68电连接于节点N1处。第三晶体管T3的栅极G3电连接至节点N1,第三晶体管T3的源极S3电连接至节点N2,第三晶体管T3的漏极D3电连接至节点N3。第三晶体管T3根据第四晶体管T4的开关操作接收数据信号Dm,以向OLED供应驱动电流Id。即,第三晶体管T3也称为驱动晶体管o
第四晶体管T4包括第四有源层20d和第四栅极G4。第四有源层20d包括第四沟道区201d、第四源极区203d和第四漏极区205d。第四晶体管T4用作选择发光目标子像素的开关装置。第四栅极G4连接至扫描信号线61,第四源极区203d通过过孔VAH4连接至数据信号线64,并且第四漏极区205d连接至第一晶体管T1和第五晶体管T5,即电连接至节点N2。第四晶体管T4根据通过扫描信号线61传输的扫描信号Sn导通,以执行开关操作来将数据信号Dm传输至第三晶体管T3的源极S3。
第五晶体管T5包括第五有源层20e和第五栅极G5。第五有源层20e包括第五沟道区201e、第五源极区203e和第五漏极区205e。第五源极区203e可通过过孔VAH6连接至驱动电压线65。第五晶体管T5的栅极G5电连接至发光控制线63,第五晶体管T5的源极S5电连接至驱动电压线65。并且第五晶体管T5的漏极D5电连接至节点N2。
第六晶体管T6包括第六有源层20f和第六栅极G6,并且第六有源层20f包括第六沟道区201f、第六源极区203f和第六漏极区205f。第六漏极区205f可通过过孔VAH7连接至OLED的阳极。第六晶体管T6的栅极G6电连接至发光控制线63,第六晶体管T6的源极S6电连接至节点N3,并且第六晶体管T6的漏极D6电连接至节点N4,即电连接至OLED的阳极。第五晶体管T5和第六晶体管T6根据通过发光控制线63传输的发光控制信号En并发(例如同时)导通,以将驱动电压VDD传输至OLED,从而允许驱动电流Id流进OLED中。
第七晶体管T7包括第七有源层20g和第七栅极G7。第七有源层20g包括第七源极区203g、第七漏极区205g和第七沟道区201g。第七漏极区205g连接至第一晶体管T1的第一源极区203a。第七漏极区205g可通过过孔VAH8、第二连接线69和过孔VAH5电连接至初始化电压线66。第七晶体管T7的栅极G7电连接至复位信号线62,第七晶体管T7的源极S7电连接至节点N4,并且第七晶体管T7的漏极D7电连接至初始化电压线66。
存储电容器Cst的一端(下文称为第一电容电极)Cst1电连接至节点N1,另一端(下文称为第二电容电极)Cst2电连接至驱动电压线65。
OLED的阳极电连接至节点N4,阴极电连接至电源线67,以接收公共电压VSS。相应地,OLED从第三晶体管T3接收驱动电流Id来发光,从而显示图像。
需要说明的是,在图4中,各个薄膜晶体管T1、T2、T3、T4、T5、T6和T7是p沟道场效应晶体管,但是,本公开的实施例不局限于此,薄膜晶体管T1、T2、T3、T4、T5、T6和T7中的至少一些可以是n沟道场效应晶体管。
在操作中,在初始化阶段,具有低电平的复位控制信号RESET通过复位信号线62供应。随后,第一晶体管T1基于复位控制信号RESET的低电平导通,并且来自初始化电压线66的初始化电压Vint通过第一晶体管T1传送至第三晶体管T3的栅极G1。因此,第三晶体管T3由于初始化电压Vint而被初始化。
在数据编程阶段,具有低电平的扫描信号Sn通过扫描信号线61供应。随后,第四晶体管T4和第二晶体管T2基于扫描信号Sn的低电平导通。因此,第三晶体管T3通过导通的第二晶体管T2被置于二极管连接状态并且在正方向上偏置。
随后,通过从经由数据信号线64供应的数据信号Dm中减去第三晶体管T3的阈值电压Vth获得的补偿电压Dm+Vth(例如,Vth是负值)施加至第三晶体管T3的栅极G3。随后,驱动电压VDD和补偿电压Dm+Vth施加至存储电容器Cst的两个端子,使得与相应端子之间的电压差对应的电荷存储在存储电容器Cst中。
在发光阶段,来自发光控制线63的发光控制信号En从高电平变为低电平。随后,在发光阶段,第五晶体管T5和第六晶体管T6基于发光控制信号En的低电平导通。
随后,基于第三晶体管T3的栅极G3的电压与驱动电压VDD之间的差生成驱动电流。与驱动电流和旁路电流之间的差对应的驱动电流Id通过第六晶体管T6供应给OLED。
在发光阶段,基于第三晶体管T3的电流-电压关系,第三晶体管T3的栅源电压由于存储电容器Cst而保持在(Dm+Vth)-VDD处。驱动电流Id与(Dm-VDD)2成比例。因此,驱动电流Id可以不受第三晶体管T3的阈值电压Vth变动的影响。
图11是示出根据本公开的一些示例性实施例的显示基板的沿图6中的线AA’截取的截面结构的示意图。
结合参照图6至图11,所述显示基板包括衬底基板100以及设置于所述衬底基板100上的多个膜层。在一些实施例中,所述多个膜层至少包括半导体层20、第一导电层21、第二导电层22和第三导电层23。半导体层20、第一导电层21、第二导电层22和第三导电层23依次远离衬底基板100设置。所述多个膜层还至少包括多个绝缘膜层,例如,所述多个绝缘膜层可以包括第一栅绝缘层24、第二栅绝缘层25和层间绝缘层26。第一栅绝缘层24可以设置在半导体层20与第一导电层21之间,第二栅绝缘层25可以设置在第一导电层21与第二导电层22之间,层间绝缘层26可以设置在第二导电层22与第三导电层23之间。
例如,半导体层20可以由诸如低温多晶硅的半导体材料形成,其膜层厚度可以在400~800埃的范围内,例如500埃。第一导电层21和第二导电层22可以由形成薄膜晶体管的栅极的导电材料形成,例如该导电材料可以为Mo,其膜层厚度可以在2000~4000埃的范围内,例如3000埃。第三导电层23可以由形成薄膜晶体管的源极和漏极的导电材料形成,例如该导电材料可以包括Ti、Al等,第三导电层23可以具有由Ti/Al/Ti形成的叠层结构,其膜层厚度可以在6000~9000埃的范围内。例如,在第三导电层23具有由Ti/Al/Ti形成的叠层结构的情况下,Ti/Al/Ti每一层的厚度可以分别为约500埃、6000埃和500埃。例如,第一栅绝缘层24和第二栅绝缘层25可以由氧化硅、氮化硅或氮氧化硅形成,每一层可以具有约1000~2000埃的厚度。例如,层间绝缘层26可以由氧化硅、氮化硅或氮氧化硅形成,具有约3000~6000埃的厚度。
所述显示基板包括沿着行方向布置以向子像素11、12和13分别施加扫描信号Sn、复位控制信号RESET、发光控制信号En和初始化电压Vint的扫描信号线61、复位信号线62、发光控制线63和初始化电压线66。所述显示基板还可以包括与扫描信号线61、复位信号线62、发光控制线63和初始化电压线66交叉以向子像素10分别施加数据信号Dm和驱动电压VDD的数据信号线64以及驱动电压线65。
如图8所示,扫描信号线61、复位信号线62和发光控制线63均位于第一导电层21中。上述各个晶体管的栅极G1~G7也均位于第一导电层21中。例如,复位信号线62与半导体层20重叠的部分分别形成第一晶体管T1的栅极G1和第七晶体管T7的栅极G7,扫描信号线61与半导体层20重叠的部分分别形成第二晶体管T2的栅极G2和第四晶体管T4的栅极G4,发光控制线63与半导体层20重叠的部分分别形成第六晶体管T6的栅极G6和第五晶体管T5的栅极G5。
继续参照图8,所述显示基板还可以包括多个第一栅极结构CG1。所述多个第一栅极结构CG1也位于第一导电层21中。第一栅极结构CG1与半导体层20重叠的部分形成第三晶体管T3的第三栅极G3。第一栅极结构CG1也形成存储电容器Cst的一个端子,例如第一电容电极Cst1。即,第一栅极结构CG1同时用作第三晶体管T3的栅极和存储电容器Cst的一个电极。
如图9所示,初始化电压线66位于第二导电层22中。所述显示基板还可以包括多个第二栅极结构CG2。所述多个第二栅极结构CG2也位于第二导电层22中。第二栅极结构CG2形成存储电容器Cst的另一个端子,例如第二电容电极Cst2。即,第一栅极结构CG1和第二栅极结构CG2相对设置,二者在衬底基板100上的正投影彼此至少部分重叠,并且它们之间设置有第二栅绝缘层25。例如,第一栅极结构CG1可以通过过孔VAH1和VAH2以及第一连接线68电连接于节点N1处,第二栅极结构CG2可以通过过孔VAH9电连接至驱动电压线65,即二者连接至不同的电压信号。这样,第一栅极结构CG1和第二栅极结构CG2彼此重叠的部分可以形成所述存储电容器Cst。
如图10所示,数据信号线64以及驱动电压线65位于第三导电层23中。另外,第一连接线68和第二连接线69也位于第三导电层23中。
图12至图14分别是图4的分层示意图,其中,图12示意性示出了第一导电层的局部平面图,图13示意性示出了第二导电层的局部平面图,图14示意性示出了第三导电层的局部平面图。需要说明的是,为了清楚显示本公开实施例的结构,在图12至图14中,显示区域AA中的各个子像素的平面结构被省略,各个子像素的平面结构具体可以参见上文针对图5至图10的描述。
结合参照图4、图12至图14,每一个补偿电容可以包括第一补偿电容电极110和第二补偿电容电极120,第一补偿电容电极110位于第一导电层21中,第二补偿电容电极120位于第二导电层22中。
第一补偿电容电极110和第二补偿电容电极120相对设置,二者在衬底基板100上的正投影彼此至少部分重叠,并且它们之间设置有第二栅绝缘层25。例如,第一补偿电容电极110可以电连接至数据信号,第二补偿电容电极120可以电连接至驱动电压,即二者连接至不同的电压信号。这样,第一补偿电容电极110和第二补偿电容电极120彼此重叠的部分可以形成所述补偿电容。
在本公开的一些示例性实施例中,在一个负载补偿单元中,多个补偿电容的第一补偿电容电极110彼此之间间隔设置,即,在任意相邻的两个第一补偿电容电极110之间设置有间隙。
例如,在图示的实施例中,一个负载补偿单元1可以包括3个补偿电容,分别为第一补偿电容11、第二补偿电容12和第三补偿电容13。第一补偿电容11、第二补偿电容12和第三补偿电容13的第一补偿电容电极110彼此之间间隔设置。即,第一补偿电容11的第一补偿电容电极110与第二补偿电容12的第一补偿电容电极110之间设置有第一间隙14;第二补偿电容12的第一补偿电容电极110与第三补偿电容13的第一补偿电容电极110之间设置有第二间隙15。
例如,在图示的实施例中,每一个第一补偿电容电极110可以沿列方向Y延伸,一个负载补偿单元1内的多个第一补偿电容电极110可以沿行方向X间隔设置,第一间隙14和第二间隙15均沿列方向Y延伸。
在本公开的一些示例性实施例中,在一个负载补偿单元中,所述多个补偿电容的第二补偿电容电极120彼此连接。换句话说,一个负载补偿单元的多个第二补偿电容电极120形成为连续延伸的整体结构。
例如,在一个负载补偿单元1中,所述多个补偿电容的第一补偿电容电极110在所述衬底基板100上的正投影落入彼此连接的多个第二补偿电容电极120在所述衬底基板100上的正投影内。通过这样的方式,有利于增大第一补偿电容电极与第二补偿电容电极之间的交叠面积,从而有利于增大补偿电容的电容值。
需要说明的是,在本公开的实施例中,多个相邻的负载补偿单元的第二补偿电容电极120可以彼此连接。换句话说,多个负载补偿单元的多个第二补偿电容电极120可以形成为连续延伸的整体结构。
参照图12,第一补偿电容电极110可以包括第一电极主体111、第一电极连接部112和第二电极连接部113。第一电极主体111在衬底基板上的正投影呈大致矩形形状。第一电极连接部112连接于第一电极主体111靠近显示区域AA的端部上,第二电极连接部113连接于第一电极主体111远离显示区域AA的端部上。
参照图13,第二补偿电容电极120可以包括第二电极主体121、第三电极连接部122和第四电极连接部123。第二电极主体121在衬底基板上的正投影呈大致矩形形状。第三电极连接部122连接于第二电极主体121靠近显示区域AA的端部上,第四电极连接部123连接于第二电极主体121远离显示区域AA的端部上。
参照图4,所述显示基板还包括多个第一过孔VH1,例如,至少两个第一过孔VH1。多个第一过孔VH1暴露第一电极连接部112的一部分。一根数据信号线64通过多个第一过孔VH1与一个第一补偿电容电极110电连接。
如图4所示,多个第一过孔VH1沿所述行方向X间隔排列。即,连接至同一根数据信号线64的多个第一过孔VH1沿所述行方向X排列。这样,有利于充分利用空间布置补偿电容与数据信号线的连接结构。
所述显示基板还包括多个第二过孔VH2,例如,至少两个第二过孔VH2。多个第二过孔VH2暴露第三电极连接部122的一部分。一根驱动电压线65通过多个第二过孔VH2与一个第二补偿电容电极120电连接。
多个第二过孔VH2沿所述列方向Y间隔排列。即,连接至同一根驱动电压线65的多个第二过孔VH2沿所述列方向Y排列。这样,有利于充分利用空间布置补偿电容与驱动电压线的连接结构。
结合图1和图4,测试电路200可以包括多个测试引脚201,所述多个测试引脚201可以用于提供测试信号,例如,所述测试信号可以包括用于显示区域AA中的多个像素单元P的数据信号。
所述显示基板还包括多个第三过孔VH3,例如,至少两个第三过孔VH3。多个第三过孔VH3暴露第二电极连接部113的一部分。一个测试引脚201通过多个第三过孔VH3与一个第一补偿电容电极110电连接。
多个第三过孔VH3沿所述列方向Y间隔排列。即,连接至同一个测试引脚201的多个第三过孔VH3沿所述列方向Y排列。
也就是说,第一补偿电容电极110的一端电连接至测试电路200的测试引脚201,另一端电连接至数据信号线64。以此方式,将所述补偿电容电连接至数据信号线64上,以补偿一列子像素的数据信号线64上的负载。
所述显示基板还包括多个第四过孔VH4,例如,至少两个第四过孔VH4。多个第四过孔VH4暴露第四电极连接部123的一部分。所述显示基板还可以包括驱动电压引线650,用于提供驱动电压VDD。驱动电压引线650通过多个第四过孔VH4与一个第二补偿电容电极120电连接。多个第四过孔VH4沿所述列方向Y间隔排列。
也就是说,第二补偿电容电极120的一端电连接至驱动电压引线650,另一端电连接至驱动电压线65。
所述显示基板还可以包括设置于所述衬底基板100且位于所述边框区域NA中的多根扫描信号引线610。多根扫描信号引线610用于将栅极驱动电路300输出的扫描信号传输给多根扫描信号线61和多根复位信号线62。例如,多根扫描信号引线610可以位于第三导电层23中。
参照图3和图4,多根扫描信号引线610中的至少一根沿所述行方向X跨过至少一个负载补偿单元1。
对于每一行子像素而言,沿行方向X延伸的一根扫描信号线61和一根复位信号线62分别给该行中的各个子像素提供扫描信号和复位信号。对应地,一根扫描信号引线610一端电连接栅极驱动电路300,另一端通过信号转接结构分别电连接扫描信号线61和复位信号线62,以将栅极驱动电路300输出的扫描信号传输给多根扫描信号线61和多根复位信号线62。
在第一圆角部101和第二圆角部102处,由于在栅极驱动电路300与各行子像素之间设置有负载补偿单元1,所以,在第一圆角部101和第二圆角部102处的多根扫描信号引线610沿所述行方向X跨过至少一个负载补偿单元1。
例如,扫描信号引线610沿所述行方向X可以跨过一个负载补偿单元1。可选地,扫描信号引线610沿所述行方向X可以跨过两个相邻的负载补偿单元1。
例如,所述多根扫描信号引线610中的至少一根在衬底基板100上的正投影与至少一个负载补偿单元1的多个补偿电容的第一补偿电容电极110和第二补偿电容电极120在所述衬底基板100上的正投影均至少部分重叠。
在本公开的实施例中,将用于供给扫描信号的扫描信号引线置于负载补偿单元上方,使得扫描信号引线和负载补偿单元之间存在交叠,可以补偿扫描信号引线,提高扫描信号的稳定性。
图15是示出根据本公开的一些示例性实施例的显示基板的沿图4中的线BB’截取的截面结构的示意图。结合参照图4和图15,在一个负载补偿单元1中,所述多个补偿电容的第一补偿电容电极110沿所述行方向X间隔设置,以在多个第一补偿电容电极110之间形成间隙,例如,上述的第一间隙14和第二间隙15。
所述多根扫描信号引线610中的至少一根包括第一部分611,所述第一部分611在所述衬底基板100上的正投影与所述间隙在所述衬底基板100上的正投影部分重叠。例如,所述扫描信号引线610的第一部分611沿相对于所述行方向X和所述列方向Y均倾斜的方向延伸。
例如,所述多根扫描信号引线610中的至少一根包括第一部分611和第二部分612,所述第一部分611在所述衬底基板100上的正投影与所述第一间隙14在所述衬底基板100上的正投影部分重叠,所述第二部分612在所述衬底基板100上的正投影与所述第二间隙15在所述衬底基板100上的正投影部分重叠。
例如,所述扫描信号引线610的第一部分611和第二部分612中的至少一个沿相对于所述行方向X和所述列方向Y均倾斜的方向延伸。可选地,所述扫描信号引线610的第一部分611和第二部分612两者沿相对于所述行方向X和所述列方向Y均倾斜的方向延伸。可选地,所述扫描信号引线610的第一部分611和第二部分612中的一个沿相对于所述行方向X和所述列方向Y均倾斜的方向延伸,另一个沿所述行方向X延伸。
继续参照图4,所述显示基板还可以包括设置于所述衬底基板100且位于所述边框区域NA中的多根初始化电压引线660。多根初始化电压引线660用于将初始化电压信号传输给初始化电压线66。例如,多根初始化电压引线660可以位于第三导电层23中。
参照图3和图4,多根初始化电压引线660中的至少一根沿所述行方向X跨过至少一个负载补偿单元1。
例如,在第一圆角部101和第二圆角部102处,在第一圆角部101和第二圆角部102处的多根初始化电压引线660沿所述行方向X跨过至少一个负载补偿单元1。
例如,初始化电压引线660沿所述行方向X可以跨过一个负载补偿单元1。可选地,初始化电压引线660沿所述行方向X可以跨过两个相邻的负载补偿单元1。
例如,所述多根初始化电压引线660中的至少一根在衬底基板100上的正投影与至少一个负载补偿单元1的多个补偿电容的第一补偿电容电极110和第二补偿电容电极120在所述衬底基板100上的正投影均至少部分重叠。
在本公开的实施例中,将用于供给初始化电压信号的初始化电压引线置于负载补偿单元上方,使得初始化电压引线和负载补偿单元之间存在交叠,可以补偿初始化电压引线,提高初始化电压信号的稳定性。
所述多根初始化电压引线660中的至少一根包括第一部分661,所述第一部分661在所述衬底基板100上的正投影与所述间隙在所述衬底基板100上的正投影部分重叠。例如,所述初始化电压引线660的第一部分661沿相对于所述行方向X和所述列方向Y均倾斜的方向延伸。
例如,所述多根初始化电压引线660中的至少一根包括第一部分661和第二部分662,所述第一部分661在所述衬底基板100上的正投影与所述第一间隙14在所述衬底基板100上的正投影部分重叠,所述第二部分662在所述衬底基板100上的正投影与所述第二间隙15在所述衬底基板100上的正投影部分重叠。
例如,所述初始化电压引线660的第一部分661和第二部分662中的至少一个沿相对于所述行方向X和所述列方向Y均倾斜的方向延伸。可选地,所述初始化电压引线660的第一部分661和第二部分662两者沿相对于所述行方向X和所述列方向Y均倾斜的方向延伸。可选地,所述初始化电压引线660的第一部分661和第二部分662中的一个沿相对于所述行方向X和所述列方向Y均倾斜的方向延伸,另一个沿所述行方向X延伸。
继续参照图3、图4和图12至图14,一个第一补偿电容电极110在所述衬底基板100上的正投影沿所述列方向Y具有第一尺寸。一个第一补偿电容电极110在所述衬底基板100上的正投影沿所述列方向Y的第一尺寸可以用第一电极主体111所述衬底基板100上的正投影沿所述列方向Y的尺寸表示,即,用图3中的H1表示。
例如,一个负载补偿单元1与和它相邻的另一个负载补偿单元1在所述列方向Y上部分重叠,相邻的两个负载补偿单元重叠的部分沿所述列方向Y的尺寸可以小于等于所述第一尺寸H1的二分之一。例如,相邻的两个负载补偿单元重叠的部分沿所述列方向Y的尺寸可以小于等于所述第一尺寸H1的二分之一。
例如,一个负载补偿单元1与和它相邻的另一个负载补偿单元1在所述列方向Y上可以不重叠,即,一个负载补偿单元1与和它相邻的另一个负载补偿单元1在所述列方向Y上间隔设置。
在本公开的实施例中,如上所述,参考像素列中包括的子像素的数量为N,边缘像素列中包括的子像素的数量为M。在对数据信号线上的负载进行补偿时,可以根据待补偿的边缘像素列中包括的子像素的数量与参考像素列中包括的子像素的数量的差异,来确定需要补偿的负载的值。对于图1所示的圆角矩形的显示基板,由于待补偿的边缘像素列中包括的子像素的数量与参考像素列中包括的子像素的数量的差异较小,所以,补偿电容的电容值可以设置得较小。换句话说,每一个负载补偿单元1中的第一补偿电容电极110和第二补偿电容电极120的交叠面积与该负载补偿单元1所对应的一列像素单元中缺失的像素单元的个数(即N-M的值)成正比。
在一些示例性的实施例中,每一个补偿电容的电容值可以小于电容阈值,例如,所述电容阈值可以为大约5fF。
由于补偿电容的电容值较小,所以,相邻的补偿电容之间的相互影响也较小,相应地,相邻的补偿电容之间的间隙可以设置得较小。例如,在本公开的实施例中,所述第一间隙14和所述第二间隙15中的每一个沿所述行方向X的尺寸在1~6微米之间。
此外,在本公开的实施例中,由于相邻的补偿电容之间的相互影响较小,所以,所述第一间隙14和所述第二间隙15中可以不设置例如位于半导体层20中的隔断构件来隔离相邻的补偿电容。也就是说,所述第一间隙14和所述第二间隙15中每一个在衬底基板100上的正投影与半导体层20在衬底基板100上的正投影不重叠。
通过上述设置,可以减小负载补偿单元的占用面积,有利于实现窄边框。
本公开的至少一些实施例还提供一种显示面板,所述显示面板包括如上所述的显示基板o例如,所述显示面板可以是OLED显示面板。
参照图1,本公开的至少一些实施例还提供一种显示装置。该显示装置可以包括如上所述的显示基板。所述显示装置包括显示区域AA和边框区域NA,边框区域NA具有较小的宽度,从而实现了窄边框的显示装置。
所述显示装置可以包括任何具有显示功能的设备或产品。例如,所述显示装置可以是智能电话、移动电话、电子书阅读器、台式电脑(PC)、膝上型PC、上网本PC、个人数字助理(PDA)、便携式多媒体播放器(PMP)、数字音频播放器、移动医疗设备、相机、可穿戴设备(例如头戴式设备、电子服饰、电子手环、电子项链、电子配饰、电子纹身、或智能手表)、电视机等。
应该理解,根据本公开实施例的显示装置具有上述显示基板的所有特点和优点,具体可以参见上文的描述,在此不再赘述。
虽然本公开的总体技术构思的一些实施例已被显示和说明,本领域普通技术人员将理解,在不背离所述总体技术构思的原则和精神的情况下,可对这些实施例做出改变,本公开的范围以权利要求和它们的等同物限定。

Claims (28)

1.一种显示基板,其特征在于,所述显示基板包括:
衬底基板,所述衬底基板包括显示区域和位于所述显示区域至少一侧的边框区域;
位于所述显示区域中的多个像素单元,所述多个像素单元沿行方向和列方向成阵列地设置于所述衬底基板,每一个像素单元包括多个子像素;
设置于所述衬底基板的多根扫描信号线,所述多根扫描信号线用于分别给多行子像素提供扫描信号;
设置于所述衬底基板上且位于所述边框区域中的栅极驱动电路,所述栅极驱动电路用于输出扫描信号;
设置于所述衬底基板上且位于所述边框区域中的多个负载补偿单元,所述多个负载补偿单元位于所述栅极驱动电路与所述多个像素单元之间;以及
设置于所述衬底基板且位于所述边框区域中的多根扫描信号引线,所述多根扫描信号引线用于将所述栅极驱动电路输出的扫描信号分别传输给所述多根扫描信号线,
其中,至少一根所述扫描信号引线沿所述行方向跨过至少一个所述负载补偿单元。
2.根据权利要求1所述的显示基板,其特征在于,所述负载补偿单元包括多个补偿电容,每一个补偿电容包括第一补偿电容电极和第二补偿电容电极,所述第一补偿电容电极位于第一导电层中,所述第二补偿电容电极位于第二导电层中,所述第一补偿电容电极在所述衬底基板上的正投影和所述第二补偿电容电极在所述衬底基板上的正投影至少部分重叠;以及
所述多根扫描信号引线位于第三导电层中,所述第二导电层位于所述第一导电层远离所述衬底基板的一侧,所述第三导电层位于所述第二导电层远离所述衬底基板的一侧,
其中,至少一根所述扫描信号引线在所述衬底基板上的正投影与至少一个负载补偿单元在所述衬底基板上的正投影部分重叠。
3.根据权利要求2所述的显示基板,其特征在于,至少一根所述扫描信号引线在衬底基板上的正投影与至少一个负载补偿单元的多个补偿电容的第一补偿电容电极和第二补偿电容电极在所述衬底基板上的正投影均至少部分重叠。
4.根据权利要求2或3所述的显示基板,其特征在于,在一个负载补偿单元中,所述多个补偿电容的第一补偿电容电极沿所述行方向间隔设置,以在多个第一补偿电容电极之间形成间隙;以及
至少一根所述扫描信号引线包括第一部分,所述扫描信号引线的第一部分在所述衬底基板上的正投影与所述间隙在所述衬底基板上的正投影部分重叠。
5.根据权利要求4所述的显示基板,其特征在于,所述扫描信号引线的第一部分沿相对于所述行方向和所述列方向均倾斜的方向延伸。
6.根据权利要求2或3所述的显示基板,其特征在于,所述显示基板还包括:设置于所述衬底基板的多根数据信号线,所述多根数据信号线用于分别给多列子像素提供数据信号;
每一个所述第一补偿电容电极通过至少两个第一过孔与一根所述数据信号线电连接,
其中,所述至少两个第一过孔沿所述行方向间隔排列。
7.根据权利要求2或3所述的显示基板,其特征在于,一个所述第一补偿电容电极在所述衬底基板上的正投影沿所述列方向具有第一尺寸,一个负载补偿单元与和它相邻的另一个负载补偿单元在所述列方向上部分重叠,相邻的两个负载补偿单元重叠的部分沿所述列方向的尺寸小于等于所述第一尺寸的二分之一。
8.根据权利要求2或3所述的显示基板,其特征在于,一个负载补偿单元与和它相邻的另一个负载补偿单元在所述列方向上间隔设置。
9.根据权利要求4所述的显示基板,其特征在于,所述显示基板还包括:
设置于所述衬底基板的多根初始化电压线,所述多根初始化电压线用于分别给所述多行子像素提供初始化电压信号;以及
设置于所述衬底基板且位于所述边框区域中的多根初始化电压引线,所述多根初始化电压引线用于将初始化电压信号传输给所述多根初始化电压线,
其中,至少一根所述初始化电压引线沿所述行方向跨过至少一个所述负载补偿单元。
10.根据权利要求9所述的显示基板,其特征在于,至少一根所述初始化电压引线包括第一部分,所述初始化电压引线的第一部分在所述衬底基板上的正投影与所述间隙在所述衬底基板上的正投影部分重叠。
11.根据权利要求10所述的显示基板,其特征在于,所述初始化电压引线的第一部分沿相对于所述行方向和所述列方向均倾斜的方向延伸。
12.根据权利要求6所述的显示基板,其特征在于,所述显示基板还包括:设置于所述衬底基板的多根驱动电压线,所述多根驱动电压线用于分别给所述多列子像素提供驱动电压信号;
每一个所述第二补偿电容电极通过至少两个第二过孔与一根所述驱动电压线电连接,
其中,所述至少两个第二过孔沿所述列方向间隔排列。
13.根据权利要求6所述的显示基板,其特征在于,所述显示基板还包括:设置于所述衬底基板且位于所述边框区域中的测试电路,所述测试电路用于输出数据信号,
其中,每一个所述第一补偿电容电极通过至少两个第三过孔与所述测试电路电连接。
14.根据权利要求12所述的显示基板,其特征在于,所述显示基板还包括:设置于所述衬底基板且位于所述边框区域中的驱动电压引线,所述驱动电压引线用于传输驱动电压信号,
其中,每一个所述第二补偿电容电极通过至少两个第四过孔与所述驱动电压引线电连接。
15.根据权利要求2或3所述的显示基板,其特征在于,所述负载补偿单元包括至少三个补偿电容,在一个负载补偿单元中,所述至少三个补偿电容的第一补偿电容电极沿所述行方向间隔设置,以在至少三个第一补偿电容电极之间分别形成第一间隙和第二间隙;以及
至少一根所述扫描信号引线包括第一部分和第二部分,所述扫描信号引线的第一部分在所述衬底基板上的正投影与所述第一间隙在所述衬底基板上的正投影部分重叠,所述第二部分在所述衬底基板上的正投影与所述第二间隙在所述衬底基板上的正投影部分重叠。
16.根据权利要求15所述的显示基板,其特征在于,所述扫描信号引线的第一部分和第二部分中的至少一个沿相对于所述行方向和所述列方向均倾斜的方向延伸。
17.根据权利要求15所述的显示基板,其特征在于,至少一根所述初始化电压引线包括第一部分和第二部分,所述初始化电压引线的第一部分在所述衬底基板上的正投影与所述第一间隙在所述衬底基板上的正投影部分重叠,所述初始化电压引线的第二部分在所述衬底基板上的正投影与所述第二间隙在所述衬底基板上的正投影部分重叠。
18.根据权利要求17所述的显示基板,其特征在于,所述初始化电压引线的第一部分和第二部分中的至少一个沿相对于所述行方向和所述列方向均倾斜的方向延伸。
19.根据权利要求18所述的显示基板,其特征在于,在一个负载补偿单元中,所述多个补偿电容的第二补偿电容电极彼此连接。
20.根据权利要求19所述的显示基板,其特征在于,在一个负载补偿单元中,所述多个补偿电容的第一补偿电容电极在所述衬底基板上的正投影落入彼此连接的多个第二补偿电容电极在所述衬底基板上的正投影内。
21.根据权利要求20所述的显示基板,其特征在于,彼此连接的多个第二补偿电容电极在所述衬底基板上的正投影覆盖所述第一间隙和所述第二间隙中的每一个在所述衬底基板上的正投影。
22.根据权利要求21所述的显示基板,其特征在于,彼此连接的多个第二补偿电容电极在所述衬底基板上的正投影覆盖所述扫描信号引线的第一部分和第二部分中的每一个在所述衬底基板上的正投影;以及
彼此连接的多个第二补偿电容电极在所述衬底基板上的正投影覆盖所述初始化电压引线的第一部分和第二部分中的每一个在所述衬底基板上的正投影。
23.根据权利要求15所述的显示基板,其特征在于,所述第一间隙和所述第二间隙中的每一个沿所述行方向的尺寸在1~6微米之间。
24.根据权利要求9所述的显示基板,其特征在于,所述多根扫描信号线位于所述第一导电层中;和/或,
所述多根初始化电压线位于所述第二导电层中。
25.根据权利要求1所述的显示基板,其特征在于,所述显示区域在所述衬底基板上的正投影呈圆角矩形的形状。
26.根据权利要求25所述的显示基板,其特征在于,所述多个负载补偿单元沿所述圆角矩形的圆角的轮廓线布置。
27.根据权利要求3所述的显示基板,其特征在于,多个负载补偿单元分别与多列像素单元一一对应,每一个负载补偿单元中的第一补偿电容电极和第二补偿电容电极的交叠面积与该负载补偿单元所对应的一列像素单元中缺失的像素单元个数成正比。
28.一种显示装置,包括根据权利要求1-27中任一项所述的显示基板。
CN202011243173.8A 2020-11-09 2020-11-09 显示基板和显示装置 Pending CN114464644A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202011243173.8A CN114464644A (zh) 2020-11-09 2020-11-09 显示基板和显示装置
PCT/CN2021/123171 WO2022095665A1 (zh) 2020-11-09 2021-10-12 显示基板和显示装置
US17/801,568 US11943981B2 (en) 2020-11-09 2021-10-12 Display substrate and display apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011243173.8A CN114464644A (zh) 2020-11-09 2020-11-09 显示基板和显示装置

Publications (1)

Publication Number Publication Date
CN114464644A true CN114464644A (zh) 2022-05-10

Family

ID=81404611

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011243173.8A Pending CN114464644A (zh) 2020-11-09 2020-11-09 显示基板和显示装置

Country Status (3)

Country Link
US (1) US11943981B2 (zh)
CN (1) CN114464644A (zh)
WO (1) WO2022095665A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024000471A1 (zh) * 2022-06-30 2024-01-04 京东方科技集团股份有限公司 显示基板和显示装置
WO2024046054A1 (zh) * 2022-08-30 2024-03-07 京东方科技集团股份有限公司 显示基板、显示面板及显示装置

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101376654B1 (ko) * 2007-07-09 2014-03-21 엘지디스플레이 주식회사 액정표시장치
CN108352151B (zh) 2016-03-28 2020-12-01 苹果公司 发光二极管显示器
CN108231790B (zh) 2016-12-13 2019-09-17 昆山工研院新型平板显示技术中心有限公司 显示装置及其制造方法
JP2019070744A (ja) 2017-10-10 2019-05-09 三菱電機株式会社 液晶表示装置
EP3477705B1 (en) 2017-10-30 2021-04-07 LG Display Co., Ltd. Display device
KR102509413B1 (ko) 2017-12-12 2023-03-10 엘지디스플레이 주식회사 표시 장치
CN108376522B (zh) * 2018-04-27 2020-06-26 上海中航光电子有限公司 一种异形显示面板及显示装置
CN108598127B (zh) 2018-05-14 2021-03-02 昆山国显光电有限公司 驱动基板和显示面板
CN108648615B (zh) 2018-05-14 2021-06-15 昆山国显光电有限公司 显示面板
CN108878452B (zh) 2018-06-29 2020-08-25 武汉天马微电子有限公司 显示面板和显示装置
CN108807488A (zh) 2018-06-29 2018-11-13 武汉天马微电子有限公司 显示面板和显示装置
CN109065550B (zh) 2018-07-25 2020-12-22 武汉华星光电技术有限公司 薄膜晶体管阵列面板及显示装置
CN110782833B (zh) 2018-07-30 2021-09-21 成都京东方光电科技有限公司 一种显示面板及显示装置
CN109765738A (zh) 2019-03-22 2019-05-17 厦门天马微电子有限公司 一种阵列基板及显示装置
CN110164869B (zh) 2019-04-12 2021-07-30 上海中航光电子有限公司 显示面板和显示装置
CN209843713U (zh) 2019-06-26 2019-12-24 昆山国显光电有限公司 一种显示面板及显示装置
CN211426992U (zh) 2020-01-11 2020-09-04 鸿富锦精密工业(深圳)有限公司 阵列基板、显示面板及显示装置
CN214505498U (zh) 2020-11-09 2021-10-26 京东方科技集团股份有限公司 显示基板和显示装置

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2024000471A1 (zh) * 2022-06-30 2024-01-04 京东方科技集团股份有限公司 显示基板和显示装置
WO2024046054A1 (zh) * 2022-08-30 2024-03-07 京东方科技集团股份有限公司 显示基板、显示面板及显示装置

Also Published As

Publication number Publication date
US11943981B2 (en) 2024-03-26
US20230136237A1 (en) 2023-05-04
WO2022095665A1 (zh) 2022-05-12

Similar Documents

Publication Publication Date Title
WO2022011582A1 (zh) 显示基板、显示面板和显示装置
US10964272B2 (en) Display module
CN214505498U (zh) 显示基板和显示装置
CN113053290B (zh) 显示面板及显示装置
WO2022095665A1 (zh) 显示基板和显示装置
CN113870767B (zh) 像素电路、显示基板、显示面板和显示装置
US10903300B2 (en) Display panel
CN114097090A (zh) 显示基板和显示装置
WO2022067648A1 (zh) 显示基板、显示面板和显示装置
CN115053282B (zh) 显示基板、显示面板和显示装置
US20210151470A1 (en) Display device
CN114446240B (zh) 显示面板供电电路、显示面板及显示装置
CN115191037B (zh) 显示基板、显示面板和显示装置
WO2022165806A1 (zh) 显示基板、显示面板和显示装置
US20220320212A1 (en) Display substrate, display panel, and display device
CN115812346B (zh) 显示面板和显示装置
CN115516640A (zh) 显示基板、掩模板和显示装置
US20240144878A1 (en) Display substrate and display apparatus
WO2022165807A1 (zh) 显示基板、显示面板和显示装置
WO2023123237A1 (zh) 像素组、阵列基板和显示面板
WO2022088956A1 (zh) 显示基板和显示装置
CN117858546A (zh) 显示装置
CN116741785A (zh) 一种显示面板及显示装置
CN114171564A (zh) 显示基板、显示面板和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination