CN114446240B - 显示面板供电电路、显示面板及显示装置 - Google Patents
显示面板供电电路、显示面板及显示装置 Download PDFInfo
- Publication number
- CN114446240B CN114446240B CN202210157050.5A CN202210157050A CN114446240B CN 114446240 B CN114446240 B CN 114446240B CN 202210157050 A CN202210157050 A CN 202210157050A CN 114446240 B CN114446240 B CN 114446240B
- Authority
- CN
- China
- Prior art keywords
- signal output
- display panel
- voltage
- generating unit
- voltage generating
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02J—CIRCUIT ARRANGEMENTS OR SYSTEMS FOR SUPPLYING OR DISTRIBUTING ELECTRIC POWER; SYSTEMS FOR STORING ELECTRIC ENERGY
- H02J1/00—Circuit arrangements for dc mains or dc distribution networks
- H02J1/08—Three-wire systems; Systems having more than three wires
- H02J1/082—Plural DC voltage, e.g. DC supply voltage with at least two different DC voltage levels
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
本公开实施例提供一种显示面板供电电路、显示面板及显示装置。该显示面板供电电路,包括:控制模块以及与所述控制模块连接的电压生成模块、第一信号输出端、第二信号输出端和第三信号输出端,其中,所述控制模块,被配置为当所述显示面板供电电路与带有屏下传感器的显示面板连接时,控制所述电压生成模块向第一信号输出端、第二信号输出端和第三信号输出端提供三个不同的初始电压;或者,当所述显示面板供电电路与不带有屏下传感器的显示面板绑定时,控制所述电压生成模块向第一信号输出端、第二信号输出端和第三信号输出端提供两个不同的初始电压。
Description
技术领域
本公开实施例涉及但不限于显示技术领域,尤其涉及一种显示面板供电电路、显示面板及显示装置。
背景技术
有机发光二极管(Organic Light Emitting Diode,OLED)和量子点发光二极管(Quantum-dot Light Emitting Diodes,QLED)为主动发光显示器件,具有自发光、广视角、高对比度、低耗电、极高反应速度等优点。随着显示技术的不断发展,以OLED或QLED为发光器件、由薄膜晶体管(Thin Film Transistor,TFT)进行信号控制的显示装置已成为目前显示领域的主流产品。
发明内容
以下是对本文详细描述的主题的概述。本概述并非是为了限制权利要求的保护范围。
第一方面,本公开实施例提供了一种显示面板供电电路,包括:控制模块以及与所述控制模块连接的电压生成模块、第一信号输出端、第二信号输出端和第三信号输出端,其中,所述控制模块,被配置为当所述显示面板供电电路与带有屏下传感器的显示面板连接时,控制所述电压生成模块向第一信号输出端、第二信号输出端和第三信号输出端提供三个不同的初始电压;或者,当所述显示面板供电电路与不带有屏下传感器的显示面板绑定时,控制所述电压生成模块向第一信号输出端、第二信号输出端和第三信号输出端提供两个不同的初始电压。
第二方面,本公开实施例提供了一种显示面板,包括:显示区域、位于所述显示区域的第一方向一侧的绑定区域以及上述实施例中所述的显示面板供电电路,所述显示区域包括:第一走线、第二走线以及第三走线,所述第一走线与所述显示面板供电电路的第一信号输出端连接,所述第二走线与所述显示面板供电电路的第二信号输出端连接,所述第三走线与所述显示面板供电电路的第三信号输出端连接。
第三方面,本公开实施例提供了一种显示装置,包括:上述实施例中所述的显示面板。
本公开实施例提供的显示面板供电电路,通过控制模块控制电压生成模块向第一信号输出端VREFN1、第二信号输出端VREFN2和第三信号输出端VREFN3提供三个不同的初始电压,可以实现向带有屏下摄像头区的显示面板传输三个不同的初始电压,或者,通过控制模块控制电压生成模块向第一信号输出端VREFN1、第二信号输出端VREFN2和第三信号输出端VREFN3提供两个不同的初始电压,可以实现向不带有屏下摄像头区的显示面板传输两个不同的初始电压,如此,本公开实施例所提供的显示面板供电电路应用于显示面板时,能够实现兼容双电压的显示面板和三电压的显示面板,能够避免由于不兼容而重新设计并制作显示面板供电电路,能够避免进行长时间的模组验证及客户端验证,从而,可以降低生产成本。
本公开的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本公开而了解。本公开的其他优点可通过在说明书以及附图中所描述的方案来实现和获得。
在阅读并理解了附图和详细描述后,可以明白其他方面。
附图说明
附图用来提供对本公开技术方案的理解,并且构成说明书的一部分,与本公开的实施例一起用于解释本公开的技术方案,并不构成对本公开技术方案的限制。附图中各部件的形状和大小不反映真实比例,目的只是示意说明本公开内容。
图1为本公开示例性实施例中显示面板供电电路的第一种结构示意图;
图2为本公开示例性实施例中显示面板供电电路的第二种结构示意图;
图3A为本公开示例性实施例中显示面板供电电路的第三种结构示意图;
图3B为图3A所示的显示面板供电电路的第一种应用场景的示意图;
图3C为图3A所示的显示面板供电电路的第二种应用场景的示意图;
图3D为图3A所示的显示面板供电电路的第三种应用场景的示意图;
图3E为图3B所示的显示面板供电电路的等效电路示意图;
图3F为图3C所示的显示面板供电电路的等效电路示意图;
图3G为图3D所示的显示面板供电电路的等效电路示意图;
图4为本公开示例性实施例中的显示面板的平面结构示意图;
图5为图4所示的显示面板沿AA’方向的截面示意图;
图6为图4所示的显示面板的剖面结构示意图;
图7为一种像素驱动电路的等效电路示意图。
具体实施方式
本文描述了多个实施例,但是该描述是示例性的,而不是限制性的,在本文所描述的实施例包含的范围内可以有更多的实施例和实现方案。尽管在附图中示出了许多可能的特征组合,并在示例性实施方式中进行了讨论,但是所公开的特征的许多其它组合方式是可能的。除非特意加以限制的情况以外,任何实施例的任何特征或元件可以与任何其它实施例中的任何其他特征或元件结合使用,或可以替代任何其它实施例中的任何其他特征或元件。
在描述具有代表性的实施例时,说明书可能已经将方法或过程呈现为特定的步骤序列。然而,在该方法或过程不依赖于本文步骤的特定顺序的程度上,该方法或过程不应限于的特定顺序的步骤。如本领域普通技术人员将理解的,其它的步骤顺序是可能的。因此,说明书中阐述的步骤的特定顺序不应被解释为对权利要求的限制。此外,针对该方法或过程的权利要求不应限于按照所写顺序执行它们的步骤,本领域技术人员可以容易地理解,这些顺序可以变化,并且仍然保持在本公开实施例的精神和范围内。
在附图中,有时为了明确起见,夸大表示了每个构成要素的大小、层的厚度或区域。因此,本公开的一个方式并不一定限定于该尺寸,附图中每个部件的形状和大小不反映真实比例。此外,附图示意性地示出了理想的例子,本公开的一个方式不局限于附图所示的形状或数值等。
本说明书中的“第一”、“第二”、“第三”等序数词是为了避免构成要素的混同而设置,而不是为了在数量方面上进行限定的。
在本说明书中,为了方便起见,使用“中部”、“上”、“下”、“前”、“后”、“竖直”、“水平”、“顶”、“底”、“内”、“外”等指示方位或位置关系的词句以参照附图说明构成要素的位置关系,仅是为了便于描述本说明书和简化描述,而不是指示或暗示所指的装置或元件具有特定的方位、以特定的方位构造和操作,因此不能理解为对本公开的限制。构成要素的位置关系根据描述每个构成要素的方向适当地改变。因此,不局限于在说明书中说明的词句,根据情况可以适当地更换。
在本说明书中,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解。例如,可以是固定连接,或可拆卸连接,或一体地连接;可以是机械连接,或电连接;可以是直接相连,或通过中间件间接相连,或两个元件内部的连通。对于本领域的普通技术人员而言,可以根据情况理解上述术语在本公开中的含义。
在本说明书中,“电连接”包括构成要素通过具有某种电作用的元件连接在一起的情况。“具有某种电作用的元件”只要可以进行连接的构成要素间的电信号的授受,就对其没有特别的限制。“具有某种电作用的元件”例如可以是电极或布线,或者是晶体管等开关元件,或者是电阻器、电感器或电容器等其它功能元件等。
在本说明书中,晶体管是指至少包括栅电极(栅极或控制极)、漏电极(漏电极端子、漏区域或漏极)以及源电极(源电极端子、源区域或源极)这三个端子的元件。晶体管在漏电极与源电极之间具有沟道区域,并且电流能够流过漏电极、沟道区域以及源电极。注意,在本说明书中,沟道区域是指电流主要流过的区域。
在本说明书中,为了区分晶体管除栅电极(栅极或控制极)之外的两极,直接描述了其中一极为第一极,另一极为第二极,其中,第一极可以为漏电极且第二极可以为源电极,或者,第一极可以为源电极且第二极可以为漏电极。在使用极性相反的晶体管的情况或电路工作中的电流方向变化的情况等下,“源电极”及“漏电极”的功能有时互相调换。因此,在本说明书中,
“源电极”和“漏电极”可以互相调换。
本公开实施例中的晶体管均可以为薄膜晶体管(Thin Film Transistor,TFT)或场效应管(Field Effect Transistor,FET)或其它特性相同的器件。例如,本公开实施例中使用的薄膜晶体管可以包括但不限于氧化物晶体管(Oxide TFT)或者低温多晶硅薄膜晶体管(Low Temperature Poly-silicon TFT,LTPS TFT)等。这里,本公开实施例对此不做限定。
在本说明书中,“平行”是指两条直线形成的角度为-10°以上且10°以下的状态,因此,也包括该角度为-5°以上且5°以下的状态。另外,“垂直”是指两条直线形成的角度为80°以上且100°以下的状态,因此,也包括85°以上且95°以下的角度的状态。
本公开中的“约”,是指不严格限定界限,允许工艺和测量误差范围内的数值。
随着显示技术的发展,全面屏或窄边框等产品以其较大的屏占比和超窄边框,已逐步成为显示产品的发展趋势。对于智能终端等产品,通常需要设置前置摄像头、指纹传感器或光线传感器等传感器,为提高屏占比,一些全面屏或窄边框显示产品通常采用屏下摄像头技术(Full Display with Camera,FDC),将摄像头等传感器放置于显示面板的屏下摄像头(Under Display Camera,UDC)区。其中,屏下摄像头区不仅具有一定的透过率,而且具有显示功能。
目前,在一些项目中,显示产品仅有带屏下摄像头区和不带屏下摄像头区之分,其中,不带屏下摄像头区的显示产品需要柔性电路板(Flexible Printed Circuit,FPC)提供两个初始(initial)电压(例如,第一初始电压VINT1和第二初始电压VINT2),而带屏下摄像头区的显示产品的屏下摄像头区的结构与非摄像头区存在一定差异,却需要FPC提供三个初始(initial)电压(例如,第一初始电压VINT1、第二初始电压VINT2和第三初始电压VINT3)。但是,目前的FPC容易出现不兼容情况,只能重新设计制作FPC,导致需要进行长时间的模组验证及客户端验证,影响了项目进度,提高了生产成本。
本公开实施例提供一种显示面板供电电路,可应用于显示面板中,该显示面板供电电路可与显示面板连接,显示面板供电电路可以被配置为向显示区域中的像素驱动电路提供初始电压。在一种示例性实施例中,该显示面板供电电路可以包括:控制模块以及与控制模块连接的电压生成模块、第一信号输出端VREFN1、第二信号输出端VREFN2和第三信号输出端VREFN3,其中,控制模块,被配置为当显示面板供电电路与带有屏下传感器的显示面板连接时,控制电压生成模块向第一信号输出端VREFN1、第二信号输出端VREFN2和第三信号输出端VREFN3提供三个不同的初始电压;或者,当显示面板供电电路与不带有屏下传感器的显示面板连接时,控制电压生成模块向第一信号输出端VREFN1、第二信号输出端VREFN2和第三信号输出端VREFN3提供两个不同的初始电压。如此,本公开实施例所提供的柔性电路板,通过控制模块控制电压生成模块向第一信号输出端VREFN1、第二信号输出端VREFN2和第三信号输出端VREFN3提供三个不同的初始电压,可以实现向带有屏下传感器的显示面板传输三个不同的初始电压,或者,通过控制模块控制电压生成模块向第一信号输出端VREFN1、第二信号输出端VREFN2和第三信号输出端VREFN3提供两个不同的初始电压,可以实现向不带有屏下传感器的显示面板传输两个不同的初始电压,如此,本公开实施例所提供的显示面板供电电路应用于显示面板时,能够实现兼容双电压的显示面板和三电压的显示面板,能够避免由于不兼容而重新设计并制作柔性电路板,能够避免进行长时间的模组验证及客户端验证,从而,可以降低生产成本。
这里,屏下传感器可以是指摄像头、指纹传感器或光线传感器等。本公开实施例对此不做限定。
在一种示例性实施例中,该显示面板供电电路能够兼容不同类型的显示产品,例如,该显示面板供电电路可适用于带有屏下传感器的显示面板,或者,该显示面板供电电路可适用于不带有屏下传感器的显示面板。这里,本公开实施例对此不做限定。
下面以屏下传感器为摄像头,带有屏下传感器的显示面板的显示区域可以划分为屏下摄像头区和非摄像头区为例,对本公开实施例提供的显示面板供电电路和显示面板进行说明。
图1为本公开示例性实施例中显示面板供电电路的第一种结构示意图,如图1所示,该显示面板供电电路30可以包括:控制模块31以及与控制模块31连接的电压生成模块32、第一信号输出端VREFN1、第二信号输出端VREFN2和第三信号输出端VREFN3。其中,控制模块31,被配置为当显示面板供电电路30与带有屏下摄像头区的显示面板绑定时,控制电压生成模块32向第一信号输出端VREFN1、第二信号输出端VREFN2和第三信号输出端VREFN3提供三个不同的初始电压;或者,当显示面板供电电路30与不带有屏下摄像头区的显示面板绑定时,控制电压生成模块32向第一信号输出端VREFN1、第二信号输出端VREFN2和第三信号输出端VREFN3提供两个不同的初始电压。
在一种示例性实施例中,初始(initial)电压又可称为参考电压(refer电压),可以是指提供给像素中的像素驱动电路进行初始化(又可称为复位)的信号。例如,以像素驱动电路为7T1C结构为例,在复位阶段,初始(initial)电压的信号可以对7T1C结构中的存储电容C进行初始化,清除存储电容C中原有数据电压。在数据写入阶段或者阈值补偿阶段,初始(initial)电压的信号可以对7T1C结构中的发光器件(如OLED)进行初始化,清空其内部的预存电压,完成初始化。
例如,以显示面板供电电路与带有屏下摄像头区的显示面板绑定为例,第一信号输出端VREFN1可以被配置为向显示面板的非摄像头区中的像素驱动电路传输初始电压,第二信号输出端VREFN2可以被配置为向显示面板的屏下摄像头区的像素驱动电路传输初始电压,第三信号输出端VREFN3可以被配置为向显示面板的非摄像头区的像素驱动电路传输初始电压。
又例如,当显示面板采用温多晶氧化物(Low Temperature PolycrystallineOxide,LTPO)驱动方式时,第一信号输出端VREFN1可以被配置为向显示面板的非摄像头区中的像素驱动电路的传输初始电压,以实现很低刷新率。
又例如,当显示面板不采用LTPO驱动方式时,第一信号输出端VREFN1和第三信号输出端VREFN3至少一个被配置为向显示面板的非摄像头区中的像素驱动电路中的传输初始电压。这里,本公开实施例对此不做限定。
在一种示例性实施例中,不同的初始电压可以是指电压值不相同,或者,可以是指时序信息不同,或者,可以是指电压生成模块中产生初始电压的子电压生成单元不同。例如,以三个不同的初始电压包括:第一初始电压VINT1、第二初始电压VINT2和第三初始电压VINT3为例,第一初始电压VINT1、第二初始电压VINT2和第三初始电压VINT3可以分别由不同的电压生成单元产生。这里,本公开实施例对此不做限定。
在一种示例性实施例中,以三个不同的初始电压包括:第一初始电压VINT1、第二初始电压VINT2和第三初始电压VINT3为例,当显示面板供电电路30与带有屏下摄像头区的显示面板绑定时,控制模块31可以控制电压生成模块32向第一信号输出端VREFN1提供第一初始电压VINT1,使得显示面板供电电路通过第一信号输出端VREFN1可以将第一初始电压VINT1传输至带有屏下摄像头区的显示面板;控制模块可以控制电压生成模块32向第二信号输出端VREFN2提供第二初始电压VINT2,使得显示面板供电电路通过第二信号输出端VREFN2可以将第二初始电压VINT2传输至带有屏下摄像头区的显示面板;控制模块可以控制电压生成模块32向第三信号输出端VREFN3提供第三初始电压VINT3,使得显示面板供电电路通过第三信号输出端VREFN3可以将第三初始电压VINT3传输至带有屏下摄像头区的显示面板。如此,本公开实施例所提供的显示面板供电电路,通过向第一信号输出端VREFN1提供第一初始电压VINT1,通过向第二信号输出端VREFN2提供第二初始电压VINT2,并向第三信号输出端VREFN3提供第三初始电压VINT3,可以实现向带有屏下摄像头区的显示面板提供三个不同的初始电压。
在一种示例性实施例中,以两个不同的初始电压包括:第一初始电压VINT1和第二初始电压VINT2为例,当显示面板供电电路30与不带有屏下摄像头区的显示面板绑定时,控制模块31可以控制电压生成模块32向第一信号输出端VREFN1提供第一初始电压VINT1,使得第一信号输出端VREFN1可以通过走线将第一初始电压VINT1传输至不带有屏下摄像头区的显示面板;控制模块可以控制电压生成模块32向第二信号输出端VREFN2提供第二初始电压VINT2,并向第三信号输出端VREFN3提供第二初始电压VINT2,使得第二信号输出端VREFN2和第三信号输出端VREFN3可以通过走线将第二初始电压VINT2传输至不带有屏下摄像头区的显示面板。如此,本公开实施例所提供的显示面板供电电路,通过向第一信号输出端VREFN1提供一个第一初始电压VINT1,并通过向第二信号输出端VREFN2和第三信号输出端VREFN3提供相同的第二初始电压VINT2,可以实现向不带有屏下摄像头区的显示面板提供两个不同的初始电压。
当然,除了上述示例性列出的两种实现方式外,还可以为其它实现方式,可由本领域技术人员自行设定,这里,本公开实施例对此不做限定。
如此,本公开实施例所提供的显示面板供电电路,通过控制模块控制电压生成模块向第一信号输出端VREFN1、第二信号输出端VREFN2和第三信号输出端VREFN3提供三个不同的初始电压,可以实现向带有屏下摄像头区的显示面板传输三个不同的初始电压,或者,通过控制模块控制电压生成模块向第一信号输出端VREFN1、第二信号输出端VREFN2和第三信号输出端VREFN3提供两个不同的初始电压,可以实现向不带有屏下摄像头区的显示面板传输两个不同的初始电压,如此,本公开实施例所提供的显示面板供电电路应用于显示面板时,能够实现兼容双电压的显示面板和三电压的显示面板,能够避免由于不兼容而重新设计并制作显示面板供电电路,能够避免进行长时间的模组验证及客户端验证,从而,可以降低生产成本。
图2为本公开示例性实施例中显示面板供电电路的第二种结构示意图,其中,图2中是以控制模块包括三个开关器件的控制电路为例进行示意的,并以电压生成模块包括三个电压生成单元为例进行示意的。
在一种示例性实施例中,如图2所示,控制模块31可以包括:第一开关器件311、第二开关器件312和第三开关器件313,电压生成模块32包括:第一电压生成单元321、第二电压生成单元322和第三电压生成单元323,其中,第一电压生成单元321与第一信号输出端VREFN1连接;第二电压生成单元322与第一开关器件311的第一端连接,第一开关器件311的第二端与第二信号输出端VREFN2连接;第三电压生成单元323第二开关器件312的第一端,第二开关器件312的第二端与第三信号输出端VREFN3连接;第三开关器件313的第一端与第一开关器件311的第二端连接,第三开关器件313的第二端与第二开关器件312的第二端连接。如此,在不改变显示面板供电电路的版图(layout)的情况下,仅通过调整控制模块31中开关器件的状态,可以调整电压生成单元与信号输出端之间的连接状态,从而,使得显示面板供电电路兼容双电压的显示面板和三电压的显示面板,能够避免由于不兼容而重新设计制作显示面板供电电路,能够避免进行长时间的模组验证及客户端验证,从而,可以降低生产成本。
在一种示例性实施例中,如图2所示,控制模块31,被配置为当第一开关器件311和第二开关器件312均处于导通状态且第三开关器件313处于断开状态时,导通第二电压生成单元322与第二信号输出端VREFN2之间的连接,并导通第三电压生成单元323与第三信号输出端VREFN3之间的连接,以使第一电压生成单元321向第一信号输出端VREFN1提供第一初始电压VINT1,第二电压生成单元322向第二信号输出端VREFN2提供第二初始电压VINT2,且第三电压生成单元323向第三信号输出端VREFN3提供第三初始电压VINT3,其中,第一初始电压VINT1、第二初始电压VINT2和第三初始电压VINT3不同。如此,在不改变显示面板供电电路的版图的情况下,仅通过切换电压生成单元与信号输出端之间的连接状态,可以实现使得显示面板供电电路适用于带有屏下摄像头区的显示面板。
在一种示例性实施例中,如图2所示,控制模块31,被配置为当第一开关器件311和第三开关器件313均处于导通状态且第二开关器件312处于断开状态时,导通第二电压生成单元322与第二信号输出端VREFN2和第三信号输出端VREFN3之间的连接,并断开第三电压生成单元323与第二信号输出端VREFN2和第三信号输出端VREFN3之间的连接,以使第一电压生成单元321向第一信号输出端VREFN1提供第一初始电压VINT1,且第二电压生成单元322分别向第二信号输出端VREFN2和第三信号输出端VREFN3提供第二初始电压VINT2,其中,第一初始电压VINT1和第二初始电压VINT2不同。如此,在不改变显示面板供电电路的版图的情况下,仅通过切换电压生成单元与信号输出端之间的连接状态,可以实现使得显示面板供电电路可适用于不带有屏下摄像头区的显示面板。
在一种示例性实施例中,如图2所示,控制模块31,被配置为当第二开关器件312和第三开关器处于导通状态且第一开关器件311处于断开状态时,导通第三电压生成单元323与第二信号输出端VREFN2和第三信号输出端VREFN3之间的连接,并断开第二电压生成单元322与第二信号输出端VREFN2和第三信号输出端VREFN3之间的连接,以使第一电压生成单元321向第一信号输出端VREFN1提供第一初始电压VINT1,且第三电压生成单元323分别向第二信号输出端VREFN2和第三信号输出端VREFN3提供第三初始电压VINT3,其中,第一初始电压VINT1和第三初始电压VINT3不同。如此,在不改变显示面板供电电路的版图的情况下,仅通过切换电压生成单元与信号输出端之间的连接状态,可以实现显示面板供电电路可适用于不带有屏下摄像头区的显示面板。
在一种示例性实施例中,第一开关器件311、第二开关器件312和第三开关器件313是指具有导通状态和断开状态的器件,例如,开关器件可以采用晶体管、开关或者其它具有开关特性的器件来实现。这里,本公开实施例对此不做限定。
图3A为本公开示例性实施例中显示面板供电电路的第三种结构示意图,图3B为图3A所示的显示面板供电电路的第一种应用场景的示意图,图3C为图3A所示的显示面板供电电路的第二种应用场景的示意图,图3D为图3A所示的显示面板供电电路的第三种应用场景的示意图。其中,图3B中是以图3A所示的显示面板供电电路应用于带有屏下摄像头区的显示面板为例进行示意,图3C和图3D中都是以图3A所示的显示面板供电电路应用于不带有屏下摄像头区的显示面板为例进行示意。
在一种示例性实施中,如图3A和图3B所示,控制模块31,可以包括:与第一信号输出端VREFN1连接的第一焊盘61、与第二信号输出端VREFN2连接的第二焊盘62、与第三信号输出端VREFN3连接的第三焊盘63、以及形成于第二焊盘62与第三焊盘63之间的第四焊盘64。电压生成模块32可以包括:第一电压生成单元321、第二电压生成单元322和第三电压生成单元323。其中,控制模块31,被配置为当第一焊盘61处于焊接有第一电压生成单元321的打件状态,第二焊盘62处于焊接有第二电压生成单元322的打件状态,第三焊盘63处于焊接有第三电压生成单元323的打件状态,且第四焊盘64处于未打件状态时,导通第二电压生成单元322与第二信号输出端VREFN2之间的连接,并导通第三电压生成单元323与第三信号输出端VREFN3之间的连接,以使第一电压生成单元321向第一信号输出端VREFN1提供第一初始电压VINT1,第二电压生成单元322向第二信号输出端VREFN2提供第二初始电压VINT2,且第三电压生成单元323向第三信号输出端VREFN3提供第三初始电压VINT3,其中,第一初始电压VINT1、第二初始电压VINT2和第三初始电压VINT3不同。如此,在不改变显示面板供电电路的版图的情况下,仅通过更改打件方式,可以实现使得显示面板供电电路适用于带有屏下摄像头区的显示面板。这里,第四焊盘64处于未打件状态是指第四焊盘64上未焊接器件的状态,此时,第四焊盘64未导通。
在一种示例性实施中,如图3A和图3C所示,控制模块31,可以包括:与第一信号输出端VREFN1连接的第一焊盘61、与第二信号输出端VREFN2连接的第二焊盘62、与第三信号输出端VREFN3连接的第三焊盘63、形成于第二焊盘62与第三焊盘63之间的第四焊盘64以及电阻70。电压生成模块32可以包括:第一电压生成单元321和第二电压生成单元322。其中,控制模块31,被配置为当第一焊盘61处于焊接有第一电压生成单元321的打件状态,第二焊盘62处于焊接有第二电压生成单元322的打件状态,第三焊盘63处于未打件状态,且第四焊盘64处于焊接有电阻70的打件状态时,导通第二电压生成单元322与第二信号输出端VREFN2和第三信号输出端VREFN3之间的连接,以使第一电压生成单元321向第一信号输出端VREFN1提供第一初始电压VINT1,且第二电压生成单元322分别向第二信号输出端VREFN2和第三信号输出端VREFN3提供第二初始电压VINT2,其中,第一初始电压VINT1和第二初始电压VINT2不同。如此,在不改变显示面板供电电路的版图的情况下,仅通过更改打件方式,可以实现使得显示面板供电电路适用于不带有屏下摄像头区的显示面板。而且,相比于采用三个电压生成单元提供两个初始电压的实现方式,通过更改打件的方式,可以实现通过两个电压生成单元提供两个初始电压,可以减少电压生成单元的数量,可以实现降低显示面板供电电路的成本。这里,第三焊盘63处于未打件状态是指第三焊盘63上未焊接器件的状态,此时,第三焊盘63未导通。
在一种示例性实施中,如图3A和图3D所示,控制模块31,包括:与第一信号输出端VREFN1连接的第一焊盘61、与第二信号输出端VREFN2连接的第二焊盘62、与第三信号输出端VREFN3连接的第三焊盘63、形成于第二焊盘62与第三焊盘63之间的第四焊盘64以及电阻70。电压生成模块32包括:第一电压生成单元321和第三电压生成单元323。其中,控制模块31,被配置为当第一焊盘61处于焊接有第一电压生成单元321的打件状态,第二焊盘62处于未打件状态,第三焊盘63处于焊接有第三电压生成单元323的打件状态,且第四焊盘64处于焊接有电阻70的打件状态时,导通第三电压生成单元323与第二信号输出端VREFN2和第三信号输出端VREFN3之间的连接,以使第一电压生成单元321向第一信号输出端VREFN1提供第一初始电压VINT1,且第三电压生成单元323分别向第二信号输出端VREFN2和第三信号输出端VREFN3提供第三初始电压VINT3,其中,第一初始电压VINT1和第三初始电压VINT3不同。如此,在不改变显示面板供电电路的版图的情况下,仅通过更改打件方式,可以实现使得显示面板供电电路适用于不带有屏下摄像头区的显示面板。而且,相比于采用三个电压生成单元提供两个初始电压的实现方式,通过更改打件的方式,可以实现通过两个电压生成单元提供两个初始电压,可以减少电压生成单元的数量,可以实现降低显示面板供电电路的成本。这里,第二焊盘62处于未打件状态,是指第二焊盘62上未焊接器件的状态,此时,第二焊盘62未导通。
在一种示例性实施例中,如图3C和3D所示,电阻70可以为0欧姆电阻或者可调电阻。其中,可调电阻是指阻值可调节的电阻。这里,本公开实施例对此不做限定。
在一种示例性实施例中,如图3C和3D所示,电阻70的阻值可以为0欧姆。如此,该电阻70可以起导线的作用,将第二信号输出端VREFN2和第三信号输出端VREFN3连接在一起,使得第二信号输出端VREFN2和第三信号输出端VREFN3可以共用一个电压生成单元。其中,图3C中是以第二电压生成单元322焊接于第二焊盘62,且第二信号输出端VREFN2和第三信号输出端VREFN3共用第二电压生成单元322为例进行示意,图3D中是以第三电压生成单元323焊接于第三焊盘63,且第二信号输出端VREFN2和第三信号输出端VREFN3共用第三电压生成单元323为例进行示意。
在一种示例性实施例中,如图3D所示,电阻70可以采用可调电阻。如此,利用电阻70分压,将第三电压生成单元323输入到第二信号输出端VREFN2的电压调节至与第一电压生成单元321输入至第一信号输出端VREFN1的电压相等。例如,以第二信号输出端VREFN2的电压高于第三信号输出端VREFN3的电压为例,假设第三电压生成单元323输入到第三信号输出端VREFN3的电压为5V,第一电压生成单元321输入至第一信号输出端VREFN1的电压为3V,利用电阻70分压将第三电压生成单元323输入到第二信号输出端VREFN2的电压调节至3V。
如此,本公开实施例中的提供的显示面板供电电路,在不改变显示面板供电电路的版图的情况下,仅通过更改显示面板供电电路的控制模块的打件方式,可以使得显示面板供电电路兼容双电压的显示面板和三电压的显示面板,能够避免由于不兼容而重新设计制作显示面板供电电路,能够避免进行长时间的模组验证及客户端验证,从而,可以降低生产成本。
在一种示例性实施例中,第一电压生成单元、第二电压生成单元以及第三电压生成单元中的至少一个,可以包括但不限于:电荷泵(charge pump)电路、或者包括至少一个电容的电压生成电路、或者与集成电路(IC)连接的至少一个电容等能够提供生成电压的电路单元。这里,本公开实施例对此不做限定。
例如,参考图3B所示结构,以电压生成单元采用包括至少一个电容的电压生成电路为例,如图3E所示,第一电压生成单元可以包括第一电容C1,第二电压生成单元可以包括:第二电容C2,第三电压生成电压可以包括:第三电容C3,其中,第一电容C1的第一端与第一信号输出端VREFN1连接,第一电容C1的第二端与第二电源线VSS连接,第二电容C2的第一端与第二信号输出端VREFN2连接,第二电容C2的第二端与第二电源线VSS连接,第三电容C3的第一端与第三信号输出端VREFN3连接,第三电容C3的第二端与第二电源线VSS连接。
例如,参考图3C所示结构,以电压生成单元采用包括至少一个电容的电压生成电路为例,如图3F所示,第一电压生成单元可以包括第一电容C1,第二电压生成单元可以包括:第二电容C2,其中,第一电容C1的第一端与第一信号输出端VREFN1连接,第一电容C1的第二端与第二电源线VSS连接,第二电容C2的第一端与第二信号输出端VREFN2和电阻70的第一端连接,第二电容C2的第二端与第二电源线VSS连接,电阻70的第二端与第三信号输出端VREFN3连接。
例如,参考图3D所示结构,以电压生成单元采用包括至少一个电容的电压生成电路为例,如图3G所示,第一电压生成单元可以包括第一电容C1,第三电压生成电压可以包括:第三电容C3,其中,第一电容C1的第一端与第一信号输出端VREFN1连接,第一电容C1的第二端与第二电源线VSS连接,第三电容C3的第一端与第三信号输出端VREFN3和电阻70的第二端连接,第三电容C3的第二端与第二电源线VSS连接,电阻70的第一端与第二信号输出端VREFN2连接。
在一种示例性实施中,控制模块除了可以采用上述列出的两种方式实现之外,还可以采用其它方式来实现,例如,控制模块可以包括但不限于:微控制单元(Microcontroller Unit,MCU)、或者包括至少一个晶体管的控制电路。例如,以控制模块采用包括至少一个晶体管的控制电路实现为例,控制模块可以为P型晶体管、N型晶体管、或者P型晶体管和N型晶体管的组合结构等,其中,P型晶体管在栅极为低电平时导通,在栅极为高电平时截止;N型晶体管在栅极为高电平时导通,在栅极为低电平时截止。这里,本公开实施例对此不做限定。
在一种示例性实施例中,如图3A至图3D所示,每一种信号输出端的数量可以为一个或多个。例如,图2中是以每一种信号输出端的数量为一个为例进行示意的,图3A至图3D中是以每一种信号输出端的数量为两个为例进行示意的。这里,本公开实施例对此不做限定。
在一种示例性实施例中,上述显示面板供电电路可以实现为柔性电路板、硬性电路板或者软硬结合电路板等印刷电路板(PCB)。这里,本公开实施例对此不做限定。
在一种示例性实施例中,上述显示面板供电电路中的控制模块31以及与控制模块31连接的电压生成模块32、第一信号输出端VREFN1、第二信号输出端VREFN2和第三信号输出端VREFN3,在物理上可以合设,或者,可以分设。这里,本公开实施例对此不做限定。
在一种示例性实施例中,电压生成模块32中的一部分电路与另一部分电路在物理上可以合设或者分设。例如,以电压生成单元包括:电荷泵(charge pump)电路和与电荷泵(charge pump)电路连接的至少一个电容为例,如图3E至图3G所示,第一电容C1的第一端还与电荷泵(charge pump)电路连接,第二电容C2的第一端还与电荷泵(charge pump)电路连接,第三电容C3的第一端还与电荷泵(charge pump)电路连接,其中,在物理上,电荷泵(charge pump)电路可以设置在驱动集成电路(IC)中,驱动集成电路(IC)可以设置在显示面板的绑定区域中的电路区中,图3E至图3G所示电路结构可以设置在与显示面板的绑定区域绑定连接的柔性电路板中。其中,图3E至图3G中是以电压生成单元的外接电容为例进行示意。这里,本公开实施例对此不做限定。
本公开实施例还提供一种显示面板。图4为本公开示例性实施例中的显示面板的平面结构示意图,图5为图4所示的显示面板沿AA’方向的截面示意图。其中,图4和图5中是以显示面板供电电路应用于带有屏下摄像头区的显示面板为例进行示意的。其中,图4中的走线仅仅是一种示例性说明,走线的数量并不代表实际数量,走线的形状不代表实际形状。
在一种示例性实施例中,如图4和图5所示,在平行于显示面板的平面,该显示面板可以包括:显示区域(又可称为有效显示区(Active Area,AA))10、位于显示区域10的第一方向DR1一侧的绑定区域20以及上述一个或多个示例性实施例中的显示面板供电电路。例如,显示面板供电电路被配置为向显示区域中的像素驱动电路提供初始电压。其中,图4中是以显示区域的外形为带倒圆角的矩形形状为例进行示意。
在一种示例性实施例中,如图4和图5所示,该显示面板还可以包括:与绑定区域20绑定的柔性电路板80,上述一个或多个示例性实施例中的显示面板供电电路设置于柔性电路板80。
在一种示例性实施例中,如图4所示,显示区域10可以包括:第一走线41、第二走线42以及第三走线43,第一走线41与供电电路的第一信号输出端VREFN1连接,第二走线42与显示面板供电电路的第二信号输出端VREFN2连接,第三走线43与显示面板供电电路的第三信号输出端VREFN3连接。如此,当显示面板为带有屏下摄像头区的显示面板时,可以切换显示面板供电电路向第一信号输出端VREFN1、第二信号输出端VREFN2和第三信号输出端VREFN3提供三个不同的初始电压,从而,可以实现通过第一走线、第二走线以及第三走线向显示面板提供三个不同的初始电压。或者,当显示面板为不带有屏下摄像头区的显示面板时,可以切换显示面板供电电路向第一信号输出端VREFN1、第二信号输出端VREFN2和第三信号输出端VREFN3提供两个不同的初始电压,从而,可以实现通过第一走线、第二走线以及第三走线向显示面板提供两个不同的初始电压。
在一种示例性实施例中,以供电电路应用于带有屏下摄像头区的显示面板为例,如图4和图5所示,在平行于显示面板的平面,显示区域10可以包括:屏下摄像头区11和至少部分包围屏下摄像头区11的非摄像头区12,非摄像头区12可以包括:第一走线41、第二走线42以及第三走线43,第二走线42可以位于第一走线41与第三走线43之间。
在一种示例性实施例中,当显示面板为带有屏下摄像头区的显示面板时,以供电电路向第一信号输出端VREFN1提供第一初始电压VINT1,向第二信号输出端VREFN2提供第二初始电压VINT2,并向第三信号输出端VREFN3提供第三初始电压VINT3为例,第一走线被配置为向非摄像头区的像素驱动电路传输第一初始电压VINT1,第二走线被配置为向屏下摄像头区的像素驱动电路传输第二初始电压VINT2,第三走线被配置为向非摄像头区的像素驱动电路传输第三信号输出端VREFN3。这里,本公开实施例对此不做限定。
在一种示例性实施例中,第一走线、第二走线和第三走线可以与像素的驱动电路层同层设置。例如,第一走线、第二走线和第三走线尽量不和像素的驱动电路层中的其它走线(如,OLED的VDD或CLK等)交叠,如此,可以避免信号干扰,可以减少信号耦合。这里,本公开实施例对此不做限定。
在一种示例性实施例中,如图4所示,第二走线42可以包括:包围屏下摄像头区11的环形走线以及位于屏下摄像头区12的第二方向DR2两侧的沿第一方向DR1延伸的第一折线和第二折线。例如,第二走线42中的环形走线可以为闭合走线,或者,非闭合走线。例如,第二走线42中的环形走线可以采用闭合走线,如此,可以使得像素驱动电路驱动力更强。这里,本公开实施例对此不做限定。
在一种示例性实施例中,如图4所示,第一走线41可以包括:部分围绕屏下摄像头区11的第一弧形走线以及位于第一弧形走线的第二方向DR2两侧的沿第一方向DR1延伸的第三折线和第四折线。第三走线43可以包括:部分围绕屏下摄像头区11的第二弧形走线以及位于第二弧形走线的第二方向DR2两侧的沿第一方向DR1延伸的第五折线和第六折线。例如,第一走线41中的第一弧形走线与第三走线43中的第二弧形走线的曲率一致,如此,可以保证走线均一性。
在一种示例性实施例中,屏下摄像头区11可以设置于显示区域10的远离绑定区域的一侧,或者,屏下摄像头区11可以设置于显示区域10的靠近绑定区域的一侧。当然,还可以设置为其它位置,例如,屏下摄像头区11可以设置于显示区域10的靠近边框区域的一侧等。这里,本公开实施例对此不做限定。
在一种示例性实施例中,在平行于显示面板的平面,屏下摄像头区的形状可以选自矩形、圆角矩形、椭圆形、多边形和圆形中的任意一种。例如,如图4所示,屏下摄像头区的形状可以为圆形。这里,本公开实施例对此不做限定。
在一种示例性实施例中,如图4所示,柔性电路板80可以包括:位于柔性电路板80的靠近绑定区域20一侧的绑定引脚区(图中未示出),绑定引脚区可以包括:沿第二方向DR2间隔设置的第一区域(即左侧区域)和第二区域(即右侧区域),第一区域和第二区域均可以包括:第一信号输出端VREFN1、第二信号输出端VREFN2和第三信号输出端VREFN3,第二方向DR2与第一方向DR1交叉。例如,第一区域和第二区域可以相对于中心线对称设置。这里,中心线可以为沿着第一方向DR1延伸且均分绑定引脚区的直线。如此,可以避免走线集中分布在一侧所带来的布线压力。从而,可以提升显示效果。
在本公开实施例中,第一方向DR1可以是指显示区域中数据线的延伸方向或者竖直方向,第二方向DR2可以是指显示区域中栅线的延伸方向或者水平方向,第三方向DR3可以是指垂直于显示面板平面的方向或者显示面板的厚度方向等。例如,第一方向DR1和第二方向DR2可以相互垂直,第一方向DR1和第三方向DR3可以相互垂直。
在一种示例性实施例中,以显示面板供电电路应用于带有屏下摄像头区的显示面板为例,如图5所示,该显示面板还可以包括:摄像头50,其中,摄像头50设置在显示面板的显示侧的相对一侧且与显示面板的屏下摄像头区11对应。当然,摄像头50设置在显示面板的靠近PCB的一侧。
在一种示例性实施例中,该显示面板可以为OLED显示面板,或者,QLED显示面板。这里,本公开实施例对此不做限定。
在一种示例性实施例中,显示区域可以包括:以矩阵方式排布的多个像素单元P,多个像素单元P的至少一个可以包括:出射第一颜色光线的第一子像素P1、出射第二颜色光线的第二子像素P2和出射第三颜色光线的第三子像素P3,例如,第一子像素P1可以是红色(R)子像素,第二子像素P2可以是绿色(G)子像素,第三子像素P3可以是蓝色(B)子像素。或者,多个像素单元P的至少一个可以包括:出射不同颜色光线的第一子像素P1、第二子像素P2、第三子像素P3和第四子像素P4,例如,像素单元P可以包括四个子像素,如红色子像素、绿色子像素、蓝色子像素和白色子像素。这里,本公开实施例对此不做限定。
在一种示例性实施例中,每个子像素均可以包括:像素驱动电路和发光器件。其中,子像素中的像素驱动电路分别与栅线、数据线和发光信号线连接,子像素中的发光器件分别与所在子像素的像素驱动电路连接,像素驱动电路被配置为在栅线和发光信号线的控制下,接收数据线传输的数据电压,向发光器件输出相应的电流,发光器件被配置为响应所在子像素的像素驱动电路输出的电流发出相应亮度的光。
图6为图4所示的显示面板的剖面结构示意图,图6中是以显示面板中三个子像素的结构为例进行示意的。如图6所示,在垂直于显示面板的平面上,显示面板可以包括:设置在基底101上的驱动电路层102、设置在驱动电路层102远离基底101一侧的发光结构层103以及设置在发光结构层103远离基底101一侧的封装层104。在一些可能的实现方式中,显示面板可以包括其它膜层,如隔垫柱等,本公开在此不做限定。
在一种示例性实施例中,基底101可以是柔性基底,或者可以是刚性基底。每个子像素的驱动电路层102可以包括构成像素驱动电路的多个晶体管和存储电容,图6中仅以一个晶体管210和一个存储电容211作为示例。发光结构层103可以包括阳极301、像素定义层302、有机发光层303和阴极304,阳极301通过过孔与驱动晶体管210的漏电极连接,有机发光层303与阳极301连接,阴极304与有机发光层303连接,有机发光层303在阳极301和阴极304驱动下出射相应颜色的光线。封装层104可以包括叠设的第一封装层401、第二封装层402和第三封装层403,第一封装层401和第三封装层403可以采用无机材料,第二封装层402可以采用有机材料,第二封装层402设置在第一封装层401和第三封装层403之间,可以保证外界水汽无法进入发光结构层103。
在一种示例性实施例中,有机发光层303可以包括叠设的空穴注入层(HoleInjection Layer,HIL)、空穴传输层(Hole Transport Layer,HTL)、电子阻挡层(ElectronBlock Layer,EBL)、发光层(Emitting Layer,EML)、空穴阻挡层(Hole Block Layer,HBL)、电子传输层(Electron Transport Layer,ETL)和电子注入层(Electron InjectionLayer,EIL)。
在一种示例性实施例中,像素驱动电路可以是3T1C、4T1C、5T1C、5T2C、6T1C或者7T1C结构等。图7为一种像素驱动电路的等效电路示意图。如图7所示,像素驱动电路为7T1C结构,可以包括7个晶体管(第一晶体管T1到第七晶体管T7)、1个存储电容C和7个信号线(数据信号线D、第一扫描信号线S1、第二扫描信号线S2、发光信号线E、初始信号线INIT、第一电源线VDD和第二电源线VSS)。
在一种示例性实施例中,第一晶体管T1为开关晶体管,第二晶体管T2为驱动晶体管,第三晶体管T3为补偿晶体管。第一晶体管T1的栅电极耦接于第一扫描信号线Gn,第一晶体管T1的第一极耦接于数据信号线Dn,第一晶体管T1的第二极耦接于第二晶体管T2的栅电极,第一晶体管T1用于在第一扫描信号线Gn控制下,接收数据信号线Dn传输的数据信号,使第二晶体管T2的栅电极接收所述数据信号。第二晶体管T2的栅电极耦接于第一晶体管T1的第二极,第二晶体管T2的第一极耦接于第一电源线VDD,第二晶体管T2的第二极耦接于OLED的第一极,第二晶体管T2用于在其栅电极所接收的数据信号控制下,在第二极产生相应的电流。第三晶体管T3的栅电极耦接于第二扫描信号线Sn,第三晶体管T3的第一极耦接于补偿信号线Se,第三晶体管T3的第二极耦接于第二晶体管T2的第二极,第三晶体管T3用于响应补偿时序提取第二晶体管T2的阈值电压Vth以及迁移率,以对阈值电压Vth进行补偿。OLED的第一极耦接于第二晶体管T2的第二极,OLED的第二极耦接于第二电源线VSS,OLED用于响应第二晶体管T2的第二极的电流而发出相应亮度的光。存储电容CST的第一极与第二晶体管T2的栅电极耦接,存储电容CST的第二极与第二晶体管T2的第二极耦接,存储电容CST用于存储第二晶体管T2的栅电极的电位。
在一种示例性实施例中,第一电源线VDD的信号为持续提供高电平信号,第二电源线VSS的信号为低电平信号。
在一种示例性实施例中,第一晶体管T1到第七晶体管T7可以是P型晶体管,或者可以是N型晶体管。像素驱动电路中采用相同类型的晶体管可以简化工艺流程,减少显示面板的工艺难度,提高产品的良率。在一些可能的实现方式中,第一晶体管T1到第七晶体管T7可以包括P型晶体管和N型晶体管。
在一种示例性实施例中,第一晶体管T1到第七晶体管T7可以采用低温多晶硅薄膜晶体管,或者可以采用氧化物薄膜晶体管,或者可以采用低温多晶硅薄膜晶体管和氧化物薄膜晶体管。低温多晶硅薄膜晶体管的有源层采用低温多晶硅(Low Temperature Poly-Silicon,LTPS),氧化物薄膜晶体管的有源层采用氧化物(Oxide)。低温多晶硅薄膜晶体管具有迁移率高、充电快等优点,氧化物薄膜晶体管具有漏电流低等优点。在一种示例性实施例中,可以将低温多晶硅薄膜晶体管和氧化物薄膜晶体管集成在一个显示面板上,形成低温多晶氧化物(Low Temperature Polycrystalline Oxide,LTPO)显示面板,可以利用两者的优势,可以实现高分辨率(Pixel Per Inch,PPI),低频驱动,可以降低功耗,可以提高显示品质。
在一种示例性实施例中,发光器件可以是有机电致发光二极管(OLED),包括叠设的第一极(阳极)、有机发光层和第二极(阴极)。
在一种示例性实施例中,像素单元中的多个子像素可以采用水平并列、竖直并列、X形、十字形或品字形等排布方式。例如,以像素单元包括三个子像素为例,三个子像素可以采用水平并列、竖直并列或品字形方式排列等。例如,以像素单元包括四个子像素为例,四个子像素可以采用水平并列、竖直并列或正方形(Square)方式排列等。这里,本公开实施例对此不做限定。
此外,本公开实施例中的显示面板除了可以包括上述的结构以外,还可以包括其它必要的组成和结构,例如,栅极驱动电路(GOA)、源极驱动(Source Driver)电路等,本领域技术人员可根据该显示面板的种类进行相应地设计和补充,在此不再赘述。
以上显示面板实施例的描述,与上述显示面板供电电路实施例的描述是类似的,具有同显示面板供电电路实施例相似的有益效果。对于本公开显示面板实施例中未披露的技术细节,本领域的技术人员请参照本公开显示面板供电电路实施例中的描述而理解,这里不再赘述。
本公开实施例还提供了一种显示装置。该显示装置可以包括:上述一个或多个示例性实施例中的显示面板。
在一种示例性实施例中,该显示装置可以为:手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、或者导航仪等任何具有显示功能的产品或部件。这里,本公开实施例对显示装置的类型不做限定。对于该显示装置的其它必不可少的组成部分均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本公开的限制。
以上显示装置实施例的描述,与上述显示面板实施例的描述是类似的,具有同显示面板实施例相似的有益效果。对于本公开显示装置实施例中未披露的技术细节,本领域的技术人员请参照本公开显示面板实施例中的描述而理解,这里不再赘述。
虽然本公开所揭露的实施方式如上,但上述的内容仅为便于理解本公开而采用的实施方式,并非用以限定本公开。任何本公开所属领域内的技术人员,在不脱离本公开所揭露的精神和范围的前提下,可以在实施的形式及细节上进行任何的修改与变化,但本公开的专利保护范围,仍须以所附的权利要求书所界定的范围为准。
Claims (15)
1.一种显示面板供电电路,其特征在于,包括:控制模块以及与所述控制模块连接的电压生成模块、第一信号输出端、第二信号输出端和第三信号输出端,其中,所述控制模块,被配置为当所述显示面板供电电路与带有屏下传感器的显示面板连接时,控制所述电压生成模块向第一信号输出端、第二信号输出端和第三信号输出端提供三个不同的初始电压;当所述显示面板供电电路与不带有屏下传感器的显示面板绑定时,控制所述电压生成模块向第一信号输出端、第二信号输出端和第三信号输出端提供两个不同的初始电压。
2.根据权利要求1所述的显示面板供电电路,其特征在于,所述控制模块包括:第一开关器件、第二开关器件和第三开关器件,所述电压生成模块包括:第一电压生成单元、第二电压生成单元和第三电压生成单元,其中,
所述第一电压生成单元与第一信号输出端连接;
所述第二电压生成单元与所述第一开关器件的第一端连接,所述第一开关器件的第二端与所述第二信号输出端连接;
所述第三电压生成单元所述第二开关器件的第一端,所述第二开关器件的第二端与所述第三信号输出端连接;
所述第三开关器件的第一端与所述第一开关器件的第二端连接,所述第三开关器件的第二端与所述第二开关器件的第二端连接。
3.根据权利要求2所述的显示面板供电电路,其特征在于,所述控制模块,被配置为当第一开关器件和所述第二开关器件均处于导通状态且所述第三开关器件处于断开状态时,导通所述第二电压生成单元与所述第二信号输出端之间的连接,并导通所述第三电压生成单元与所述第三信号输出端之间的连接,以使所述第一电压生成单元向所述第一信号输出端提供第一初始电压,所述第二电压生成单元向所述第二信号输出端提供第二初始电压,且所述第三电压生成单元向所述第三信号输出端提供第三初始电压,其中,第一初始电压、第二初始电压和第三初始电压不同。
4.根据权利要求2所述的显示面板供电电路,其特征在于,所述控制模块,被配置为当所述第一开关器件和所述第三开关器件均处于导通状态且所述第二开关器件处于断开状态时,导通所述第二电压生成单元与第二信号输出端和第三信号输出端之间的连接,并断开所述第三电压生成单元与第二信号输出端和第三信号输出端之间的连接,以使所述第一电压生成单元向所述第一信号输出端提供第一初始电压,且所述第二电压生成单元分别向所述第二信号输出端和所述第三信号输出端提供第二初始电压,其中,第一初始电压和第二初始电压不同。
5.根据权利要求2所述的显示面板供电电路,其特征在于,所述控制模块,被配置为当所述第二开关器件和所述第三开关器处于导通状态且所述第一开关器件处于断开状态时,导通所述第三电压生成单元与所述第二信号输出端和所述第三信号输出端之间的连接,并断开所述第二电压生成单元与所述第二信号输出端和所述第三信号输出端之间的连接,以使所述第一电压生成单元向所述第一信号输出端提供第一初始电压,且所述第三电压生成单元分别向第二信号输出端和第三信号输出端提供第三初始电压,其中,第一初始电压和第三初始电压不同。
6.根据权利要求2所述的显示面板供电电路,其特征在于,所述第一电压生成单元、所述第二电压生成单元以及所述第三电压生成单元中的至少一个由电荷泵实现。
7.根据权利要求1所述的显示面板供电电路,其特征在于,所述控制模块,包括:与所述第一信号输出端连接的第一焊盘、与第二信号输出端连接的第二焊盘、与第三信号输出端连接的第三焊盘、以及形成于所述第二焊盘与所述第三焊盘之间的第四焊盘,所述电压生成模块包括:第一电压生成单元、第二电压生成单元和第三电压生成单元,其中,
所述控制模块,被配置为当所述第一焊盘处于焊接有第一电压生成单元的打件状态,所述第二焊盘处于焊接有第二电压生成单元的打件状态,所述第三焊盘处于焊接有第三电压生成单元的打件状态,且所述第四焊盘处于未打件状态时,导通所述第二电压生成单元与所述第二信号输出端之间的连接,并导通所述第三电压生成单元与所述第三信号输出端之间的连接,以使所述第一电压生成单元向所述第一信号输出端提供第一初始电压,所述第二电压生成单元向所述第二信号输出端提供第二初始电压,且所述第三电压生成单元向所述第三信号输出端提供第三初始电压,其中,第一初始电压、第二初始电压和第三初始电压不同。
8.根据权利要求1所述的显示面板供电电路,其特征在于,所述控制模块,包括:与所述第一信号输出端连接的第一焊盘、与第二信号输出端连接的第二焊盘、与第三信号输出端连接的第三焊盘、形成于所述第二焊盘与所述第三焊盘之间的第四焊盘以及电阻,所述电压生成模块包括:第一电压生成单元和第二电压生成单元,其中,
所述控制模块,被配置为当所述第一焊盘处于焊接有第一电压生成单元的打件状态,所述第二焊盘处于焊接有第二电压生成单元的打件状态,所述第三焊盘处于未打件状态,且所述第四焊盘处于焊接有所述电阻的打件状态时,导通所述第二电压生成单元与第二信号输出端和第三信号输出端之间的连接,以使所述第一电压生成单元向所述第一信号输出端提供第一初始电压,且所述第二电压生成单元分别向所述第二信号输出端和所述第三信号输出端提供第二初始电压,其中,第一初始电压和第二初始电压不同。
9.根据权利要求1所述的显示面板供电电路,其特征在于,所述控制模块,包括:与所述第一信号输出端连接的第一焊盘、与第二信号输出端连接的第二焊盘、与第三信号输出端连接的第三焊盘、形成于所述第二焊盘与所述第三焊盘之间的第四焊盘以及电阻,所述电压生成模块包括:第一电压生成单元和第三电压生成单元,其中,
所述控制模块,被配置为当所述第一焊盘处于焊接有第一电压生成单元的打件状态,所述第二焊盘处于未打件状态,所述第三焊盘处于焊接有第三电压生成单元的打件状态,且所述第四焊盘处于焊接有所述电阻的打件状态时,导通所述第三电压生成单元与所述第二信号输出端和所述第三信号输出端之间的连接,以使所述第一电压生成单元向所述第一信号输出端提供第一初始电压,且所述第三电压生成单元分别向第二信号输出端和第三信号输出端提供第三初始电压,其中,第一初始电压和第三初始电压不同。
10.根据权利要求8或9所述的显示面板供电电路,其特征在于,所述电阻为0欧姆电阻或者可调电阻。
11.一种显示面板,其特征在于,包括:显示区域、位于所述显示区域的第一方向一侧的绑定区域以及如权利要求1至10中任一项所述的显示面板供电电路,所述显示区域包括:第一走线、第二走线以及第三走线,所述第一走线与所述显示面板供电电路的第一信号输出端连接,所述第二走线与所述显示面板供电电路的第二信号输出端连接,所述第三走线与所述显示面板供电电路的第三信号输出端连接。
12.根据权利要求11所述的显示面板,其特征在于,所述显示区域包括:屏下摄像头区和至少部分包围所述屏下摄像头区的非摄像头区,所述非摄像头区包括所述第一走线、所述第二走线以及所述第三走线,所述第二走线位于第一走线与所述第三走线之间。
13.根据权利要求12所述的显示面板,其特征在于,还包括:与所述绑定区域绑定的柔性电路板,所述显示面板供电电路设置于所述柔性电路板,所述柔性电路板包括:位于所述柔性电路板的靠近所述绑定区域一侧的绑定引脚区,所述绑定引脚区包括:沿第二方向间隔设置的第一区域和第二区域,所述第一区域和所述第二区域均包括:第一信号输出端、第二信号输出端和第三信号输出端,第二方向与第一方向交叉。
14.根据权利要求12所述的显示面板,其特征在于,还包括:摄像头,其中,所述摄像头设置在所述显示面板的显示侧的相对一侧且与所述显示面板的屏下摄像头区对应。
15.一种显示装置,其特征在于,包括:如权利要求11至14中任一项所述的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210157050.5A CN114446240B (zh) | 2022-02-21 | 2022-02-21 | 显示面板供电电路、显示面板及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210157050.5A CN114446240B (zh) | 2022-02-21 | 2022-02-21 | 显示面板供电电路、显示面板及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN114446240A CN114446240A (zh) | 2022-05-06 |
CN114446240B true CN114446240B (zh) | 2023-07-14 |
Family
ID=81373925
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202210157050.5A Active CN114446240B (zh) | 2022-02-21 | 2022-02-21 | 显示面板供电电路、显示面板及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN114446240B (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115236906B (zh) * | 2022-06-30 | 2023-08-22 | 苏州华星光电技术有限公司 | 显示装置 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN201637966U (zh) * | 2009-09-15 | 2010-11-17 | 天马微电子股份有限公司 | 液晶显示模组 |
CN102076167B (zh) * | 2011-01-11 | 2012-07-04 | 惠州Tcl移动通信有限公司 | 一种手机电路板 |
CN109587944B (zh) * | 2018-11-21 | 2020-12-18 | 惠科股份有限公司 | 一种电路板以及电路板的制作方法 |
CN112309242A (zh) * | 2019-07-26 | 2021-02-02 | 北京小米移动软件有限公司 | 显示面板和终端设备 |
CN110459175A (zh) * | 2019-08-09 | 2019-11-15 | 武汉华星光电半导体显示技术有限公司 | 显示面板及显示装置 |
CN111540278B (zh) * | 2020-05-13 | 2022-03-08 | 昆山国显光电有限公司 | 显示面板、驱动方法以及显示设备 |
CN112382238B (zh) * | 2020-12-03 | 2022-04-15 | 云谷(固安)科技有限公司 | 阵列基板和显示装置 |
CN112687189B (zh) * | 2020-12-28 | 2022-05-13 | 武汉天马微电子有限公司 | 一种显示面板及显示装置 |
CN113611726A (zh) * | 2021-07-30 | 2021-11-05 | 京东方科技集团股份有限公司 | 显示面板及显示装置 |
-
2022
- 2022-02-21 CN CN202210157050.5A patent/CN114446240B/zh active Active
Non-Patent Citations (2)
Title |
---|
一种高分辨率硅基OLED驱动芯片设计;张白雪;秦昌兵;任健雄;杨建兵;;光电子技术(04);265-269 * |
印制电路板的过去、现在和将来(上);Werner Jillek,姬学彬\n\n\n,张磊\n\n\n,石新红;印制电路信息(07);9-17 * |
Also Published As
Publication number | Publication date |
---|---|
CN114446240A (zh) | 2022-05-06 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN113327543B (zh) | 显示基板及其驱动方法、显示装置 | |
US11810504B2 (en) | Display substrate and display device | |
US11943981B2 (en) | Display substrate and display apparatus | |
CN113763874B (zh) | 显示基板及显示装置 | |
US11943984B2 (en) | Display substrate, display panel and display device | |
CN114830216B (zh) | 像素电路、显示面板及显示装置 | |
CN113870767A (zh) | 像素电路、显示基板、显示面板和显示装置 | |
CN115000092A (zh) | 显示基板及其制备方法、显示装置 | |
CN114446240B (zh) | 显示面板供电电路、显示面板及显示装置 | |
CN113990902A (zh) | 一种显示面板和显示装置 | |
CN115394201B (zh) | 显示面板和显示装置 | |
WO2023123237A1 (zh) | 像素组、阵列基板和显示面板 | |
CN115911056A (zh) | 阵列基板及显示装置 | |
CN115104186B (zh) | 显示基板、显示面板、显示装置 | |
CN116018010A (zh) | 显示基板及显示装置 | |
US20230165073A1 (en) | Display device | |
US11330700B2 (en) | Display device | |
US11783776B2 (en) | Display panel and display device | |
US20240274081A1 (en) | Display device | |
US20240121993A1 (en) | Display device | |
US12118935B2 (en) | Display substrate and display apparatus | |
US20240119900A1 (en) | Display device | |
CN117203695A (zh) | 显示基板及显示装置 | |
CN117813644A (zh) | 显示面板及显示装置 | |
CN116913927A (zh) | 显示基板和显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |