CN113870767B - 像素电路、显示基板、显示面板和显示装置 - Google Patents
像素电路、显示基板、显示面板和显示装置 Download PDFInfo
- Publication number
- CN113870767B CN113870767B CN202010606662.9A CN202010606662A CN113870767B CN 113870767 B CN113870767 B CN 113870767B CN 202010606662 A CN202010606662 A CN 202010606662A CN 113870767 B CN113870767 B CN 113870767B
- Authority
- CN
- China
- Prior art keywords
- circuit
- sub
- pixel
- transistor
- emission control
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 93
- 238000003860 storage Methods 0.000 claims abstract description 42
- 239000002346 layers by function Substances 0.000 claims description 134
- 239000003990 capacitor Substances 0.000 claims description 27
- 238000000034 method Methods 0.000 claims description 7
- 230000005540 biological transmission Effects 0.000 claims description 2
- 239000010410 layer Substances 0.000 description 115
- 239000004065 semiconductor Substances 0.000 description 38
- 102100036285 25-hydroxyvitamin D-1 alpha hydroxylase, mitochondrial Human genes 0.000 description 26
- 101000875403 Homo sapiens 25-hydroxyvitamin D-1 alpha hydroxylase, mitochondrial Proteins 0.000 description 26
- 102100040678 Programmed cell death protein 1 Human genes 0.000 description 23
- 238000010586 diagram Methods 0.000 description 21
- 239000010409 thin film Substances 0.000 description 8
- 238000009826 distribution Methods 0.000 description 7
- 230000002093 peripheral effect Effects 0.000 description 7
- 230000006870 function Effects 0.000 description 6
- 230000000694 effects Effects 0.000 description 5
- 239000002184 metal Substances 0.000 description 4
- 230000001788 irregular Effects 0.000 description 3
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 3
- 238000004088 simulation Methods 0.000 description 3
- 229920001621 AMOLED Polymers 0.000 description 2
- 101710089372 Programmed cell death protein 1 Proteins 0.000 description 2
- 229910021417 amorphous silicon Inorganic materials 0.000 description 2
- 238000005530 etching Methods 0.000 description 2
- 238000003384 imaging method Methods 0.000 description 2
- 239000012535 impurity Substances 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 239000002096 quantum dot Substances 0.000 description 2
- 238000002834 transmittance Methods 0.000 description 2
- 230000009977 dual effect Effects 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 239000010408 film Substances 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- -1 region Substances 0.000 description 1
- 238000004804 winding Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
- G09G3/3241—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element the current through the light-emitting element being set using a data current provided by the data driver, e.g. by using a two-transistor current mirror
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3291—Details of drivers for data electrodes in which the data driver supplies a variable data voltage for setting the current through, or the voltage across, the light-emitting elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G5/00—Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
- G09G5/10—Intensity circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/028—Generation of voltages supplied to electrode drivers in a matrix display other than LCD
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2340/00—Aspects of display data processing
- G09G2340/04—Changes in size, position or resolution of an image
- G09G2340/0407—Resolution change, inclusive of the use of different resolutions for different screen areas
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/60—OLEDs integrated with inorganic light-sensitive elements, e.g. with inorganic solar cells or inorganic photodiodes
- H10K59/65—OLEDs integrated with inorganic image sensors
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Electroluminescent Light Sources (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
一种像素电路、显示基板、显示面板和显示装置。像素电路包括:第一驱动电路、第二驱动电路、第一发光控制电路、第二发光控制电路、存储电路和数据写入电路。第一发光控制电路被配置为控制第一驱动电路和发光元件之间的连接导通或断开和控制第一驱动电路和第一电源线之间的连接导通或断开,第二发光控制电路被配置为控制第二驱动电路和发光元件之间的连接导通或断开和控制第二驱动电路和第二电源线之间的连接导通或断开,数据写入电路被配置为将数据电压写入第一驱动电路;第一驱动电路和第二驱动电路被配置为基于同一数据电压控制驱动发光元件发光的驱动电流,存储电路被配置为保持第一驱动电路的控制端和第二驱动电路的控制端的电压。
Description
技术领域
本公开的实施例涉及一种像素电路、显示基板、显示面板和显示装置。
背景技术
随着全面屏显示的深入发展,从在显示面板的开口区域放置摄像头进一步发展到将摄像头与显示面板进行结合的方案,即“屏下摄像头”的方案。对于“屏下摄像头”的显示设计,显示面板的放置摄像头的区域为低PPI(Pixels Per Inch,每英寸像素数量)区域,以使得低PPI区域的透光度达到摄像头成像的要求。然而,在低PPI区域中,由于像素排列的PPI比正常显示区域的PPI低,会出现低PPI区域的显示亮度低于正常显示区域的显示亮度的问题。
发明内容
本公开至少一实施例提供一种像素电路,包括:第一驱动电路、第二驱动电路、第一发光控制电路、第二发光控制电路、存储电路和数据写入电路,所述第一发光控制电路电连接至第一电源线、所述第一驱动电路和发光元件,且被配置为控制所述第一驱动电路和所述发光元件之间的连接导通或断开和控制所述第一驱动电路和所述第一电源线之间的连接导通或断开;所述第二发光控制电路电连接至第二电源线、所述第二驱动电路和所述发光元件,且被配置为控制所述第二驱动电路和所述发光元件之间的连接导通或断开和控制所述第二驱动电路和所述第二电源线之间的连接导通或断开;所述数据写入电路与所述第一驱动电路电连接,且被配置为将数据电压写入所述第一驱动电路;所述第一驱动电路和所述第二驱动电路被配置为基于同一所述数据电压控制驱动所述发光元件发光的驱动电流;所述存储电路电连接至所述第一驱动电路的控制端和所述第二驱动电路的控制端,且被配置为保持所述第一驱动电路的控制端和所述第二驱动电路的控制端的电压。
例如,本公开至少一实施例提供的像素电路还包括电源连接线,所述第一电源线和所述第二电源线通过所述电源连接线彼此电连接。
例如,在本公开至少一实施例提供的像素电路中,所述像素电路位于衬底基板上,所述像素电路具有第一功能层和第二功能层,所述第一功能层和所述第二功能层位于所述衬底基板上,且在垂直于所述衬底基板的方向上,所述第一功能层位于所述第二功能层的远离所述衬底基板的一侧,所述第一电源线和所述第二电源线位于所述第一功能层,所述电源连接线位于所述第二功能层,所述电源连接线通过过孔电连接至所述第一电源线和所述第二电源线。
例如,在本公开至少一实施例提供的像素电路中,所述第一驱动电路的控制端和所述第二驱动电路的控制端电连接。
例如,本公开至少一实施例提供的像素电路还包括第一栅极连接线、第二栅极连接线和第三栅极连接线,所述第一驱动电路的控制端和所述第二驱动电路的控制端通过所述第一栅极连接线、所述第二栅极连接线和所述第三栅极连接线进行电连接,所述第一驱动电路的控制端与所述第一栅极连接线电连接,所述第二驱动电路的控制端与所述第二栅极连接线电连接,所述第三栅极连接线用于电连接所述第一栅极连接线和所述第二栅极连接线以将所述第一驱动电路的控制端电连接至所述第二驱动电路的控制端。
例如,在本公开至少一实施例提供的像素电路中,所述像素电路位于衬底基板上,所述像素电路具有第一功能层和第二功能层,所述第一功能层和所述第二功能层位于所述衬底基板上,且在垂直于所述衬底基板的方向上,所述第一功能层位于所述第二功能层的远离所述衬底基板的一侧,所述第一栅极连接线和所述第二栅极连接线位于所述第一功能层,所述第三栅极连接线位于所述第二功能层,所述第三栅极连接线通过过孔连接至所述第一栅极连接线和所述第二栅极连接线。
例如,在本公开至少一实施例提供的像素电路中,所述第一驱动电路包括第一驱动晶体管,所述第二驱动电路包括第二驱动晶体管,所述第一驱动电路的控制端包括所述第一驱动晶体管的栅极,所述第二驱动电路的控制端包括所述第二驱动晶体管的栅极,所述第一驱动晶体管的阈值电压和所述第二驱动晶体管的阈值电压相同。
例如,本公开至少一实施例提供的像素电路还包括阈值补偿电路,所述阈值补偿电路与所述第一驱动电路的控制端和所述第二驱动电路的控制端电连接,且被配置为对所述第一驱动电路进行阈值补偿。
例如,本公开至少一实施例提供的像素电路还包括第一初始化电路和第二初始化电路,所述第一初始化电路电连接至所述第一驱动电路的控制端和所述第二驱动电路的控制端,且配置为对所述第一驱动电路的控制端和所述第二驱动电路的控制端进行初始化,所述第二初始化电路电连接至所述发光元件的第一极,且配置为对所述发光元件的第一极进行初始化。
例如,在本公开至少一实施例提供的像素电路中,所述第一发光控制电路包括第一发光控制子电路和第二发光控制子电路,所述第一发光控制子电路与所述第一驱动电路的第一端和所述第一电源线连接,且被配置为实现所述第一驱动电路的第一端和所述第一电源线之间的连接导通或断开,所述第二发光控制子电路与所述第一驱动电路的第二端和所述发光元件的第一极电连接,且被配置为实现所述第一驱动电路的第二端和所述发光元件的第一极之间的连接导通或断开。
例如,在本公开至少一实施例提供的像素电路中,所述第二发光控制电路包括第三发光控制子电路和第四发光控制子电路,所述第三发光控制子电路与所述第二驱动电路的第一端和所述第二电源线连接,且被配置为实现所述第二驱动电路的第一端和所述第二电源线之间的连接导通或断开,所述第四发光控制子电路与所述第二驱动电路的第二端和所述发光元件的第一极电连接,且被配置为实现所述第二驱动电路的第二端和所述发光元件的第一极之间的连接导通或断开。
例如,本公开至少一实施例提供的像素电路还包括阈值补偿电路、第一初始化电路和第二初始化电路,所述第一发光控制电路包括第一发光控制子电路和第二发光控制子电路,所述第二发光控制电路包括第三发光控制子电路和第四发光控制子电路,所述第一驱动电路包括第一驱动晶体管,所述第二驱动电路包括第二驱动晶体管,所述第一发光控制子电路包括第一发光控制晶体管,所述第二发光控制子电路包括第二发光控制晶体管,所述第三发光控制子电路包括第三发光控制晶体管,所述第四发光控制子电路包括第四发光控制晶体管,所述数据写入电路包括数据写入晶体管,所述存储电路包括存储电容,所述阈值补偿电路包括阈值补偿晶体管,所述第一初始化电路包括第一初始化晶体管,所述第二初始化电路包括第二初始化晶体管,所述第一驱动电路的控制端包括所述第一驱动晶体管的栅极,所述第二驱动电路的控制端包括所述第二驱动晶体管的栅极,所述数据写入晶体管的第一极电连接至数据线以接收所述数据电压,所述数据写入晶体管的第二极电连接至所述第一驱动晶体管的第一极,所述数据写入晶体管的栅极电连接至第一扫描线;所述第一发光控制晶体管的第一极电连接至所述第一电源线,所述第一发光控制晶体管的第二极电连接至所述第一驱动晶体管的第一极,所述第一发光控制晶体管的栅极电连接至第一发光控制信号线;所述第二发光控制晶体管的第一极电连接至所述第一驱动晶体管的第二极,所述第二发光控制晶体管的第二极电连接至所述发光元件的第一极,所述第二发光控制晶体管的栅极电连接至第二发光控制信号线;所述第三发光控制晶体管的第一极电连接至所述第二电源线,所述第三发光控制晶体管的第二极电连接至所述第二驱动晶体管的第一极,所述第三发光控制晶体管的栅极电连接至第三发光控制信号线;所述第四发光控制晶体管的第一极电连接至所述第二驱动晶体管的第二极,所述第四发光控制晶体管的第二极电连接至所述发光元件的第一极,所述第四发光控制晶体管的栅极电连接至第四发光控制信号线,所述阈值补偿晶体管的第一极电连接至所述第一驱动晶体管的第二极,所述阈值补偿晶体管的第二极电连接至所述第一驱动晶体管的栅极和所述第二驱动晶体管的栅极,所述阈值补偿晶体管的栅极电连接至第二扫描线;所述第一初始化晶体管的第一极电连接至第一初始化电压线,所述第一初始化晶体管的第二极电连接至所述第一驱动晶体管的栅极和所述第二驱动晶体管的栅极,所述第一初始化晶体管的栅极电连接至第一初始化控制信号线;所述第二初始化晶体管的第一极电连接至第二初始化电压线,所述第二初始化晶体管的第二极电连接至所述发光元件的第一极,所述第二初始化晶体管的栅极电连接至第二初始化控制信号线,所述存储电容的第一极电连接至所述第一驱动晶体管的栅极和所述第二驱动晶体管的栅极,所述存储电容的第二极电连接至所述第一电源线。
例如,在本公开至少一实施例提供的像素电路中,所述像素电路位于衬底基板上,所述像素电路具有第一功能层、第二功能层和第三功能层,所述第一功能层、所述第二功能层和所述第三功能层位于所述衬底基板上,且在垂直于所述衬底基板的方向上,所述第二功能层位于所述第一功能层和所述第三功能层之间,所述第二功能层位于所述第三功能层的远离所述衬底基板的一侧,所述第一功能层位于所述第二功能层的远离所述衬底基板的一侧,所述第一扫描线、所述第二扫描线、所述第一发光控制信号线、所述第二发光控制信号线、所述第三发光控制信号线和所述第四发光控制信号线位于所述第三功能层,所述数据线、所述第一电源线和所述第二电源线位于所述第一功能层,所述第一初始化电压线和所述第二初始化电压线位于所述第二功能层。
例如,在本公开至少一实施例提供的像素电路中,所述第一驱动晶体管和所述第二驱动晶体管在发光阶段将所述驱动电流传输至所述发光元件以驱动所述发光元件发光,
所述驱动电流表示为:
IOLED=K1*(Vgs1-Vth1)+K2*(Vgs2-Vth2),
其中,IOLED表示所述驱动电流,K1为所述第一驱动晶体管的工艺常数,Vgs1为在所述发光阶段所述第一驱动晶体管的栅极和第一极之间的电压差,Vth1为所述第一驱动晶体管的阈值电压,K2为所述第二驱动晶体管的工艺常数,Vgs2为在所述发光阶段所述第二驱动晶体管的栅极和第一极之间的电压差,Vth2为所述第二驱动晶体管的阈值电压。
本公开至少一实施例提供一种显示基板,显示基板包括多个子像素,所述多个子像素中的每个包括本公开任一实施例提供的像素电路和所述发光元件。
例如,本公开至少一实施例提供的显示基板还包括衬底基板,所述衬底基板包括第一显示区域,所述第一显示区域包括多个像素区域,所述多个像素区域中的每个像素区域包括彼此不重叠的第一子区域和第二子区域,所述像素电路中的第一驱动电路、第一发光控制电路、存储电路和数据写入电路位于对应的像素区域的第一子区域,所述像素电路中的第二驱动电路和第二发光控制电路位于所述对应的像素区域的第二子区域。
例如,在本公开至少一实施例提供的显示基板中,所述衬底基板还包括第二显示区域,所述多个子像素包括多个第一子像素和多个第二子像素,所述多个第一子像素的像素电路和所述多个第二子像素的像素电路与所述多个像素区域一一对应,所述第二显示区域至少部分围绕所述第一显示区域,所述显示基板具有用于显示的第一侧和与所述第一侧相对的第二侧,所述第一显示区域允许来自所述第一侧的光至少部分透射至所述第二侧;所述多个第一子像素的发光元件位于所述第一显示区域,所述多个第一子像素的像素电路位于所述第二显示区域;所述多个第二子像素的发光元件和像素电路均位于所述第二显示区域。
例如,在本公开至少一实施例提供的显示基板中,每个像素区域的第一子区域包括彼此相对的第一侧和第二侧,所述多个第一子像素的像素电路构成多个第一重复单元,每个所述第一重复单元包括排列为两行两列的四个第一子像素的像素电路,所述四个第一子像素的像素电路中位于第一行第一列的第一子像素的像素电路对应的像素区域中的第二子区域位于第一子区域的第一侧,所述四个第一子像素的像素电路中位于第二行第一列的第一子像素的像素电路对应的像素区域中的第二子区域位于第一子区域的第一侧,所述四个第一子像素的像素电路中位于第一行第二列的第一子像素的像素电路对应的像素区域中的第二子区域位于第一子区域的第二侧,所述四个第一子像素的像素电路中位于第二行第二列的第一子像素的像素电路对应的像素区域中的第二子区域位于第一子区域的第二侧,所述多个第二子像素的像素电路构成多个第二重复单元,每个所述第二重复单元包括排列为两行两列的四个第二子像素的像素电路,所述四个第二子像素的像素电路中位于第一行第一列的第二子像素的像素电路对应的像素区域中的第二子区域位于第一子区域的第二侧,所述四个第二子像素的像素电路中位于第二行第一列的第二子像素的像素电路对应的像素区域中的第二子区域位于第一子区域的第二侧,所述四个第二子像素的像素电路中位于第一行第二列的第二子像素的像素电路对应的像素区域中的第二子区域位于第一子区域的第一侧,所述四个第二子像素的像素电路中位于第二行第二列的第二子像素的像素电路对应的像素区域中的第二子区域位于第一子区域的第一侧。
例如,在本公开至少一实施例提供的显示基板中,所述多个第一重复单元和所述多个第二重复单元构成多个重复单元组,所述多个重复单元组中的每个重复单元组包括两个第一重复单元和两个第二重复单元,所述两个第一重复单元和所述两个第二重复单元排列为两行两列,所述两个第一重复单元分别位于第一行第二列和第二行第一列,所述两个第二重复单元分别位于第一行第一列和第二行第二列;或者,所述两个第一重复单元分别位于第一行第一列和第二行第二列,所述两个第二重复单元分别位于第一行第二列和第二行第一列。
例如,在本公开至少一实施例提供的显示基板中,所述四个第一子像素中位于第一行第一列的第一子像素和所述四个第二子像素中位于第一行第一列的第二子像素为红色子像素,所述四个第一子像素中位于第二行第一列的第一子像素和所述四个第二子像素中位于第二行第一列的第二子像素为蓝色子像素,所述四个第一子像素中位于第一行第二列的第一子像素、所述四个第一子像素中位于第二行第二列的第一子像素、所述四个第二子像素中位于第一行第二列的第二子像素和所述四个第二子像素中位于第二行第二列的第二子像素为绿色子像素。
本公开至少一实施例提供一种显示面板,包括本公开任一实施例提供的所述的显示基板。
本公开至少一实施例提供一种显示装置,包括本公开任一实施例提供的显示面板。
附图说明
为了更清楚地说明本公开实施例的技术方案,下面将对实施例的附图作简单地介绍,显而易见地,下面描述中的附图仅仅涉及本公开的一些实施例,而非对本公开的限制。
图1A为本公开一实施例提供的一种像素电路的示意性框图;
图1B为本公开一实施例提供的另一种像素电路的示意性框图;
图2为本公开一实施例提供的一种像素电路的结构示意图;
图3A为本公开一些实施例提供的一种显示基板的平面示意图;
图3B为本公开一些实施例提供的一种显示基板上的子像素的排布示意图;
图4A为本公开一些实施例提供的一种第一重复单元的排列示意图;
图4B为本公开一些实施例提供的一种第二重复单元的排列示意图;
图4C为本公开一些实施例提供的一种像素区域的排列示意图;
图4D为本公开一些实施例提供的另一种像素区域的排列示意图;
图5A~5E为本公开一些实施例提供的一种像素电路的各功能层的结构示意图;
图6A~6D为本公开一些实施例提供的一种像素电路的各功能层的放大示意图;
图7为本公开至少一实施例提供的一种显示面板的示意框图;
图8为本公开至少一个实施例提供的一种显示装置的示意框图。
具体实施方式
为了使得本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例的附图,对本公开实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本公开的一部分实施例,而不是全部的实施例。基于所描述的本公开的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
为了保持本公开实施例的以下说明清楚且简明,本公开省略了部分已知功能和已知部件的详细说明。
在“屏下摄像头”的设计方案中,为了使得更多的光能够进入位于显示面板下方的摄像头中,可以将显示面板设计为具有高像素密度区域(即高PPI区域)和低像素密度区域(即低PPI区域),摄像头则设置在能够允许更多的光透过的低像素密度区域下方。然而,由于低像素密度区域的发光元件的单位面积分布密度低于高像素密度区域的发光元件的单位面积分布密度,导致低像素密度区域的发光亮度低于高像素密度区域的发光亮度,影响显示面板的显示效果,降低显示面板的显示质量。
本公开至少一个实施例提供一种像素电路、显示基板、显示面板和显示装置,该像素电路包括第一驱动电路、第二驱动电路、第一发光控制电路、第二发光控制电路、存储电路和数据写入电路。第一发光控制电路电连接至第一电源线、第一驱动电路和发光元件,且被配置为控制第一驱动电路和发光元件之间的连接导通或断开和控制第一驱动电路和第一电源线之间的连接导通或断开;第二发光控制电路电连接至第二电源线、第二驱动电路和发光元件,且被配置为控制第二驱动电路和发光元件之间的连接导通或断开和控制第二驱动电路和第二电源线之间的连接导通或断开;数据写入电路与第一驱动电路电连接,且被配置为将数据电压写入第一驱动电路;第一驱动电路和第二驱动电路被配置为基于同一数据电压控制驱动发光元件发光的驱动电流;存储电路电连接至第一驱动电路的控制端和第二驱动电路的控制端,且被配置为保持第一驱动电路的控制端和第二驱动电路的控制端的电压。
在该像素电路中,通过增加驱动低像素密度区域内的发光元件发光第二驱动电路,从而使得两个驱动电路同时对一个发光元件进行驱动,从而提高驱动低像素密度区域内的发光元件的驱动电流,增加低像素密度区域的亮度,降低或消除由于在显示面板下方设置摄像头而导致的发光亮度不均匀的问题,提高显示效果和显示质量。
例如,按照晶体管的特性,晶体管可以分为N型晶体管和P型晶体管,为了清楚起见,本公开的实施例以晶体管为P型晶体管(例如,低温多晶硅(LTPS)P型薄膜晶体管)为例详细阐述了本公开的技术方案,然而本公开的实施例的晶体管不限于P型晶体管,本领域技术人员还可以根据实际需要利用N型晶体管(例如,N型MOS晶体管)实现本公开的实施例中的一个或多个晶体管的功能。
需要说明的是,本公开的实施例中采用的晶体管可以为薄膜晶体管或场效应晶体管或其他特性相同的开关器件,薄膜晶体管可以包括氧化物半导体薄膜晶体管、非晶硅薄膜晶体管或多晶硅薄膜晶体管等。晶体管的源极、漏极在结构上可以是对称的,所以其源极、漏极在物理结构上可以是没有区别的。在本公开的实施例中,为了区分晶体管,除作为控制极的栅极,直接描述了其中一极为第一极,另一极为第二极,所以本公开的实施例中全部或部分晶体管的第一极和第二极根据需要是可以互换的。
下面对本公开的一些实施例进行详细说明,但是本公开并不限于这些具体的实施例。
图1A为本公开一实施例提供的一种像素电路的示意性框图,图1B为本公开一实施例提供的另一种像素电路的示意性框图。
例如,如图1A所示,本公开实施例提供的像素电路100可以包括第一驱动电路101、第二驱动电路111、第一发光控制电路102、第二发光控制电路112、存储电路103和数据写入电路104。
例如,数据写入电路104与第一驱动电路101电连接,且被配置为将数据电压写入第一驱动电路101。例如,数据写入电路104电连接至第一驱动电路101的第一端、数据线和第一扫描线,以在第一扫描线提供的第一扫描信号的控制下将数据线提供的数据电压写入第一驱动电路101的第一端。例如,数据写入电路104还可以将数据电压写入第二驱动电路111。
例如,第一驱动电路101和第二驱动电路111被配置为基于同一数据电压驱动发光元件200发光,以使得发光元件200发出与该同一数据电压相对应的光。
例如,在一些实施例中,第一驱动电路101的控制端和第二驱动电路111的控制端电连接,从而第一驱动电路101和第二驱动电路111可以被相同的信号控制,此时第一驱动电路101和第二驱动电路111可以共享同一个数据写入电路104、存储电路103、阈值补偿电路(下面将会描述)和第一初始化电路(下面将会描述),从而可以减少像素电路中的晶体管和电容数量,节省成本。但本公开不限于此,在另一些实施例中,第一驱动电路101的控制端和第二驱动电路111的控制端不连接,但是,此时,第一驱动电路101的控制端和第二驱动电路111的控制端可以接受相同的信号。
例如,第一发光控制电路102电连接至第一电源线(图1A没有示出)、第一驱动电路101和发光元件200,且被配置为控制第一驱动电路101和发光元件200之间的连接导通或断开和控制第一驱动电路101和第一电源线之间的连接导通或断开。例如,第一发光控制电路102电连接至第一驱动电路101的第一端和第二端、发光元件200的第一极、第一发光控制信号线和第二发光控制信号线。第一发光控制电路102被配置为在第一发光控制信号线提供的第一发光控制信号和第二发光控制信号线提供的第二发光控制信号的控制下控制第一驱动电路101是否驱动发光元件200进行发光,例如,当第一发光控制电路102控制第一驱动电路101和发光元件200之间的连接导通且控制第一驱动电路101和第一电源线之间的连接导通,则此时,第一驱动电路101驱动发光元件200进行发光;当第一发光控制电路102控制第一驱动电路101和发光元件200之间的连接断开和/或控制第一驱动电路101和第一电源线之间的连接断开,则此时,第一驱动电路101不驱动发光元件200进行发光。
例如,第二发光控制电路112电连接至第二电源线(图1A没有示出)、第二驱动电路111和发光元件200,且被配置为控制第二驱动电路111和发光元件200之间的连接导通或断开和控制第二驱动电路111和第二电源线之间的连接导通或断开。例如,第二发光控制电路112电连接至第二驱动电路111的第一端和第二端、发光元件200的第一极、第三发光控制信号线和第四发光控制信号线。第二发光控制电路112被配置为在第三发光控制信号线提供的第三发光控制信号和第四发光控制信号线提供的第四发光控制信号的控制下控制第二驱动电路111是否驱动发光元件200进行发光,例如,当第二发光控制电路112控制第二驱动电路111和发光元件200之间的连接导通且控制第二驱动电路111和第二电源线之间的连接导通,则此时,第二驱动电路111驱动发光元件200进行发光;当第二发光控制电路112控制第二驱动电路111和发光元件200之间的连接断开和/或控制第二驱动电路111和第二电源线之间的连接断开,则此时,第二驱动电路111不驱动发光元件200进行发光。
例如,在一些实施例中,第一电源线和第二电源线彼此电连接;在另一些实施例中,第一电源线和第二电源线彼此不电连接,然而,第一电源线提供的电源电压和第二电源线提供的电源电压相同。例如,例如,第一电源线和第二电源线可以连接至同一个电源端以接收相同的电源电压,以节省电源端数量,节约生产成本。
例如,存储电路103电连接至第一驱动电路101的控制端和第二驱动电路111的控制端,且被配置为保持第一驱动电路101的控制端和第二驱动电路11的控制端的电压。
例如,发光元件200的第二极电连接至第三电源线(图1A中没有示出)。
例如,第一电源线和第二电源线均提供恒定的高电源电压,第三电源线可以提供恒定的低电源电压,或可以接地等。但本公开不限于此,在另一些实施例中,第一电源线和第二电源线均提供恒定的低电源电压,第三电源线可以提供恒定的高电源电压。
例如,发光元件200可以为发光二极管等。发光二极管可以为有机发光二极管(OLED)或量子点发光二极管(QLED)等。发光元件200被配置为在工作时接收发光信号(例如,可以为电流信号),并发出与该发光信号相对应强度的光。
例如,本公开实施例提供的像素电路100可应用于显示面板,例如有源矩阵有机发光二极管(AMOLED)显示面板或有源矩阵量子点发光二极管(AMQLED)显示面板等。
例如,如图1B所示,在一些实施例中,像素电路100还包括阈值补偿电路105。阈值补偿电路105与第一驱动电路101的控制端和第二驱动电路102的控制端电连接,且被配置为对第一驱动电路101进行阈值补偿。例如,阈值补偿电路105电连接至第一驱动电路101的控制端和第二端、第二驱动电路111的控制端和第二扫描线,且被配置为在第二扫描线提供的第二扫描信号的控制下,将基于数据电压的补偿电压写入第一驱动电路101的控制端和第二驱动电路111的控制端。第一存储电路103可以存储该补偿电压,并将该补偿电压保持在第一驱动电路101的控制端和第二驱动电路111的控制端。该补偿电压可以控制第一驱动电路101和第二驱动电路111的导通程度,从而控制驱动光元件200发光的驱动电流。需要说明的是,阈值补偿电路105还可以为对第二驱动电路111进行阈值补偿。
例如,如图1B所示,在一些实施例中,像素电路100还包括第一初始化电路106和第二初始化电路107。
例如,第一初始化电路106电连接至第一驱动电路101的控制端和第二驱动电路111的控制端,且配置为对第一驱动电路101的控制端和第二驱动电路111的控制端进行初始化。第一初始化电路106电连接至第一驱动电路101的控制端、第二驱动电路111的控制端、第一初始化控制信号线和第一初始化电压线,且被配置为在第一初始化控制信号线提供的第一初始化控制信号的控制下将第一初始化电压线提供的第一初始化电压写入第一驱动电路101的控制端和第二驱动电路111的控制端,以实现对第一驱动电路101的控制端和第二驱动电路111的控制端进行初始化。
例如,第二初始化电路107电连接至发光元件200的第一极,且配置为对发光元件200的第一极进行初始化。第二初始化电路107电连接至发光元件200的第一极、第二初始化控制信号线和第二初始化电压线,且被配置为在第二初始化控制信号线提供的第二初始化控制信号的控制下将第二初始化电压线提供的第二初始化电压写入发光元件200的第一极,以实现对发光元件200的第一极进行初始化。
图2为本公开一实施例提供的一种像素电路的结构示意图。图2所示的电路结构为图1B所示的像素电路的一种具体实现示例的电路结构。
例如,如图2所示,在一些实施例中,第一驱动电路101包括第一驱动晶体管T11,第二驱动电路111包括第二驱动晶体管T12。例如,第一驱动电路101的控制端包括第一驱动晶体管T11的栅极,第一驱动电路101的第一端包括第一驱动晶体管T11的第一极,第一驱动电路101的第二端包括第一驱动晶体管T11的第二极,第二驱动电路111的控制端包括第二驱动晶体管T12的栅极,第二驱动电路111的控制端包括第二驱动晶体管T12的栅极,第二驱动电路111的第一端包括第二驱动晶体管T12的第一极,第二驱动电路111的第二端包括第二驱动晶体管T12的第二极,例如,第一驱动晶体管T11的栅极可以作为第一驱动电路101的控制端,第一驱动晶体管T11的第一极作为第一驱动电路101的第一端,第一驱动晶体管T11的第二极作为第一驱动电路101的第二端,第二驱动晶体管T12的栅极作为第二驱动电路111的控制端,第二驱动晶体管T12的第一极作为第二驱动电路111的第一端,第二驱动晶体管T12的第二极作为第二驱动电路111的第二端。
例如,在第一驱动电路101的控制端和第二驱动电路111的控制端彼此电连接的情况下,第一驱动晶体管T11的栅极和第二驱动晶体管T12的栅极彼此电连接,此时,第一驱动晶体管T11和第二驱动晶体管T12相同,例如,第一驱动晶体管T11和第二驱动晶体管T12的类型和电学参数等均相同,也就是说,第一驱动晶体管T11的阈值电压和第二驱动晶体管T12的阈值电压相同,从而当阈值补偿电路105对第一驱动电路101的第一驱动晶体管T11进行阈值补偿时,实际上,第二驱动晶体管T12的阈值电压也被补偿。例如,上述补偿电压可以包括数据电压和第一驱动晶体管T11的阈值电压,例如,上述补偿电压可以为数据电压和第一驱动晶体管T11的阈值电压之和。
例如,第一驱动晶体管T11和第二驱动晶体管T12均为P型晶体管。
例如,第一驱动晶体管T11的栅极和第二驱动晶体管T12的栅极均电连接至节点N1,第一驱动晶体管T11的第一极电连接至节点N2,第一驱动晶体管T11的第二极电连接至节点N3。
例如,如图2所示,第一发光控制电路102包括第一发光控制子电路1021和第二发光控制子电路1022。
例如,第一发光控制子电路1021与第一驱动电路101的第一端和第一电源线VDD1连接,且被配置为实现第一驱动电路101的第一端和第一电源线VDD1之间的连接导通或断开。例如,第一发光控制子电路1021还与第一发光控制信号线电连接,以在第一发光控制信号的控制下,实现第一驱动电路101的第一端和第一电源线VDD1之间的连接导通或断开。
例如,第二发光控制子电路1022与第一驱动电路101的第二端和发光元件200的第一极电连接,且被配置为实现第一驱动电路101的第二端和发光元件200的第一极之间的连接导通或断开。例如,第二发光控制子电路1022还与第二发光控制信号线电连接,以在第二发光控制信号的控制下,实现第一驱动电路101的第二端和发光元件200的第一极之间的连接导通或断开。
例如,如图2所示,第二发光控制电路112包括第三发光控制子电路1121和第四发光控制子电路1122。
例如,第三发光控制子电路1121与第二驱动电路111的第一端和第二电源线VDD2连接,且被配置为实现第二驱动电路111的第一端和第二电源线VDD2之间的连接导通或断开。例如,第三发光控制子电路1121还与第三发光控制信号线电连接,以在第三发光控制信号的控制下,实现第二驱动电路111的第一端和第二电源线VDD2之间的连接导通或断开。
例如,第四发光控制子电路1122与第二驱动电路111的第二端和发光元件200的第一极电连接,且被配置为实现第二驱动电路111的第二端和发光元件200的第一极之间的连接导通或断开。例如,第四发光控制子电路1122还与第四发光控制信号线电连接,以在第四发光控制信号的控制下,实现第二驱动电路111的第二端和发光元件200的第一极之间的连接导通或断开。
例如,如图2所示,在一些实施例中,第一发光控制子电路1021包括第一发光控制晶体管T21,第二发光控制子电路1022包括第二发光控制晶体管T31,第三发光控制子电路1121包括第三发光控制晶体管T22,第四发光控制子电路1122包括第四发光控制晶体管T32,数据写入电路104包括数据写入晶体管T4,存储电路103包括存储电容C,阈值补偿电路105包括阈值补偿晶体管T5,第一初始化电路106包括第一初始化晶体管T6,第二初始化电路107包括第二初始化晶体管T7。
例如,数据写入晶体管T4的第一极电连接至数据线Vd以接收数据电压,数据写入晶体管T4的第二极电连接至第一驱动晶体管T11的第一极,即节点N2,数据写入晶体管T4的栅极电连接至第一扫描线G1以接收第一扫描信号。数据写入晶体管T4用于在第一扫描信号的控制下将数据电压写入第一驱动晶体管T11的第一极。
例如,阈值补偿晶体管T5的第一极电连接至第一驱动晶体管T11的第二极,即节点N3,阈值补偿晶体管T5的第二极电连接至第一驱动晶体管T11的栅极和第二驱动晶体管T12的栅极,即节点N1,阈值补偿晶体管T5的栅极电连接至第二扫描线以接收第二扫描信号。当阈值补偿晶体管T5在第二扫描信号的控制下导通时,第一驱动晶体管T11连接成为二极管连接方式。
例如,数据写入晶体管T4和阈值补偿晶体管T5可以同时导通。
例如,第一扫描信号和第二扫描信号可以相同,在一些实施例中,第一扫描线G1和第二扫描线G2为同一条信号线,以传输相同的信号,从而节省信号线的数量,降低制造成本。此时,数据写入晶体管T4的栅极和阈值补偿晶体管T5的栅极可以电连接到同一条信号线,例如第一扫描线G1,以接收相同的信号。但本公开不限于此,第一扫描线G1和第二扫描线G2也可以为不同的信号线,从而可以使得数据写入晶体管T4和阈值补偿晶体管T5被分开单独控制,增加控制像素电路的灵活性。又例如,第一扫描信号和第二扫描信号也可以不相同,只要第一扫描信号和第二扫描信号能够使得数据写入晶体管T4和阈值补偿晶体管T5被同时导通即可。
例如,第一发光控制晶体管T21的第一极电连接至第一电源线VDD1,第一发光控制晶体管T21的第二极电连接至第一驱动晶体管T11的第一极,第一发光控制晶体管T21的栅极电连接至第一发光控制信号线EM1以接收第一发光控制信号。当第一发光控制晶体管T21在第一发光控制信号的控制下导通时,第一电源线VDD1和第一驱动晶体管T11的第一极电连接。
例如,第二发光控制晶体管T31的第一极电连接至第一驱动晶体管T11的第二极,即节点N3,第二发光控制晶体管T31的第二极电连接至发光元件200的第一极,即节点N4,第二发光控制晶体管T31的栅极电连接至第二发光控制信号线EM2以接收第二发光控制信号。当第二发光控制晶体管T31在第二发光控制信号的控制下导通时,第一驱动晶体管T11的第二极和发光元件200的第一极电连接。
例如,第三发光控制晶体管T22的第一极电连接至第二电源线VDD2,第三发光控制晶体管T22的第二极电连接至第二驱动晶体管T12的第一极,第三发光控制晶体管T22的栅极电连接至第三发光控制信号线EM3以接收第三发光控制信号。当第三发光控制晶体管T22在第三发光控制信号的控制下导通时,第二电源线VDD2和第二驱动晶体管T12的第一极电连接。
例如,第四发光控制晶体管T32的第一极电连接至第二驱动晶体管T12的第二极,第四发光控制晶体管T32的第二极电连接至发光元件200的第一极,第四发光控制晶体管T32的栅极电连接至第四发光控制信号线EM4以接收第四发光控制信号。当第四发光控制晶体管T32在第四发光控制信号的控制下导通时,第二驱动晶体管T12的第二极和发光元件200的第一极电连接。
例如,第一发光控制晶体管T21、第二发光控制晶体管T31、第三发光控制晶体管T22和第四发光控制晶体管T32可以同时被导通,从而使得第一驱动晶体管T11和第二驱动晶体管T12同时驱动发光元件200发光。
例如,在一些实施例中,第一发光控制信号、第二发光控制信号、第三发光控制信号和第四发光控制信号可以相同,例如,第一发光控制信号线EM1、第二发光控制信号线EM2、第三发光控制信号线EM3和第四发光控制信号线EM4为同一条信号线,即,第一发光控制晶体管T21的栅极、第二发光控制晶体管T31的栅极、第三发光控制晶体管T22的栅极和第四发光控制晶体管T32的栅极可以电连接到同一条信号线,例如第一发光控制信号线EM1,以接收相同的信号(例如,第一发光控制信号),此时,可以不设置第二发光控制信号线EM2、第三发光控制信号线EM3和第四发光控制信号线EM4,从而减少信号线的数量。又例如,第一发光控制晶体管T21的栅极、第二发光控制晶体管T31的栅极、第三发光控制晶体管T22的栅极和第四发光控制晶体管T32的栅极也可以分别电连接至不同的信号线,即,第一发光控制晶体管T21的栅极电连接到第一发光控制信号线EM1,第二发光控制晶体管T31的栅极电连接到第二发光控制信号线EM2,第三发光控制晶体管T22的栅极电连接到第三发光控制信号线EM3,第四发光控制晶体管T32的栅极电连接到第四发光控制信号线EM4,而第一发光控制信号线EM1、第二发光控制信号线EM2、第三发光控制信号线EM3和第四发光控制信号线EM4传输的信号相同。
需要说明的是,第一发光控制信号、第二发光控制信号、第三发光控制信号和第四发光控制信号也可以不相同,本公开的实施例对此不作限制。
例如,第一初始化晶体管T6的第一极电连接至第一初始化电压线Vinit1,第一初始化晶体管T6的第二极电连接至第一驱动晶体管T11的栅极和第二驱动晶体管T12的栅极,第一初始化晶体管T6的栅极电连接至第一初始化控制信号线Rst1。当第一初始化晶体管T6在第一初始化控制信号线Rst1提供的第一初始化控制信号的控制下导通时,第一初始化晶体管T6将第一初始化电压线Vinit1提供的第一初始化电压传输至第一驱动晶体管T11的栅极和第二驱动晶体管T12的栅极,以实现对第一驱动晶体管T11的栅极和第二驱动晶体管T12的栅极进行初始化。
例如,第二初始化晶体管T7的第一极电连接至第二初始化电压线Vinit2,第二初始化晶体管T7的第二极电连接至发光元件200的第一极,即节点N4,第二初始化晶体管T7的栅极电连接至第二初始化控制信号线Rst2。当第二初始化晶体管T7在第二初始化控制信号线Rst2提供的第二初始化控制信号的控制下导通时,第二初始化晶体管T7将第二初始化电压线Vinit2提供的第二初始化电压传输至发光元件200的第一极,以实现对发光元件200的第一极进行初始化。
例如,在一些实施例中,第一初始化控制信号和第二初始化控制信号可以相同,在一些示例中,第一初始化控制信号线Rst1和第二初始化控制信号线Rst2为同一条信号线,即,第一初始化晶体管T6的栅极和第二初始化晶体管T7的栅极可以电连接到同一条信号线,例如第一初始化控制信号线Rst1,以接收相同的信号(例如,第一初始化控制信号),此时,可以不设置第二初始化控制信号线Rst2,从而减少信号线的数量;在另一些示例中,第一初始化晶体管T6的栅极和第二初始化晶体管T7的栅极也可以分别电连接至不同的信号线,即第一初始化晶体管T6的栅极电连接到第一初始化控制信号线Rst1,第二初始化晶体管T7的栅极电连接到第二初始化控制信号线Rst2,而第一初始化控制信号线Rst1和第二初始化控制信号线Rst2传输的信号相同。又例如,在另一些实施例中,第一初始化控制信号和第二初始化控制信号可以不相同,例如,第一初始化控制信号线Rst1和第二初始化控制信号线Rst2为不同的信号线,从而可以使得第一初始化晶体管T6和第二初始化晶体管T7被分开单独控制,增加控制像素电路的灵活性。
例如,在一些示例中,显示面板上设置有排布为N行M列多个子像素,位于N行中的第n行的子像素的像素电路中的第二初始化电路和位于N行中的第(n+1)行的子像素的像素电路中的第一初始化电路由同一条初始化控制信号线控制,也就是说,与位于第n行的子像素的像素电路中的第二初始化电路连接的第二初始化控制信号线和与位于第(n+1)行的子像素的像素电路中的第一初始化电路连接的第一初始化控制信号线为同一条信号线,从而可以节省信号线的数量。例如,N、M和n为正整数,且n小于N。类似地,与位于第n行的子像素的像素电路中的第二初始化电路连接的第二初始化电压线Vinit2和与位于第(n+1)行的子像素的像素电路中的第一初始化电路连接的第一初始化电压线Vinit1为同一条信号线。
例如,第一初始化电压线Vinit1和第二初始化电压线Vinit2可以传输恒定的直流电压。第一初始化电压线Vinit1和第二初始化电压线Vinit2可以电连接至高压端,也可以电连接至低压端,只要其能够提供第一初始化电压和第二初始化电压以对第一驱动晶体管T11的栅极、第二驱动晶体管T12的栅极和发光元件200的第一极进行初始化即可,本公开对此不作限制。
例如,存储电容C的第一极电连接至第一驱动晶体管T11的栅极和第二驱动晶体管T12的栅极,存储电容C的第二极电连接至第一电源线VDD1。例如,在另一些示例中,存储电容C的第二极也可以电连接至第二电源线VDD2。
例如,如图2所示,在本公开的实施例中,通过额外增加一个驱动电路(即第二驱动晶体管T12),将两个驱动电路(即第一驱动晶体管T11和第二驱动晶体管T12)均连接至发光元件200,从而可以达到理论上使得流过发光元件200的驱动电流增加为原始驱动电路的两倍的目的。
需要说明的是,图2所示的像素电路中的第一驱动电路101、第二驱动电路111、第一发光控制电路102、第二发光控制电路112、存储电路103、数据写入电路104、阈值补偿电路105、第一初始化电路106和第二初始化电路107仅为示意性的,第一驱动电路101、第二驱动电路111、第一发光控制电路102、第二发光控制电路112、存储电路103、数据写入电路104、阈值补偿电路105、第一初始化电路106和第二初始化电路107等电路的具体结构可以根据实际应用需求进行设定,本公开的实施例对此不作具体限定。此外,根据实际情况,像素电路100还可以包括更多或更少的电路。
例如,如图2所示,像素电路100还包括电源连接线VDDc1。第一电源线VDD1和第二电源线VDD2通过电源连接线VDDc1彼此电连接。
例如,像素电路的时序图可以根据实际需求进行设定,本公开的实施例对此不作具体限定。下面结合图2所示的像素电路,简单描述该像素电路的各个工作阶段。
例如,如图2所示,在初始化阶段,第一初始化晶体管T6和第二初始化晶体管T7导通,第一初始化电压经由第一初始化晶体管T6传输至第一驱动晶体管T11的栅极和第二驱动晶体管T12的栅极,从而第一驱动晶体管T11的栅极和第二驱动晶体管T12的栅极的电压被初始化为第一初始化电压。第二初始化电压经由第二初始化晶体管T7传输至发光元件200的第一极,从而发光元件200的第一极的电压被初始化为第二初始化电压。此时,第一驱动晶体管T11和第二驱动晶体管T12可以处于导通状态。
例如,如图2所示,在数据写入和补偿阶段,数据写入晶体管T4和阈值补偿晶体管T5导通,数据电压依次经过数据写入晶体管T4和阈值补偿晶体管T5被写入节点N1,即第一驱动晶体管T11的栅极和第二驱动晶体管T12的栅极,当节点N1处的电压变为数据电压Vdata和第一驱动晶体管T11的阈值电压Vth1之和(即Vdata+Vth1)时,第一驱动晶体管T11截止,数据写入和补偿阶段结束。
例如,第一驱动晶体管T11和第二驱动晶体管T12在发光阶段将驱动电流传输至发光元件200以驱动发光元件200发光。如图2所示,在发光阶段,第一发光控制晶体管T21、第二发光控制晶体管T31、第三发光控制晶体管T22和第四发光控制晶体管T32均导通,第一电源线VDD1输出的第一电源电压可以经由第一发光控制晶体管T21传输至第一驱动晶体管T11的第一极,第一驱动晶体管T11的第一极的电压变为第一电源电压,第一电源线VDD1输出的第一电源电压可以经由第一发光控制晶体管T21传输至第一驱动晶体管T11的第一极,第一驱动晶体管T11的第一极的电压变为第一电源电压,第二电源线VDD2输出的第二电源电压可以经由第二发光控制晶体管T22传输至第二驱动晶体管T12的第一极,第二驱动晶体管T12的第一极的电压变为第二电源电压,第一电源电压和第二电源电压相同。
由此,基于第一驱动晶体管T11和第二驱动晶体管T12的饱和电流公式,可以得到流至发光元件200的驱动电流IOLED可以表示为:
其中,IOLED表示驱动电流,K1为第一驱动晶体管T11的工艺常数,Vgs1为在发光阶段第一驱动晶体管T11的栅极和第一极之间的电压差,Vth1为第一驱动晶体管T11的阈值电压,K2为第二驱动晶体管T12的工艺常数,Vgs2为在发光阶段第二驱动晶体管T12的栅极和第一极之间的电压差,Vth2为第二驱动晶体管T12的阈值电压,Vth1和Vth2相同,Vdd1表示第一电源电压,Vdd2表示第二电源电压,Vdata表示数据电压。
由上式中可以看到,驱动电流IOLED已经不受第一驱动晶体管T11和第二驱动晶体管T12的阈值电压的影响,而只与第一电源电压/第二电源电压和数据电压Vdata有关。数据电压Vdata由数据线Vd直接传输,其与第一驱动晶体管T11和第二驱动晶体管T12的阈值电压无关,这样就可以解决由于工艺制程及长时间的操作造成第一驱动晶体管T11和第二驱动晶体管T12的阈值电压漂移的问题,保证驱动电流IOLED的准确性,保证发光元件200正常工作,提高显示画面的均匀性,提升显示效果。
例如,在上面的公式中,K1表示为:K1=0.5μn1Cox1(W1/L1),K2表示为:K2=0.5μn2Cox2(W2/L2),其中,μn1为第一驱动晶体管T11的电子迁移率,Cox1为第一驱动晶体管T11的栅极单位电容量,W1为第一驱动晶体管T11的沟道宽,L1为第一驱动晶体管T11的沟道长,μn2为第二驱动晶体管T12的电子迁移率,Cox2为第二驱动晶体管T12的栅极单位电容量,W2为第二驱动晶体管T12的沟道宽,L2为第二驱动晶体管T12的沟道长。
例如,像素电路100位于衬底基板(下面将会描述)上,像素电路100具有第一功能层和第二功能层,第一功能层和第二功能层位于衬底基板上,且在垂直于衬底基板的方向上,第一功能层位于第二功能层的远离衬底基板的一侧,第一电源线VDD1和第二电源线VDD2位于第一功能层,电源连接线VDDc1位于第二功能层。也就是说,电源连接线VDDc1位于第一电源线VDD1和第二电源线VDD2所在的层不同的层,电源连接线VDDc1通过两个过孔分别与第一电源线VDD1和第二电源线VDD2电连接。
例如,像素电路100还包括第一栅极连接线、第二栅极连接线和第三栅极连接线(图2中未示出)。第一驱动电路101的控制端和第二驱动电路111的控制端通过第一栅极连接线、第二栅极连接线和第三栅极连接线进行电连接,第一驱动电路101的控制端与第一栅极连接线电连接,第二驱动电路111的控制端与第二栅极连接线电连接,第三栅极连接线用于电连接第一栅极连接线和第二栅极连接线,从而实现将第一驱动电路101的控制端和第二驱动电路111的控制端电连接。例如,在第一驱动电路101包括第一驱动晶体管T11,第二驱动电路111包括第二驱动晶体管T12的情况下,第一驱动晶体管T11的栅极与第一栅极连接线电连接,第二驱动晶体管T12的栅极与第二栅极连接线电连接。
例如,第一栅极连接线和第二栅极连接线位于第一功能层,第三栅极连接线位于第二功能层,也就是说,第三栅极连接线位于第一栅极连接线和第二栅极连接线所在的层不同的层,第三栅极连接线通过两个过孔分别连接至第一栅极连接线和第二栅极连接线。
例如,像素电路100还具有第三功能层,第一功能层、第二功能层和第三功能层彼此层叠设置,第三功能层也位于衬底基板上,且在垂直于衬底基板的方向上,第二功能层位于第一功能层和第三功能层之间,第二功能层位于第三功能层的远离衬底基板的一侧,第一功能层位于第二功能层的远离衬底基板的一侧。
例如,第一扫描线G1、第二扫描线G2、第一初始化控制信号线Rst1、第二初始化控制信号线Rst2、第一发光控制信号线EM1、第二发光控制信号线EM2、第三发光控制信号线EM3和第四发光控制信号线EM4位于第三功能层;数据线Vd位于第一功能层,第一初始化电压线Vinit1和第二初始化电压线Vinit2位于第二功能层。
例如,第一功能层、第二功能层和第三功能层将在下面进行详细描述,此处不赘述,例如,第一功能层可以为源漏极金属层,第二功能层可以为第二栅极金属层,第三功能层可以为第一栅极金属层。
图3A为本公开一些实施例提供的一种显示基板的平面示意图,图3B为本公开一些实施例提供的一种显示基板上的子像素的排布示意图。
本公开至少一实施例提供一种显示基板。例如,如图3A所示,该显示基板具有用于显示的第一侧(即显示侧)和与第一侧相对的第二侧(即非显示侧,又可称为背侧)。例如,显示基板还包括衬底基板,衬底基板包括第一显示区域10以及至少部分围绕(在图3A所示的示例中,完全围绕)第一显示区域10的第二显示区域20,第一显示区域10允许来自第一侧的光至少部分透射至第二侧,也即第一显示区域10为透明显示区域,光线可从显示基板的显示侧通过透明显示区域到达非显示侧,非显示侧例如可以设置摄像头、红外感应装置等传感器,例如,该传感器可以设置在第二显示区域20下方,该传感器可采集并利用从第一显示区域10透射至非显示侧的光进行感测工作,例如成像、图像拍摄、距离感知、光强感知等操作。
例如,显示基板可以包括多个子像素,多个子像素中的每个包括上述任一项所述的像素电路和发光元件。例如,如图3B所示,多个子像素包括多个第一子像素P1和多个第二子像素P2。
例如,多个第一子像素P1阵列排布在第一显示区域10,每个第一子像素P1包括发光元件和像素电路,多个第一子像素P1的发光元件(图3B中第一显示区域10内的白色方框)位于第一显示区域10,多个第一子像素P1的像素电路(即图3B中第二显示区域20内的灰色方框)位于第二显示区域20。第一子像素P1的像素电路用于驱动第一子像素P1的发光元件。即,第一显示区域10中的多个第一子像素P1的像素电路设置在第二显示区域20,由此可避免第一显示区域10中设置的结构过多或者具有不透光结构,从而保证第一显示区域10的透光性,有利于透射更多的用于被传感器感测的光,改善感测质量。
例如,多个第二子像素P2阵列排布在第二显示区域20,每个第二子像素P2包括发光元件以及与该发光元件电连接的像素电路,第二子像素P2的像素电路配置为驱动第二子像素P2的发光元件发光。多个第二子像素P2的发光元件和像素电路(即图3B中第二显示区域20内的白色方框包括第二子像素P2的发光元件和像素电路)均位于第二显示区域20。例如,在垂直于衬底基板的方向上,第二子像素P2的发光元件和第二子像素P2的像素电路层叠设置,且第二子像素P2的发光元件设置在第二子像素P2的像素电路的靠近显示侧的一侧。
例如,多个第一子像素P1的发光元件和多个第二子像素P2的发光元件分别在第一显示区域10和第二显示区域20中排列均匀,由此可以实现第一显示区域10和第二显示区域20整体上均匀发光与显示。
例如,如图3A所示,衬底基板还包括至少部分围绕第二显示区域20的第三显示区域30。例如,第一显示区域10、第二显示区域20和第三显示区域30互不重叠。需要说明是,在一些示例中,衬底基板还可以包括周边区域,该周边区域至少部分围绕第三显示区域30。
例如,如图3B所示,第三显示区域30中设置有阵列排布的多个第三子像素P3,多个第三子像素P3的发光元件和像素电路均位于第三显示区域30。例如,第三子像素P3的像素电路可以包括7个晶体管和一个电容,例如图2所示的晶体管T11、T21、T31、T4~T7以及电容C所构成的电路,即具有常规的7T1C像素电路结构。
例如,多个第三子像素P3的发光元件在第三显示区域30内的单位面积分布密度大于多个第一子像素P1的发光元件在第一显示区域10内的单位面积分布密度,也大于多个第二子像素P2的发光元件在第二显示区域20内的单位面积分布密度。例如,第一显示区域10中的发光元件的单位面积分布密度小于第二显示区域20中的发光元件的单位面积分布密度。例如,第一显示区域10和第二显示区域20可以被称为显示基板的低像素密度区域,相应地,第三显示区域30可以被称为显示基板的高像素密度区域。需要说明的是,在一些示例中,第一显示区域10中的发光元件的单位面积分布密度也可以等于第二显示区域20中的发光元件的单位面积分布密度,这可以根据实际需求而定,本公开的实施例对此不作限制。
例如,多个第一子像素P1/多个第二子像素P2/多个第三子像素P3的排布方式可以参考常规的子像素排布方式,例如GGRB、RGBG、RGB等,本公开的实施例对此不作限制。
例如,第一显示区域10的形状大体上可以为圆形或椭圆形,第二显示区域20的形状大体上可以为具有镂空的圆形或椭圆形的矩形,第三显示区域30的形状大体上可以为具有镂空矩形的矩形,但本公开的实施例不限于此。又例如,第一显示区域10、第二显示区域20和第三显示区域30的形状可以均为矩形或者其它适用的形状。需要说明的是,虽然图3A和图3B中示出的第一显示区域10、第二显示区域20和第三显示区域30的形状均为规则的形状,然而,在实际版图上,第一显示区域10、第二显示区域20和第三显示区域30的形状可以是不规则的,例如,第一显示区域10的形状实际上是不规则的圆形。
图4A为本公开一些实施例提供的一种第一重复单元的排列示意图,图4B为本公开一些实施例提供的一种第二重复单元的排列示意图,图4C为本公开一些实施例提供的一种像素区域的排列示意图,图4D为本公开一些实施例提供的另一种像素区域的排列示意图。
例如,如图4C所示,第一显示区域10包括与多个第一子像素和多个第二子像素的像素电路一一对应的多个像素区域PD,多个像素区域PD排列为多行多列,图4C示出了四行四列的像素区域PD。如图4C所示,第一方向X为多个像素区域PD的行方向,第二方向Y为多个像素区域PD的列方向,例如,第一方向X和第二方向Y彼此垂直。
例如,如图4C所示,多个像素区域PD中的每个像素区域PD包括彼此不重叠的第一子区域PD1和第二子区域PD2。需要说明的是,图4C中有阴影的矩形区域表示第二子区域PD2。
例如,像素电路100中的第一驱动电路、第一发光控制电路、存储电路和数据写入电路位于对应的像素区域PD的第一子区域PD1,例如,像素电路100中的第一初始化电路、第二初始化电路和阈值补偿电路也位于对应的像素区域PD的第一子区域PD1;像素电路100中的第二驱动电路和第二发光控制电路位于对应的像素区域PD的第二子区域PD2。也就是说,第一驱动晶体管T11、第一发光控制晶体管T21、第二发光控制晶体管T31、数据写入晶体管T4、阈值补偿晶体管T5、第一初始化晶体管T6和第二初始化晶体管T7位于对应的像素区域PD的第一子区域PD1,而第二驱动晶体管T12、第三发光控制晶体管T22和第四发光控制晶体管T32位于对应的像素区域PD的第二子区域PD2。
例如,在一些实施例中,第一子区域PD1的面积可以等于第二子区域PD2的面积,但本公开不限于此,第一子区域PD1的面积和第二子区域PD2的面积根据实际情况确定。
例如,如图4A~4C所示,每个像素区域PD的第一子区域PD1包括在第一方向X上的彼此相对的第一侧和第二侧,例如,第一子区域PD1的第一侧为图4A~4C中的左侧,第一子区域PD1的第二侧为图4A~4C中的右侧。需要说明的是,“左侧”和“右侧”是从观看者的角度进行划分的。
例如,多个第一子像素P1的像素电路构成多个第一重复单元RP1,多个第二子像素P2的像素电路构成多个第二重复单元RP2。例如,每个第一重复单元RP1包括排列为两行两列的四个第一子像素的像素电路,每个第二重复单元RP2包括排列为两行两列的四个第二子像素的像素电路。
例如,如图4A所示,在第一重复单元RP1中,四个第一子像素P1的像素电路中位于第一行第一列的第一子像素P1的像素电路对应的像素区域PD中的第二子区域PD2位于第一子区域PD1的第一侧;四个第一子像素P1的像素电路中位于第二行第一列的第一子像素P1的像素电路对应的像素区域PD中的第二子区域PD2位于第一子区域PD1的第一侧;四个第一子像素P1的像素电路中位于第一行第二列的第一子像素P1的像素电路对应的像素区域PD中的第二子区域PD2位于第一子区域PD1的第二侧;四个第一子像素P1的像素电路中位于第二行第二列的第一子像素P1的像素电路对应的像素区域PD中的第二子区域PD2位于第一子区域PD1的第二侧。也就是说,在第一重复单元RP1中,在第一方向X上,四个第一子区域PD1位于四个第二子区域PD2的之间。
例如,如图4B所示,在第二重复单元RP2中,四个第二子像素P2的像素电路中位于第一行第一列的第二子像素P2的像素电路对应的像素区域PD中的第二子区域PD2位于第一子区域PD1的第二侧;四个第二子像素P2的像素电路中位于第二行第一列的第二子像素P2的像素电路对应的像素区域PD中的第二子区域PD2位于第一子区域PD1的第二侧;四个第二子像素P2的像素电路中位于第一行第二列的第二子像素P2的像素电路对应的像素区域PD中的第二子区域PD2位于第一子区域PD1的第一侧;四个第二子像素P2的像素电路中位于第二行第二列的第二子像素P2的像素电路对应的像素区域PD中的第二子区域PD2位于第一子区域PD1的第一侧。也就是说,在第二重复单元RP2中,在第一方向X上,四个第二子区域PD2位于四个第一子区域PD1的之间。
例如,如图4C和图4D所示,在衬底基板300上,在第一方向X上,多个第一重复单元RP1间隔设置,多个第二重复单元RP2也间隔设置;在第二方向Y上,多个第一重复单元RP1间隔设置,多个第二重复单元RP2也间隔设置;也就是说,在第一方向X上,任意相邻的两个第一重复单元RP1之间具有一个第二重复单元RP2,任意相邻的两个第二重复单元RP2之间具有一个第一重复单元RP1;类似地,在第二方向Y上,任意相邻的两个第一重复单元RP1之间具有一个第二重复单元RP2,任意相邻的两个第二重复单元RP2之间具有一个第一重复单元RP1。
例如,多个第一重复单元RP1和多个第二重复单元RP2构成多个重复单元组,多个重复单元组中的每个重复单元组包括两个第一重复单元RP1和两个第二重复单元RP2,即两个第一重复单元RP1和两个第二重复单元RP2构成一个重复单元组,也就是说,每个重复单元组包括16个像素区域,图4C示出了一个重复单元组。如图4D所示,在衬底基板上,多个重复单元组阵列排布。在每个重复单元组中,两个第一重复单元RP1和两个第二重复单元RP2排列为两行两列,在图4C所示的示例中,两个第一重复单元RP1分别位于第一行和第二列和第二行第一列,两个第二重复单元RP2分别位于第一行第一列和第二行第二列。需要说明的是,本公开的实施例不限于此,在另一些实施例中,两个第一重复单元RP1分别位于第一行第一列和第二行第二列,两个第二重复单元RP2分别位于第一行第二列和第二行第一列。
例如,在第一重复单元RP1和第二重复单元RP2中,四个第一子像素P1中位于第一行第一列的第一子像素P1和四个第二子像素P2中位于第一行第一列的第二子像素P2为红色子像素;四个第一子像素P1中位于第二行第一列的第一子像素P1和四个第二子像素P2中位于第二行第一列的第二子像素P2为蓝色子像素;四个第一子像素P1中位于第一行第二列的第一子像素P1、四个第一子像素P1中位于第二行第二列的第一子像素P1、四个第二子像素P2中位于第一行第二列的第二子像素P2和四个第二子像素P2中位于第二行第二列的第二子像素P2为绿色子像素。
需要说明的是,虽然图4A~图4D中示出的像素区域PD、第一子区域PD1和第二子区域PD2的形状均为规则的矩形,然而,在实际版图上,像素区域PD、第一子区域PD1和第二子区域PD2的形状是不规则的,第一子区域PD1和第二子区域PD2可能具有重叠的部分,也可能彼此间隔。
例如,第三显示区域30包括与多个第三子像素的像素电路一一对应的多个像素区域,第三子像素P3的像素电路对应的像素区域的面积小于第一子像素P1/第二子像素P2的像素电路对应的像素区域PD的面积,例如,第三子像素P3的像素电路对应的像素区域的面积为第一子像素P1/第二子像素P2的像素电路对应的像素区域PD的面积的一半。
例如,如图4C和图4D所示,显示基板上还设置有多条数据线,例如,多条数据线包括第一数据线Vd1~第八数据线Vd8。与像素区域PD中的第一子区域PD1有交叠的数据线与该像素区域PD中的像素电路电连接,以提供数据电压。也就是说,如图4C所示,在第二重复单元RP2中,第一数据线Vd1与位于第一行第一列的第二子像素的像素电路和位于第二行第一列的第二子像素的像素电路电连接,第四数据线Vd4与位于第一行第二列的第二子像素的像素电路和位于第二行第二列的第二子像素的像素电路电连接;在第一重复单元RP1中,第六数据线Vd6与位于第一行第三列的第一子像素的像素电路和位于第二行第三列的第一子像素的像素电路电连接,第七数据线Vd7与位于第一行第四列的第一子像素的像素电路和位于第二行第四列的第一子像素的像素电路电连接。此外,类似地,第五数据线Vd5与位于第三行第三列的第二子像素的像素电路和位于第四行第三列的第二子像素的像素电路电连接,第八数据线Vd8与位于第三行第四列的第二子像素的像素电路和位于第四行第四列的第二子像素的像素电路电连接;第二数据线Vd2与位于第三行第一列的第一子像素的像素电路和位于第四行第一列的第一子像素的像素电路电连接,第三数据线Vd3与位于第三行第二列的第一子像素的像素电路和位于第四行第二列的第一子像素的像素电路电连接。
例如,如图4C所示,第一数据线Vd1~第八数据线Vd8沿第二方向Y延伸,第一数据线Vd1、第四数据线Vd4、第六数据线Vd6和第七数据线Vd7从下向上延伸,第二数据线Vd2、第三数据线Vd3、第五数据线Vd5和第八数据线Vd8从上向下延伸。
例如,如图4D所示,与第一子像素连接的数据线穿过第一显示区域,然后经过周边区域,最终延伸到对应的第一子像素的像素电路的像素区域。以第二数据线Vd2和第三数据线Vd3为例,与第二数据线Vd2和第三数据线Vd3连接的第一子像素的发光元件位于第一显示区域10内,例如,位于第三行第一列的像素电路用于驱动位于第一显示区域10内的发光元件201发光,位于第三行第二列的像素电路用于驱动位于第一显示区域10内的发光元件202发光。位于第三行第一列的像素电路通过连接线CL1与对应的发光元件201电连接,从而驱动对应的发光元件201发光;位于第三行第二列的像素电路通过连接线CL2与对应的发光元件202电连接,从而驱动对应的发光元件202发光。例如,第二数据线Vd2穿过第一显示区域10,然后经过周边区域,最终延伸到位于第三行第一列的像素电路的像素区域;第三数据线Vd3穿过第一显示区域10,然后经过周边区域,最终延伸到位于第三行第二列的像素电路的像素区域。
需要说明的是,在本公开的实施例中,第一子像素的像素电路位于第二显示区域20(即非摄像头区域),而第一子像素的发光元件则位于第一显示区域10(即摄像头区域),由于数据线(Vd1~Vd8)在第一显示区域和第二显示区域从左到右(即第一方向X)的排布顺序依次为非摄像头区域(例如,图4D所示的第二显示区域20的左侧部分)-摄像头区域(例如,图4D所示的第一显示区域10,即中间部分)-非摄像头区域(例如,图4D所示的第二显示区域20的右侧部分),因此,属于摄像头区域的数据线(即与第一子像素对应的数据线,例如,数据线Vd2、数据线Vd3、数据线Vd6和数据线Vd7等)只能从图4D所示的下方的与摄像头区域对应的部分沿着第二方向Y延伸并引入摄像头区域内,穿过摄像头区域之后,从周边区域(图4D所示的上方)绕线再引入位于非摄像头区域的第一子像素的像素电路中,而其余属于非摄像头区域的数据线(即与第二子像素对应的数据线,例如,数据线Vd1、数据线Vd4、数据线Vd5和数据线Vd8等)则可以从图4D所示的下方的与非摄像头区域对应的部分沿着第二方向Y延伸并直接引入位于非摄像头区域的第二子像素的像素电路中。
下面的表格1表示常规的7T1C像素电路(例如,图2所示的像素电路中除了第二驱动晶体管T12、第三发光控制晶体管T22和第四发光控制晶体管T32之外的元件)和本公开的图2所示的像素电路的仿真电流。
表格1
如表格1所示,参考图4A和图4B,R子像素可以表示第一重复单元中位于第一行第一列的第一子像素或第二重复单元中位于第一行第一列的第二子像素,B子像素可以表示第一重复单元中位于第二行第一列的第一子像素或第二重复单元中位于第二行第一列的第二子像素,G1子像素可以表示第一重复单元中位于第一行第二列的第一子像素或第二重复单元中位于第一行第二列的第二子像素,G2子像素可以表示第一重复单元中位于第二行第二列的第一子像素或第二重复单元中位于第二行第二列的第二子像素。
例如,Ioled表示流过发光元件200的驱动电流。VN1表示N1节点的电压,VN2表示N2节点的电压,VN3表示N3节点的电压,VN4表示N4节点的电压。在表格1中,电压的单位为伏特(V)。
如表格1所示,在实际仿真中,基于常规的7T1C像素电路,R子像素的驱动电流为76.23mA(毫安),G1子像素的驱动电流为34.56mA,B子像素的驱动电流为127mA,G2子像素的驱动电流为34.57mA;基于图2所示的像素电路,R子像素的驱动电流为174.59mA,G1子像素的驱动电流为95.772mA,B子像素的驱动电流为320.28mA,G2子像素的驱动电流为95.787mA;也就是说,R子像素的驱动电流的电流差异为229%,即对于R子像素,基于图2所示的像素电路得到的驱动电流为基于常规的7T1C像素电路得到的驱动电流2.29倍;G1子像素的驱动电流的电流差异为227.1%,即对于G1子像素,基于图2所示的像素电路得到的驱动电流为基于常规的7T1C像素电路得到的驱动电流2.271倍;B子像素的驱动电流的电流差异为252.2%,即对于B子像素,基于图2所示的像素电路得到的驱动电流为基于常规的7T1C像素电路得到的驱动电流2.522倍;G2子像素的驱动电流的电流差异为227.1%,即对于G2子像素,基于图2所示的像素电路得到的驱动电流为基于常规的7T1C像素电路得到的驱动电流2.271倍。
需要说明的是,在本次仿真中,电流差异均大于两倍,实际上,在不同的仿真中,电流差异并不相同,电流差异为一倍以上、两倍以上等,都是符合预期要求的。
图5A~5E为本公开一些实施例提供的一种像素电路的各功能层的结构示意图。下面结合附图5A~5E描述像素电路中的各个元件在背板上的位置关系,图5A-5E所示的示例以图2所示的像素电路100为例。
例如,如图5A~5E所示,像素电路100具有有源半导体层510、第一功能层540、第二功能层530和第三功能层520,图5E为有源半导体层510、第一功能层540、第二功能层530和第三功能层520的层叠位置关系的示意图。下面结合图5A~5E详细描述有源半导体层510、第一功能层540、第二功能层530和第三功能层520的结构。例如,图5A-5E所示的各个层结构对应于一个重复单元组中的16个子像素。
如图2所示,像素电路100包括图2所示的第一驱动晶体管T11、第二驱动晶体管T12、第一发光控制晶体管T21、第二发光控制晶体管T31、第三发光控制晶体管T22、第四发光控制晶体管T32、数据写入晶体管T4、存储电容C、阈值补偿晶体管T5、第一初始化晶体管T6和第二初始化晶体管T7。图5A~5E还示出了连接到像素电路100的第一扫描线G1、第二扫描线G1、第一电源线VDD1、第二电源线VDD2、电源连接线VDDc1、第一发光控制信号线EM1至第四发光控制信号线EM4、第一初始化电压线Vinit1、第二初始化电压线Vinit2、第一初始化控制信号线Rst1、第二初始化控制信号线Rst2、数据线Vd等。
需要说明的是,在图5A至5E所示的示例中,第一扫描线G1和第二扫描线G2为同一条信号线,第一发光控制信号线EM1至第四发光控制信号线EM4为同一条信号线。例如,第一初始化控制信号线Rst1和第二初始化控制信号线Rst2为不同的信号线,第一初始化控制信号线Rst1连接至位于第n行的子像素的像素电路中的第一初始化电路和位于第(n-1)行(图中未示出)的子像素的像素电路中的第二初始化电路,第二初始化控制信号线Rst2连接至位于第n行的子像素的像素电路中的第二初始化电路和位于第(n+1)行的子像素的像素电路中的第一初始化电路。类似地,第一初始化电压线Vinit1和第二初始化电压线Vinit2为不同的信号线,第一初始化电压线Vinit1连接至位于第n行的子像素的像素电路中的第一初始化电路和位于第(n-1)行的子像素的像素电路中的第二初始化电路,第二初始化电压线Vinit2连接至位于第n行的子像素的像素电路中的第二初始化电路和位于第(n+1)行的子像素的像素电路中的第一初始化电路。
例如,例如,图5A~5D中,每个矩形框表示的部分为一个像素电路100对应的像素区域。
例如,图5A示出了该像素电路100的有源半导体层510,图6A为图5A中矩形虚线框的放大示意图。有源半导体层510可采用半导体材料图案化形成在衬底基板上。有源半导体层510可用于制作上述的第一驱动晶体管T11、第二驱动晶体管T12、第一发光控制晶体管T21、第二发光控制晶体管T31、第三发光控制晶体管T22、第四发光控制晶体管T32、数据写入晶体管T4、阈值补偿晶体管T5、第一初始化晶体管T6和第二初始化晶体管T7的有源层,各有源层可包括源极区域、漏极区域和源极区域和漏极区域之间的沟道区。例如,第一驱动晶体管T11、第一发光控制晶体管T21、第二发光控制晶体管T31、数据写入晶体管T4、阈值补偿晶体管T5、第一初始化晶体管T6和第二初始化晶体管T7的有源层一体设置,第二驱动晶体管T12、第三发光控制晶体管T22和第四发光控制晶体管T32的有源层一体设置,虽然如此,各个晶体管的沟道区可以由于对应的栅极上的扫描信号而变得可导电或恢复为不导电,但是各个晶体管之间的有源层的部分由于不受扫描信号的影响而不会变得导电,因此该一体设置不会导致各个晶体管之间的串扰。
需要说明的是,对于第二初始化晶体管T7,在图5A和图6A所示的示例中,第二初始化晶体管T7与相邻的下一行的像素电路中的第一初始化晶体管共用初始化电压线和初始化控制信号线,因此,在版图上,位于第n行的子像素的像素电路中的第二初始化晶体管T7位于第(n+1)行的子像素的像素电路对于的像素区域内。
例如,第一驱动晶体管T11的有源层的形状和第二驱动晶体管T12的有源层的形状可以相同,第一驱动晶体管T11的有源层、第一发光控制晶体管T21的有源层和第二发光控制晶体管T31的有源层之间的相对位置关系和第二驱动晶体管T12的有源层、第三发光控制晶体管T22的有源层和第四发光控制晶体管T32的有源层之间的相对位置关系相同。
例如,有源半导体层510可采用非晶硅、多晶硅、氧化物半导体材料等制作。需要说明的是,上述的源极区域和漏极区域可为掺杂有n型杂质或p型杂质的区域。在本公开实施例中,掺杂的源极区域对应晶体管的源极(例如晶体管的第一极),掺杂的漏极区域对应晶体管的漏极(例如晶体管的第二极)。
例如,如图5A和图6A所示,在第二方向Y上,数据写入晶体管T4的有源层、阈值补偿晶体管T5的有源层、第一初始化晶体管T6的有源层和第二初始化晶体管T7的有源层位于第一驱动晶体管T11的有源层的第一侧,例如,上侧;第一发光控制晶体管T21的有源层和第二发光控制晶体管T31的有源层位于第一驱动晶体管T11的有源层的第二侧,例如,下侧。第一驱动晶体管T11的有源层的第一侧和第二侧为在第二方向Y上第一驱动晶体管T11的有源层的彼此相对的两侧。第三发光控制晶体管T22的有源层和第四发光控制晶体管T32的有源层位于第二驱动晶体管T12的有源层的例如下侧。
需要说明的是,如图5A和图6A所示,有源半导体层510上具有一部分区域Ad,该部分区域Ad并不用于形成晶体管的有源层,而是为了改善像素区域中的第一子区域和第二子区域的刻蚀均一性而设置的;该部分区域Ad的形状不限于图中示出的,例如,也可以包括多个彼此断开的部分。
例如,在上述的有源半导体层510上形成有栅极绝缘层(未示出),用于保护上述的有源半导体层510。图5B示出了该像素电路100的第三功能层520(例如,第一栅极金属层),第三功能层520设置在栅极绝缘层上,从而与有源半导体层510绝缘。图6B为图5B中矩形虚线框的放大示意图。
例如,第三功能层520可以包括存储电容C的第一极CC1、第一扫描线G1、第二扫描线G2、第一初始化控制信号线Rst1、第二初始化控制信号线Rst2、第一发光控制信号线EM1至第四发光控制信号线EM4、以及第一驱动晶体管T11、第二驱动晶体管T12、第一发光控制晶体管T21、第二发光控制晶体管T31、第三发光控制晶体管T22、第四发光控制晶体管T32、数据写入晶体管T4、阈值补偿晶体管T5、第一初始化晶体管T6和第二初始化晶体管T7的栅极。例如,存储电容C的第一极CC1复用为第一驱动晶体管T11的栅极,第二驱动晶体管T12的栅极表示为图5B和图6B中的g12。需要说明的是,存储电容C仅仅位于该存储电容C所属的像素电路对应的像素区域的第一子区域中。
例如,如图5B和图6B所示,数据写入晶体管T4的栅极可以为第一扫描线G1与有源半导体层510交叠的部分。阈值补偿晶体管T5可为双栅结构的薄膜晶体管,阈值补偿晶体管T5的第一个栅极可为第二扫描线G2与有源半导体层510交叠的部分,阈值补偿晶体管T5的第二个栅极可为从第二扫描线G2突出的突出部与有源半导体层510交叠的部分。例如,第一扫描线G1和第二扫描线G2为同一条信号线,也就是说,第一扫描线G1(即第二扫描线G2)与有源半导体层510具有三个交叠的部分。
例如,第一发光控制晶体管T21的栅极可以为第一发光控制信号线EM1与有源半导体层310交叠的第一部分,第二发光控制晶体管T31的栅极可以为第一发光控制信号线EM1与有源半导体层310交叠的第二部分,第三发光控制晶体管T22的栅极可以为第一发光控制信号线EM1与有源半导体层310交叠的第三部分,第四发光控制晶体管T32的栅极可以为第一发光控制信号线EM1与有源半导体层310交叠的第四部分,如图5A和图6A所示,第一发光控制信号线EM1与有源半导体层310交叠的第一部分、第二部分、第三部分和第四部分沿第一方向X依次排列。
例如,第一初始化晶体管T6也可为双栅结构的薄膜晶体管,第一初始化晶体管T6的两个栅极分别为第一初始化控制信号线Rst1与有源半导体层510交叠的第一部分和第二部分,第二初始化晶体管T7的栅极为第一初始化控制信号线Rst1与有源半导体层310交叠的第三部分。如图5A和图6A所示,第一初始化控制信号线Rst1与有源半导体层310交叠的第一部分、第二部分和第三部分沿第一方向X依次排列。
需要说明的是,图5A和图6A中的各虚线矩形框示出了在垂直于衬底基板的方向上第三功能层520与有源半导体层510交叠的各个部分。
例如,如图5B和图6B所示,第一扫描线G1/第二扫描线G2、第一初始化控制信号线Rst1、第二初始化控制信号线Rst2和第一发光控制信号线EM1至第四发光控制信号线EM4大致上沿第一方向X延伸,且沿第二方向Y排布。第一扫描线G1/第二扫描线G2位于第一初始化控制信号线Rst1和第一发光控制信号线EM1至第四发光控制信号线EM4之间,第一发光控制信号线EM1至第四发光控制信号线EM4位于第一扫描线G1/第二扫描线G2和第二初始化控制信号线Rst2之间。
例如,在第一方向X上,存储电容C的第一极CC1位于第一扫描线G1/第二扫描线G2和第一发光控制信号线EM1至第四发光控制信号线EM4之间。从第二扫描线G2突出的突出部位于第二扫描线G2的远离第一发光控制信号线EM1至第四发光控制信号线EM4的一侧。
例如,如图5A、图6A、图5B和图6B所示,在第二方向Y上,数据写入晶体管T4的栅极、阈值补偿晶体管T5的栅极、第一初始化晶体管T6的栅极和第二初始化晶体管T7的栅极位于第一驱动晶体管T11的栅极的第一侧,例如,上侧;第一发光控制晶体管T21的栅极和第二发光控制晶体管T31的栅极位于第一驱动晶体管T11的栅极的第二侧,例如,下侧。第一驱动晶体管T11的栅极的第一侧和第二侧为在第二方向Y上第一驱动晶体管T11的栅极的彼此相对的两侧。例如,第三发光控制晶体管T22的栅极和第四发光控制晶体管T32的栅极位于第二驱动晶体管T12的栅极的例如下侧。
例如,在一些实施例中,如图5A和图6A所示,在第一方向X上,阈值补偿晶体管T5的栅极、第二发光控制晶体管T31的栅极和第二初始化晶体管T7的栅极均位于第一驱动晶体管T11的栅极的第三侧,例如,左侧;数据写入晶体管T4的栅极和第一发光控制晶体管T21的栅极均位于第一驱动晶体管T11的栅极的第四侧,例如,右侧;第一驱动晶体管T11的栅极的第三侧和第四侧为在第一方向X上第一驱动晶体管T11的栅极的彼此相对的两侧。第四发光控制晶体管T32的栅极位于第二驱动晶体管T12的栅极的例如左侧,第三发光控制晶体管T22的栅极位于第二驱动晶体管T12的栅极的例如右侧。
例如,在上述的第三功能层520上形成有第一绝缘层(未示出),用于保护上述的第三功能层520。图5C示出了该像素电路100的第二功能层530,第二功能层530包括存储电容C的第二极CC2、第一初始化电压线Vinit1、第二初始化电压线Vinit2、电源连接线VDDc1(例如,以下可以称为第一电源连接线VDDc1)、电源连接线VDDc2(例如,以下可以称为第二电源连接线VDDc2)和第三栅极连接线Gc3。图6C为图5C中矩形虚线框的放大示意图。
例如,第一电源连接线VDDc1用于连接第一电源线VDD1和第二电源线VDD2。第二电源连接线VDDc2用于连接与位于同一行的相邻两个子像素的像素电路电连接的第一电源线VDD1,第二电源连接线VDDc2与存储电容C的第二极CC2一体形成。通过第一电源连接线VDDc1和第二电源连接线VDDc2将各个像素电路对应的第一电源线VDD1和第二电源线VDD2连接起来,从而使得所有的第一电源线VDD1和第二电源线VDD2形成网络,有利于降低电源电压降(IRdrop),进而可以提高第一电源线VDD1和第二电源线VDD2提供的电源电压的稳定性。
例如,在垂直于衬底基板的方向上,存储电容C的第一极CC1与存储电容C的第二极CC2至少部分重叠以形成存储电容C。
例如,存储电容C的第二极CC2中包括过孔,阈值补偿晶体管T5的第二极通过该过孔与第一驱动晶体管T11的栅极电连接。
例如,如图5C和图6C所示,第二功能层530还包括第一连接电极块VDDe1和第二连接电极块VDDe2,第一连接电极块VDDe1与第一电源线VDD1电连接,第二连接电极块VDDe2与第二电源线VDD2电连接,第一电源连接线VDDc1用于将第一连接电极块VDDe1电连接至第二连接电极块VDDe2,从而实现将第一电源线VDD1电连接至第二电源线VDD2。
例如,如图5C和图6C所示,第一初始化电压线Vinit1、第二初始化电压线Vinit2、第三栅极连接线Gc3、第一电源连接线VDDc1和第二电源连接线VDDc2大致上沿第一方向X延伸。在第二方向Y上,第一电源连接线VDDc1位于第三栅极连接线Gc3和第二电源连接线VDDc2之间,第三栅极连接线Gc3位于第一初始化电压线Vinit1和第一电源连接线VDDc1之间,第二电源连接线VDDc2位于第二初始化电压线Vinit2和第一电源连接线VDDc1之间。
例如,在上述的第二功能层530上形成有第二绝缘层(未示出),用于保护上述的第二功能层530。图5D示出了该像素电路100的第一功能层540,第一功能层540包括第一数据线Vd1至第八数据线Vd8(图5D中仅标记了第一数据线Vd1和第二数据线Vd2)、第一电源线VDD1、第二电源线VDD2、第一栅极连接线Gc1和第二栅极连接线Gc2。图6D为图5D中矩形虚线框的放大示意图。
例如,如图5D和图6D所示,第一数据线Vd1、第二数据线Vd2、第一电源线VDD1、第二电源线VDD2、第一栅极连接线Gc1和第二栅极连接线Gc2大致上沿第二方向Y延伸。在第一方向X上,第一电源线VDD1位于第一栅极连接线Gc1和第一数据线Vd1之间,第一数据线Vd1位于第一电源线VDD1和第二栅极连接线Gc2之间,第二栅极连接线Gc2位于第一数据线Vd1和第二电源线VDD2之间,第二电源线VDD2位于第二栅极连接线Gc2和第二数据线Vd2之间。
图5E为上述的有源半导体层510、第三功能层520、第二功能层530和第一功能层540的层叠位置关系的示意图。如图5D、图6D和5E所示,第一数据线Vd1通过栅极绝缘层、第一绝缘层和第二绝缘层中的至少一个过孔(例如,过孔h1)与有源半导体层510中的数据写入晶体管T4的源极区域相连。
第一电源线VDD1通过栅极绝缘层、第一绝缘层和第二绝缘层中的至少一个过孔(例如,过孔h2)与有源半导体层310中对应的第一发光控制晶体管T21的源极区域相连;第一电源线VDD1通过第二绝缘层中的至少一个过孔(例如,h4)与第二功能层530中的存储电容的第二极CC2相连。第一电源线VDD1还通过第二绝缘层中的至少一个过孔(例如,过孔h5)与第二导电层330中的第一连接电极块VDDe1相连。
第二电源线VDD2通过栅极绝缘层、第一绝缘层和第二绝缘层中的至少一个过孔(例如,过孔h3)与有源半导体层310中对应的第三发光控制晶体管T22的源极区域相连;第二电源线VDD2通过第二绝缘层中的至少一个过孔(例如,h6)与第二功能层530中的第二连接电极块VDDe2相连。
例如,如图5D、图6D和5E所示,第一功能层540还包括第一连接部541、第二连接部542、第三连接部543和第四连接部544。
第一连接部541的一端通过栅极绝缘层、第一绝缘层和第二绝缘层中的至少一个过孔(例如,过孔h7)与有源半导体层510中对应的阈值补偿晶体管T5的漏极区域相连,第一连接部541的另一端通过第一绝缘层和第二绝缘层中的至少一个过孔(例如,过孔h8)与第三功能层520中的第一驱动晶体管T11的栅极(即存储电容C的第一极CC1)相连。
第二连接部542的一端通过第二绝缘层中的一个过孔(例如,过孔h9)与第一初始化电压线Vinit1相连,第二连接部542的另一端通过栅极绝缘层、第一绝缘层和第二绝缘层中的至少一个过孔(例如,过孔h10)与有源半导体层510中的第一初始化晶体管T6的漏极区域相连。
例如,如图5D和图6D所示,第(n+1)行的子像素的像素电路的第一功能层包括连接部542’,连接部542’的一端通过第二绝缘层中的一个过孔(例如,过孔h9’)与第二初始化电压线Vinit2相连,连接部542’的另一端通过栅极绝缘层、第一绝缘层和第二绝缘层中的至少一个过孔(例如,过孔h10’)与有源半导体层510中的第二初始化晶体管T7的漏极区域相连,从而第二初始化晶体管T7的第一极电连接至第二初始化电压线Vinit2,第二初始化晶体管T7的第二极最终连接至发光元件的第一极(即阳极)。
需要说明的是,由于第四发光控制晶体管T32的第二极也电连接至发光元件的第一极,从而第二初始化晶体管T7的第二极也电连接至第四发光控制晶体管T32的第二极。
第三连接部543通过栅极绝缘层、第一绝缘层和第二绝缘层中的至少一个过孔(例如,过孔h11)与有源半导体层510中的第二发光控制晶体管T31的漏极区域相连。
第四连接部544通过栅极绝缘层、第一绝缘层和第二绝缘层中的至少一个过孔(例如,过孔h12)与有源半导体层510中的第四发光控制晶体管T32的漏极区域相连。
例如,第一栅极连接线Gc1和第一连接部541一体设置。例如,第一栅极连接线Gc1的远离第一连接部541的一端通过第二绝缘层中的至少一个过孔(例如,过孔h13)与第二功能层530中的第三栅极连接线Gc3相连。
例如,第二栅极连接线Gc2的一端通过第二绝缘层中的至少一个过孔(例如,过孔h14)与第二功能层530中的第三栅极连接线Gc3相连,第二栅极连接线Gc2的另一端通过第一绝缘层和第二绝缘层中的至少一个过孔(例如,过孔h15)与第三功能层520中的第二驱动晶体管T12的栅极相连。
需要说明的是,如图5D和图6D所示,第一功能层540的与有源半导体层510上的区域Ad对应的区域具有第五连接部545,第五连接部545的一端通过第二绝缘层中的一个过孔(例如,过孔h16)与第一初始化电压线Vinit1相连,第五连接部545的另一端通过栅极绝缘层、第一绝缘层和第二绝缘层中的至少一个过孔(例如,过孔h17)与有源半导体层510中的区域Ad相连。类似地,第五连接部545也是为了保证像素区域中的第一子区域和第二子区域的刻蚀均一性而设置的,并不作为像素电路100的一部分。
例如,在上述的第一功能层540上形成有中间层(未示出),用于保护上述的第一功能层540。各个子像素的发光元件的第一极可设置在中间层远离衬底基板的一侧。
需要说明的是,每个像素电路中的第一驱动电路、第二驱动电路、第一发光控制电路、第二发光控制电路、第三发光控制电路、第四发光控制电路、数据写入电路、存储电路、阈值补偿电路、第一初始化电路和第二初始化电路等的位置排布关系不限于图5A~5E所示的示例,可以根据实际应用需求具体设置第一驱动电路、第二驱动电路、第一发光控制电路、第二发光控制电路、第三发光控制电路、第四发光控制电路、数据写入电路、存储电路、阈值补偿电路、第一初始化电路和第二初始化电路的位置。
图7为本公开至少一实施例提供的一种显示面板的示意框图。
本公开至少一实施例提供一种显示面板。例如,如图7所示,显示面板600包括本公开任一实施例提供的显示基板601。
例如,例如,显示面板600可以为有机发光二极管(OLED)显示面板等。例如,当显示面板700为有机发光二极管显示面板时,显示基板601可以为阵列基板。
例如,显示面板600可以为矩形面板、圆形面板、椭圆形面板或多边形面板等。另外,显示面板600不仅可以为平面面板,也可以为曲面面板,甚至球面面板。
例如,显示面板600还可以具备触控功能,即显示面板600可以为触控显示面板。
例如,显示面板600可以应用于手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件中。
图8为本公开至少一个实施例提供的一种显示装置的示意框图。
本公开至少一实施例提供一种显示装置。如图8所示,该显示装置700包括显示面板701以及传感器702,显示面板701为本公开任一实施例提供的显示面板,例如前述的显示面板600。传感器702设置于显示面板的显示基板的第二侧(非显示侧),且传感器702配置为接收来自显示基板的第一侧(显示侧)的光。例如,传感器702可以为摄像头、红外传感器等任意形式的传感器。
例如,在一些实施例中,在垂直于显示基板的板面的方向上,传感器702与显示基板的第一显示区域10至少部分重叠,从而可充分接受来自显示基板的第一侧的光,并基于该光进行工作。
例如,该显示装置700可以为任何具有显示功能的电子装置,例如智能手机、笔记本电脑、平板电脑、电视等。例如,当显示装置700为智能手机或平板电脑时,该智能手机或平板电脑可以具有全面屏设计,也即是,没有围绕第三显示区域30的周边区域。并且,该智能手机或平板电脑还具有屏下传感器(例如摄像头、红外传感器等),可以进行图像拍摄、距离感知、光强感知等操作。
例如,显示装置可以为电子纸、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件,本公开的实施例对此不作限制。
需要说明的是,对于该显示面板701和显示装置700的其它组成部分(例如控制装置、图像数据编码/解码装置、栅极驱动器、定时控制器、时钟电路等)均为本领域的普通技术人员应该理解具有的,在此不做赘述,也不应作为对本发明的限制。
对于本公开,还有以下几点需要说明:
(1)本公开实施例附图只涉及到与本公开实施例涉及到的结构,其他结构可参考通常设计。
(2)为了清晰起见,在用于描述本发明的实施例的附图中,层或结构的厚度和尺寸被放大。可以理解,当诸如层、膜、区域或基板之类的元件被称作位于另一元件“上”或“下”时,该元件可以“直接”位于另一元件“上”或“下”,或者可以存在中间元件。
(3)在不冲突的情况下,本公开的实施例及实施例中的特征可以相互组合以得到新的实施例。
以上所述仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,本公开的保护范围应以所述权利要求的保护范围为准。
Claims (21)
1.一种像素电路,包括:第一驱动电路、第二驱动电路、第一发光控制电路、第二发光控制电路、存储电路和数据写入电路,
其中,所述第一发光控制电路电连接至第一电源线、所述第一驱动电路和发光元件,且被配置为控制所述第一驱动电路和所述发光元件之间的连接导通或断开和控制所述第一驱动电路和所述第一电源线之间的连接导通或断开;
所述第二发光控制电路电连接至第二电源线、所述第二驱动电路和所述发光元件,且被配置为控制所述第二驱动电路和所述发光元件之间的连接导通或断开和控制所述第二驱动电路和所述第二电源线之间的连接导通或断开;
所述数据写入电路与所述第一驱动电路电连接,且被配置为将数据电压写入所述第一驱动电路;
所述第一驱动电路和所述第二驱动电路被配置为基于同一所述数据电压控制驱动所述发光元件发光的驱动电流;
所述存储电路电连接至所述第一驱动电路的控制端和所述第二驱动电路的控制端,且被配置为保持所述第一驱动电路的控制端和所述第二驱动电路的控制端的电压,
其中,所述像素电路还包括阈值补偿电路、第一初始化电路和第二初始化电路,
所述第一发光控制电路包括第一发光控制子电路和第二发光控制子电路,所述第二发光控制电路包括第三发光控制子电路和第四发光控制子电路,
所述第一驱动电路包括第一驱动晶体管,所述第二驱动电路包括第二驱动晶体管,所述第一发光控制子电路包括第一发光控制晶体管,所述第二发光控制子电路包括第二发光控制晶体管,所述第三发光控制子电路包括第三发光控制晶体管,所述第四发光控制子电路包括第四发光控制晶体管,所述数据写入电路包括数据写入晶体管,所述存储电路包括存储电容,所述阈值补偿电路包括阈值补偿晶体管,所述第一初始化电路包括第一初始化晶体管,所述第二初始化电路包括第二初始化晶体管,
所述第一驱动电路的控制端包括所述第一驱动晶体管的栅极,所述第二驱动电路的控制端包括所述第二驱动晶体管的栅极,
所述数据写入晶体管的第一极电连接至数据线以接收所述数据电压,所述数据写入晶体管的第二极电连接至所述第一驱动晶体管的第一极,所述数据写入晶体管的栅极电连接至第一扫描线;
所述第一发光控制晶体管的第一极电连接至所述第一电源线,所述第一发光控制晶体管的第二极电连接至所述第一驱动晶体管的第一极,所述第一发光控制晶体管的栅极电连接至第一发光控制信号线;
所述第二发光控制晶体管的第一极电连接至所述第一驱动晶体管的第二极,所述第二发光控制晶体管的第二极电连接至所述发光元件的第一极,所述第二发光控制晶体管的栅极电连接至第二发光控制信号线;
所述第三发光控制晶体管的第一极电连接至所述第二电源线,所述第三发光控制晶体管的第二极电连接至所述第二驱动晶体管的第一极,所述第三发光控制晶体管的栅极电连接至第三发光控制信号线;
所述第四发光控制晶体管的第一极电连接至所述第二驱动晶体管的第二极,所述第四发光控制晶体管的第二极电连接至所述发光元件的第一极,所述第四发光控制晶体管的栅极电连接至第四发光控制信号线,
所述阈值补偿晶体管的第一极电连接至所述第一驱动晶体管的第二极,所述阈值补偿晶体管的第二极电连接至所述第一驱动晶体管的栅极和所述第二驱动晶体管的栅极,所述阈值补偿晶体管的栅极电连接至第二扫描线;
所述第一初始化晶体管的第一极电连接至第一初始化电压线,所述第一初始化晶体管的第二极电连接至所述第一驱动晶体管的栅极和所述第二驱动晶体管的栅极,所述第一初始化晶体管的栅极电连接至第一初始化控制信号线;
所述第二初始化晶体管的第一极电连接至第二初始化电压线,所述第二初始化晶体管的第二极电连接至所述发光元件的第一极,所述第二初始化晶体管的栅极电连接至第二初始化控制信号线,
所述存储电容的第一极电连接至所述第一驱动晶体管的栅极和所述第二驱动晶体管的栅极,所述存储电容的第二极电连接至所述第一电源线。
2.根据权利要求1所述的像素电路,还包括电源连接线,
其中,所述第一电源线和所述第二电源线通过所述电源连接线彼此电连接。
3.根据权利要求2所述的像素电路,其中,所述像素电路位于衬底基板上,所述像素电路具有第一功能层和第二功能层,所述第一功能层和所述第二功能层位于所述衬底基板上,且在垂直于所述衬底基板的方向上,所述第一功能层位于所述第二功能层的远离所述衬底基板的一侧,
所述第一电源线和所述第二电源线位于所述第一功能层,
所述电源连接线位于所述第二功能层,
所述电源连接线通过过孔电连接至所述第一电源线和所述第二电源线。
4.根据权利要求1所述的像素电路,其中,所述第一驱动电路的控制端和所述第二驱动电路的控制端电连接。
5.根据权利要求4所述的像素电路,还包括第一栅极连接线、第二栅极连接线和第三栅极连接线,
其中,所述第一驱动电路的控制端和所述第二驱动电路的控制端通过所述第一栅极连接线、所述第二栅极连接线和所述第三栅极连接线进行电连接,
所述第一驱动电路的控制端与所述第一栅极连接线电连接,所述第二驱动电路的控制端与所述第二栅极连接线电连接,
所述第三栅极连接线用于电连接所述第一栅极连接线和所述第二栅极连接线以将所述第一驱动电路的控制端电连接至所述第二驱动电路的控制端。
6.根据权利要求5所述的像素电路,其中,所述像素电路位于衬底基板上,所述像素电路具有第一功能层和第二功能层,所述第一功能层和所述第二功能层位于所述衬底基板上,且在垂直于所述衬底基板的方向上,所述第一功能层位于所述第二功能层的远离所述衬底基板的一侧,
所述第一栅极连接线和所述第二栅极连接线位于所述第一功能层,
所述第三栅极连接线位于所述第二功能层,
所述第三栅极连接线通过过孔连接至所述第一栅极连接线和所述第二栅极连接线。
7.根据权利要求4所述的像素电路,其中,所述第一驱动电路包括第一驱动晶体管,所述第二驱动电路包括第二驱动晶体管,
所述第一驱动电路的控制端包括所述第一驱动晶体管的栅极,所述第二驱动电路的控制端包括所述第二驱动晶体管的栅极,
所述第一驱动晶体管的阈值电压和所述第二驱动晶体管的阈值电压相同。
8.根据权利要求1~7任一项所述的像素电路,还包括阈值补偿电路,
其中,所述阈值补偿电路与所述第一驱动电路的控制端和所述第二驱动电路的控制端电连接,且被配置为对所述第一驱动电路进行阈值补偿。
9.根据权利要求1~7任一项所述的像素电路,还包括第一初始化电路和第二初始化电路,
其中,所述第一初始化电路电连接至所述第一驱动电路的控制端和所述第二驱动电路的控制端,且配置为对所述第一驱动电路的控制端和所述第二驱动电路的控制端进行初始化,
所述第二初始化电路电连接至所述发光元件的第一极,且配置为对所述发光元件的第一极进行初始化。
10.根据权利要求1~7任一项所述的像素电路,其中,所述第一发光控制电路包括第一发光控制子电路和第二发光控制子电路,
所述第一发光控制子电路与所述第一驱动电路的第一端和所述第一电源线连接,且被配置为实现所述第一驱动电路的第一端和所述第一电源线之间的连接导通或断开,
所述第二发光控制子电路与所述第一驱动电路的第二端和所述发光元件的第一极电连接,且被配置为实现所述第一驱动电路的第二端和所述发光元件的第一极之间的连接导通或断开。
11.根据权利要求1~7任一项所述的像素电路,其中,所述第二发光控制电路包括第三发光控制子电路和第四发光控制子电路,
所述第三发光控制子电路与所述第二驱动电路的第一端和所述第二电源线连接,且被配置为实现所述第二驱动电路的第一端和所述第二电源线之间的连接导通或断开,
所述第四发光控制子电路与所述第二驱动电路的第二端和所述发光元件的第一极电连接,且被配置为实现所述第二驱动电路的第二端和所述发光元件的第一极之间的连接导通或断开。
12.根据权利要求1所述的像素电路,其中,所述像素电路位于衬底基板上,所述像素电路具有第一功能层、第二功能层和第三功能层,所述第一功能层、所述第二功能层和所述第三功能层位于所述衬底基板上,且在垂直于所述衬底基板的方向上,所述第二功能层位于所述第一功能层和所述第三功能层之间,所述第二功能层位于所述第三功能层的远离所述衬底基板的一侧,所述第一功能层位于所述第二功能层的远离所述衬底基板的一侧,
所述第一扫描线、所述第二扫描线、所述第一发光控制信号线、所述第二发光控制信号线、所述第三发光控制信号线和所述第四发光控制信号线位于所述第三功能层,
所述数据线、所述第一电源线和所述第二电源线位于所述第一功能层,
所述第一初始化电压线和所述第二初始化电压线位于所述第二功能层。
13.根据权利要求1所述的像素电路,其中,所述第一驱动晶体管和所述第二驱动晶体管在发光阶段将所述驱动电流传输至所述发光元件以驱动所述发光元件发光,
所述驱动电流表示为:
I OLED =K1*(Vgs1-Vth1)+K2*(Vgs2-Vth2),
其中,IOLED表示所述驱动电流,K1为所述第一驱动晶体管的工艺常数,Vgs1为在所述发光阶段所述第一驱动晶体管的栅极和第一极之间的电压差,Vth1为所述第一驱动晶体管的阈值电压,K2为所述第二驱动晶体管的工艺常数,Vgs2为在所述发光阶段所述第二驱动晶体管的栅极和第一极之间的电压差,Vth2为所述第二驱动晶体管的阈值电压。
14.一种显示基板,包括多个子像素,
其中,所述多个子像素中的每个包括根据权利要求1~13任一项所述的像素电路和所述发光元件。
15.根据权利要求14所述的显示基板,还包括衬底基板,
其中,所述衬底基板包括第一显示区域,
所述第一显示区域包括多个像素区域,
所述多个像素区域中的每个像素区域包括彼此不重叠的第一子区域和第二子区域,
所述像素电路中的第一驱动电路、第一发光控制电路、存储电路和数据写入电路位于对应的像素区域的第一子区域,
所述像素电路中的第二驱动电路和第二发光控制电路位于所述对应的像素区域的第二子区域。
16.根据权利要求15所述的显示基板,其中,所述衬底基板还包括第二显示区域,
所述多个子像素包括多个第一子像素和多个第二子像素,所述多个第一子像素的像素电路和所述多个第二子像素的像素电路与所述多个像素区域一一对应,
所述第二显示区域至少部分围绕所述第一显示区域,所述显示基板具有用于显示的第一侧和与所述第一侧相对的第二侧,所述第一显示区域允许来自所述第一侧的光至少部分透射至所述第二侧;
所述多个第一子像素的发光元件位于所述第一显示区域,所述多个第一子像素的像素电路位于所述第二显示区域;
所述多个第二子像素的发光元件和像素电路均位于所述第二显示区域。
17.根据权利要求16所述的显示基板,其中,每个像素区域的第一子区域包括彼此相对的第一侧和第二侧,
所述多个第一子像素的像素电路构成多个第一重复单元,
每个所述第一重复单元包括排列为两行两列的四个第一子像素的像素电路,
所述四个第一子像素的像素电路中位于第一行第一列的第一子像素的像素电路对应的像素区域中的第二子区域位于第一子区域的第一侧,
所述四个第一子像素的像素电路中位于第二行第一列的第一子像素的像素电路对应的像素区域中的第二子区域位于第一子区域的第一侧,
所述四个第一子像素的像素电路中位于第一行第二列的第一子像素的像素电路对应的像素区域中的第二子区域位于第一子区域的第二侧,
所述四个第一子像素的像素电路中位于第二行第二列的第一子像素的像素电路对应的像素区域中的第二子区域位于第一子区域的第二侧,
所述多个第二子像素的像素电路构成多个第二重复单元,
每个所述第二重复单元包括排列为两行两列的四个第二子像素的像素电路,
所述四个第二子像素的像素电路中位于第一行第一列的第二子像素的像素电路对应的像素区域中的第二子区域位于第一子区域的第二侧,
所述四个第二子像素的像素电路中位于第二行第一列的第二子像素的像素电路对应的像素区域中的第二子区域位于第一子区域的第二侧,
所述四个第二子像素的像素电路中位于第一行第二列的第二子像素的像素电路对应的像素区域中的第二子区域位于第一子区域的第一侧,
所述四个第二子像素的像素电路中位于第二行第二列的第二子像素的像素电路对应的像素区域中的第二子区域位于第一子区域的第一侧。
18.根据权利要求17所述的显示基板,其中,所述多个第一重复单元和所述多个第二重复单元构成多个重复单元组,所述多个重复单元组中的每个重复单元组包括两个第一重复单元和两个第二重复单元,
所述两个第一重复单元和所述两个第二重复单元排列为两行两列,
所述两个第一重复单元分别位于第一行第二列和第二行第一列,所述两个第二重复单元分别位于第一行第一列和第二行第二列;或者,所述两个第一重复单元分别位于第一行第一列和第二行第二列,所述两个第二重复单元分别位于第一行第二列和第二行第一列。
19.根据权利要求17所述的显示基板,其中,所述四个第一子像素中位于第一行第一列的第一子像素和所述四个第二子像素中位于第一行第一列的第二子像素为红色子像素,
所述四个第一子像素中位于第二行第一列的第一子像素和所述四个第二子像素中位于第二行第一列的第二子像素为蓝色子像素,
所述四个第一子像素中位于第一行第二列的第一子像素、所述四个第一子像素中位于第二行第二列的第一子像素、所述四个第二子像素中位于第一行第二列的第二子像素和所述四个第二子像素中位于第二行第二列的第二子像素为绿色子像素。
20.一种显示面板,包括根据权利要求14~19任一项所述的显示基板。
21.一种显示装置,包括:根据权利要求20所述的显示面板。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010606662.9A CN113870767B (zh) | 2020-06-29 | 2020-06-29 | 像素电路、显示基板、显示面板和显示装置 |
EP21831733.7A EP4053831A4 (en) | 2020-06-29 | 2021-05-17 | PIXEL CIRCUIT, DISPLAY SUBSTRATE, DISPLAY PANEL AND DISPLAY DEVICE |
US17/772,594 US20220406257A1 (en) | 2020-06-29 | 2021-05-17 | Pixel circuit, display substrate, display panel, and display device |
PCT/CN2021/094026 WO2022001419A1 (zh) | 2020-06-29 | 2021-05-17 | 像素电路、显示基板、显示面板和显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010606662.9A CN113870767B (zh) | 2020-06-29 | 2020-06-29 | 像素电路、显示基板、显示面板和显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113870767A CN113870767A (zh) | 2021-12-31 |
CN113870767B true CN113870767B (zh) | 2023-02-07 |
Family
ID=78980889
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010606662.9A Active CN113870767B (zh) | 2020-06-29 | 2020-06-29 | 像素电路、显示基板、显示面板和显示装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US20220406257A1 (zh) |
EP (1) | EP4053831A4 (zh) |
CN (1) | CN113870767B (zh) |
WO (1) | WO2022001419A1 (zh) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20220060606A (ko) * | 2020-11-04 | 2022-05-12 | 삼성디스플레이 주식회사 | 표시 장치 |
WO2023206218A1 (zh) * | 2022-04-28 | 2023-11-02 | 京东方科技集团股份有限公司 | 显示基板及显示装置 |
WO2023206377A1 (en) * | 2022-04-29 | 2023-11-02 | Boe Technology Group Co., Ltd. | Array substrate and display apparatus |
CN117651989A (zh) * | 2022-06-24 | 2024-03-05 | 京东方科技集团股份有限公司 | 像素电路、驱动方法和显示装置 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104021763A (zh) * | 2014-06-11 | 2014-09-03 | 合肥鑫晟光电科技有限公司 | 像素电路、显示装置和像素电路的驱动方法 |
CN110189706A (zh) * | 2019-06-28 | 2019-08-30 | 上海天马有机发光显示技术有限公司 | 一种显示面板、及显示装置 |
CN110491338A (zh) * | 2019-08-28 | 2019-11-22 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、发光控制电路及方法、显示装置 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4019843B2 (ja) * | 2002-07-31 | 2007-12-12 | セイコーエプソン株式会社 | 電子回路、電子回路の駆動方法、電気光学装置、電気光学装置の駆動方法及び電子機器 |
KR102076145B1 (ko) * | 2013-08-09 | 2020-02-11 | 삼성전기주식회사 | 적층 세라믹 전자 부품 및 그 실장 기판과 제조 방법 |
CN103474025B (zh) * | 2013-09-06 | 2015-07-01 | 京东方科技集团股份有限公司 | 一种像素电路及显示器 |
CN106448560B (zh) * | 2016-12-21 | 2019-03-12 | 上海天马有机发光显示技术有限公司 | 有机发光显示面板及其驱动方法、有机发光显示装置 |
CN106935197A (zh) * | 2017-04-07 | 2017-07-07 | 京东方科技集团股份有限公司 | 像素补偿电路、驱动方法、有机发光显示面板及显示装置 |
CN108877649B (zh) * | 2017-05-12 | 2020-07-24 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示面板 |
CN108133686A (zh) * | 2018-01-05 | 2018-06-08 | 上海和辉光电有限公司 | 一种像素电路、驱动方法、像素结构及显示面板 |
CN108597450A (zh) * | 2018-04-26 | 2018-09-28 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、显示面板 |
CN109166529B (zh) * | 2018-10-24 | 2020-07-24 | 合肥京东方卓印科技有限公司 | 显示面板、显示装置及驱动方法 |
CN110299107B (zh) * | 2019-06-28 | 2021-01-29 | 上海天马有机发光显示技术有限公司 | 一种有机发光显示面板及有机发光显示装置 |
TWI709124B (zh) * | 2019-07-17 | 2020-11-01 | 友達光電股份有限公司 | 畫素電路 |
CN110473494B (zh) * | 2019-08-30 | 2021-07-09 | 上海中航光电子有限公司 | 一种像素电路、显示面板和像素电路的驱动方法 |
CN110767160A (zh) * | 2019-10-25 | 2020-02-07 | 深圳市华星光电半导体显示技术有限公司 | 像素单元及显示面板 |
CN111326560B (zh) * | 2020-01-23 | 2023-08-22 | 京东方科技集团股份有限公司 | 显示基板和显示装置 |
KR20220162223A (ko) * | 2021-05-31 | 2022-12-08 | 삼성디스플레이 주식회사 | 표시 장치 |
-
2020
- 2020-06-29 CN CN202010606662.9A patent/CN113870767B/zh active Active
-
2021
- 2021-05-17 WO PCT/CN2021/094026 patent/WO2022001419A1/zh unknown
- 2021-05-17 US US17/772,594 patent/US20220406257A1/en active Pending
- 2021-05-17 EP EP21831733.7A patent/EP4053831A4/en active Pending
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104021763A (zh) * | 2014-06-11 | 2014-09-03 | 合肥鑫晟光电科技有限公司 | 像素电路、显示装置和像素电路的驱动方法 |
CN110189706A (zh) * | 2019-06-28 | 2019-08-30 | 上海天马有机发光显示技术有限公司 | 一种显示面板、及显示装置 |
CN110491338A (zh) * | 2019-08-28 | 2019-11-22 | 京东方科技集团股份有限公司 | 像素电路及其驱动方法、发光控制电路及方法、显示装置 |
Also Published As
Publication number | Publication date |
---|---|
EP4053831A1 (en) | 2022-09-07 |
EP4053831A4 (en) | 2023-05-10 |
WO2022001419A1 (zh) | 2022-01-06 |
US20220406257A1 (en) | 2022-12-22 |
CN113870767A (zh) | 2021-12-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110189706B (zh) | 一种显示面板、及显示装置 | |
CN113870767B (zh) | 像素电路、显示基板、显示面板和显示装置 | |
CN113078174B (zh) | 阵列基板、显示面板及显示装置 | |
US11847964B2 (en) | Display panel and display device | |
CN110767829B (zh) | 显示装置及其显示面板、oled透明基板、oled基板 | |
US11682349B2 (en) | Display substrate and display device | |
CN216818344U (zh) | 显示面板和显示装置 | |
CN113785348B (zh) | 显示面板及显示装置 | |
CN115066755A (zh) | 显示基板及显示装置 | |
CN114495835A (zh) | 像素驱动电路及其驱动方法、显示面板、显示装置 | |
CN113096600A (zh) | 折叠显示面板、装置及其驱动方法、电子设备 | |
EP4020447B1 (en) | Pixel circuit and driving method therefor, and display substrate and driving method therefor, and display device | |
WO2022041227A1 (zh) | 显示面板及显示装置 | |
CN114902320B (zh) | 显示基板及其驱动方法、显示装置 | |
EP4319536A1 (en) | Display device | |
CN115769700A (zh) | 显示面板及显示装置 | |
CN114616668A (zh) | 一种显示基板及其制作方法、显示装置 | |
CN115226412A (zh) | 显示面板及显示装置 | |
CN112740317B (zh) | 显示装置及其制备方法 | |
WO2023123237A1 (zh) | 像素组、阵列基板和显示面板 | |
US12033573B2 (en) | Display substrate and display device | |
CN112703604B (zh) | 显示装置及其制备方法 | |
CN114207702B (zh) | 阵列基板及其显示面板和显示装置 | |
US20240046859A1 (en) | Display substrate and display device | |
US20230200155A1 (en) | Display substrate and display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |