CN114355688B - 阵列基板、液晶显示面板及显示装置 - Google Patents

阵列基板、液晶显示面板及显示装置 Download PDF

Info

Publication number
CN114355688B
CN114355688B CN202210031535.XA CN202210031535A CN114355688B CN 114355688 B CN114355688 B CN 114355688B CN 202210031535 A CN202210031535 A CN 202210031535A CN 114355688 B CN114355688 B CN 114355688B
Authority
CN
China
Prior art keywords
side wall
sidewall
electrode
array substrate
point
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202210031535.XA
Other languages
English (en)
Other versions
CN114355688A (zh
Inventor
吴云飞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Technology Co Ltd
Priority to CN202210031535.XA priority Critical patent/CN114355688B/zh
Priority to US17/597,949 priority patent/US12085813B2/en
Priority to PCT/CN2022/073088 priority patent/WO2023133921A1/zh
Publication of CN114355688A publication Critical patent/CN114355688A/zh
Application granted granted Critical
Publication of CN114355688B publication Critical patent/CN114355688B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • G02F1/134363Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136222Colour filters incorporated in the active matrix substrate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Geometry (AREA)
  • Liquid Crystal (AREA)

Abstract

本申请提供一种阵列基板、液晶显示面板及显示装置,阵列基板包括第一电极;定义扫描线的延伸方向为第一方向,数据线的延伸方向为第二方向;第一电极还包括实体部;实体部还包括:第一侧壁和第二侧壁;第一侧壁与第二侧壁的一端相交,以形成第一腰部;及第三侧壁及第四侧壁;第三侧壁与第四侧壁的一端相交,以形成第二腰部;定义第一腰部到第二腰部的最短距离为d1,第一侧壁远离第二侧壁的一端到第三侧壁远离第四侧壁的一端的距离为d2,第二侧壁远离第一侧壁的一端到第四侧壁远离第三侧壁的一端的距离为d3,则d1<d2且d1<d3。本申请提供的阵列基板、液晶显示面板及显示装置具有较好响应时间及较高透过率。

Description

阵列基板、液晶显示面板及显示装置
技术领域
本申请涉及虚拟现实技术领域,尤其涉及一种阵列基板、液晶显示面板及显示装置。
背景技术
虚拟现实(virtual reality,VR)技术在显示技术中的发展是比较有竞争力的,VR显示装置的显示面板具有更高的响应速度和更高的分辨率(一般在1000PPI左右),目前VR显示装置的显示面板的电极呈梳状,可以获得较好的响应时间,但梳状电极的透过率相对较低。
发明内容
有鉴于此,本申请提供一种具有较好响应时间及较高透过率的阵列基板。
本申请还提供一种包括上述电极的液晶显示面板。
本申请还提供一种包括上述液晶显示面板的现实显示装置。
为解决上述问题,本申请提供的技术方案如下:
一种阵列基板,包括驱动电路层及位于所述驱动电路层上的第一电极;所述驱动电路层包括多条扫描线及多条数据线,所述第一电极位于多条所述扫描线及多条所述数据线围成的子像素区域内;定义所述扫描线的延伸方向为第一方向,所述数据线的延伸方向为第二方向;所述第一电极还包括实体部;所述实体部还包括:
第一侧壁和第二侧壁;所述第一侧壁与所述第二侧壁的一端相交,以形成第一腰部;及
第三侧壁及第四侧壁;所述第三侧壁与所述第四侧壁的一端相交,以形成第二腰部;
其中,定义所述第一腰部到所述第二腰部的最短距离为d1,所述第一侧壁远离所述第二侧壁的一端到所述第三侧壁远离所述第四侧壁的一端的距离为d2,所述第二侧壁远离所述第一侧壁的一端到所述第四侧壁远离所述第三侧壁的一端的距离为d3,则d1<d2且d1<d3。
在本申请一可选实施例中,所述实体部包括平行且远离所述驱动电路层设置的第一表面,所述第一侧壁、所述第二侧壁、所述第三侧壁及所述第四侧壁分别与所述第一表面连接且与所述第一表面处于不同的面上;
在所述第一表面上,定义所述第一侧壁与所述第二侧壁相交于A点,所述第三侧壁与所述第四侧壁相较于相交B点,则所述A点与所述B点的连线与所述第一方向的夹角均为0°。
在本申请一可选实施例中,所述第一电极还包括位于所述实体部内的空腔,所述第一侧壁、所述第二侧壁、所述第三侧壁及所述第四侧壁为所述空腔的内壁。
在本申请一可选实施例中,所述实体部还包括外侧壁,所述外侧壁环绕所述第一侧壁、所述第二侧壁、所述第三侧壁及所述第四侧壁设置,所述外侧壁为所述实体部的外壁。
在本申请一可选实施例中,定义所述第一侧壁与所述第二方向之间的夹角为第一倾角θ1,所述第二侧壁与所述第二方向之间的夹角为第二倾角θ2,所述第三侧壁与所述第二方向之间的夹角为第三倾角θ3,所述第四侧壁与所述第二方向之间的夹角为第四倾角θ4,所述θ1、所述θ2、所述θ3及所述θ4的取值范围均为3°-35°。
在本申请一可选实施例中,所述θ1、所述θ2、所述θ3及所述θ4的取值范围均为5°-15°。
在本申请一可选实施例中,θ1=θ3且θ2=θ4。
在本申请一可选实施例中,θ1=θ2=θ3=θ4。
在本申请一可选实施例中,θ1≠θ2且θ3≠θ4。
在本申请一可选实施例中,所述第一侧壁与所述第三侧壁对称,所述第二侧壁与所述第四侧壁对称。
在本申请一可选实施例中,在所述第一表面上,定义所述第一侧壁与所述第二侧壁相交于A点,所述第三侧壁与所述第四侧壁相较于相交B点,则所述A点与所述B点的连线与所述第一方向的夹角不等于0°。
在本申请一可选实施例中,所述实体部还包括:
第五侧壁,与所述第一侧壁的远离所述第二侧壁的一端相连接;及
第六侧壁,与所述第三侧壁的远离所述第四侧壁的一端相连接;
定义所述第五侧壁与所述第二方向之间的夹角为第五倾角β1,所述第六侧壁与所述第二方向之间的夹角为第六倾角β2,所述β1和所述β2的取值范围均为0°-90°。
在本申请一可选实施例中,所述β1和所述β2的取值范围均为45°-60°。
在本申请一可选实施例中,所述实体部还包括:
第七侧壁,分别与所述第五侧壁和所述第六侧壁连接;及
第八侧壁,分别与所述第二侧壁和所述第四侧壁连接;
其中,所述第八侧壁与所述第七侧壁位于所述实体部的两端。
在本申请一可选实施例中,所述阵列基板还包括衬底及与所述第一电极相对设置的第二电极,所述第二电极位于所述驱动电路层之内或位于所述驱动电路层之上,所述驱动电路层位于所述衬底上,所述第二电极位于所述衬底与所述第一电极之间。
本申请还提供一种液晶显示面板,包括液晶和彩膜基板,所述液晶显示面板还包括如上所述的阵列基板,所述液晶位于所述彩膜基板和所述阵列基板之间。
本申请还提供一种显示装置,所述显示装置包括如上所述的液晶显示面板。
本申请提供的电极、液晶显示面板及显示装置,1)将电极的形状设计成:电极的实体部包括关于第一侧壁、第二侧壁、第三侧壁及第四侧壁,并使得在第一表面上,所述第一侧壁与所述第二侧壁相较于A点,第三侧壁与所述第四侧壁相较于B点,且A点到B点的距离小于所述第一侧壁和所述第三侧壁的远离所述A点和所述B点的一端的距离且小于所述第二侧壁和所述第四侧壁的远离所述A点和所述B点的一端的距离,从而在所述第一侧壁和所述第二侧壁的相交处以及所述第三侧壁和所述第四侧壁的相交处的尺寸相对收缩,以形成类鱼形电极,通过改变第一电极的形状可以减少无效电场分量和电场紊乱区域,进而降低显示暗区的面积,从而在兼顾响应时间的同时,提升穿透率。2)由于响应时间会随着电极倾角增大而减小且穿透率随着电极倾角增大先上升再下降,因此,将第一电极的倾角的取值设定在3°-35°之间,既能够提升显示面板的穿透率,同时又能具有较好响应时间,以满足VR显示装置的需求,3)由于本申请提供的第一电极为像素电极时,电极的腰部收缩,从而增大了相邻两个电极之间的距离,从而可以降低相邻电极在曝光显影制程中发生交联的风险。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1为本申请较佳实施例提供的一种虚拟现实显示装置的模块示意图。
图2为本申请较佳实施例提供的一种液晶显示面板的剖视图。
图3为所示的一种阵列基板的驱动电路的简化layout图。
图4为本申请第一实施例提供的一种电极(像素电极)的俯视图。
图5为图4所示的电极的真实形貌图。
图6为现有技术中的梳状电极的仿真光效图。
图7为图4所示的电极的仿真光效图。
图8为本申请第二实施例提供的一种电极(像素电极)的俯视图。
图9为本申请第三实施例提供的一种电极(像素电极)的俯视图。
图10为本申请第四实施例提供的一种电极(像素电极)的俯视图。
图11为本申请第五实施例提供的一种电极(公共电极)的俯视图。
图12为本申请第六实施例提供的一种电极(公共电极)的俯视图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在本申请的描述中,需要理解的是,术语“上”、“下”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体地限定。
本申请可以在不同实施中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。
以下将结合具体实施例及附图对本申请提供的电极、液晶显示面板及虚拟现实显示装置进行详细描述。
请参阅图1,本申请还提供一种显示装置1000,所述显示装置1000包括所述液晶显示面板1200及主体部1100,所述液晶显示面板1200设置在所述主体部1100上/内。
在本申请一可选实施例中,所述显示装置1000为虚拟现实(VR)显示装置。当然,在其他实施例中,所述显示装置1000的种类并不局限于VR显示装置。
其中,所述液晶显示面板1200包括阵列基板、彩膜基板及液晶,所述液晶位于所述阵列基板及彩膜基板之间。
其中,所述液晶显示面板1200的显示模式可以为FFS模式、IPS模式及VA模式中的一种。
在本申请一可选实施例中,所述液晶显示面板1200的显示模式为FFS模式。具体地,所述阵列基板包括衬底、位于所述衬底上方的驱动电路层及形成在所述驱动电路层上的第一电极和第二电极,所述第二电极位于所述驱动电路层上,所述第一电极与所述第二电极位置相对,所述第一电极与所述第二电极之间通过一绝缘层间隔开来。所述第一电极位于所述第二电极上方,也即,所述第一电极为顶部电极(top电极),所述第二电极为底部电极(bottom电极)。
当所述第一电极为公共电极时,所述第二电极与所述驱动电路层电连接。当所述第一电极为像素电极时,所述第一电极与所述驱动电路层电连接。
在其他实施例中,当所述第一电极为像素电极时,所述第二电极为公共电极,所述第二电极还可以设置在所述驱动电路层内。
在本申请另一可选实施例中,所述液晶显示面板1200的显示模式为IPS模式,所述阵列基板的所述第一电极及所述第二电极均设置在所述驱动电路层上且位于同一层。
在本申请另一可选实施例中,所述液晶显示面板的显示模式为VA模式,所述阵列基板的第一电极为像素电极且形成在所述驱动电路层上,所述第二电极位于所述彩膜基板内。
具体地,请参阅图2及图3,下面将以图2所示的液晶显示面板1200的结构及图3所示的一种阵列基板的驱动电路的简化layout图为例,简单描述所述液晶显示面板1200和所述阵列基板1210的结构以及所述第一电极100的位置。
在图2中,所述液晶显示面板1200包括阵列基板1210、彩膜基板1220及液晶1230,所述液晶1230位于所述阵列基板1210及彩膜基板1220之间。
在图2中,所述液晶显示面板1200的显示模式为FFS模式,所述阵列基板1210包括衬底110、位于所述衬底110上方的驱动电路层、形成在所述驱动电路层上的第一电极100及形成在所述驱动电路层内的第二电极130,所述第一电极100与所述第二电极130位置相对,所述第一电极100位于所述第二电极130上方,所述第一电极100与所述第二电极130之间绝缘。在本实施例中,所述第一电极100为像素电极。
其中,所述驱动电路层包括多个驱动晶体管,每个所述驱动晶体管包括形成在所述衬底110上的栅极120、形成在所述衬底110上且覆盖所述栅极120的栅极绝缘层140、形成在所述栅极绝缘层140上且与所述栅极120位置相对的有源层150、形成在所述栅极绝缘层140且分别与所述有源层150电连接的源漏极160、形成在所述栅极绝缘层140上且覆盖所述源漏极160及从所述源漏极160中裸露出来的所述有源层150的钝化层170及形成在所述钝化层170上的平坦层180。所述第二电极130形成在所述衬底110上且被所述栅极绝缘层140覆盖,所述第一电极100形成在所述平坦层180上且与所述第二电极130位置相对。所述第一电极100与所述源漏极160电连接,在本实施例中,所述第一电极100与所述源漏极160通过过孔191电连接。
请参阅图3,在本实施例中,所述阵列基板1210还包括多条扫描线121和多条数据线161,所述扫描线121与所述栅极120同层设置且与所述栅极120电连接,所述数据线161与所述源漏极160同层设置且与所述源漏极160电连接。所述扫描线121用于为所述驱动晶体管提供扫描信号,所述数据线161用于为所述驱动晶体管提供数据信号。多条扫描线151和多条数据线161阵列设置,多条扫描线151沿行设置,多条数据线161沿列设置,多条扫描线151和多条数据线161围成的多个子像素区域,所述第一电极100位于所述子像素区域内,所述第一电极100为像素电极,所述第二电极130为公共电极。所述第一电极100与所述第二电极130位置相对,以形成驱动所述液晶1230偏转的电场。
当然,在其他实施例中,所述阵列基板1210的结构并不局限于如上所述的结构。
在本实施例中,所述第一电极100呈类鱼形,所述第二电极130为片状电极,一个所述公共电极可以对应一个或多个像素电极。
定义所述扫描线121的延伸方向为第一方向Y1,所述数据线161的延伸方向为第二方向Y2。
请参阅图4,所述第一电极100包括实体部10。在本实施例中,所述第一电极100为像素电极,也即,所述第一电极100只包括所述实体部10。
具体地,所述实体部10包括一第一表面101及一与所述第一表面101相背的第二表面(图未示),所述第二表面与所述平坦层180相接触。所述第一表面101和所述第二表面之间的距离为所述实体部10(所述第一电极100)的厚度。
具体地,所述实体部10还包括一第一侧壁11、一第二侧壁12、一第三侧壁13及一第四侧壁14。所述第一侧壁11、所述第二侧壁12、所述第三侧壁13及所述第四侧壁14分别与所述第一表面101连接且与所述第一表面101处于不同的面上。
在所述第一表面101上,定义所述第一侧壁11与所述第二侧壁12相交于A点,以形成第一腰部101,所述第三侧壁13与所述第四侧壁14相较于相交B点,以形成第二腰部102,也即,所述A点为所述第一侧壁11和所述第二侧壁12的一个公用的端点,所述B点为所述第三侧壁13与所述第四侧壁14的一个公用的端点。
在所述第一表面101上,定义所述第一侧壁11的远离所述A点的另一端的端点为C,所述第二侧壁的远离所述A点的另一端的端点为E,所述第三侧壁13的远离所述B点的另一端的端点为D,所述第四侧壁14的远离所述B点的另一端的端点为F。
其中,所述A点与所述B点的连线、所述C点与所述D点的连线及所述E点与所述F点的连线均平行于所述第一方向Y1,也即,所述A点与所述B点的连线、所述C点与所述D点的连线及所述E点与所述F点的连线与所述第一方向Y1的夹角均为0°。
定义所述第一腰部到所述第二腰部的最短距离为d1,所述第一侧壁远离所述第二侧壁的一端到所述第三侧壁远离所述第四侧壁的一端的距离为d2,所述第二侧壁远离所述第一侧壁的一端到所述第四侧壁远离所述第三侧壁的一端的距离为d3,则d1<d2且d1<d3。
在本实施例中,所述A点到所述B点的距离即为所述d1,所述C点到所述D点的距离即为所述d2,所述E点到所述F点的距离即为所述d3。
在本实施例中,所述第一侧壁11与所述第二侧壁12的连接以及所述第三侧壁13和所述第四侧壁14的连接均是平滑连接,也即,所述第一侧壁11与所述第二侧壁12的交接处以及所述第三侧壁13和所述第四侧壁14的交接处均未形成一尖角。
在本实施例中,所述第一侧壁11、所述第二侧壁12、所述第三侧壁13及所述第四侧壁14均与所述第一表面101垂直连接。
在本申请一可选实施例中,所述第一侧壁11与所述第三侧壁13对称,所述第二侧壁12与所述第四侧壁14对称。
其中,定义所述第一侧壁11与所述第二方向Y2之间的夹角为第一倾角θ1,所述第二侧壁12与所述第二方向Y2之间的夹角为第二倾角θ2,所述第三侧壁13与所述第二方向Y2之间的夹角为第三倾角θ3,所述第四侧壁14与所述第二方向Y2之间的夹角为第四倾角θ4。其中,所述θ1、所述θ2、所述θ3及所述θ4均为所述第一电极100的倾角。
其中,所述θ1、所述θ2、所述θ3及所述θ4的取值范围均为3°-35°。优选地,所述θ1、所述θ2、所述θ3及所述θ4的取值范围均为5°-15°。
由于响应时间会随着电极倾角增大而减小且穿透率随着电极倾角增大先上升再下降,考虑响应时间和穿透率与电极倾角之间的关系,本申请将所述第一倾角的取值范围设定在3°-35°之间,可以在兼顾相应时间的同时,减少无效电场分量和电场紊乱区域,降低显示暗区的面积,从而提升穿透率。
在本申请一可选实施例中,所述θ1、所述θ2、所述θ3及所述θ4满足:θ1=θ3且θ2=θ4。优选地,所述第一侧壁11与所述第三侧壁13对称,所述第二侧壁12与所述第四侧壁14对称。
在本申请一可选实施例中,θ1=θ2=θ3=θ4。优选地,所述第一侧壁11与所述第三侧壁13对称,所述第二侧壁12与所述第四侧壁14对称,所述第一侧壁11与所述第二侧壁12对称,所述第三侧壁13与所述第四侧壁14对称。
当然,所述第一侧壁11与所述第二侧壁12也可以不对称,例如:所述第一侧壁11与所述第二侧壁12的长度不同;所述第三侧壁13与所述第四侧壁14也可以不对称,例如:所述第三侧壁13与所述第四侧壁14的长度不同。
在本申请其他实施例中,所述θ1、所述θ2、所述θ3及所述θ4还可以满足:θ1=θ3且θ2=θ4,θ1≠θ2且θ3≠θ4。
请继续参阅图4,所述实体部10还包括一第五侧壁15及第六侧壁16。其中,所述第五侧壁15与所述第一表面101连接且与所述第一侧壁11远离所述第二侧壁12的一端相连接,所述第六侧壁16与所述第一表面101连接且与所述第三侧壁13远离所述第四侧壁14的一端相连接。也即,在所述第一表面101上,所述第五侧壁15与所述第一侧壁11相交于C点,所述第六侧壁16与所述第三侧壁13相较于D点。所述第五侧壁15及所述第六侧壁16构成所述第一电极100的肩部。
在本实施例中,所述第五侧壁15与所述第一侧壁11的连接是平滑连接,也即,所述第五侧壁15与所述第一侧壁11的交接处并未形成一尖角。所述第六侧壁16与所述第三侧壁13的连接是平滑连接,也即,所述第六侧壁16与所述第三侧壁13的交接处并未形成一尖角。
其中,定义所述第五侧壁15与所述第二方向Y2之间的夹角为第五倾角β1,所述第六侧壁16与所述第二方向Y2之间的夹角为第六倾角β2,所述β1和所述β2的取值范围均为0°-90°。优选地,所述β1和所述β2的取值范围均为45°-60°。
其中,将所述β1和所述β2的取值范围设定为0°-90°,可以避免因所述第五侧壁15与所述第一侧壁11之间的夹角过大(即避免在所述第五侧壁15与所述第一侧壁11之间形成反角,反角的存在会产生暗筹,暗筹会降低所述电极的透过率)导致的暗筹,从而避免所述第一电极100的透过率因暗筹导致的损失。
在本申请一可选实施例中,所述β1和所述β2可以满足:β=β2。优选地,所述第五侧壁15与所述第六侧壁16对称。
在本申请另一实施例中,所述β1和所述β2可以满足:β≠β2。
在本申请一可选实施例中,所述第五侧壁15及所述第六侧壁16的远离所述第一侧壁11和所述第三侧壁13的一端的距离大于所述C点到所述D点的距离d2。
请继续参阅图4,所述实体部10还包括一第七侧壁17,所述第七侧壁17分别与所述第一表面101、所述第五侧壁15和所述第六侧壁16连接。所述第七侧壁17构成所述第一电极100的头部。
在本实施例中,所述第七侧壁17与所述第五侧壁15和所述第六侧壁16的连接是平滑连接,也即,所述第七侧壁17与所述第五侧壁15和所述第六侧壁16的交接处均未形成一尖角。
在本实施例中,所述第七侧壁17为由三个侧壁组成的曲面。在其他实施例中,所述第七侧壁17还可以为由一个侧壁组成的平面或由2个或3个以上的侧壁组成的曲面。
请继续参阅图4,所述实体部10还包括一第八侧壁18,所述第八侧壁18分别与所述第一表面101、所述第二侧壁12和所述第四侧壁14连接,所述第七侧壁17与所述第八侧壁18位于所述实体部10的两端。
在本实施例中,所述第八侧壁18与所述第二侧壁12和所述第四侧壁14的连接是平滑连接,也即,所述第八侧壁18与所述第二侧壁12和所述第四侧壁14的交接处均未形成一尖角。
在本实施例中,所述第八侧壁18还可以为由一个侧壁组成的平面。在其他实施例中,第八侧壁18还可以为由至少两个侧壁组成的曲面。
请继续参阅图4,所述第一电极100还包括一连接端子19,所述连接端子19形成在所述实体部10上,所述连接端子19作为所述第一电极100的信号输出或输入端口。在本实施例中,所述连接端子19位于临近所述第七侧壁17。
请参阅图5、图6及图7,图5为图4所示的电极的真实形貌图,图6为现有技术中的梳状电极的仿真光效图,图7为本申请提供的电极的仿真光效图。从图6及图7中可以看出,图7所示的本申请提供的第一电极100的光效比图6所示的梳状电极的光效好,本申请提供的第一电极100的透过率高于梳状电极的透过率。具体地,经过仿真模拟,可以得出本申请提供的第一电极100的光效比现有技术中的梳状电极的光效好50%以上,也即,本申请提供的第一电极100的透过率高于现有技术中的梳状电极的透过率。
请参阅图8,本申请第二实施例还提供一种第一电极200,所述第一电极200的结构与所述第一电极100的结构相似,其区别仅在于,所述第一电极200的第五侧壁21及第六侧壁22的远离所述第一侧壁11和所述第三侧壁13的一端的距离小于所述C点到所述D点的距离d2。
当然,在其他实施例中,所述第一电极200的第五侧壁21及第六侧壁22的远离所述第一侧壁11和所述第三侧壁13的一端的距离还可以等于所述C点到所述D点的距离d2。
请参阅图9,本申请第三实施例还提供一种第一电极300,所述第一电极300的结构与所述第一电极200的结构相似,其区别仅在于,所述第一电极300的第一腰部101和第二腰部102之间不对称,也即,所述A点与所述B点的连线与所述第一方向Y1之间的夹角γ大于0°。
其中,因所述第一腰部101与所述第二腰部102不对称,使得所述第一电极300具有第一组倾角和第二组倾角,不仅能够增加所述第一电极300的倾角的可选择范围,还能够避开液晶旋转紊乱相互干扰区,减小暗畴,提升透过率。
请参阅图10,本申请第四实施例还提供一种第一电极400,所述第一电极400的结构与所述第一电极100的结构相似,其区别仅在于,所述第一电极400为公共电极,所述第一电极400的实体部10内形成有空腔102,所述第一侧壁11、所述第二侧壁12、所述第三侧壁13、所述第四侧壁14、所述第五侧壁15、所述第六侧壁16、所述第七侧壁17及所述第八侧壁18为所述空腔102的内壁。所述第一电极300的实体部10还包括外侧壁23,所述外侧壁23环绕所述第一侧壁11、所述第二侧壁12、所述第三侧壁13、所述第四侧壁14、所述第五侧壁15、所述第六侧壁16、所述第七侧壁17及所述第八侧壁18设置且为所述实体部10的外壁。
在本申请一可选实施例中,所述空腔102呈类鱼形。
请参阅图11,本申请第五实施例还提供一种第一电极500,所述第一电极500的结构与所述第一电极400的结构相似,其区别仅在于,所述第一电极4500的第五侧壁21及第六侧壁22的远离所述第一侧壁11和所述第三侧壁13的一端的距离小于所述C点到所述D点的距离d2。
当然,在其他实施例中,所述第一电极400的第五侧壁21及第六侧壁22的远离所述第一侧壁11和所述第三侧壁13的一端的距离还可以等于所述C点到所述D点的距离d2。
请参阅图12,本申请第六实施例还提供一种第一电极600,所述第一电极600的结构与所述第一电极400的结构相似,其区别仅在于,所述第一电极600的第一腰部101和第二腰部102之间不对称,也即,所述A点与所述B点的连线与所述第一方向Y1之间的夹角γ大于0°。
其中,因所述第一腰部101与所述第二腰部102不对称,使得所述第一电极600具有第一组倾角和第二组倾角,不仅能够增加所述第一电极600的倾角的可选择范围,还能够避开液晶旋转紊乱相互干扰区,减小暗畴,提升透过率。
在本申请一可选实施例中,所述第一电极100/200/300/400/500/600为顶部电极(top电极),当然,所述第一电极100/200/300/400/500/600也可以作为底部电极(bottom电极),但所述第一电极100/200/300/400/500/600作为底部电极(bottom电极)时的透过率小于所述第一电极100/200/300/400/500/600作为顶部电极(top电极)时的透过率。
本申请提供的电极、液晶显示面板及显示装置,1)将电极的形状设计成:电极的实体部包括关于第一侧壁、第二侧壁、第三侧壁及第四侧壁,并使得在第一表面上,所述第一侧壁与所述第二侧壁相较于A点,第三侧壁与所述第四侧壁相较于B点,且A点到B点的距离小于所述第一侧壁和所述第三侧壁的远离所述A点和所述B点的一端的距离且小于所述第二侧壁和所述第四侧壁的远离所述A点和所述B点的一端的距离,从而在所述第一侧壁和所述第二侧壁的相交处以及所述第三侧壁和所述第四侧壁的相交处的尺寸相对收缩,以形成类鱼形电极,通过改变第一电极的形状可以减少无效电场分量和电场紊乱区域,进而降低显示暗区的面积,从而在兼顾响应时间的同时,提升穿透率。2)由于响应时间会随着电极倾角增大而减小且穿透率随着电极倾角增大先上升再下降,因此,将第一电极的倾角的取值设定在3°-35°之间,既能够提升显示面板的穿透率,同时又能具有较好响应时间,以满足VR显示装置的需求,3)由于本申请提供的第一电极为像素电极时,电极的腰部收缩,从而增大了相邻两个电极之间的距离,从而可以降低相邻电极在曝光显影制程中发生交联的风险。
综上所述,虽然本申请已以优选实施例揭露如上,但上述优选实施例并非用以限制本申请,本领域的普通技术人员,在不脱离本申请的精神和范围内,均可作各种更动与润饰,因此本申请的保护范围以权利要求界定的范围为准。

Claims (13)

1.一种阵列基板,包括驱动电路层及位于所述驱动电路层上的第一电极;所述驱动电路层包括多条扫描线及多条数据线,所述第一电极位于多条所述扫描线及多条所述数据线围成的子像素区域内;所述子像素区域内包括一个像素电极,所述一个像素电极仅包括所述第一电极;定义所述扫描线的延伸方向为第一方向,所述数据线的延伸方向为第二方向;所述第一电极还包括实体部;其特征在于,所述第一电极呈类鱼形,所述实体部还包括:
第一侧壁和第二侧壁;所述第一侧壁与所述第二侧壁的一端相交,以形成第一腰部;及
第三侧壁及第四侧壁;所述第三侧壁与所述第四侧壁的一端相交,以形成第二腰部;
其中,定义所述第一腰部到所述第二腰部的最短距离为d1,所述第一侧壁远离所述第二侧壁的一端到所述第三侧壁远离所述第四侧壁的一端的距离为d2,所述第二侧壁远离所述第一侧壁的一端到所述第四侧壁远离所述第三侧壁的一端的距离为d3,则d1<d2且d1<d3;
所述第一电极的实体部分仅包括所述实体部;
所述实体部包括平行且远离所述驱动电路层设置的第一表面,所述第一侧壁、所述第二侧壁、所述第三侧壁及所述第四侧壁分别与所述第一表面连接且与所述第一表面处于不同的面上;
在所述第一表面上,定义所述第一侧壁与所述第二侧壁相交于A点,所述第三侧壁与所述第四侧壁相较于相交B点,则所述A点与所述B点的连线与所述第一方向的夹角不等于0°。
2.如权利要求1所述的阵列基板,其特征在于,所述第一电极还包括位于所述实体部内的空腔,所述第一侧壁、所述第二侧壁、所述第三侧壁及所述第四侧壁为所述空腔的内壁。
3.如权利要求2所述的阵列基板,其特征在于,所述实体部还包括外侧壁,所述外侧壁环绕所述第一侧壁、所述第二侧壁、所述第三侧壁及所述第四侧壁设置,所述外侧壁为所述实体部的外壁。
4.如权利要求1-3任一项所述的阵列基板,其特征在于,定义所述第一侧壁与所述第二方向之间的夹角为第一倾角θ1,所述第二侧壁与所述第二方向之间的夹角为第二倾角θ2,所述第三侧壁与所述第二方向之间的夹角为第三倾角θ3,所述第四侧壁与所述第二方向之间的夹角为第四倾角θ4,所述θ1、所述θ2、所述θ3及所述θ4的取值范围均为3°-35°。
5.如权利要求4所述的阵列基板,其特征在于,所述θ1、所述θ2、所述θ3及所述θ4的取值范围均为5°-15°。
6.如权利要求4所述的阵列基板,其特征在于,θ1=θ3且θ2=θ4。
7.如权利要求6所述的阵列基板,其特征在于,θ1≠θ2且θ3≠θ4。
8.如权利要求1所述的阵列基板,其特征在于,所述实体部还包括:
第五侧壁,与所述第一侧壁的远离所述第二侧壁的一端相连接;及
第六侧壁,与所述第三侧壁的远离所述第四侧壁的一端相连接;
定义所述第五侧壁与所述第二方向之间的夹角为第五倾角β1,所述第六侧壁与所述第二方向之间的夹角为第六倾角β2,所述β1和所述β2的取值范围均为0°-90°。
9.如权利要求8所述的阵列基板,其特征在于,所述β1和所述β2的取值范围均为45°-60°。
10.如权利要求8所述的阵列基板,其特征在于,所述实体部还包括:
第七侧壁,分别与所述第五侧壁和所述第六侧壁连接;及
第八侧壁,分别与所述第二侧壁和所述第四侧壁连接;
其中,所述第八侧壁与所述第七侧壁位于所述实体部的两端。
11.如权利要求1所述的阵列基板,其特征在于,所述阵列基板还包括衬底及与所述第一电极相对设置的第二电极,所述第二电极位于所述驱动电路层之内或位于所述驱动电路层之上,所述驱动电路层位于所述衬底上,所述第二电极位于所述衬底与所述第一电极之间。
12.一种液晶显示面板,包括液晶和彩膜基板,其特征在于,所述液晶显示面板还包括如权利要求1至11任一项所述的阵列基板,所述液晶位于所述彩膜基板和所述阵列基板之间。
13.一种显示装置,其特征在于,所述显示装置包括如权利要求12所述的液晶显示面板。
CN202210031535.XA 2022-01-12 2022-01-12 阵列基板、液晶显示面板及显示装置 Active CN114355688B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202210031535.XA CN114355688B (zh) 2022-01-12 2022-01-12 阵列基板、液晶显示面板及显示装置
US17/597,949 US12085813B2 (en) 2022-01-12 2022-01-21 Array substrate, liquid crystal display panel, and display device
PCT/CN2022/073088 WO2023133921A1 (zh) 2022-01-12 2022-01-21 阵列基板、液晶显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210031535.XA CN114355688B (zh) 2022-01-12 2022-01-12 阵列基板、液晶显示面板及显示装置

Publications (2)

Publication Number Publication Date
CN114355688A CN114355688A (zh) 2022-04-15
CN114355688B true CN114355688B (zh) 2024-01-30

Family

ID=81109325

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210031535.XA Active CN114355688B (zh) 2022-01-12 2022-01-12 阵列基板、液晶显示面板及显示装置

Country Status (3)

Country Link
US (1) US12085813B2 (zh)
CN (1) CN114355688B (zh)
WO (1) WO2023133921A1 (zh)

Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1696803A (zh) * 2004-05-10 2005-11-16 统宝光电股份有限公司 边界电场型液晶显示器的电极数组结构
CN101122723A (zh) * 2006-08-11 2008-02-13 Nec液晶技术株式会社 液晶显示器
CN102253553A (zh) * 2011-08-01 2011-11-23 昆山龙腾光电有限公司 液晶显示装置
CN103869555A (zh) * 2012-12-12 2014-06-18 株式会社日本显示器 液晶显示装置
CN105182632A (zh) * 2015-08-03 2015-12-23 深圳市华星光电技术有限公司 像素电极及液晶显示面板
CN105388655A (zh) * 2015-12-07 2016-03-09 上海天马微电子有限公司 一种集成触控显示面板及触控显示设备
CN105892171A (zh) * 2016-04-29 2016-08-24 厦门天马微电子有限公司 阵列基板、包含其的显示面板和显示装置
CN106502009A (zh) * 2016-09-30 2017-03-15 友达光电股份有限公司 像素电极及液晶显示面板
CN107632470A (zh) * 2017-10-25 2018-01-26 上海天马微电子有限公司 一种显示电极、阵列基板、显示面板及显示装置
CN108333842A (zh) * 2018-03-30 2018-07-27 武汉华星光电技术有限公司 像素电极、阵列基板及液晶显示面板
CN108957873A (zh) * 2017-05-18 2018-12-07 乐金显示有限公司 液晶显示装置
CN109100895A (zh) * 2018-08-07 2018-12-28 友达光电股份有限公司 像素结构
CN109416489A (zh) * 2017-04-01 2019-03-01 京东方科技集团股份有限公司 液晶阵列基板、液晶显示面板和液晶显示装置
CN112859459A (zh) * 2021-03-05 2021-05-28 Tcl华星光电技术有限公司 像素电极、阵列基板以及液晶显示器

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3308498B2 (ja) 1998-07-31 2002-07-29 富士通株式会社 液晶表示パネル
CN201251666Y (zh) 2008-09-05 2009-06-03 上海广电光电子有限公司 多畴垂直取向模式的液晶显示装置
TWI461785B (zh) 2010-01-29 2014-11-21 Mstar Semiconductor Inc 觸控顯示面板與相關方法
CN102147540B (zh) 2010-02-08 2014-07-02 晨星软件研发(深圳)有限公司 触控显示面板与相关方法
TWI572960B (zh) * 2012-03-19 2017-03-01 群康科技(深圳)有限公司 液晶顯示裝置及導電基板的製作方法
JP6348011B2 (ja) * 2014-07-25 2018-06-27 株式会社ジャパンディスプレイ 液晶表示装置
CN204302631U (zh) 2014-12-23 2015-04-29 厦门天马微电子有限公司 一种阵列基板及液晶显示面板
CN113050319B (zh) * 2021-04-02 2022-07-19 厦门天马微电子有限公司 一种显示面板及显示装置
CN215067644U (zh) 2021-04-14 2021-12-07 京东方科技集团股份有限公司 一种阵列基板、显示面板

Patent Citations (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN1696803A (zh) * 2004-05-10 2005-11-16 统宝光电股份有限公司 边界电场型液晶显示器的电极数组结构
CN101122723A (zh) * 2006-08-11 2008-02-13 Nec液晶技术株式会社 液晶显示器
CN102253553A (zh) * 2011-08-01 2011-11-23 昆山龙腾光电有限公司 液晶显示装置
CN103869555A (zh) * 2012-12-12 2014-06-18 株式会社日本显示器 液晶显示装置
CN105182632A (zh) * 2015-08-03 2015-12-23 深圳市华星光电技术有限公司 像素电极及液晶显示面板
CN105388655A (zh) * 2015-12-07 2016-03-09 上海天马微电子有限公司 一种集成触控显示面板及触控显示设备
CN105892171A (zh) * 2016-04-29 2016-08-24 厦门天马微电子有限公司 阵列基板、包含其的显示面板和显示装置
CN106502009A (zh) * 2016-09-30 2017-03-15 友达光电股份有限公司 像素电极及液晶显示面板
CN109416489A (zh) * 2017-04-01 2019-03-01 京东方科技集团股份有限公司 液晶阵列基板、液晶显示面板和液晶显示装置
CN108957873A (zh) * 2017-05-18 2018-12-07 乐金显示有限公司 液晶显示装置
CN107632470A (zh) * 2017-10-25 2018-01-26 上海天马微电子有限公司 一种显示电极、阵列基板、显示面板及显示装置
CN108333842A (zh) * 2018-03-30 2018-07-27 武汉华星光电技术有限公司 像素电极、阵列基板及液晶显示面板
CN109100895A (zh) * 2018-08-07 2018-12-28 友达光电股份有限公司 像素结构
CN112859459A (zh) * 2021-03-05 2021-05-28 Tcl华星光电技术有限公司 像素电极、阵列基板以及液晶显示器

Also Published As

Publication number Publication date
US20240045277A1 (en) 2024-02-08
US12085813B2 (en) 2024-09-10
WO2023133921A1 (zh) 2023-07-20
CN114355688A (zh) 2022-04-15

Similar Documents

Publication Publication Date Title
TWI446079B (zh) 畫素結構及其驅動方法
KR101297804B1 (ko) 어레이 기판 및 이를 갖는 표시패널
US7880833B2 (en) Thin film transistor array panel for a display
CN107132687B (zh) 一种阵列基板及制备方法、液晶显示面板、显示装置
JP2001083540A (ja) ワイドビューアングル液晶ディスプレイの電極構造の製作方法
JP2002190605A (ja) トランジスタ及びそれを備える表示装置
CN205827025U (zh) 一种阵列基板及显示面板
TW201530522A (zh) 畫素陣列
US10139681B2 (en) Array substrate and liquid crystal display device
US11755133B2 (en) Array substrate and method for manufacturing same, and display device
WO2019085700A1 (zh) 阵列基板及其制造方法和显示装置及其制造方法
TW201743118A (zh) 顯示面板
KR101888421B1 (ko) 액정 표시장치
CN109557736B (zh) 一种阵列基板、显示面板及显示设备
CN114355688B (zh) 阵列基板、液晶显示面板及显示装置
CN114355687B (zh) 阵列基板、液晶显示面板及显示装置
US20210327917A1 (en) Array substrate, manufacturing method thereof and display device
CN208400850U (zh) 一种像素结构、阵列基板及tn型显示面板
WO2021051528A1 (zh) 阵列基板及显示面板
KR100494676B1 (ko) 액정표시장치
TWI512376B (zh) 影像顯示系統
TWI612645B (zh) 顯示面板
CN109659310A (zh) 像素结构以及像素结构的制作方法
CN110134289B (zh) 像素阵列基板及其驱动方法
WO2021232740A1 (zh) 阵列基板及显示面板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant