TWI612645B - 顯示面板 - Google Patents

顯示面板 Download PDF

Info

Publication number
TWI612645B
TWI612645B TW104104153A TW104104153A TWI612645B TW I612645 B TWI612645 B TW I612645B TW 104104153 A TW104104153 A TW 104104153A TW 104104153 A TW104104153 A TW 104104153A TW I612645 B TWI612645 B TW I612645B
Authority
TW
Taiwan
Prior art keywords
edge
data line
line
end point
scan line
Prior art date
Application number
TW104104153A
Other languages
English (en)
Other versions
TW201630167A (zh
Inventor
余翊菱
卓暐清
朱夏青
Original Assignee
群創光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 群創光電股份有限公司 filed Critical 群創光電股份有限公司
Priority to TW104104153A priority Critical patent/TWI612645B/zh
Priority to US14/789,101 priority patent/US9786693B2/en
Priority to JP2015003452U priority patent/JP3199940U/ja
Publication of TW201630167A publication Critical patent/TW201630167A/zh
Application granted granted Critical
Publication of TWI612645B publication Critical patent/TWI612645B/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • H01L27/1214Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
    • H01L27/124Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/13606Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit having means for reducing parasitic capacitance

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Chemical & Material Sciences (AREA)
  • Optics & Photonics (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Computer Hardware Design (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Liquid Crystal (AREA)

Abstract

本發明之顯示面板包括:一第一基板;一掃描線,位於該第一基板上;一資料線,位於該第一基板上,且該資料線與該掃描線具有一第一重疊區域;以及一主動層,位於該資料線與該掃描線之間,且該主動層與該資料線、該掃描線具有一第二重疊區域,其中該第二重疊區域位於該第一重疊區域中且具有一通孔,該通孔連通該資料線與該主動層,其中,於該第一重疊區域中,該掃描線之一邊緣於平行該掃描線實質延伸方向上有一第一長度;於該第二重疊區域中,該主動層於平行該掃描線實質延伸方向上有一第二長度;且該第二長度大於該第一長度。

Description

顯示面板
本發明係提供一種顯示面板,尤指一種藉由改變源極之面積、大小及形狀以減少寄生電容之顯示面板。
隨著顯示器技術不斷進步,所有的裝置均朝體積小、厚度薄、重量輕等趨勢發展,故目前市面上主流之顯示器裝置已由以往之陰極射線管發展成液晶顯示裝置。特別是,液晶顯示裝置可應用的領域相當多,舉凡日常生活中使用之手機、筆記型電腦、攝影機、照相機、音樂播放器、行動導航裝置、電視等顯示裝置,大多數均使用液晶顯示面板。
以目前常見的液晶顯示裝置,主要係將一液晶層夾至於兩電極之間,並利用電壓控制液晶層間液晶分子的傾倒,以使液晶面板下方設置之背光模組所發出的光可穿透或不穿透液晶層,而達到顯示的目的。此外,並透過畫素定義,而達到呈現不同顏色的目的。
即便現今液晶顯示裝置發展技術已漸趨成熟,然而,各家廠商仍致力於發展具有更高顯示品質的顯示裝置,以滿足消費者對顯示品質的要求,藉此,目前仍需發展一種提升顯示品質之顯示裝置,期盼帶給消費者更穩定的顯示效果。
本發明係提供一種顯示面板,藉由改變源極之面積、大小及形狀,而能減少資料線與掃描線重疊區域間的寄生 電容。
本發明之顯示面板包括:一第一基板;一掃描線,位於該第一基板上;一資料線,位於該第一基板上,該資料線與該掃描線具有一第一重疊區域;以及一主動層,位於該資料線與該掃描線之間,且該主動層與該資料線、該掃描線具有一第二重疊區域,其中該第二重疊區域位於該第一重疊區域中且具有一通孔,該通孔連通該資料線與該主動層,其中,於該第一重疊區域中,該掃描線之一邊緣於平行該掃描線實質延伸方向上有一第一長度;於該第二重疊區域中,該主動層於平行該掃描線實質延伸方向上有一第二長度;且該第二長度大於該第一長度。
於本發明之顯示面板中,該第一重疊區域包括一第一邊緣及一第一凹緣,其中該第一邊緣為該第一重疊區域中該掃描線之該邊緣,且該第一凹緣之一端點與該第一邊緣之一端點連接。
於本發明之顯示面板中,該第一重疊區域更包括一第二凹緣,其中該第一邊緣之兩端點分別與該第一凹緣及該第二凹緣之一端點連接,且該第一凹緣與該第二凹緣之曲率半徑不同。
於本發明之顯示面板中,更包括一汲極,且與該資料線相距一預定距離以定義一通道區;其中,該第一凹緣相對於該第二凹緣鄰近於該汲極;且該資料線具有一第一資料線邊緣及一與該第一資料線邊緣相對之一第二資料線邊緣,且該第一資料線邊緣相對於該第二資料線邊緣鄰近於該汲極;其中,該第一凹緣具有一第一端點,為該掃描線與該資料線之交點,且以該第一資料線邊緣之最外緣沿與該掃描線實質延伸方向上垂直之切線作為一第一基準線,該第一端點與該第一基準 線間有一第一距離;該第二凹緣具有一第三端點,為該掃描線與該資料線之交點,且以該第二資料線邊緣之最外緣沿與該掃描線實質延伸方向上垂直之切線作為一第二基準線,該第三端點與該第二基準線間有一第二距離;且該第二距離大於該第一距離。
於本發明之顯示面板中,更包括一汲極,設置於該掃描線上,且與該資料線相距一預定距離以定義一通道區;其中該第一重疊區域具有一第二邊緣、一第一凹緣及一第三凹緣,其中該第二邊緣為該第一重疊區域中該資料線之邊緣,且該第二邊緣相對鄰近該汲極,其中該第二邊緣之兩端點分別與該第一凹緣及該第三凹緣之一端點連接,且該第一凹緣與該第三凹緣之曲率半徑不同。
於本發明之顯示面板中,該掃描線具有一第一掃描線邊緣,該資料線具有一第一資料線邊緣,該主動層具有一與該第一掃描線邊緣相對鄰近之第一主動層邊緣及一與該第一主動層邊緣相對之一第二主動層邊緣,其中該第一掃描線邊緣與該第一資料線邊緣相交於一第五端點,該第一主動層邊緣與該第一資料線邊緣相交於一第六端點,該第二主動層邊緣與該第一資料線邊緣相交於一第二端點;且其中該第五端點與該第六端點之連線與該第二端點與該第六端點之連線相交並夾設一角度,該角度不為180度。
於本發明之顯示面板中,該資料線更具有一與該第一資料線邊緣相對之一第二資料線邊緣,其中該第二資料線邊緣與該第一掃描線邊緣相交於一第七端點,該第二資料線邊緣與該第一主動層邊緣相交於一第八端點,且該第五端點與該第六端點之連線與該資料線之實質延伸方向上之夾角係小於該第七端點與該第八端點之連線與該資料線之實質延伸方向 上之夾角。
於本發明之顯示面板中,該第二邊緣之延伸方向與該資料線延伸方向實質相同。
於本發明之顯示面板中,該第一重疊區域外之該資料線於平行該掃描線實質延伸方向上有一第三長度,且該第二長度大於該第三長度。
於本發明之顯示面板中,更包括:複數掃描線,設置於該第一基板上;複數資料線,設置於該第一基板上且分別與該些掃描線相交;以及複數子畫素單元,設置於兩相鄰之該些掃描線及該些資料線間,其中每一該子畫素單元中分別設有一薄膜電晶體單元,包括一源極與一汲極,其中該源極與該資料線電性連接,而該汲極設置於該掃描線上;其中,於兩相鄰之子畫素單元中,該汲極與其所對應子畫素單元之該源極間的距離小於該汲極與其相鄰子畫素單元之該源極間的距離。
於本發明之顯示面板中,該通孔具有一非正圓形輪廓。
於本發明之顯示面板中,由該資料線朝該第一基板方向觀之,該通孔具有一類橢圓形外型,且該類橢圓形外型具有一長軸及一短軸,該長軸係與該資料線實質延伸方向間夾角為0至10度。
於本發明之顯示面板中,該長軸係與該資料線實質延伸方向平行。
於本發明之顯示面板中,藉由改變源極之面積、大小及形狀,而能減少資料線與掃描線重疊區域間的寄生電容。此外,藉由將重疊區域設計成具有至少一凹緣,而可使資料線更加配合畫素電極設計,而使得液晶旋轉角度一致,提升液晶層之光學表現。再者,藉由將通道區之距離縮減,更能提 升薄膜電晶體之電性表現。
10‧‧‧顯示面板
1‧‧‧薄膜電晶體基板
11‧‧‧第一基板
12‧‧‧掃描線
12a‧‧‧第一掃描線邊緣
12a’‧‧‧第三邊緣
12b‧‧‧第二掃描線邊緣
12b’‧‧‧第一邊緣
131‧‧‧閘極絕緣層
132‧‧‧蝕刻阻障層
1321,1331,1341,1351‧‧‧開口
133‧‧‧第一絕緣層
134‧‧‧平坦層
135‧‧‧第二絕緣層
14‧‧‧主動層
14a‧‧‧第一主動層邊緣
14b‧‧‧第二主動層邊緣
150‧‧‧通孔
151‧‧‧資料線
151a‧‧‧第一資料線邊緣
151a’‧‧‧第二邊緣
151b‧‧‧第二資料線邊緣
151b’‧‧‧第四邊緣
152‧‧‧汲極
153‧‧‧通道區
154‧‧‧第二凹緣
155‧‧‧第一凹緣
156‧‧‧第四凹緣
157‧‧‧第三凹緣
161‧‧‧共電極層
162‧‧‧畫素電極層
20‧‧‧背光模組
2‧‧‧第一配向層
3‧‧‧對側基板
4‧‧‧第二配向層
5‧‧‧框膠
6‧‧‧液晶層
A‧‧‧第一重疊區域
B‧‧‧第二重疊區域
D1‧‧‧第一距離
D2‧‧‧第二距離
L1‧‧‧第一長度
L2‧‧‧第二長度
L3‧‧‧第三長度
P1‧‧‧第一端點
P2‧‧‧第二端點
P3‧‧‧第三端點
P4‧‧‧第四端點
P5‧‧‧第五端點
P6‧‧‧第六端點
P7‧‧‧第七端點
P8‧‧‧第八端點
θ1,θ2‧‧‧夾角
X,Y‧‧‧距離
圖1係本發明實施例1之薄膜電晶體基板上視圖。
圖2係本發明實施例1之薄膜電晶體基板剖面示意圖。
圖3係本發明實施例1之薄膜電晶體基板之薄膜電晶體上視圖。
圖4係本發明實施例1之顯示面板剖面示意圖。
圖5係本發明實施例1之顯示裝置剖面示意圖。
圖6係本發明實施例2之薄膜電晶體基板上視圖。
圖7係本發明實施例3之薄膜電晶體基板上視圖。
以下係藉由特定的具體實施例說明本發明之實施方式,熟習此技藝之人士可由本說明書所揭示之內容輕易地了解本發明之其他優點與功效。本發明亦可藉由其他不同的具體實施例加以施行或應用,本說明書中的各項細節亦可針對不同觀點與應用,在不悖離本創作之精神下進行各種修飾與變更。
實施例1
如圖1所示,係為本實施例薄膜電晶體基板上視圖,如圖2所示,係為圖1中剖線QQ’的薄膜電晶體基板剖面示意圖。如圖1及2所示,本實施例之薄膜電晶體基板包括:一第一基板11;一掃描線12,設置於第一基板11上;一資料線151,位於第一基板11上,且資料線151與掃描線12具有一第一重疊區域A;一主動層14,位於資料線151與掃描線12之間,且主動層14與資料線151、掃描線12具有一第二重疊區域B,其中該第二重疊區域B位於該第一重疊區域A中且具有一通孔150。
於本實施例薄膜電晶體基板之製備過程中,首先,於第一基板11上形成一包括掃描線12(於此,做為閘極)之第一金屬層;而後,於第一金屬層及第一基板11上形成一閘極絕緣層131,再於閘極絕緣層131上且對應第一金屬層之閘極12上方形成一主動層14;接著,於主動層14上形成一蝕刻阻障層132,且該蝕刻阻障層132包括複數開口1321以顯露部分主動層14;而後,再於蝕刻阻障層132及主動層14上形成一包括資料線151(於此,做為源極)與汲極152之第二金屬層,則完成本實施例之薄膜電晶體單元製作。
接著,再於蝕刻阻障層132及第二金屬層上依序形成一第一絕緣層133及一平坦層134,且第一絕緣層133及平坦層134經蝕刻後具有開口1331,1341,以顯露汲極152。此外,於平坦層134上更依序形成共電極層161、一第二絕緣層135及一畫素電極層162;其中,第二絕緣層135經蝕刻後亦具有對應開口1331,1341之開口1351,以顯露汲極152;且畫素電極層162更向開口1351之側壁延伸以與汲極152電性連接。
在此,本實施例之第一金屬層及第二金屬層可使用本技術領域常用之導電材料,如金屬、合金、金屬氧化物、金屬氮氧化物、或其他本技術領域常用之電極材料;且較佳為金屬材料,但本發明不僅限於此。此外,本實施例之第一金屬層及第二金屬層等,不限制於為單一材料層,亦可使用多種材料堆疊的複合層結構。此外,第一基板11可以本技術領域常用之基材材料製作,例如玻璃、塑膠、可撓性材質等;閘極絕緣層131、第一絕緣層133、平坦層134、第二絕緣層135可以係本技術領域常用之絕緣層材料製作;主動層14可以係本技術領域常用之半導體材料製作,如多晶矽(Poly-Silicon)、非晶矽(Amorphous silicon)或氧化銦鎵鋅(Indium Gallium Zinc Oxide,IGZO)等;而畫素電極層162與共電極層161則可以本技術領域常用之透明導電電極材料製作,例如:銦錫氧化物(Indium Tin Oxide,ITO)或銦鋅氧化物(Indium Zinc Oxide,IZO)等。
圖3係為圖1所示之其中之一薄膜電晶體單元之放大圖;如圖3所示,於第一重疊區域A中,掃描線12之一邊緣(於此實施例中為第二掃描線邊緣12b,另一實施例中,該邊緣可係指第一掃描線邊緣12a)於平行掃描線12實質延伸方向上有一第一長度L1;於第二重疊區域B中,主動層14於平行掃描線12實質延伸方向上有一第二長度L2;且第二長度L2大於第一長度L1。
藉由將第一重疊區域A中的掃描線12之邊緣長度L1設計成小於第二重疊區域B中的主動層14於掃描線12實質延伸方向上之第二長度L2,即削減資料線151與掃描線12重疊的區域,可減少掃描線12與資料線151間之寄生電容。在此,僅以掃描線12之其中一邊緣(第二掃描線邊緣12b)做舉例;於第一重疊區域A中,掃描線12之另一邊緣(第一掃描線邊緣12a)於掃描線12實質延伸方向上之長度與第二重疊區域B中的主動層14於掃描線12實質延伸方向上之長度(即,第二長度L2)亦具有相同關係。
如圖3所示,掃描線12上相對側邊上分別具有一第一掃描線邊緣12a與一第二掃描線邊緣12b,資料線151上相對側邊上亦分別具有一第一資料線邊緣151a與一第二資料線邊緣151b。第一重疊區域A則包括一第一邊緣12b’、一第二邊緣151a’、一第三邊緣12a’及一第四邊緣151b’所圍繞之區域。其中,第一邊緣12b’為第一重疊區域A中的掃描線12之一邊緣(於此實施例中,即資料線151與第二掃描線邊緣12b重疊處),第 二邊緣151a’為第一重疊區域A中資料線151之第一資料線邊緣151a,第三邊緣12a’為第一重疊區域A中掃描線12之另一邊緣(於此實施例中,亦即資料線151與第一掃描線邊緣12a重疊處),而第四邊緣151b’為第一重疊區域A中資料線151之第二資料線邊緣151b。
第二重疊區域B則包括一第一主動層邊緣14a、一第二邊緣151a’、一第四邊緣151b’及一第二主動層邊緣14b所圍繞之區域。其中,第一主動層邊緣14a與第二主動層邊緣14b為第一重疊區域A中的主動層14之一邊緣。由於第二重疊區域B位於第一重疊區域A中,因此第一主動層邊緣14a係第二重疊區域B中主動層14鄰近且實質上平行於第三邊緣12a’的該邊緣,第二主動層邊緣14b係第二重疊區域B中主動層14鄰近且實質上平行於第一邊緣12b’的該邊緣。
此外,第一重疊區域A更包括一第一凹緣155、一第二凹緣154、一第三凹緣157及一第四凹緣156,其中第一邊緣12b’之兩端點分別與第一凹緣155及第二凹緣154之一端點連接,第二邊緣151a’之兩端點分別與第一凹緣155及第三凹緣157之一端點連接,第三邊緣12a’之兩端點分別與第三凹緣157及第四凹緣156之一端點連接,而第四邊緣151b’之兩端點分別與第二凹緣154及第四凹緣156之一端點連接。
此外,第一凹緣155具有一第一端點P1及一第二端點P2,其中第一端點P1為掃描線12與資料線151之交點,第二端點P2為資料線151與主動層14之交點。第二凹緣154具有一第三端點P3及一第四端點P4,其中第三端點P3為掃描線12與資料線151之交點,第四端點P4為資料線151與主動層14之交點。第三凹緣157具有一第五端點P5及一第六端點P6,其中第五端點P5為掃描線12與資料線151之交點,第六端點P6為資料線151 與主動層14之交點。第四凹緣156具有一第七端點P7及一第八端點P8,其中第七端點P7為掃描線12與資料線151之交點,第八端點P8為資料線151與主動層14之交點。
於一較佳實施態樣中,第一凹緣155與第二凹緣154之曲率半徑不同。更具體而言,如圖3所示,汲極152與資料線151相距一預定距離以定義一通道區153,而第一凹緣155相對於第二凹緣154鄰近於汲極152。此外,資料線151具有一第一資料線邊緣151a及一與第一資料線邊緣151a相對之一第二資料線邊緣151b,且第一資料線邊緣151a相對於第二資料線邊緣151b鄰近於汲極152。在此,以第一資料線邊緣151a之最外緣沿與掃描線12實質延伸方向上垂直之切線作為一第一基準線,第一端點P1與第一基準線間有一第一距離D1;同時,以第二資料線邊緣151b之最外緣沿與掃描線12實質延伸方向上垂直之切線作為一第二基準線,第三端點P3與第二基準線間有一第二距離D2;且第二距離D2大於第一距離D1。同樣的,第三凹緣157相對於第四凹緣156鄰近於汲極152,且第三凹緣157和第四凹緣156間的關係與第一凹緣155和第二凹緣154間的關係相同,故在此不再贅述。
此外,如圖3所示,第一凹緣155與第三凹緣157之曲率半徑不同;且第二凹緣154與第四凹緣156之曲率半徑不同。
如圖3所示,藉由於重疊區域中設計第一凹緣155、第二凹緣154、第三凹緣157及第四凹緣156,可削減第一重疊區域A中第二重疊區域B外的部分,進而可減少掃描線12與資料線151間之寄生電容。此外,更藉由使第一凹緣155、第二凹緣154、第三凹緣157及第四凹緣156具有不同的曲率半徑,可使這些凹緣形狀更符合畫素電極層之圖案,進而使液晶 旋轉角度一致,以提升其光學表現。此外,藉由將前述之第二距離設計成大於第一距離,使得第一重疊區域A與第二重疊區域B更靠近通道區,亦可達到減少通道區長度之目的,以提升薄膜電晶體單元之電性表現。
此外,為了使通道區長度一致之目的,第二邊緣151a’之延伸方向設計與資料線151延伸方向實質相同。
再者,如圖3所示,主動層14具有一與第一掃描線邊緣12a相對鄰近之第一主動層邊緣14a及一與第一主動層邊緣14a相對之一第二主動層邊緣14b。其中,第一掃描線邊緣12a與第一資料線邊緣151a相交於第五端點P5,第一主動層邊緣14a與第一資料線邊緣151a相交於第六端點P6,第二主動層邊緣14b與第一資料線邊緣151a相交於第二端點P2;且第五端點P5與第六端點P6之連線與第二端點P2與第六端點P6之連線相交並夾設一角度,該角度不為180度,即兩連線並非成一直線。此外,第二掃描線邊緣12b與第一資料線邊緣151a相交於第一端點P1,且第二端點P2與第六端點P6之連線與第二端點P2與第一端點P1之連線相交並夾設一角度,該角度不為180度,即兩連線並非成一直線。再者,第一掃描線邊緣12a與第二資料線邊緣151b相交於第七端點P7,第一主動層邊緣14a與第二資料線邊緣151b相交於第八端點P8,第二主動層邊緣14b與第二資料線邊緣151b相交於第四端點P4;且第七端點P7與第八端點P8之連線與第四端點P4與第八端點P8之連線相交並夾設一角度,該角度不為180度,即兩連線並非成一直線。同樣的,第二掃描線邊緣12b與第二資料線邊緣151b相交於第三端點P3,且第四端點P4與第八端點P8之連線與第四端點P4與第三端點P3之連線相交並夾設一角度,該角度不為180度,即兩連線並非成一直線。
此外,如圖3所示,第五端點P5與第六端點P6之連線與資料線151之實質延伸方向上之夾角θ1係小於第七端點P7與第八端點P8之連線與資料線151之實質延伸方向上之夾角θ2。同樣的關係亦可見於第四端點P4與第三端點P3之連線及第二端點P2與第一端點P1之連線,故在此不再贅述。
再者,如圖3所示,重疊區域A外之資料線151於平行掃描線12實質延伸方向上有一第三長度L3,且第二長度L2大於第三長度L3。
如圖1所示,本實施例之薄膜電晶體基板上包括:複數掃描線12,設置於第一基板(圖未示)上;複數資料線151,設置於第一基板(圖未示)上且分別與掃描線12相交;以及複數子畫素單元,設置於兩相鄰之掃描線12及資料線151間,其中每一畫素單元中分別設有一薄膜電晶體單元,包括一源極(即,第一重疊區域A)與一汲極152,其中源極(即,第一重疊區域A)與資料線151電性連接,而汲極152設置於掃描線12上。其中,於兩相鄰之子畫素單元中,汲極152與其所對應子畫素單元之源極(即,重疊區域A)間的距離X小於汲極152與其相鄰子畫素單元之源極(即,重疊區域A)間的距離Y。藉由使距離X小於距離Y,可使通道區的距離縮短,以提升薄膜電晶體單元之電性表現。
此外,如圖1所示,一通孔150係設於重疊區域A中,且具有一非正圓形輪廓。較佳為,通孔150具有一類橢圓形外型。其中,如圖3所示,此類橢圓形外型具有一長軸a及一短軸b,長軸a係與資料線151實質延伸方向間夾角為0至10度,且較佳為長軸a係與資料線151實質延伸方向平行。藉此,可增加通孔150接觸面積。
本實施例前述之薄膜電晶體基板可應用於顯示面 板中。如圖4所示,本實施例之顯示面板之包括:一薄膜電晶體基板1,其上方設置有一第一配向層2;一對側基板3,與薄膜電晶體基板1相對設置且其上方設置有一第二配向層4,且第二配向層4與第一配向層2相對設置;一框膠5,設於薄膜電晶體基板1及對側基板3間且位於設於薄膜電晶體基板1及對側基板3外周圍;以及一液晶層6,設於薄膜電晶體基板1及對側基板3所形成之空間中。如圖2及圖4所示,薄膜電晶體單元(圖未示)係設置於第一基板11上,而彩色濾光層(圖未示)係設置於對側基板3上,故對側基板3為一彩色濾光片基板;但於其他實施例中,彩色濾光層(圖未示)亦可設置於如圖1之第一基板11上,故第一基板11為整合彩色濾光片陣列的薄膜電晶體基板(color filter on array,COA)。
本實施例前述之顯示面板可應用於顯示裝置中。如圖5所示,本實施例之顯示裝置包括:前述之顯示面板10;以及一背光模組20,設於顯示面板10下方,以提供一光線穿透該顯示面板10。
實施例2
本實施例之薄膜電晶體基板、顯示面板及顯示裝置係與實施例1相同,除了重疊單元僅設有第四凹緣156及第二凹緣154,而未設有第一凹緣及第三凹緣。
實施例3
本實施例之薄膜電晶體基板、顯示面板及顯示裝置係與實施例1相同,除了重疊單元僅設有第四凹緣156,而未設有第一凹緣、第二凹緣及第三凹緣。
本發明前述實施例所製得之顯示裝置,可應用於本技術領域已知之任何需要顯示螢幕之電子裝置上,如顯示器、手機、筆記型電腦、攝影機、照相機、音樂播放器、行動 導航裝置、電視等。
12‧‧‧掃描線
12a‧‧‧第一掃描線邊緣
12a’‧‧‧第三邊緣
12b‧‧‧第二掃描線邊緣
12b’‧‧‧第一邊緣
14‧‧‧主動層
14a‧‧‧第一主動層邊緣
14b‧‧‧第二主動層邊緣
150‧‧‧通孔
151‧‧‧資料線
151a‧‧‧第一資料線邊緣
151a’‧‧‧第二邊緣
151b‧‧‧第二資料線邊緣
151b’‧‧‧第四邊緣
152‧‧‧汲極
153‧‧‧通道區
154‧‧‧第二凹緣
155‧‧‧第一凹緣
156‧‧‧第四凹緣
157‧‧‧第三凹緣
A‧‧‧第一重疊區域
B‧‧‧第二重疊區域
D1‧‧‧第一距離
D2‧‧‧第二距離
L1‧‧‧第一長度
L2‧‧‧第二長度
L3‧‧‧第三長度
P1‧‧‧第一端點
P2‧‧‧第二端點
P3‧‧‧第三端點
P4‧‧‧第四端點
P5‧‧‧第五端點
P6‧‧‧第六端點
P7‧‧‧第七端點
P8‧‧‧第八端點
θ1,θ2‧‧‧夾角

Claims (12)

  1. 一種顯示面板,包括:一第一基板;一掃描線,位於該第一基板上;一資料線,位於該第一基板上,且該資料線與該掃描線具有一第一重疊區域,其中該第一重疊區域包括一第一邊緣及一第一凹緣,其中該第一邊緣為該第一重疊區域中該掃描線之該邊緣,且該第一凹緣之一端點與該第一邊緣之一端點連接;以及一主動層,位於該資料線與該掃描線之間,且該主動層與該資料線、該掃描線具有一第二重疊區域,其中該第二重疊區域位於該第一重疊區域中且具有一通孔,該通孔連通該資料線與該主動層,其中,於該第一重疊區域中,該掃描線之一邊緣於平行該掃描線實質延伸方向上有一第一長度;於該第二重疊區域中,該主動層於平行該掃描線實質延伸方向上有一第二長度;且該第二長度大於該第一長度。
  2. 如申請專利範圍第1項所述之顯示面板,其中該第一重疊區域更包括一第二凹緣,其中該第一邊緣之兩端點分別與該第一凹緣及該第二凹緣之一端點連接,且該第一凹緣與該第二凹緣之曲率半徑不同。
  3. 如申請專利範圍第2項所述之顯示面板,更包括一汲極,且與該資料線相距一預定距離以定義一通道區;其中,該第一凹緣相對於該第二凹緣鄰近於該汲極;且該資料線具有一第一資料線邊緣及一與該第一資料線邊緣相對之一第二資料線邊緣,且該第一資料線邊緣相對於該第二資料線邊緣鄰近於 該汲極;其中,該第一凹緣具有一第一端點,為該掃描線與該資料線之交點,且以該第一資料線邊緣之最外緣沿與該掃描線實質延伸方向上垂直之切線作為一第一基準線,該第一端點與該第一基準線間有一第一距離;該第二凹緣具有一第三端點,為該掃描線與該資料線之交點,且以該第二資料線邊緣之最外緣沿與該掃描線實質延伸方向上垂直之切線作為一第二基準線,該第三端點與該第二基準線間有一第二距離;且該第二距離大於該第一距離。
  4. 如申請專利範圍第1項所述之顯示面板,更包括一汲極,設置於該掃描線上,且與該資料線相距一預定距離以定義一通道區;其中該第一重疊區域具有一第二邊緣、一第一凹緣及一第三凹緣,其中該第二邊緣為該第一重疊區域中該資料線之邊緣,且該第二邊緣相對鄰近該汲極,其中該第二邊緣之兩端點分別與該第一凹緣及該第三凹緣之一端點連接,且該第一凹緣與該第三凹緣之曲率半徑不同。
  5. 如申請專利範圍第1項所述之顯示面板,其中該掃描線具有一第一掃描線邊緣,該資料線具有一第一資料線邊緣,該主動層具有一與該第一掃描線邊緣相對鄰近之一第一主動層邊緣及一與該第一主動層邊緣相對之一第二主動層邊緣,其中該第一掃描線邊緣與該第一資料線邊緣相交於一第五端點,該第一主動層邊緣與該第一資料線邊緣相交於一第六端點,該第二主動層邊緣與該第一資料線邊緣相交於一第二端點;且其中該第五端點與該第六端點之連線與該第二端點與該第六端點之連線相交並夾設一角度,該角度不為180度。
  6. 如申請專利範圍第5項所述之顯示面板,其中該資料線 更具有一與該第一資料線邊緣相對之一第二資料線邊緣,其中該第二資料線邊緣與該第一掃描線邊緣相交於一第七端點,該第二資料線邊緣與該第一主動層邊緣相交於一第八端點,且該第五端點與該第六端點之連線與該資料線之實質延伸方向上之夾角係小於該第七端點與該第八端點之連線與該資料線之實質延伸方向上之夾角。
  7. 如申請專利範圍第4項所述之顯示面板,其中該第二邊緣之延伸方向與該資料線延伸方向實質相同。
  8. 如申請專利範圍第1項所述之顯示面板,其中該第一重疊區域外之該資料線於平行該掃描線實質延伸方向上有一第三長度,且該第二長度大於該第三長度。
  9. 如申請專利範圍第1項所述之顯示面板,更包括:複數掃描線,設置於該第一基板上;複數資料線,設置於該第一基板上且分別與該些掃描線相交;以及複數子畫素單元,設置於兩相鄰之該些掃描線及該些資料線間,其中每一該子畫素單元中分別設有一薄膜電晶體單元,包括一源極與一汲極,其中該源極與該資料線電性連接,而該汲極設置於該掃描線上;其中,於兩相鄰之子畫素單元中,該汲極與其所對應子畫素單元之該源極間的距離小於該汲極與其相鄰子畫素單元之該源極間的距離。
  10. 如申請專利範圍第1項所述之顯示面板,其中該通孔具有一非正圓形輪廓。
  11. 如申請專利範圍第1項所述之顯示面板,其中由該資料線朝該第一基板方向觀之,該通孔具有一類橢圓形外型,且該類橢圓形外型具有一長軸及一短軸,該長軸係與該資料線實 質延伸方向間夾角為0至10度。
  12. 如申請專利範圍第11項所述之顯示面板,其中該長軸係與該資料線實質延伸方向平行。
TW104104153A 2015-02-06 2015-02-06 顯示面板 TWI612645B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
TW104104153A TWI612645B (zh) 2015-02-06 2015-02-06 顯示面板
US14/789,101 US9786693B2 (en) 2015-02-06 2015-07-01 Thin film transistor substrate
JP2015003452U JP3199940U (ja) 2015-02-06 2015-07-08 表示パネル

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
TW104104153A TWI612645B (zh) 2015-02-06 2015-02-06 顯示面板

Publications (2)

Publication Number Publication Date
TW201630167A TW201630167A (zh) 2016-08-16
TWI612645B true TWI612645B (zh) 2018-01-21

Family

ID=54192706

Family Applications (1)

Application Number Title Priority Date Filing Date
TW104104153A TWI612645B (zh) 2015-02-06 2015-02-06 顯示面板

Country Status (3)

Country Link
US (1) US9786693B2 (zh)
JP (1) JP3199940U (zh)
TW (1) TWI612645B (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102659044B1 (ko) 2015-12-31 2024-04-19 엘지디스플레이 주식회사 유기발광 표시패널 및 이를 포함하는 유기발광 표시장치
CN112782895A (zh) * 2021-01-27 2021-05-11 武汉华星光电技术有限公司 显示面板及液晶显示装置

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120327321A1 (en) * 2011-06-23 2012-12-27 Appl Inc. Display pixel having oxide thin-film transistor (tft) with reduced loading
US20150137117A1 (en) * 2013-11-15 2015-05-21 Innolux Corporation Display panel

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101957526B (zh) * 2009-07-13 2013-04-17 北京京东方光电科技有限公司 Tft-lcd阵列基板及其制造方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120327321A1 (en) * 2011-06-23 2012-12-27 Appl Inc. Display pixel having oxide thin-film transistor (tft) with reduced loading
US20150137117A1 (en) * 2013-11-15 2015-05-21 Innolux Corporation Display panel

Also Published As

Publication number Publication date
JP3199940U (ja) 2015-09-17
US20160231632A1 (en) 2016-08-11
TW201630167A (zh) 2016-08-16
US9786693B2 (en) 2017-10-10

Similar Documents

Publication Publication Date Title
TWI553881B (zh) 薄膜電晶體基板
CN104965370B (zh) 阵列基板及其制造方法、显示装置
TWI469360B (zh) 顯示面板及顯示裝置
US9412767B2 (en) Liquid crystal display device and method of manufacturing a liquid crystal display device
WO2022193337A1 (zh) 阵列基板及显示面板
WO2019085700A1 (zh) 阵列基板及其制造方法和显示装置及其制造方法
TWI545381B (zh) 顯示裝置
US20230060511A1 (en) Display device
TWI597830B (zh) 顯示裝置
US20190094639A1 (en) Array substrate, manufacturing method thereof and display device
US10101615B2 (en) Array substrate and manufacturing method thereof, liquid crystal panel and display device
TW201743118A (zh) 顯示面板
WO2019062320A1 (zh) 阵列基板及其制备方法、显示装置
TWI612645B (zh) 顯示面板
CN204536698U (zh) 显示面板
CN107561805B (zh) 像素结构
TWI589958B (zh) 顯示裝置
KR102212245B1 (ko) 곡면 액정표시장치
CN105988254B (zh) 显示面板
TWI595298B (zh) 顯示面板
CN106873267B (zh) 显示面板
TWI537653B (zh) 顯示裝置
KR20160141307A (ko) 어레이 기판 및 그를 이용한 액정 표시 장치
JP2008268621A (ja) Va方式の半透過型液晶表示パネル