CN114330201A - 封装结构、装置、板卡及布局集成电路的方法 - Google Patents
封装结构、装置、板卡及布局集成电路的方法 Download PDFInfo
- Publication number
- CN114330201A CN114330201A CN202011053319.2A CN202011053319A CN114330201A CN 114330201 A CN114330201 A CN 114330201A CN 202011053319 A CN202011053319 A CN 202011053319A CN 114330201 A CN114330201 A CN 114330201A
- Authority
- CN
- China
- Prior art keywords
- wafer
- region
- area
- capacitors
- package structure
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/16—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F30/00—Computer-aided design [CAD]
- G06F30/30—Circuit design
- G06F30/39—Circuit design at the physical level
- G06F30/392—Floor-planning or layout, e.g. partitioning or placement
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/58—Structural electrical arrangements for semiconductor devices not otherwise provided for, e.g. in combination with batteries
- H01L23/64—Impedance arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/18—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different subgroups of the same main group of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/50—Multistep manufacturing processes of assemblies consisting of devices, each device being of a type provided for in group H01L27/00 or H01L29/00
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F2113/00—Details relating to the application field
- G06F2113/18—Chip packaging
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/023—Redistribution layers [RDL] for bonding areas
- H01L2224/0237—Disposition of the redistribution layers
- H01L2224/02372—Disposition of the redistribution layers connecting to a via connection in the semiconductor or solid-state body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/1012—Auxiliary members for bump connectors, e.g. spacers
- H01L2224/10152—Auxiliary members for bump connectors, e.g. spacers being formed on an item to be connected not being a semiconductor or solid-state body
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- General Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Theoretical Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Architecture (AREA)
- Evolutionary Computation (AREA)
- Geometry (AREA)
- General Engineering & Computer Science (AREA)
- Semiconductor Integrated Circuits (AREA)
Abstract
本披露提供封装结构、集成电路装置、板卡及在封装结构的晶片上布局集成电路的方法。在晶片上的系统区域芯片贴装片上系统;在晶片上的存储区域芯片贴装内存;在晶片上的电容区域芯片贴装多个电容器。所述电容区域为所述系统区域及所述存储区域以外的畸零区域。
Description
技术领域
本披露一般地涉及半导体。更具体地,本披露涉及封装结构、集成电路装置、板卡及在封装结构的晶片上布局集成电路的方法。
背景技术
CoWoS(chip on wafer on substrate)是一种整合生产技术,先将芯片通过CoW(chip on wafer)的封装制程连接至硅晶圆,再把CoW芯片与基板(substrate)连接,整合成CoWoS。通过这种技术可以把多颗芯片封装到一起,平面上的裸芯片彼此通过硅中介层(silicon interposer)互联,达到了封装体积小、功耗低、引脚少的技术功效。CoWoS的电源是以电容器蓄电来提供。
一种常见的应用是将多个不同功能的芯片以CoWoS进行封装,但配置多个电容时,往往会额外增加芯片面积,导致成本提高,因此一种节省面积来容置电容器的方案是迫切需要的。
发明内容
为了至少部分地解决背景技术中提到的技术问题,本披露的方案提供了封装结构、集成电路装置、板卡及在封装结构的晶片上布局集成电路的方法。
在一个方面中,本披露揭示一种在封装结构的晶片上布局集成电路的方法,包括:在所述晶片上的系统区域芯片贴装片上系统;在所述晶片上的存储区域芯片贴装内存;以及在所述晶片上的电容区域芯片贴装多个电容器。其中,所述电容区域为所述系统区域及所述存储区域以外的畸零区域。
在另一个方面,本披露揭示一种封装结构,包括片上系统、内存及多个电容器。片上系统设置在晶片上的系统区域;内存设置在所述晶片上的存储区域;多个电容器设置在所述晶片上的电容区域。其中所述电容区域为所述系统区域及所述存储区域以外的畸零区域。
在另一个方面,本披露揭示一种集成电路装置,包括前述的封装结构;亦揭示一种板卡,包括前述的集成电路装置。
本披露的方案为了充分利用晶片的面积,适当地规划电容器的布局,以节省面积,不仅提升电容值,还可节省制造成本。
附图说明
通过参考附图阅读下文的详细描述,本披露示例性实施方式的上述以及其他目的、特征和优点将变得易于理解。在附图中,以示例性而非限制性的方式示出了本披露的若干实施方式,并且相同或对应的标号表示相同或对应的部分其中:
图1是示出本披露实施例的板卡的结构图;
图2是示出本披露实施例的集成电路装置的结构图;
图3是示出本披露实施例的计算装置的内部结构示意图;
图4是示出本披露实施例的处理器核的内部结构示意图;
图5是示出本披露实施例的一种封装结构的布局示意图;
图6是示出本披露实施例的另一种封装结构的布局示意图;
图7是示出本披露实施例的另一种封装结构的布局示意图;
图8是示出本披露实施例的另一种封装结构的布局示意图;
图9是示出本披露实施例中与电容器相关的各个间距的限制;
图10是示出本披露另一个实施例在晶片上布局集成电路的流程图;
图11是示出本披露实施例的CoW的封装制程结构剖面图;
图12是示出本披露实施例的CoWoS的封装制程结构剖面图;
图13是示出本披露另一个实施例在晶片上制成CoWoS结构的流程图;
图14A是示出本披露另一实施例的各步骤相应的封装结构剖面图;
图14B是示出本披露另一实施例的各步骤相应的封装结构剖面图;
图15A是示出本披露另一实施例的各步骤相应的封装结构剖面图;
图15B是示出本披露另一实施例的各步骤相应的封装结构剖面图;以及
图15C是示出本披露另一实施例的各步骤相应的封装结构剖面图。
具体实施方式
下面将结合本披露实施例中的附图,对本披露实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本披露一部分实施例,而不是全部的实施例。基于本披露中的实施例,本领域技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本披露保护的范围。
应当理解,本披露的权利要求、说明书及附图中的术语“第一”、“第二”、“第三”和“第四”等是用于区别不同对象,而不是用于描述特定顺序。本披露的说明书和权利要求书中使用的术语“包括”和“包含”指示所描述特征、整体、步骤、操作、元素和/或组件的存在,但并不排除一个或多个其它特征、整体、步骤、操作、元素、组件和/或其集合的存在或添加。
还应当理解,在此本披露说明书中所使用的术语仅仅是出于描述特定实施例的目的,而并不意在限定本披露。如在本披露说明书和权利要求书中所使用的那样,除非上下文清楚地指明其它情况,否则单数形式的“一”、“一个”及“该”意在包括复数形式。还应当进一步理解,在本披露说明书和权利要求书中使用的术语“和/或”是指相关联列出的项中的一个或多个的任何组合以及所有可能组合,并且包括这些组合。
如在本说明书和权利要求书中所使用的那样,术语“如果”可以依据上下文被解释为“当...时”或“一旦”或“响应于确定”或“响应于检测到”。
下面结合附图来详细描述本披露的具体实施方式。
现今的半导体制程是从一块完整的晶圆(wafer)开始的,晶圆由纯硅构成的圆形薄片,一般分为6英寸、8英寸、12英寸等多种规格,晶圆会被切割成一个个的小块,这小块称为晶片(die)。每个晶片上会贴装有芯片(chip),并布置好接线,以实现特定的电气功能。接着以晶片为单位封装成为一个颗粒,封装的目的是安放、固定、密封、保护芯片和增强电热性能的作用,同时在芯片的触点上用导线连接到封装外壳的引脚上,一个芯片封装结构便完成了。
本披露的一个实施例是一种在晶片上形成的CoWoS封装结构,在此实施例中,芯片主要包括内存与片上系统,但本披露不限制仅能封装前述元件。
内存用于暂时存放片上系统所需的运算数据,以及与外部存储器交换的数据。在此实施例中,内存可以是高宽带内存(high bandwidth memory,HBM),这是一种基于3D堆栈工艺制作的高性能DRAM,适用于高存储器带宽需求的应用场合,像是图形处理器、网上交换及转发设备(如路由器、交换器)等。
片上系统(SoC)指的是在单个芯片上集成一个完整的系统,对所有或部分必要的电子电路进行包分组的技术。在此实施例中,片上系统装配在板卡上。图1示出本披露实施例的一种板卡10的结构示意图。如图1所示,板卡10包括组合处理装置101,其是一种人工智能运算单元,用以支持各类深度学习和机器学习算法,满足计算机视觉、语音、自然语言处理、数据挖掘等领域复杂场景下的智能处理需求。特别是深度学习技术大量应用在云端智能领域,云端智能应用的一个显著特点是输入数据量大,对平台的存储能力和计算能力有很高的要求,此实施例的板卡10适用在云端智能应用,具有庞大的片外存储、片上存储和大量的计算能力。
组合处理装置101通过对外接口装置102与外部设备103相连接。外部设备103例如是服务器、计算机、摄像头、显示器、鼠标、键盘、网卡或wifi接口等。待处理的数据可以由外部设备103通过对外接口装置102传递至组合处理装置101。组合处理装置101的计算结果可以经由对外接口装置102传送回外部设备103。根据不同的应用场景,对外接口装置102可以具有不同的接口形式,例如PCIe接口等。
板卡10还包括用于存储数据的外部存储器104,其包括一个或多个存储单元105。外部存储器104通过总线与控制器件106和组合处理装置101进行连接和数据传输。板卡10中的控制器件106配置用于对组合处理装置101的状态进行调控。为此,在一个应用场景中,控制器件106可以包括单片机(Micro Controller Unit,MCU)。
图2是示出此实施例的组合处理装置101中的示意图。如图2中所示,组合处理装置101包括计算装置201、接口装置202、处理装置203和DRAM204。在一种应用场景中,计算装置201、接口装置202、处理装置203整合成前述的片上系统。在另一种应用场景中,计算装置201本身即为前述的片上系统。
计算装置201配置成执行用户指定的操作,主要实现为单核智能处理器或者多核智能处理器,用以执行深度学习或机器学习的计算,其可以通过接口装置202与处理装置203进行交互,以共同完成用户指定的操作。
接口装置202用于在计算装置201与处理装置203间传输数据和控制指令。例如,计算装置201可以经由接口装置202从处理装置203中获取输入数据,写入计算装置201片上的存储装置。进一步,计算装置201可以经由接口装置202从处理装置203中获取控制指令,写入计算装置201片上的控制缓存中。替代地或可选地,接口装置202也可以读取计算装置201的存储装置中的数据并传输给处理装置203。
处理装置203作为通用的处理装置,执行包括但不限于数据搬运、对计算装置201的开启和/或停止等基本控制。根据实现方式的不同,处理装置203可以是中央处理器、图形处理器或其他通用和/或专用处理器中的一种或多种类型的处理器,这些处理器包括但不限于数字信号处理器(digital signal processor,DSP)、专用集成电路(applicationspecific integrated circuit,ASIC)、现场可编程门阵列(field-programmable gatearray,FPGA)或者其他可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件等,并且其数目可以根据实际需要来确定。如前所述,仅就本披露的计算装置201而言,其可以视为具有单核结构或者同构多核结构。然而,当将计算装置201和处理装置203整合共同考虑时,二者视为形成异构多核结构。
DRAM 204即为前述的高宽带内存,用以存储待处理的数据,大小通常为16G或更大,用于保存计算装置201和/或处理装置203的数据。
图3示出了计算装置201的内部结构示意图。计算装置201用以处理计算机视觉、语音、自然语言、数据挖掘等输入数据,图中的计算装置201采用多核分层结构设计,其包括外部存储控制器301、外设通信模块302、片上互联模块303、同步模块304以及多个集群305。
外部存储控制器301可以有多个,在图中示例性地展示2个,其用以响应处理器核发出的访问请求,访问外部存储设备,例如图2中的DRAM204,从而自片外读取数据或是将数据写入。外设通信模块302用以通过接口装置202接收来自处理装置203的控制信号,启动计算装置201执行任务。片上互联模块303将外部存储控制器301、外设通信模块302及多个集群305连接起来,用以在各个模块间传输数据和控制信号。同步模块304是一种全局同步屏障控制器(global barrier controller,GBC),用以协调各集群的工作进度,确保信息的同步。多个集群305是计算装置201的计算核心,在图中示例性地展示4个,随着硬件的发展,本披露的计算装置201还可以包括8个、16个、64个、甚至更多的集群305。集群305用以高效地执行深度学习算法。
每个集群305包括多个处理器核(IPU core)306及一个存储核(MEM core)307。
处理器核306在图中示例性地展示4个,本披露不限制处理器核306的数量。其内部架构如图4所示。每个处理器核306包括三大模块:控制模块41、运算模块42及存储模块43。
控制模块41用以协调并控制运算模块42和存储模块43的工作,以完成深度学习的任务,其包括取指单元(instruction fetch unit,IFU)411及指令译码单元(instructiondecode unit,IDU)412。取指单元411用以获取来自处理装置203的指令,指令译码单元412则将获取的指令进行译码,并将译码结果作为控制信息发送给运算模块42和存储模块43。
运算模块42包括向量运算单元421及矩阵运算单元422。向量运算单元421用以执行向量运算,可支持向量乘、加、非线性变换等复杂运算;矩阵运算单元422负责深度学习算法的核心计算,即矩阵乘及卷积。
存储模块43用来存储或搬运相关数据,包括神经元存储单元(neuron RAM,NRAM)431、权值存储单元(weight RAM,WRAM)432、输入/输出直接内存访问模块(input/outputdirect memory access,IODMA)433、搬运直接内存访问模块(move direct memoryaccess,MVDMA)434。NRAM 431用以存储供处理器核306计算的输入、输出数据及中间结果;WRAM 432则用以存储深度学习网络的权值;IODMA 433通过广播总线309控制NRAM 431/WRAM 432与DRAM 204的访存;MVDMA 434则用以控制NRAM 431/WRAM 432与SRAM 308的访存。
回到图3,存储核307主要用以存储和通信,即存储处理器核306间的共享数据或中间结果、以及执行集群305与DRAM 204之间的通信、集群305间彼此的通信、处理器核306间彼此的通信等。在其他实施例中,存储核307具有标量运算的能力,用以执行标量运算。
存储核307包括共享存储单元(SRAM)308、广播总线309、集群直接内存访问模块(cluster direct memory access,CDMA)310及全局直接内存访问模块(global directmemory access,GDMA)311。SRAM 308承担高性能数据中转站的角色,在同一个集群305内不同处理器核306之间所复用的数据不需要通过处理器核306各自向DRAM 204获得,而是经SRAM 308在处理器核306间中转,存储核307只需要将复用的数据从SRAM 308迅速分发给多个处理器核306即可,以提高核间通讯效率,亦大大减少片上片外的输入/输出访问。
广播总线309、CDMA 310及GDMA 311则分别用来执行处理器核306间的通信、集群305间的通信和集群305与DRAM 204的数据传输。以下将分别说明。
广播总线309用以完成集群305内各处理器核306间的高速通信,此实施例的广播总线309支持核间通信方式包括单播、多播与广播。单播是指点对点(即单一处理器核至单一处理器核)的数据传输,多播是将一份数据从SRAM 308传输到特定几个处理器核306的通信方式,而广播则是将一份数据从SRAM 308传输到所有处理器核306的通信方式,属于多播的一种特例。
CDMA 310用以控制在同一个计算装置201内不同集群305间的SRAM 308的访存。GDMA 311与外部存储控制器301协同,用以控制集群305的SRAM 308到DRAM 204的访存,或是将数据自DRAM 204读取至SRAM 308中。
图5示出此实施例的一种封装结构的布局示意图,此封装结构的布局是位于晶片的模塑料(molding compound)区50,模塑料区50包括系统区域51及2个存储区域52,其中系统区域51位于模塑料区50的中央,存储区域52分别位于系统区域51的两侧。封装结构的芯片包括片上系统501及多个内存502,其中片上系统501为前述的片上系统,可以仅包括计算装置201或是包括计算装置201、接口装置202及处理装置203,片上系统501设置在系统区域51,而内存502为DRAM 204,在此实施例中共有6个,平均设置在存储区域52中,每一侧的存储区域52设置有3个内存502。
由于片上系统501与内存502的尺寸导致在针对这些芯片进行布局时会出现畸零区域,所述的畸零区域指的是模塑料区50中系统区域51及存储区域52以外的闲置面积,此实施例将CoWoS结构所需的电容器布局在这些畸零区域中。如图5所示,这种芯片布局会在系统区域51的顶侧及底侧出现畸零区域,电容器便布局在这些畸零区域中。更详细来说,封装结构的芯片还包括多个电容器503,模塑料区50包括2个电容区域53,分别位于模塑料区50的畸零区域,即系统区域51的顶侧及底侧,这些电容器503平均分布在所述的电容区域53中,以充分利用模塑料区50的面积。
如果电容区域53不够大到容置CoWoS结构所需的所有电容器,此实施例可以将剩余的电容器布局在模塑料区50外。如图5所示,晶片还包括非模塑料区54,位于模塑料区50的顶侧及底侧,用来容置更多的电容器。此实施例不限制非模塑料区54的位置,基本上模塑料区50四周都可以作为非模塑料区54,其大小视电容器的数量与尺寸而定。此实施例优先将电容器设置在模塑料区50内的畸零区域,如果空间不足,再考虑将电容器设置在非模塑料区54。
此实施例不限制电容器的规格,根据芯片的具体需求,市面上任何合适的电容器均可采用,例如但不限于Murata公司所生产的型号为GRM2165C1H333GA01的电容器。
除了图5的芯片布局方式,图6示出此实施例的另一种封装结构的布局示意图。与前述布局方式不同处在于,畸零区域出现在模塑料区50的4个角落,电容器便布局在这些畸零区域中。更详细来说,模塑料区50包括4个电容区域53,分别位于模塑料区50的4个角落,这些电容器503平均分布在所述的电容区域53中,以充分利用模塑料区50的面积。
图7示出此实施例的另一种封装结构的布局示意图。与前述布局方式不同处在于,模塑料区50的4个角落设置了4个内存502,畸零区域出现在系统区域51两侧2个存储区域52间。因此模塑料区50包括2个电容区域53,分别位于在系统区域51两侧2个存储区域52间,这些电容器503平均分布在所述的电容区域53中,以充分利用模塑料区50的面积。
图8示出此实施例的另一种封装结构的布局示意图。与前述布局方式不同处在于,系统区域51设置了2个片上系统501,与图5的布局方式相同处为,畸零区域出现在系统区域51的顶侧及底侧,因此电容器503便布局在这些畸零区域中。
图5至图8所展示的几种芯片布局方式仅用以示例畸零区域可能出现的位置,即电容区域的位置。总的来说,电容区域位于模塑料区50的畸零区域,其可以是系统区域51与晶片边缘间、系统区域51与存储区域52间、存储区域52与晶片边缘间、存储区域52与存储区域52间。
由于半导体制程在工程上有极限,芯片与电容器的间距会有限制,以确保各元件能正常运作,不至于产生电气干扰。图9示出此实施例中与电容器相关的各个间距的限制。电容器503与系统区域51的距离d1需大于0.5毫米,电容器503与存储区域52的距离d2需大于1毫米,电容器503与晶片边缘(模塑料区50的边界901)的距离d3需大于0.5毫米,电容器503彼此间的距离d4需大于0.5毫米。
虽然图6至图8的芯片布局方式中未显示非模塑料区54,并不表示这些芯片布局方式不需要非模塑料区54来容置更多的电容器。本领域技术人员基于图5的说明,轻易地能够理解各种芯片布局方式都可以在模塑料区50四周配置非模塑料区54来容置电容器,故不赘述。
除了片上系统501及内存502,本披露的芯片还可以包括各种集成电路,例如各种无源和有源微电子器件,像是电阻器、其他电容器类型(例如MIMCAP)、电感器、二极管、金属氧化物半导体场效应晶体管(MOSFET)、互补金属氧化物半导体(CMOS)晶体管、双极结晶体管(BJT)、横向扩散金属氧化物半导体(LDMOS)晶体管、高功率金属氧化物半导体晶体管或其他类型的晶体管等。
此实施例将系统区域和存储区域以外的畸零区域作为电容区域,用来布局芯片所需的电容器,以减少晶片的面积,在晶圆大小不变的前提下,晶片的体积缩小意味着单一晶圆可以容置更多的晶片,进而达到降低制造成本的技术功效。
本披露的另一个实施例是一种在晶片上布局集成电路的方法,其流程图如图10所示。
在步骤1001中,在晶片上的系统区域芯片贴装片上系统。如前所述,芯片布局是位于晶片的模塑料区,模塑料区包括系统区域及存储区域,封装结构的芯片包括片上系统及内存,此实施例利用芯片贴装技术将片上系统设置在系统区域。
一种示例性的芯片贴装技术为可控塌陷芯片连接(controlled collapse chipconnection,C4)。可控塌陷芯片连接是利用高温焊锡、助焊剂或锡膏施于基板上镀锡的电极或转印到芯片的锡球上,然后将芯片贴放于基板上,在贴装期间加热来回流连接或者在标准回流炉中批量回流。
在步骤1002中,在晶片上的存储区域芯片贴装内存。内存可以有多个,视实际需求而定。此实施例的内存可以是高宽带内存,高宽带内存是多层DRAM叠加在一块,最后贴装于存储区域中。高宽带内存通过打造高位宽低频率的显存,使得在提供比较大的显存位宽的基础上不需要那么高的频率,同样4GB容量下高宽带内存能提供的显存位宽为4096比特,比起GDDR5高出数倍。高宽带内存的出现使得芯片的布局从2D扩展到3D,有助于降低晶片的面积。
在步骤1003中,在晶片上的电容区域芯片贴装多个电容器。如前所述,此实施例的电容区域为系统区域及存储区域以外的畸零区域。此实施例将CoWoS结构所需的电容器布局在这些畸零区域中,以充分利用模塑料区50的面积,进而缩小晶片面积。此实施例的电容区域可以位于系统区域与晶片边缘间、系统区域与存储区域间、存储区域与晶片边缘间、存储区域与存储区域间。而与电容器相关的间距的限制如图9所示,不再赘述。
图11示出前述实施例的CoW的封装制程结构剖面图,所述结构首先在晶片1101上产生多个硅通孔(through silicon via,TSV)1102,硅通孔技术是一项高密度封装技术,用以取代引线键合技术,利用铜、钨、多晶硅等导电物质的填充,实现硅通孔的垂直电气互连。此技术通过垂直互连减少互联长度,降低信号延迟和不必要的电容/电感,实现芯片间的低功耗、高速通讯、增加宽带和实现器件集成的小型化。接着再利用微凸块制备技术(microbump),形成微凸块1103将芯片1104、电容器1105与晶片1101键合在一块。图中的芯片1104示例性地包括前述的片上系统及多个内存。
而CoWoS是在图11的CoW制程的基础上,再连接基板而成。图12示出CoWoS的封装制程结构,首先将芯片1104填上底部填充胶(underfill),然后点上锡球(solder ball)1201,键合在基板(例如印制电路板)1202上,最后加上封装1203即完成。
本披露的实施例会在晶片1101上形成多个电容来供给芯片电源,生成的电容值越大,电源供给越稳定。对于耗电量高的深度学习芯片来说,大电容值是迫切需要的。本披露提出一种在CoWoS制程上,于畸零区域设置电容器,以提供大电容值。
本披露的另一个实施例是一种在晶片上制成CoWoS结构的方法,也就是先制成图11所示的CoW结构,再接着制成图12所示的CoWoS结构。此实施例的方法如图13所示,而图14及图15示出此实施例的各步骤相应的封装结构剖面图。
首先此实施例利用硅通孔在晶片的第一侧形成多个重布线层。更详细来说,在步骤1301中,在晶片1401(即晶片1101)的第一侧利用光罩蚀刻形成多个硅通孔层,在图14A中示例性地显示第一硅通孔层1402与第二硅通孔层1403。在此实施例中,如果晶片1401的厚度为775微米,则硅通孔层的深度为107微米。在步骤1302中,在第一侧表面利用热湿式氧化制程,生成水蒸气,与晶片的硅材质进行化学反应,在第一侧表面生成第一介电层1404,第一介电层1404的成分为二氮化硅。在此步骤完成后,晶片1401的第一侧上形成结构141。
在步骤1303中,电镀导电层1409。导电层1409的材料为铜。在此步骤完成后,晶片1401的第一侧上形成结构142。
在步骤1304中,沉积多个重布线层1405。首先利用化学机械抛光(chemicalmechanical polishing,CMP)将第一侧的表面打磨平整,将第一侧表面的导电层1409去掉,使得导电层1409只存在于硅通孔层中。重布线层1405的功用在于电性连接硅通孔层与芯片触点,根据芯片触点连接的实际需求,需要特别规划这些重布线层1405,使得触点正确地电性连接适当的硅通孔层。图14A中仅示例性地显示2层重布线的重布线层1405,其间沉积介电质。在此步骤完成后,晶片1401的第一侧上形成结构143。
在步骤1305中,沉积第二介电层1406。通过光罩布局,在各硅通孔层出口上方进行遮挡,使得各硅通孔层的出口上方的重布线层1405暴露未被第二介电层1406遮挡。在此步骤完成后,晶片1401的第一侧上形成结构144。
在步骤1306中,在多个重布线层1405上形成多个第一晶圆凸块。更详细来说,在每个硅通孔层上方采用C4制程形成第一晶圆凸块,使得第一晶圆凸块通过重布线层1405与硅通孔层电性连接。在此步骤完成后,晶片1401的第一侧上形成结构145。图纸示例性地显示2个第一晶圆凸块:第一晶圆凸块1407与第一晶圆凸块1408,第一晶圆凸块1407经过重布线层1405电性连接至第一硅通孔层1402,第一晶圆凸块1408经过重布线层1405电性连接至第二硅通孔层1403。两第一晶圆凸块的间距D1为60微米,中心距离D2为130、150或180微米。
接着执行步骤1307,键合多个第一晶圆凸块与片上系统、内存。在此步骤完成后,晶片1401的第一侧上形成如图15A所示的结构151,其中,芯片1501包括了前述的片上系统及内存。
在步骤1308中,在系统区域及存储区域填上底部填充胶。底部填充胶的材料可以提升对湿度保护、热冲击和各种机械冲击的影响,其功用在于提供更高的可靠性和更长的生命周期。在此步骤完成后,晶片1401的第一侧上形成如图15A所示的结构152,其中,底部填充胶1502保护芯片1501的触点及第一晶圆凸块。
在步骤1309中,键合多个第一晶圆凸块与电容器。在此步骤完成后,晶片1401的第一侧上形成如图15A所示的结构153,结构153示例性地显示2个电容器1503键合在多个第一晶圆凸块上,这些电容器1503是设置在电容区域上,也就是系统区域及存储区域以外的畸零区域。
在步骤1310中,塑封片上系统、内存及多个电容器,以形成CoW结构。也就是对芯片1501和电容器1503进行封装,在晶片1401的第一侧上形成如图15B所示的结构154,其中封装塑料1504包覆芯片1501和电容器1503,起到了安放、固定、密封、保护和增强电热性能的作用。至此实现了图11的CoW结构。
在步骤1311中,玻璃键合(glass bond)CoW结构。首先将整个CoW结构翻转过来,使得第一侧朝下,接着通过机械或化学方法将封装塑料1504与玻璃1505进行粘合后形成的层合材料,通常可以采用的粘合方法有:阳极键合法、黏着剂中间夹层法、硅(或玻璃)表面镀膜粘结法等。在此步骤完成后,晶片1401的第一侧上形成如图15B所示的结构155。
在步骤1312中,抛光晶片,使得硅通孔的另一侧的表面与晶片的第二侧的表面齐平。如图15B的结构156所示,此实施例利用化学机械抛光将晶片1401的第二侧的表面打磨平整,并让所有的硅通孔1506的表面与第二侧表面齐平,亦即硅通孔1506的表面暴露在第二侧。
在步骤1313中,在第二侧上形成多个第二晶圆凸块连接硅通孔的另一侧。如图15C的结构157所示,在第二侧上每个硅通孔1506的开口处采用C4制程形成第二晶圆凸块1507。
在步骤1314中,焊接第二晶圆凸块至基板。如图15C的结构158所示,首先去掉玻璃1505,再将晶片1401翻转过来,使得封装塑料1504朝上,先打磨封装塑料1504使得芯片1501的表面裸露在空气中,有助于散热,再将第二晶圆凸块1507焊接至基板1508上。其中,两第二晶圆凸块1507的间距为60微米,中心距离为130、150或180微米。至此完成了图12的CoWoS封装结构。
如果电容区域53不够大到容置CoWoS结构所需的所有电容器,此实施例亦可以将剩余的电容器布局在模塑料区50外。在这种情况下,此实施例接着在步骤1315中,焊接电容器至基板。如图15的结构159所示,将额外的电容器1509焊接在基板1508上,电容器1503搭配电容器1509整体提升电容值,大幅增加供电稳定性。
本披露将模塑料区的畸零区域作为电容区域,用来布局芯片所需的电容器,以减少晶片的面积,在晶圆大小不变的前提下,晶片的体积缩小意味着单一晶圆可以容置更多的晶片,进而达到降低制造成本的技术功效。
依据以下条款可更好地理解前述内容:
条款A1、一种在封装结构的晶片上布局集成电路的方法,包括:在所述晶片上的系统区域芯片贴装片上系统;在所述晶片上的存储区域芯片贴装内存;以及在所述晶片上的电容区域芯片贴装多个电容器;其中,所述电容区域为所述系统区域及所述存储区域以外的畸零区域。
条款A2、根据条款A1所述的方法,其中所述电容区域位于所述系统区域与所述晶片边缘间。
条款A3、根据条款A1所述的方法,其中所述电容区域位于所述系统区域与所述存储区域间。
条款A4、根据条款A1所述的方法,其中所述电容区域位于所述存储区域与所述晶片边缘间。
条款A5、根据条款A1所述的方法,其中所述电容区域位于多个所述存储区域间。
条款A6、根据条款A1所述的方法,其中所述多个电容器与所述系统区域的距离大于0.5毫米。
条款A7、根据条款A1所述的方法,其中所述多个电容器与所述存储区域的距离大于1毫米。
条款A8、根据条款A1所述的方法,其中所述多个电容器与所述晶片边缘的距离大于0.5毫米。
条款A9、根据条款A1所述的方法,其中所述多个电容器间的距离大于0.5毫米。
条款A10、根据条款A1至9任一项所述的方法,还包括:利用硅通孔在晶片的第一侧形成多个重布线层;在所述多个重布线层上形成多个第一晶圆凸块;以及键合所述多个第一晶圆凸块与所述片上系统、所述内存及所述多个电容器。
条款A11、根据条款A10所述的方法,还包括:在所述系统区域及所述存储区域填上底部填充胶。
条款A12、根据条款A11所述的方法,还包括:塑封所述片上系统、所述内存及所述多个电容器,以形成CoW结构。
条款A13、根据条款A12所述的方法,还包括:玻璃键合所述CoW结构;以及抛光所述晶片,使得所述硅通孔的另一侧的表面与所述晶片的第二侧的表面齐平。
条款A14、根据条款A13所述的方法,还包括:在所述第二侧上形成多个第二晶圆凸块连接所述硅通孔的另一侧;以及焊接所述多个第二晶圆凸块至基板。
条款A15、根据条款A14所述的方法,其中所述形成多个第一晶圆凸块及所述形成多个第二晶圆凸块的步骤采用C4制程。
条款A16、根据条款A14所述的方法,其中所述多个第一晶圆凸块及所述多个第二晶圆凸块的间距为60微米。
条款A17、根据条款A10所述的方法,其中所述多个第一晶圆凸块及所述多个第二晶圆凸块间的中心距离为150微米。
条款A18、根据条款A1所述的方法,其中所述内存为高宽带内存。
条款A19、根据条款A1所述的方法,其中所述封装结构为CoWoS封装结构。
条款A20、一种封装结构,包括:片上系统,设置在晶片上的系统区域;内存,设置在所述晶片上的存储区域;以及多个电容器,设置在所述晶片上的电容区域;其中,所述电容区域为所述系统区域及所述存储区域以外的畸零区域。
条款A21、根据条款A20所述的封装结构,其中所述电容区域位于所述系统区域与所述晶片边缘间。
条款A22、根据条款A20所述的封装结构,其中所述电容区域位于所述系统区域与所述存储区域间。
条款A23、根据条款A20所述的封装结构,其中所述电容区域位于所述存储区域与所述晶片边缘间。
条款A24、根据条款A20所述的封装结构,其中所述电容区域位于多个所述存储区域间。
条款A25、根据条款A20至24任一项所述的封装结构,其中所述多个电容器与所述系统区域的距离大于0.5毫米。
条款A26、根据条款A20至24任一项所述的封装结构,其中所述多个电容器与所述存储区域的距离大于1毫米。
条款A27、根据条款A20至24任一项所述的封装结构,其中所述多个电容器与所述晶片边缘的距离大于0.5毫米。
条款A28、根据条款A20至24任一项所述的封装结构,其中所述多个电容器间的距离大于0.5毫米。
条款A29、根据条款A1所述的封装结构,其中所述内存为高宽带内存。
条款A30、根据条款A1所述的封装结构,其中所述封装结构为CoWoS封装结构。
条款A31、一种集成电路装置,包括根据条款A20-30的任意一项所述的封装结构。
条款A32、一种板卡,包括根据条款A31所述的集成电路装置。
以上对本披露实施例进行了详细介绍,本文中应用了具体个例对本披露的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本披露的方法及其核心思想;同时,对于本领域的一般技术人员,依据本披露的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本披露的限制。
Claims (32)
1.一种在封装结构的晶片上布局集成电路的方法,包括:
在所述晶片上的系统区域芯片贴装片上系统;
在所述晶片上的存储区域芯片贴装内存;以及
在所述晶片上的电容区域芯片贴装多个电容器;
其中,所述电容区域为所述系统区域及所述存储区域以外的畸零区域。
2.根据权利要求1所述的方法,其中所述电容区域位于所述系统区域与所述晶片边缘间。
3.根据权利要求1所述的方法,其中所述电容区域位于所述系统区域与所述存储区域间。
4.根据权利要求1所述的方法,其中所述电容区域位于所述存储区域与所述晶片边缘间。
5.根据权利要求1所述的方法,其中所述电容区域位于多个所述存储区域间。
6.根据权利要求1所述的方法,其中所述多个电容器与所述系统区域的距离大于0.5毫米。
7.根据权利要求1所述的方法,其中所述多个电容器与所述存储区域的距离大于1毫米。
8.根据权利要求1所述的方法,其中所述多个电容器与所述晶片边缘的距离大于0.5毫米。
9.根据权利要求1所述的方法,其中所述多个电容器间的距离大于0.5毫米。
10.根据权利要求1至9任一项所述的方法,还包括:
利用硅通孔在晶片的第一侧形成多个重布线层;
在所述多个重布线层上形成多个第一晶圆凸块;以及
键合所述多个第一晶圆凸块与所述片上系统、所述内存及所述多个电容器。
11.根据权利要求10所述的方法,还包括:
在所述系统区域及所述存储区域填上底部填充胶。
12.根据权利要求11所述的方法,还包括:
塑封所述片上系统、所述内存及所述多个电容器,以形成CoW结构。
13.根据权利要求12所述的方法,还包括:
玻璃键合所述CoW结构;以及
抛光所述晶片,使得所述硅通孔的另一侧的表面与所述晶片的第二侧的表面齐平。
14.根据权利要求13所述的方法,还包括:
在所述第二侧上形成多个第二晶圆凸块连接所述硅通孔的另一侧;以及
焊接所述多个第二晶圆凸块至基板。
15.根据权利要求14所述的方法,其中所述形成多个第一晶圆凸块及所述形成多个第二晶圆凸块的步骤采用C4制程。
16.根据权利要求14所述的方法,其中所述多个第一晶圆凸块及所述多个第二晶圆凸块的间距为60微米。
17.根据权利要求10所述的方法,其中所述多个第一晶圆凸块及所述多个第二晶圆凸块间的中心距离为150微米。
18.根据权利要求1所述的方法,其中所述内存为高宽带内存。
19.根据权利要求1所述的方法,其中所述封装结构为CoWoS封装结构。
20.一种封装结构,包括:
片上系统,设置在晶片上的系统区域;
内存,设置在所述晶片上的存储区域;以及
多个电容器,设置在所述晶片上的电容区域;
其中,所述电容区域为所述系统区域及所述存储区域以外的畸零区域。
21.根据权利要求20所述的封装结构,其中所述电容区域位于所述系统区域与所述晶片边缘间。
22.根据权利要求20所述的封装结构,其中所述电容区域位于所述系统区域与所述存储区域间。
23.根据权利要求20所述的封装结构,其中所述电容区域位于所述存储区域与所述晶片边缘间。
24.根据权利要求20所述的封装结构,其中所述电容区域位于多个所述存储区域间。
25.根据权利要求20至24任一项所述的封装结构,其中所述多个电容器与所述系统区域的距离大于0.5毫米。
26.根据权利要求20至24任一项所述的封装结构,其中所述多个电容器与所述存储区域的距离大于1毫米。
27.根据权利要求20至24任一项所述的封装结构,其中所述多个电容器与所述晶片边缘的距离大于0.5毫米。
28.根据权利要求20至24任一项所述的封装结构,其中所述多个电容器间的距离大于0.5毫米。
29.根据权利要求1所述的封装结构,其中所述内存为高宽带内存。
30.根据权利要求1所述的封装结构,其中所述封装结构为CoWoS封装结构。
31.一种集成电路装置,包括根据权利要求20-30的任意一项所述的封装结构。
32.一种板卡,包括根据权利要求31所述的集成电路装置。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011053319.2A CN114330201A (zh) | 2020-09-29 | 2020-09-29 | 封装结构、装置、板卡及布局集成电路的方法 |
PCT/CN2021/114097 WO2022068467A1 (zh) | 2020-09-29 | 2021-08-23 | 封装结构、装置、板卡及布局集成电路的方法 |
KR1020217042291A KR102629195B1 (ko) | 2020-09-29 | 2021-08-23 | 패키지 구조, 장치, 보드 카드 및 집적회로를 레이아웃하는 방법 |
TW110132352A TW202213709A (zh) | 2020-09-29 | 2021-08-31 | 封裝結構、裝置、板卡及佈局積體電路的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011053319.2A CN114330201A (zh) | 2020-09-29 | 2020-09-29 | 封装结构、装置、板卡及布局集成电路的方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN114330201A true CN114330201A (zh) | 2022-04-12 |
Family
ID=80949583
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202011053319.2A Pending CN114330201A (zh) | 2020-09-29 | 2020-09-29 | 封装结构、装置、板卡及布局集成电路的方法 |
Country Status (4)
Country | Link |
---|---|
KR (1) | KR102629195B1 (zh) |
CN (1) | CN114330201A (zh) |
TW (1) | TW202213709A (zh) |
WO (1) | WO2022068467A1 (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115794434A (zh) * | 2022-11-18 | 2023-03-14 | 电子科技大学 | 一种基于共享存储的多裸芯集成微系统及多裸芯交互方法 |
Family Cites Families (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6700794B2 (en) * | 2001-07-26 | 2004-03-02 | Harris Corporation | Decoupling capacitor closely coupled with integrated circuit |
KR20170116185A (ko) * | 2012-11-15 | 2017-10-18 | 앰코 테크놀로지 인코포레이티드 | 다이 대 다이 웨이퍼 일차 본드를 구비한 반도체 디바이스 패키지를 위한 방법 |
US9806058B2 (en) * | 2015-07-02 | 2017-10-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | Chip package having die structures of different heights and method of forming same |
US10141253B2 (en) * | 2016-11-14 | 2018-11-27 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor device and method |
US10153222B2 (en) * | 2016-11-14 | 2018-12-11 | Taiwan Semiconductor Manufacturing Company, Ltd. | Package structures and methods of forming the same |
US20190013283A1 (en) * | 2017-07-10 | 2019-01-10 | Powertech Technology Inc. | Semiconductor package and manufacturing method thereof |
US10978406B2 (en) * | 2017-07-13 | 2021-04-13 | Mediatek Inc. | Semiconductor package including EMI shielding structure and method for forming the same |
CN110473839A (zh) * | 2018-05-11 | 2019-11-19 | 三星电子株式会社 | 半导体封装系统 |
-
2020
- 2020-09-29 CN CN202011053319.2A patent/CN114330201A/zh active Pending
-
2021
- 2021-08-23 KR KR1020217042291A patent/KR102629195B1/ko active IP Right Grant
- 2021-08-23 WO PCT/CN2021/114097 patent/WO2022068467A1/zh active Application Filing
- 2021-08-31 TW TW110132352A patent/TW202213709A/zh unknown
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN115794434A (zh) * | 2022-11-18 | 2023-03-14 | 电子科技大学 | 一种基于共享存储的多裸芯集成微系统及多裸芯交互方法 |
CN115794434B (zh) * | 2022-11-18 | 2024-05-24 | 电子科技大学 | 一种基于共享存储的多裸芯集成微系统及多裸芯交互方法 |
Also Published As
Publication number | Publication date |
---|---|
WO2022068467A1 (zh) | 2022-04-07 |
TW202213709A (zh) | 2022-04-01 |
KR20220044903A (ko) | 2022-04-12 |
KR102629195B1 (ko) | 2024-01-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7279795B2 (en) | Stacked die semiconductor package | |
US9607947B2 (en) | Reliable microstrip routing for electronics components | |
US20220375827A1 (en) | Soic chip architecture | |
US9633973B2 (en) | Semiconductor package | |
CN104350593A (zh) | 具有居间垂直侧边芯片的多管芯半导体结构及其半导体封装 | |
KR102600885B1 (ko) | 고대역폭, 로우 프로파일 멀티다이 패키지 | |
US20230352412A1 (en) | Multiple die package using an embedded bridge connecting dies | |
US20140374900A1 (en) | Semiconductor package and method of fabricating the same | |
CN116108900A (zh) | 加速器结构、生成加速器结构的方法及其设备 | |
US20240290682A1 (en) | Package structure with buffer layer embedded in lid layer | |
CN104685624A (zh) | 重组晶圆级微电子封装 | |
WO2022068467A1 (zh) | 封装结构、装置、板卡及布局集成电路的方法 | |
US11328997B2 (en) | Through-core via | |
CN110544673B (zh) | 一种多层次融合的三维系统集成结构 | |
US11562987B2 (en) | Semiconductor devices with multiple substrates and die stacks | |
US20140138815A1 (en) | Server processing module | |
WO2022242333A1 (zh) | 具有CoWoS封装结构的晶片、晶圆、设备及其生成方法 | |
US11171106B2 (en) | Semiconductor package structure with circuit substrate and manufacturing method thereof | |
US20240332269A1 (en) | Semiconductor package structure, fabrication method and memory system | |
WO2023019516A1 (zh) | 芯片封装结构及电子设备 | |
US20240260193A1 (en) | Decoupling capacitor booster module | |
CN118712142A (zh) | 半导体装置 | |
CN115643791A (zh) | 一种系统整合单晶片、生成方法与可读存储介质 | |
CN117650127A (zh) | 一种半导体封装结构及其制备方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |