CN114170963A - 一种抗干扰goa电路及驱动方法 - Google Patents

一种抗干扰goa电路及驱动方法 Download PDF

Info

Publication number
CN114170963A
CN114170963A CN202210013492.2A CN202210013492A CN114170963A CN 114170963 A CN114170963 A CN 114170963A CN 202210013492 A CN202210013492 A CN 202210013492A CN 114170963 A CN114170963 A CN 114170963A
Authority
CN
China
Prior art keywords
driving tube
driving
level signal
goa circuit
output
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210013492.2A
Other languages
English (en)
Inventor
张东琪
付浩
张松岩
马鑫兰
伍小丰
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Truly Renshou High end Display Technology Ltd
Original Assignee
Truly Renshou High end Display Technology Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Truly Renshou High end Display Technology Ltd filed Critical Truly Renshou High end Display Technology Ltd
Priority to CN202210013492.2A priority Critical patent/CN114170963A/zh
Publication of CN114170963A publication Critical patent/CN114170963A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0243Details of the generation of driving signals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance

Abstract

本发明公开了一种抗干扰GOA电路及驱动方法,包括驱动单元、拉高单元、预置电位单元、下拉单元;驱动单元用于输出驱动电平信号到面板电极;拉高单元用于通过使能电平信号使GOA电路在规定时间段内持续输出高电平信号;预置电位单元用于在显示屏上电时对初始电平进行复位;下拉单元用于在GOA电路输出低电平时对低电平信号进行保持;方法包括步骤:在显示屏的GOA电路中设置抗干扰模块;利用抗干扰模块保持GOA电路在对应时间段内持续输出高电平信号或低电平信号;利用预置电位单元在显示屏启动时对初始电平进行复位。实施本发明,去除了异常电位干扰,在上电时迅速实现全屏复位,避免了干扰及延迟问题的出现,提高了GOA电路输出信号的稳定性。

Description

一种抗干扰GOA电路及驱动方法
技术领域
本发明涉及信号传输技术领域,特别涉及一种抗干扰GOA电路及驱动方法。
背景技术
目前有源矩阵有机发光二极体(Active-ma trix organic light-emittingdiode,简称AMOLED)显示面板的水平扫描线的驱动是由外接集成电路来实现的,外接集成电路可以控制各级行扫描线的逐级充电与放电,而采用阵列基板栅极驱动(Gate DriveronArray,简称GOA)技术,GOA技术是利用薄膜晶体管(Thin Film Transistor,简称TFT)液晶显示器阵列制程将栅极扫描驱动电路制作在薄膜晶体管阵列基板上,以实现逐行扫描的驱动方式,具有降低生产成本和实现面板窄边框设计的优点,为多种显示器所使用。因此GOA技术可以将行扫描驱动电路集成在显示面板的阵列基板上,显著的减少外接IC的使用量,从而降低了显示面板的生产成本以及功耗,并且能够实现显示装置的窄边框化。
现有技术中,显示面板正常显示时,EN为常低电平,面板经常需要对全屏进行拉高,来保证栅极驱动Gout持续输出高电平避免干扰等。另一方面,显示面板正常显示时,XDISC为低电平状态,但是面板刚上电时,GOA电路的部分位置电位不明确,且对后续的正常启动造成一定的延迟和干扰。
但是,显示面板的栅极驱动电路为了避免干扰及延迟,通常要求栅极驱动电路输出稳定可靠:
上拉单元单元驱动能力强,复位单元单元响应迅速,实现全屏复位,下拉单元单元持续下拉,防止出现异常电位,关态电平稳定无抬升。
发明内容
现有技术中,显示面板正常显示常出现低电平造成的干扰及延迟的问题。
针对上述问题,提出一种抗干扰GOA电路及驱动方法,通过设置拉高单元使GOA电路在规定时间段内持续输出高电平信号,去除了异常电位干扰,通过设置预置电位单元在上电时对显示屏电平进行复位,响应迅速,实现全屏复位,通过设置下拉单元在GOA电路输出低电平时对所述低电平信号进行保持,避免了干扰及延迟问题的出现,提高了GOA电路输出信号的稳定性。
第一方面,一种抗干扰GOA电路,包括:
驱动单元;
拉高单元;
预置电位单元;
下拉单元;
所述拉高单元、预置电位单元、下拉单元分别与所述驱动单元电连接;
所述驱动单元用于输出驱动电平信号到面板电极;
所述拉高单元用于通过使能电平信号使所述GOA电路在规定时间段内持续输出高电平信号;
所述预置电位单元用于在显示屏上电时对初始电平进行复位;
所述下拉单元用于在所述GOA电路输出低电平时对所述低电平信号进行保持。
结合本发明所述的抗干扰GOA电路,第一种可能的实施方式中,所述驱动单元包括:
第一驱动管、第二驱动管、第三驱动管、第四驱动管、第五驱动管、第六驱动管、第一输出驱动管、第一滤波电容、第二滤波电容;
所述第一驱动管的漏极、第二驱动管的源极、第四驱动管的栅极、第五驱动管的漏极共接,并形成第一共接点B;
所述第一驱动管的源极、所述第一驱动管的栅极、第二驱动管的栅极、第二驱动管的漏极分别用于输入第一高电平信号、第二高电平信号、第三高电平信号、第一低电平信号;
所述第三驱动管的源极与所述第四驱动管的漏极连接,所述第三驱动管的栅极与漏极共接,形成第一共接端,该第一共接端用于输入第四高电平信号;
所述第四驱动管的源极、所述第六驱动管的漏极、第一滤波电容的第一端形成第二共接端,所述第二共接端用于输入第二低电平信号;
所述第五驱动管的源极、第二滤波电容的第一端、第一输出驱动管的栅极共接,并形成第二共接点P;
所述第五驱动管的栅极用于输入第五高电平信号;
第二滤波电容的第二端与所述第六驱动管的栅极连接;
所述第六驱动管的源极与所述第一滤波电容的第二端连接;
所述第一输出驱动管的源极用于输入第六高电平信号、漏极用于输出驱动电路电平信号。
结合本发明第一种可能的实施方式,第二种可能的实施方式中,所述拉高单元包括:
第八驱动管、第二输出驱动管;
所述第八驱动管的源极与所述第二共接端连接;
所述第八驱动管的栅极、第二输出驱动管的栅极、第二输出驱动管的漏极共接,用于输入使能电平信号;
所述第八驱动管的栅极、所述第六驱动管的漏极、第一滤波电容的第一端、第三驱动管的源极共接,并形成第三共接点C;
所述第二输出驱动管的源极、第二滤波电容C2的第二端、所述第六驱动管的栅极、第一输出驱动管的漏极共接。
结合本发明第二种可能的实施方式,第三种可能的实施方式中,所述预置电位单元包括:
第十驱动管;
所述第十驱动管的栅极用于输入显示屏初始电平;
所述第十驱动管的漏极与所述第二共接端连接;
所述第十驱动管的源极与所述第一共接点B连接。
结合本发明第三种可能的实施方式,第四种可能的实施方式中,所述下拉单元包括:
第十一驱动管、第三输出驱动管;
所述第十一驱动管的栅极与所述第三共接点C连接;
所述第十一驱动管的源极与所述第二共接端连接;
所述第十一驱动管的漏极与所述第一共接点B共接;
所述第三输出驱动管的栅极与所述第三共接点C连接;
所述第三输出驱动管的源极与所述第二共接端连接;
所述第三输出驱动管的漏极与所述第二输出驱动管的源极、第二滤波电容的第二端、所述第六驱动管的栅极、第一输出驱动管的漏极共接。
第二方面,一种抗干扰GOA电路驱动方法,利用第一方面所述的抗干扰GOA电路,包括步骤:
步骤100、在显示屏的所述GOA电路中设置抗干扰模块;
步骤200、利用所述抗干扰模块保持所述GOA电路在对应时间段内持续输出高电平信号或低电平信号,以去除异常电位干扰;
步骤300、利用预置电位单元在所述显示屏启动时对初始电平进行复位。
结合本发明第二方面所述的抗干扰GOA电路驱动方法,第一种可能的实施方式中,所述步骤200包括:
步骤210、利用所述抗干扰模块中的拉高单元使所述GOA电路在规定时间段内持续输出高电平信号;
步骤220、利用所述抗干扰模块中的下拉单元使所述GOA电路在规定时间段内持续输出低电平信号。
结合本发明第一种可能的实施方式,第二种可能的实施方式中,所述步骤210包括:
步骤211、输出高电平使能信号开启所述第二输出驱动管,以输出高电平信号;
步骤212、输出高电平使能信号开启所述第八驱动管,以获取第二低电平信号;
步骤213、利用所述第二低电平信号保持所述第三输出驱动管处于关闭状态。
结合本发明第一种可能的实施方式,第三种可能的实施方式中,所述步骤220包括:
步骤221、利用高电平信号启动所述第三输出驱动管,将所述第二低电平信号输出;
步骤222、将所述第二低电平信号输出到所述第一输出驱动管栅极,以保持其在规定时间段内保持关闭。
结合本发明第一种可能的实施方式,第四种可能的实施方式中,所述步骤300包括:
步骤310、在所述显示屏启动时,利用初始电平高电平信号启动所述第十驱动管;
步骤320、所述第二低电平信号通过所述第十驱动管对所述GOA电路电平进行复位。
实施本发明所述的一种抗干扰GOA电路及驱动方法,通过设置拉高单元使GOA电路在规定时间段内持续输出高电平信号,去除了异常电位干扰,通过设置预置电位单元在上电时对显示屏电平进行复位,响应迅速,实现全屏复位,通过设置下拉单元在GOA电路输出低电平时对所述低电平信号进行保持,避免了干扰及延迟问题的出现,提高了GOA电路输出信号的稳定性。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明中抗干扰GOA电路逻辑连接示意图;
图2是本发明中抗干扰GOA电路电路连接示意图;
图3是本发明中抗干扰GOA电路驱动方法第一实施例示意图;
图4是本发明中抗干扰GOA电路驱动方法第二实施例示意图;
图5是本发明中抗干扰GOA电路驱动方法第三实施例示意图;
图6是本发明中抗干扰GOA电路驱动方法第四实施例示意图;
图7是本发明中抗干扰GOA电路驱动方法第五实施例示意图;
图8是本发明中栅极驱动时序示意图;
图9是本发明中抗干扰GOA电路级联示意图;
附图中各数字所指代的部位名称为:100——驱动单元、200——拉高单元、300——预置电位单元、400——下拉单元。
具体实施方式
下面将结合发明中的附图,对本发明中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有付出创造性劳动前提下所获得的其他实施例,都属于本发明保护的范围。
除非另有定义,本文所使用的所有的技术和科学术语与属于本发明的技术领域的技术人员通常理解的含义相同。本文中在本发明的说明书中所使用的术语只是为了描述具体的实施例的目的,不是旨在于限制本发明。本文所使用的术语“及/或”包括一个或多个相关的所列项目的任意的和所有的组合。
现有技术,显示面板正常显示常出现低电平造成的干扰及延迟的问题。
针对上述问题,提出一种抗干扰GOA电路及驱动方法。
第一方面,如图1,图1是本发明中抗干扰GOA电路逻辑连接示意图,一种抗干扰GOA电路,包括驱动单元100、拉高单元200、预置电位单元300、下拉单元400;拉高单元200、预置电位单元300、下拉单元400分别与驱动单元100电连接;驱动单元100用于输出驱动电平信号到面板电极;拉高单元200用于通过使能电平信号使GOA电路在规定时间段内持续输出高电平信号;预置电位单元300用于在显示屏上电时对初始电平进行复位;下拉单元400用于在GOA电路输出低电平时对低电平信号进行保持。
通过设置拉高单元200使GOA电路在规定时间段内持续输出高电平信号,去除了异常电位干扰,通过设置预置电位单元300在上电时对显示屏电平进行复位,响应迅速,实现全屏复位,通过设置下拉单元400在GOA电路输出低电平时对低电平信号进行保持,避免了干扰及延迟问题的出现,提高了GOA电路输出信号的稳定性。
优选地,如图2,图2是本发明中抗干扰GOA电路电路连接示意图,驱动单元100包括:第一驱动管M1、第二驱动管M2、第三驱动管M3、第四驱动管M4、第五驱动管M5、第六驱动管M6、第一输出驱动管M7、第一滤波电容C1、第二滤波电容C2;
第一驱动管M1的漏极、第二驱动管M2的源极、第四驱动管M4的栅极、第五驱动管M11的漏极共接,并形成第一共接点B;第一驱动管M1的源极、第一驱动管M1的栅极、第二驱动管M2的栅极、第二驱动管M2的漏极分别用于输入第一高电平信号、第二高电平信号、第三高电平信号、第一低电平信号;第三驱动管M3的源极与第四驱动管M4的漏极连接,第三驱动管M3的栅极与漏极共接,形成第一共接端,该第一共接端用于输入第四高电平信号;第四驱动管M4的源极、第六驱动管M6的漏极、第一滤波电容C1的第一端形成第二共接端,第二共接端用于输入第二低电平信号;第五驱动管M5的源极、第二滤波电容C2的第一端、第一输出驱动管M7的栅极共接,并形成第二共接点P;第五驱动管M5的栅极用于输入第五高电平信号;第二滤波电容C2的第二端与第六驱动管M6的栅极连接;第六驱动管M6的源极与第一滤波电容C1的第二端连接;第一输出驱动管M7的源极用于输入第六高电平信号、漏极用于输出驱动电路电平信号。
GOA电路驱动原理,如图8和9,图8是本发明中栅极驱动时序示意图,图9是本发明中抗干扰GOA电路级联示意图,在正扫第一时间段:U2D常高,D2U常低,STV高电平使得第一驱动管M1开启,U2D高电平信号经过第一驱动管M1到达B处,由于VGH常高电位使得第五驱动管M5处于常开状态,此时第二共接点P点电位也为高电平,使得主驱动管第一输出驱动管M7开启,而此时CKB为低电平状态,即此时Gout输出低电平信号。同时第一共接点B电位的高电平使得第四驱动管M4开启,VGL低电平信号经过第四驱动管M4使得C处为低电平状态。
正扫第二时间段:CKB由低电平变为高电平信号,由于第二滤波电容C2的耦合作用,使得第二共接点P点电位再次抬升,确保第一输出驱动管M7完全打开,从而CKB高电平信号经过第一输出驱动管M7,使得Gout输出高电平信号。同时由于Gout高电平信号又使得第六驱动管M6开启,VGL低电平信号经过第六驱动管M6使得C点继续保持低电平状态。
正扫第三时间段:CKB由高电平变为低电平信号,CK由低电平变为高电平信号,使得第三驱动管M3开启,即此时C处为高电平,一方面使得第十一驱动管M11开启,VGL通过第十一驱动管M11使第一共接点B处为低电平,该低电平经过常开晶体管第五驱动管M5到达第二共接点P点,使得第二共接点P点也为低电平状态,从而使第一输出驱动管M7关闭,保证Gout输出不会受到CKB的信号变化影响;C处高电平另外一方面使得第三输出驱动管M12开启,VGL低电平经过第三输出驱动管M12又使得Gout输出低电平,即保证Gout不会抬升。此时第二级的Gout输出高电平,由于级联关系可以得出,该Gout连接至第一级的RST位置处,使得第一级的第二驱动管M2开启,常低电平的D2U又可以使得第一共接点B点电位为低电平,从而再次保证第二共接点P点电位不会拉高。
依次循环,同理第五时间段是最后一级的第二驱动管M2复位拉低的信号是来自于IC输出的高电平信号,从而保证最后一级的第二共接点P点电位不会拉高。
优选地,拉高单元200包括第八驱动管M8、第二输出驱动管M9;第八驱动管M8的源极与第二共接端连接;第八驱动管M8的栅极、第二输出驱动管M9的栅极、第二输出驱动管M9的漏极共接,用于输入使能电平信号;第八驱动管M8的栅极、第六驱动管M6的漏极、第一滤波电容C1的第一端、第三驱动管M3的源极共接,并形成第三共接点C;第二输出驱动管M9的源极、第二滤波电容C2的第二端、第六驱动管M6的栅极、第一输出驱动管M7的漏极共接。
全屏拉高单元200原理:正常显示时,EN为常低电平,面板经常需要对全屏进行拉高,此时通过使能电平信号EN为高电平信号,该高电平信号经过第二输出驱动管M9可以使得Gout输出高电平,无需其他复杂的时序即可实现。同时EN高电平使得第八驱动管M8开启,低电平VGL经过第八驱动管M8使得第三共接点C处拉低,从而确保Gout持续输出高电平避免干扰。
通过设置拉高单元200使GOA电路在规定时间段内持续输出高电平信号,去除了异常电位干扰,提高了GOA电路输出信号的稳定性。
优选地,预置电位单元300包括:第十驱动管M10;第十驱动管M10的栅极用于输入显示屏初始电平;第十驱动管M10的漏极与第二共接端连接;第十驱动管M10的源极与第一共接点B连接。
全屏预置电位单元300原理:正常显示时,初始电平XDISC为低电平状态,但是面板刚上电时,GOA电路的部分位置电位不明确,且对后续的正常启动造成一定的延迟和干扰,即此时需要一个预置电位的功能单元,若XDISC为高电平,使得第十驱动管M10开启,低电平VGL信号经过预置电位单元300第十驱动管M10使得第一共接点B处为低电平状态,从而为后续GOA电路启动提供了预置电位作用。通过设置预置电位单元300在上电时对显示屏电平进行复位,响应迅速,实现全屏复位。
优选地,下拉单元400包括:第十一驱动管M11、第三输出驱动管M12;第十一驱动管M11的栅极与第三共接点C连接;第十一驱动管M11的源极与第二共接端连接;第十一驱动管M11的漏极与第一共接点B共接;第三输出驱动管M12的栅极与第三共接点C连接;第三输出驱动管M12的源极与第二共接端连接;第三输出驱动管M12的漏极与第二输出驱动管M9的源极、第二滤波电容C2的第二端、第六驱动管M6的栅极、第一输出驱动管M7的漏极共接。
下拉单元400原理:CK的高电平交流信号使得第三输出驱动管M12开启,VGL经过第三输出驱动管M12使得Gout输出低电平;CK的高电平使得第十一驱动管M11开启,VGL信号经过第十一驱动管M11使得第一共接点B点电位和第二共接点P点电位拉低,则保证第一输出驱动管M7一直处于关闭状态。后一级的输出高电平使得第二驱动管M2开启,D2U点点评经过第二驱动管M2使得第一共接点B点电位和第二共接点P点电位拉低,则保证第一输出驱动管M7一直处于关闭状态。通过设置下拉单元400在GOA电路输出低电平时对低电平信号进行保持,避免了干扰及延迟问题的出现。
第二方面,如图3,图3是本发明中抗干扰GOA电路驱动方法第一实施例示意图,一种抗干扰GOA电路驱动方法,利用第一方面的抗干扰GOA电路,包括步骤:步骤100、在显示屏的GOA电路中设置抗干扰模块;步骤200、利用抗干扰模块保持GOA电路在对应时间段内持续输出高电平信号或低电平信号,以去除异常电位干扰;步骤300、利用预置电位单元300在显示屏启动时对初始电平进行复位。
优选地,如图4,图4是本发明中抗干扰GOA电路驱动方法第二实施例示意图,步骤200包括:步骤210、利用抗干扰模块中的拉高单元200使GOA电路在规定时间段内持续输出高电平信号;步骤220、利用抗干扰模块中的下拉单元400使GOA电路在规定时间段内持续输出低电平信号。
优选地,如图5,图5是本发明中抗干扰GOA电路驱动方法第三实施例示意图,步骤210包括:步骤211、输出高电平使能信号开启第二输出驱动管M9,以输出高电平信号;步骤212、输出高电平使能信号开启第八驱动管M8,以获取第二低电平信号;步骤213、利用第二低电平信号保持第三输出驱动管M12处于关闭状态。
正常显示时,EN为常低电平,面板经常需要对全屏进行拉高,此时通过使能电平信号EN为高电平信号,该高电平信号经过第二输出驱动管M9可以使得Gout输出高电平。同时EN高电平使得第八驱动管M8开启,低电平VGL经过第八驱动管M8使得第三共接点C处拉低,从而确保Gout持续输出高电平避免干扰。
优选地,如图6,图6是本发明中抗干扰GOA电路驱动方法第四实施例示意图,步骤220包括:步骤221、利用高电平信号启动第三输出驱动管M12,将第二低电平信号输出;步骤222、将第二低电平信号输出到第一输出驱动管M7栅极,以保持其在规定时间段内保持关闭。
CK的高电平交流信号使得第三输出驱动管M12开启,VGL经过第三输出驱动管M12使得Gout输出低电平;CK的高电平使得第十一驱动管M11开启,VGL信号经过第十一驱动管M11使得第一共接点B点电位和第二共接点P点电位拉低,则保证第一输出驱动管M7一直处于关闭状态。后一级的输出高电平使得第二驱动管M2开启,D2U点点评经过第二驱动管M2使得第一共接点B点电位和第二共接点P点电位拉低,则保证第一输出驱动管M7一直处于关闭状态。通过设置下拉单元400在GOA电路输出低电平时对低电平信号进行保持,避免了干扰及延迟问题的出现。
优选地,如图7,图7是本发明中抗干扰GOA电路驱动方法第五实施例示意图,步骤300包括:步骤310、在显示屏启动时,利用初始电平高电平信号启动第十驱动管M10;步骤320、第二低电平信号通过第十驱动管M10对GOA电路电平进行复位。
实施本发明所述的一种抗干扰GOA电路及驱动方法,通过设置拉高单元200使GOA电路在规定时间段内持续输出高电平信号,去除了异常电位干扰,通过设置预置电位单元300在上电时对显示屏电平进行复位,响应迅速,实现全屏复位,通过设置下拉单元400在GOA电路输出低电平时对所述低电平信号进行保持,避免了干扰及延迟问题的出现,提高了GOA电路输出信号的稳定性。
以上仅为本发明的较佳实施例,并不用以限制本发明,凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。

Claims (10)

1.一种抗干扰GOA电路,其特征在于,包括:
驱动单元;
拉高单元;
预置电位单元;
下拉单元;
所述拉高单元、预置电位单元、下拉单元分别与所述驱动单元电连接;
所述驱动单元用于输出驱动电平信号到面板电极;
所述拉高单元用于通过使能电平信号使所述GOA电路在规定时间段内持续输出高电平信号;
所述预置电位单元用于在显示屏上电时对初始电平进行复位;
所述下拉单元用于在规定时间段内对所述GOA电路输出的低电平信号进行保持。
2.根据权利要求1所述的抗干扰GOA电路,其特征在于,所述驱动单元包括:
第一驱动管、第二驱动管、第三驱动管、第四驱动管、第五驱动管、第六驱动管、第一输出驱动管、第一滤波电容、第二滤波电容;
所述第一驱动管的漏极、第二驱动管的源极、第四驱动管的栅极、第五驱动管的漏极共接,并形成第一共接点B;
所述第一驱动管的源极、所述第一驱动管的栅极、第二驱动管的栅极、第二驱动管的漏极分别用于输入第一高电平信号、第二高电平信号、第三高电平信号、第一低电平信号;
所述第三驱动管的源极与所述第四驱动管的漏极连接,所述第三驱动管的栅极与漏极共接,形成第一共接端,该第一共接端用于输入第四高电平信号;
所述第四驱动管的源极、所述第六驱动管的漏极、第一滤波电容的第一端形成第二共接端,所述第二共接端用于输入第二低电平信号;
所述第五驱动管的源极、第二滤波电容的第一端、第一输出驱动管的栅极共接,并形成第二共接点P;
所述第五驱动管的栅极用于输入第五高电平信号;
第二滤波电容的第二端与所述第六驱动管的栅极连接;
所述第六驱动管的源极与所述第一滤波电容的第二端连接;
所述第一输出驱动管的源极用于输入第六高电平信号、漏极用于输出驱动电路电平信号。
3.根据权利要求2所述的抗干扰GOA电路,其特征在于,所述拉高单元包括:
第八驱动管、第二输出驱动管;
所述第八驱动管的源极与所述第二共接端连接;
所述第八驱动管的栅极、第二输出驱动管的栅极、第二输出驱动管的漏极共接,用于输入使能电平信号;
所述第八驱动管的栅极、所述第六驱动管M6的漏极、第一滤波电容的第一端、第三驱动管的源极共接,并形成第三共接点C;
所述第二输出驱动管的源极、第二滤波电容C2的第二端、所述第六驱动管的栅极、第一输出驱动管的漏极共接。
4.根据权利要求3所述的抗干扰GOA电路,其特征在于,所述预置电位单元包括:
第十驱动管;
所述第十驱动管的栅极用于输入显示屏初始电平;
所述第十驱动管的漏极与所述第二共接端连接;
所述第十驱动管的源极与所述第一共接点B连接。
5.根据权利要求4所述的抗干扰GOA电路,其特征在于,所述下拉单元包括:
第十一驱动管、第三输出驱动管;
所述第十一驱动管的栅极与所述第三共接点C连接;
所述第十一驱动管的源极与所述第二共接端连接;
所述第十一驱动管的漏极与所述第一共接点B共接;
所述第三输出驱动管的栅极与所述第三共接点C连接;
所述第三输出驱动管的源极与所述第二共接端连接;
所述第三输出驱动管的漏极与所述第二输出驱动管的源极、第二滤波电容的第二端、所述第六驱动管的栅极、第一输出驱动管的漏极共接。
6.一种抗干扰GOA电路驱动方法,利用权利要求1-5任一所述的抗干扰GOA电路,其特征在于,包括步骤:
步骤100、在显示屏的所述GOA电路中设置抗干扰模块;
步骤200、利用所述抗干扰模块保持所述GOA电路在对应时间段内持续输出高电平信号或低电平信号,以去除异常电位干扰;
步骤300、利用预置电位单元在所述显示屏启动时对初始电平进行复位。
7.根据权利要求6所述的抗干扰GOA电路驱动方法,其特征在于,所述步骤200包括:
步骤210、利用所述抗干扰模块中的拉高单元使所述GOA电路在规定时间段内持续输出高电平信号;
步骤220、利用所述抗干扰模块中的下拉单元使所述GOA电路在规定时间段内持续输出低电平信号。
8.根据权利要求7所述的抗干扰GOA电路驱动方法,其特征在于,所述步骤210包括:
步骤211、输出高电平使能信号开启所述第二输出驱动管,以输出高电平信号;
步骤212、输出高电平使能信号开启所述第八驱动管,以获取第二低电平信号;
步骤213、利用所述第二低电平信号保持所述第三输出驱动管处于关闭状态。
9.根据权利要求7所述的抗干扰GOA电路驱动方法,其特征在于,所述步骤220包括:
步骤221、利用高电平信号启动所述第三输出驱动管,将所述第二低电平信号输出;
步骤222、将所述第二低电平信号输出到所述第一输出驱动管栅极,以保持其在规定时间段内保持关闭。
10.根据权利要求6所述的抗干扰GOA电路驱动方法,其特征在于,所述步骤300包括:
步骤310、在所述显示屏启动时,利用初始电平高电平信号启动所述第十驱动管;
步骤320、所述第二低电平信号通过所述第十驱动管对所述GOA电路电平进行复位。
CN202210013492.2A 2022-01-06 2022-01-06 一种抗干扰goa电路及驱动方法 Pending CN114170963A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202210013492.2A CN114170963A (zh) 2022-01-06 2022-01-06 一种抗干扰goa电路及驱动方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210013492.2A CN114170963A (zh) 2022-01-06 2022-01-06 一种抗干扰goa电路及驱动方法

Publications (1)

Publication Number Publication Date
CN114170963A true CN114170963A (zh) 2022-03-11

Family

ID=80489170

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210013492.2A Pending CN114170963A (zh) 2022-01-06 2022-01-06 一种抗干扰goa电路及驱动方法

Country Status (1)

Country Link
CN (1) CN114170963A (zh)

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104575419A (zh) * 2014-12-04 2015-04-29 上海天马微电子有限公司 一种移位寄存器及其驱动方法
CN105206244A (zh) * 2015-10-29 2015-12-30 武汉华星光电技术有限公司 一种goa电路及液晶显示器
CN105513525A (zh) * 2016-02-02 2016-04-20 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器、栅极驱动电路及显示装置
CN107248401A (zh) * 2017-08-08 2017-10-13 京东方科技集团股份有限公司 Goa电路及其驱动方法、显示装置
CN107464539A (zh) * 2017-09-21 2017-12-12 京东方科技集团股份有限公司 移位寄存器单元、驱动装置、显示装置以及驱动方法
CN107610670A (zh) * 2017-10-31 2018-01-19 武汉华星光电技术有限公司 一种goa驱动电路
CN108399902A (zh) * 2018-03-27 2018-08-14 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路及显示装置
CN109036304A (zh) * 2018-07-26 2018-12-18 武汉华星光电技术有限公司 一种goa电路、显示面板及显示装置
CN111312177A (zh) * 2020-03-03 2020-06-19 武汉华星光电技术有限公司 Goa驱动电路、显示面板及显示装置
CN112185316A (zh) * 2020-10-23 2021-01-05 武汉华星光电技术有限公司 Goa电路及显示面板
CN215298812U (zh) * 2021-07-23 2021-12-24 信利(仁寿)高端显示科技有限公司 栅极驱动电路和阵列基板

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104575419A (zh) * 2014-12-04 2015-04-29 上海天马微电子有限公司 一种移位寄存器及其驱动方法
CN105206244A (zh) * 2015-10-29 2015-12-30 武汉华星光电技术有限公司 一种goa电路及液晶显示器
CN105513525A (zh) * 2016-02-02 2016-04-20 京东方科技集团股份有限公司 移位寄存器单元、移位寄存器、栅极驱动电路及显示装置
CN107248401A (zh) * 2017-08-08 2017-10-13 京东方科技集团股份有限公司 Goa电路及其驱动方法、显示装置
CN107464539A (zh) * 2017-09-21 2017-12-12 京东方科技集团股份有限公司 移位寄存器单元、驱动装置、显示装置以及驱动方法
CN107610670A (zh) * 2017-10-31 2018-01-19 武汉华星光电技术有限公司 一种goa驱动电路
CN108399902A (zh) * 2018-03-27 2018-08-14 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路及显示装置
CN109036304A (zh) * 2018-07-26 2018-12-18 武汉华星光电技术有限公司 一种goa电路、显示面板及显示装置
CN111312177A (zh) * 2020-03-03 2020-06-19 武汉华星光电技术有限公司 Goa驱动电路、显示面板及显示装置
CN112185316A (zh) * 2020-10-23 2021-01-05 武汉华星光电技术有限公司 Goa电路及显示面板
CN215298812U (zh) * 2021-07-23 2021-12-24 信利(仁寿)高端显示科技有限公司 栅极驱动电路和阵列基板

Similar Documents

Publication Publication Date Title
US7317780B2 (en) Shift register circuit
US10204582B2 (en) Shift register and driving method thereof, gate electrode driving circuit, and display device
US8248355B2 (en) Shift register and liquid crystal display using same
US11227524B2 (en) Shift register unit and driving method thereof, gate driving circuit and driving method thereof, and display device
US20160314850A1 (en) Shift register unit, method for driving the same, gate driver circuit and display device
WO2019134221A1 (zh) Goa电路
US8116424B2 (en) Shift register and liquid crystal display using same
US20040239608A1 (en) Shift register and liquid crystal display having the same
US20180211606A1 (en) Shift register circuit and driving method therefor, gate line driving circuit and array substrate
US10796780B2 (en) Shift register unit and driving method thereof, gate driving circuit and display apparatus
CN106504720A (zh) 移位寄存器单元及其驱动方法、栅极驱动装置和显示装置
CN108257567A (zh) Goa单元及其驱动方法、goa电路、触控显示装置
TW201331923A (zh) 液晶顯示裝置及其驅動方法
CN107564491A (zh) 一种关机放电电路、驱动方法、驱动电路及显示装置
CN110689858B (zh) 一种移位寄存器及其驱动方法、栅极驱动电路
CN101710478B (zh) 平面显示器、移位缓存器串及消除关机残影方法
CN101826309B (zh) 具有消除关机残影功能的液晶显示器
CN108269539A (zh) 移位寄存器单元、栅极驱动电路以及异常情况处理方法
US20200035163A1 (en) Shift register unit, gate driving circuit, display device and driving method
WO2019140943A1 (zh) 移位寄存器及其驱动方法、栅极驱动电路
CN101527109B (zh) 平面显示器及其驱动方法
US20210335181A1 (en) Display driving circuit
CN111681589B (zh) Goa电路及显示面板
CN110459185B (zh) 一种低噪声的goa驱动电路、驱动方法、和显示装置
CN114170963A (zh) 一种抗干扰goa电路及驱动方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication

Application publication date: 20220311

RJ01 Rejection of invention patent application after publication