CN110459185B - 一种低噪声的goa驱动电路、驱动方法、和显示装置 - Google Patents
一种低噪声的goa驱动电路、驱动方法、和显示装置 Download PDFInfo
- Publication number
- CN110459185B CN110459185B CN201910655474.2A CN201910655474A CN110459185B CN 110459185 B CN110459185 B CN 110459185B CN 201910655474 A CN201910655474 A CN 201910655474A CN 110459185 B CN110459185 B CN 110459185B
- Authority
- CN
- China
- Prior art keywords
- noise reduction
- node
- transistor
- terminal
- pull
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Shift Register Type Memory (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明公开了一种低噪声的GOA驱动电路、驱动方法、和显示装置,本发明的GOA驱动电路包括第一降噪模块和第二降噪模块;第二降噪模块在第二降噪节点B的控制下,对信号输出端进行降噪;第一降噪模块在第一降噪节点A的控制下,对上拉节点进行降噪;第四晶体管和第五晶体管为“串联的自开启结构”,在第一时钟信号端CK的控制下,第四晶体管和第五晶体管的输出端分别连接一降噪节点A、第二降噪节点B,实现双态的放电设计,很好的保证了第一降噪节点A的电位基本维持在VGH或VGL水平,加强了对上拉节点P的降噪能力,增加GOA的稳定性;同时第二降噪节点B再对信号输出端二次降噪声,进一步提高了输出质量。
Description
技术领域
本发明涉及显示技术领域,特别是涉及一种低噪声的GOA驱动电路、驱动方法、和显示装置。
背景技术
GOA(Gate Driver on Array,阵列基板行驱动) ,是利用现有薄膜晶体管液晶显示器Array 制程将Gate(栅极)行扫描驱动信号电路制作在Array(基板)上,实现对Gate(栅极)逐行扫描的驱动方式的一项技术。GOA技术可以省去栅极集成电路IC以及设计布线空间,不仅可以在降低材料和制作工艺两方面的成本,而且可以使产品窄边框;同时这种集成工艺还可以省去Bonding工艺,提高了产能和良率。
目前GOA驱动电路都基于移位寄存器原理,通常包括升压模块、输出模块、放电模块、降噪模块、输入及复位模块。在一般的移位寄存器中,由于输出模块的TFT主晶体管的自举作用较强,致使信号输出端GOUT信号容易受到上拉节点P的影响,设置降噪模块为信号输出端GOUT进行降噪以保证输出信号的稳定性。
目前降噪模块是一般是运用放电单元的电容耦合点位对信号输出端GOUT和上拉节点P点进行放电降噪,但是,此种方法的降噪节点A点的电位受放电单元比例影响大,且A点电压为耦合电位高电平比VGH低很多、低电平也会在VGL以下,造成降噪模块TFT晶体管的栅极控制端电压不为最佳值,在高低温时,TFT晶体管的工作状态不稳定,使降噪能力减弱,同时可靠性也相对容易失效。因此,提高降噪模块对输出信号的降噪能力是本领域技术人员亟待解决的技术问题。
发明内容
针对现有技术的不足,本申请提供了一种低噪声的GOA驱动电路,包括输入模块、输出模块、复位模块、和降噪模块;所述输入模块的输出端连接上拉节点P;所述输出模块连接上拉节点P、第一时钟信号端CK、信号输出端GOUT、以及复位模块;所述输出模块在上拉节点P的控制下,将第一时钟信号端CK的输入信号通过所述信号输出端GOUT输出;
所述降噪模块包括第一降噪模块和第二降噪模块;
所述第二降噪模块连接第一时钟信号端CK、信号输出端GOUT、以及低电平端VGL;所述第二降噪模块包括第二降噪节点B,所述第二降噪模块在第二降噪节点B的控制下,通过低电平端VGL的输入信号对信号输出端GOUT进行降噪;
所述第二降噪模块还包括第五晶体管M5,所述第五晶体管M5的输出端连接第二降噪节点B,输入端和控制端均连接第一时钟信号端CK,用于在第一时钟信号端CK的控制下,上拉第二降噪节点B的电位;
所述第一降噪模块连接第一时钟信号端CK、以及低电平端VGL;所述第一降噪模块包括第一降噪节点A;所述第一降噪模块在第一降噪节点A的控制下,通过低电平端VGL的输入信号对上拉节点P进行降噪;
所述第一降噪模块还包括第四晶体管M4,所述第四晶体管M4的控制端连接第五晶体管M5的输出端,输入端连接第一时钟信号端CK,输出端连接第一降噪节点A,用于在第五晶体管M5输出端的信号控制下,上拉第一降噪节点A的电位。
优选的,所述第一降噪模块包括第三晶体管M3,第三晶体管M3的控制端连接第一降噪节点A,第一端连接低电平端VGL,第二端连接上拉节点P,用于在第一降噪节点A的控制下,通过低电平端VGL的输入信号对上拉节点P进行降噪;
所述第二降噪模块包括第八晶体管M8,第八晶体管M8的控制端连接第二降噪节点B,第一端连接低电平端VGL,第二端连接信号输出端GOUT,用于在第二降噪节点B的控制下,通过低电平端VGL的输入信号对信号输出端GOUT进行降噪。
优选的,所述第一降噪模块和第二降噪模块还分别连接上拉节点P;
所述第二降噪模块还包括第七晶体管M7,所述第七晶体管M7用于在上拉节点P的控制下,通过低电平端VGL的输入信号下拉第二降噪节点B的电位;
所述第一降噪模块还包括第六晶体管M6,所述第六晶体管M6用于在上拉节点P的控制下,通过低电平端VGL的输入信号下拉第一降噪节点A的电位。
优选的,所述输出模块包括第十晶体管M10和第一电容C1;所述第十晶体管M10的控制端连接上拉节点P,第一端连接第一时钟信号端CK,第二端连接信号输出端GOUT;所述第一电容C1的第一端连接上拉节点P,第二端连接信号输出端GOUT。
优选的,所述输入模块包括上拉模块;所述上拉模块连接信号输入端STV、直流信号端DH、和上拉节点P,用于在信号输入端STV的控制下,通过直流信号端DH的高电平输入信号上拉上拉节点P的电位;所述输入模块还包括下拉模块;所述下拉模块连接复位端RST、直流信号端DL、和上拉节点P,用于在复位端RST的控制下,通过直流信号端DL的低电平输入信号下拉上拉节点P的电位。
优选的,所述复位模块包括第九晶体管M9,所述第九晶体管M9用于在第二时钟信号端CKB的控制下,通过低电平端VGL的输入信号下拉信号输出端GOUT的电位。
优选的,所述复位模块包括第九晶体管M9,所述第九晶体管M9用于在复位端RST的控制下,通过低电平端VGL的输入信号下拉信号输出端GOUT的电位。
本申请还提供了一种GOA驱动电路的驱动方法,包括如上所述的GOA驱动电路,所述方法包括:
在第一阶段,信号输入端STV为高电平,第一时钟信号端CK为低电平:第二时钟信号端CKB为高电平;在上拉模块信号输入端STV的控制下,上拉节点P的电位被提升到VGH以下;第一降噪节点A、第二降噪节点B均为低电平;复位模块,在第二时钟信号端CKB的控制下,通过低电平端VGL的输入信号下拉信号输出端GOUT的电位,信号输出端GOUT输出低电平;
在第二阶段,第一时钟信号端CK为高电平,第二时钟信号端CKB为低电平:上拉节点P的电位由于第十晶体管M10的耦合作用被提升至30V以上,并控制第十晶体管M10导通,信号输出端GOUT输出高电平;在上拉节点P的控制下,第六晶体管M6、第七晶体管M7导通,第一降噪节点A、第二降噪节点B被低电平端VGL的输入信号拉低至VGL;同时,信号输出端GOUT输出的信号作为下一级单元的信号输入端STV信号;
在第三阶段,第一时钟信号端CK为低电平,第二时钟信号端CKB为高电平:复位模块导通,信号输出端GOUT被低电平端VGL的输入信号下拉输出低电平;同时,下一级单元的信号输出端GOUT输出的高电平作为复位端RST的输入信号,使上拉节点P的电位被拉低至VGL,第一降噪节点A、第二降噪节点B继续保持低点位;
在第四阶段,第一时钟信号端CK为高电平,第二时钟信号端CKB为低电平:第四晶体管M4和第五晶体管M5在第一时钟信号端CK的控制下开启,第一降噪节点A、第二降噪节点B被提高至接近VGH,上拉节点P的电位处于低电平,信号输出端GOUT维持低电平;
在第五阶段,第一时钟信号端CK为低电平,第二时钟信号端CKB为高电平:由于第四晶体管M4和第五晶体管M5的电容耦合效应,第二降噪节点B的电位比VGL高一点,第一降噪节点A的电位由于第四晶体管M4的隔断维持在VGL水准,上拉节点P继续处于低电平,信号输出端GOUT继续维持低电平;
在下一帧的信号输入端STV信号到来之前,循环第四阶段和第五阶段的过程。
优选的,所述复位模块控制端的第二时钟信号端CKB被替换为复位端RST。
本申请还提供了一种显示装置,包括如上所述的GOA驱动电路。
与现有技术相比,本发明具有以下有益效果:
本发明去除了常规的电容耦合放电模块,通过第四晶体管M4和第五晶体管M5“串联的自开启结构”,实现双态的放电设计,使GOA驱动电路在信号输出端GOUT输出高电平信号之后,上拉结点P电位被拉低时,在第一时钟信号端CK高电平时,第一降噪节点A、第二降噪节点B两点的电位由于第四晶体管M4和第五晶体管M5的开启被提高至接近VGH;而在第一时钟信号端CK为低电平时,第四晶体管M4和第五晶体管M5关闭,第二降噪节点B的电位由于第四晶体管M4和第五晶体管M5自身的电容耦合效应,会比VGL高一点;而A点由于第四晶体管M4的隔断,基本维持会在VGL水准。这样,很好的保证了第一降噪节点A的电位基本维持在VGH或VGL水平,更好的控制第三晶体管M3的栅压,加强第一降噪节点A对上拉节点P的降噪能力,增加GOA的稳定性;同时运用第二降噪节点B再对信号输出端GOUT进行二次降噪声,进一步提高了输出质量。
附图说明
图1为本发明实施例一所提供的一种低噪声的GOA驱动电路的结构示意图;
图2为图1所示的GOA驱动电路的部分时序图;
图3为本发明实施例二所提供的一种低噪声的GOA驱动电路的结构示意图;
图4为图1所示的GOA驱动电路的降噪节点A与现有技术的降噪节点A的电位对比图。
附图标注:
11-上拉模块、12-下拉模块、20-输出模块、30-复位模块、41-第一降噪模块、42-第二降噪模块。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
实施例一
参见图1~2所示,本发明实施例提供了一种低噪声的GOA驱动电路。
图1是本发明第一实施例的低噪声GOA驱动电路的结构示意图,示意出了其中一级GOA驱动单元的结构。实际上GOA驱动电路,包括级联的多个GOA驱动单元。
本发明实施例提供的一种低噪声的GOA驱动电路,包括输入模块、输出模块20、复位模块30、和降噪模块。
输入模块的输出端连接上拉节点P。
输出模块20连接上拉节点P、第一时钟信号端CK、信号输出端GOUT、以及复位模块30。输出模块20在上拉节点P的控制下,将第一时钟信号端CK的输入信号通过所述信号输出端GOUT输出。
降噪模块包括第一降噪模块41和第二降噪模块42。
其中,第二降噪模块42连接第一时钟信号端CK、信号输出端GOUT、以及低电平端VGL。第二降噪模块42包括第二降噪节点B,第二降噪模块42在第二降噪节点B的控制下,通过低电平端VGL的输入信号对信号输出端GOUT进行降噪。具体的,第二降噪模块42包括第八晶体管M8,第八晶体管M8的控制端连接第二降噪节点B,第一端连接低电平端VGL,第二端连接信号输出端GOUT,用于在第二降噪节点B的控制下,通过低电平端VGL的输入信号对信号输出端GOUT进行降噪。晶体管TFT的控制端即晶体管的栅极,下同。
第二降噪模块42还包括第五晶体管M5,第五晶体管M5的输出端(第二端)连接第二降噪节点B,第五晶体管M5的输入端(第一端)和控制端均连接第一时钟信号端CK,第五晶体管M5用于在第一时钟信号端CK的控制下导通,并上拉第二降噪节点B的电位。
其中,第一降噪模块41连接第一时钟信号端CK、以及低电平端VGL;第一降噪模块41包括第一降噪节点A;第一降噪模块41在第一降噪节点A的控制下,通过低电平端VGL的输入信号对上拉节点P进行降噪。具体的,第一降噪模块41包括第三晶体管M3,第三晶体管M3的控制端连接第一降噪节点A,第一端连接低电平端VGL,第二端连接上拉节点P,用于在第一降噪节点A的控制下,通过低电平端VGL的输入信号对上拉节点P进行降噪;
第一降噪模块41还包括第四晶体管M4,第四晶体管M4的控制端连接第五晶体管M5的输出端,第四晶体管M4的输入端(第一端)连接第一时钟信号端CK,第四晶体管M4的输出端(第二端)连接第一降噪节点A。第四晶体管M4和第五晶体管M5组成了串联的自开启结构。第四晶体管M4用于在第五晶体管M5输出端的信号控制下,上拉第一降噪节点A的电位。
第一降噪模块41和第二降噪模块42还分别连接上拉节点P。第二降噪模块42还包括第七晶体管M7。第七晶体管M7的控制端连接上拉节点P,第一端连接低电平端VGL,第二端连接第二降噪节点B,第七晶体管M7用于在上拉节点P的控制下,通过低电平端VGL的输入信号下拉第二降噪节点B的电位。第一降噪模块41还包括第六晶体管M6,第六晶体管M6的控制端连接上拉节点P,第一端连接低电平端VGL,第二端连接第一降噪节点A,第六晶体管M6用于在上拉节点P的控制下,通过低电平端VGL的输入信号下拉第一降噪节点A的电位。
输出模块20包括第十晶体管M10和第一电容C1。第十晶体管M10的控制端连接上拉节点P,第十晶体管M10的第一端连接第一时钟信号端CK,第十晶体管M10的第二端连接信号输出端GOUT。第一电容C1的第一端连接上拉节点P,第二端连接信号输出端GOUT。
输入模块包括上拉模块11。上拉模块11包括第一晶体管M1,所述第一晶体管M1的控制端连接信号输入端STV,上拉模块11的第一端连接直流信号端DH,第二端连接上拉节点P。上拉模块11用于在信号输入端STV的控制下,通过直流信号端DH的高电平输入信号上拉上拉节点P的电位。
输入模块包括下拉模块12。下拉模块12包括第二晶体管M2,所述第二晶体管M2的控制端连接复位端RST,下拉模块12的第一端连接直流信号端DL,第二端连接上拉节点P。下拉模块12用于在复位端RST的控制下,通过直流信号端DL的低电平输入信号下拉上拉节点P的电位。
在本实施例中,复位模块30包括第九晶体管M9,所述第九晶体管M9的控制端连接第二时钟信号端CKB,第一端连接低电平端VGL,第二端连接信号输出端GOUT。复位模块30用于在第二时钟信号端CKB的控制下,通过低电平端VGL的输入信号下拉信号输出端GOUT的电位。
本实施例的一种GOA驱动电路,其驱动方法如下:
在第一阶段T1,信号输入端STV为高电平,第一时钟信号端CK为低电平,第二时钟信号端CKB为高电平:在上拉模块11信号输入端STV的控制下,上拉节点P的电位被提升到VGH以下;复位模块30,在第二时钟信号端CKB的控制下,通过低电平端VGL的输入信号下拉信号输出端GOUT的电位,输出模块20的信号输出端GOUT输出低电平;第一降噪节点A、第二降噪节点B均为低电平;
在第二阶段T2,第一时钟信号端CK为高电平,第二时钟信号端CKB为低电平:上拉节点P的电位由于第十晶体管M10的耦合作用被进一步提升至30V以上,上拉节点P控制第十晶体管M10导通,使输出模块20的信号输出端GOUT输出高电平;在上拉节点P的控制下,第六晶体管M6、第七晶体管M7导通,第一降噪节点A、第二降噪节点B被低电平端VGL的输入信号拉低至VGL;同时,输出模块20的信号输出端GOUT输出的信号作为下一级单元的信号输入端STV信号;
在第三阶段T3,第一时钟信号端CK为低电平,第二时钟信号端CKB为高电平:复位模块30导通,输出模块20的信号输出端GOUT被低电平端VGL的输入信号下拉并输出低电平;同时,下一级单元的信号输出端GOUT输出的高电平作为复位端RST的输入信号,使上拉节点P的电位被拉低至VGL,第一降噪节点A、第二降噪节点B继续保持低点位;
在第四阶段T4,第一时钟信号端CK为高电平,第二时钟信号端CKB为低电平:第四晶体管M4和第五晶体管M5在第一时钟信号端CK的控制下开启,第一降噪节点A、第二降噪节点B被提高至接近VGH,上拉节点P的电位处于低电平,输出模块20的信号输出端GOUT维持低电平;
在第五阶段T5,第一时钟信号端CK为低电平,第二时钟信号端CKB为高电平:由于第四晶体管M4和第五晶体管M5的电容耦合效应,第二降噪节点B的电位比VGL高一点,第一降噪节点A的电位由于第四晶体管M4的隔断维持在VGL水准;上拉节点P继续处于低电平,输出模块20的信号输出端GOUT继续维持低电平;
在下一帧的信号输入端STV信号到来之前,循环第四阶段T4和第五阶段T5的过程。
本发明的低噪声的GOA驱动电路,去除了常规的电容耦合放电模块,通过第四晶体管M4和第五晶体管M5组成了“串联的自开启结构”,实现双态的放电设计。使GOA驱动电路在信号输出端GOUT输出高电平之后,第一时钟信号端CK高电平时,第一降噪节点A、第二降噪节点B两点的电位由于第四晶体管M4和第五晶体管M5的开启被提高至接近VGH。而在第一时钟信号端CK为低电平时,第四晶体管M4和第五晶体管M5关闭,第二降噪节点B的电位由于第四晶体管M4和第五晶体管M5自身的电容耦合效应,会比VGL高一点;而A点由于第四晶体管M4的隔断,基本维持会在VGL水准。这样,很好的保证了第一降噪节点A的电位基本维持在VGH或VGL水平,使第一降噪节点A可以更好的控制第三晶体管M3的栅压,加强第一降噪节点A对上拉节点P的降噪能力,增加GOA的稳定性。同时运用第二降噪节点B再对信号输出端GOUT进行二次降噪声,进一步提高了输出质量。
实施例二
与实施例一不同的是,在本实施例中,仅包含第一时钟信号端CK,而不包含第二时钟信号端CKB,本实施例的低噪声的GOA驱动电路为单时钟信号应用,可减少时钟信号线数,电路的结构示意图如图3所示。复位模块M9 控制端的第二时钟信号端CKB被替换为复位端RST。复位模块30用于在复位端RST输入信号的控制下,通过低电平端VGL的输入信号下拉信号输出端GOUT的电位。
在信号输出端GOUT输出高电平后,复位端RST除了复位上拉节点P之外,还会直接对信号输出端GOUT进行放电,减少GOUT拉低时间,但此电路在第一时钟信号端CK为低电平时,信号输出端GOUT低电平维持没有直接的直流通路,但此时第八晶体管M8、第九晶体管M9、第十晶体管M10 的第一端和第二端之间的电压Vds基本为0,TFT 晶体管漏电流较小,信号输出端GOUT输出波形与实施例一的GOA驱动电路几乎没有差异。与实施例一相比较而因,在TFT晶体管自身漏电较大情况下,实施例一的GOA驱动电路为更加优选的方案。
本实施例二的一种GOA驱动电路,其驱动方法基本上同第一实施例所述的驱动方法,与实施例一中驱动方法不同的是,在本实施例中,所述复位模块控制端的第二时钟信号端CKB被替换为复位端RST,复位模块30用于在复位端RST信号的控制下,通过低电平端VGL的输入信号下拉信号输出端GOUT的电位。
实施例三
本实施例还提供一种显示装置,所述显示装置包括实施例一或实施例二所述的低噪声的GOA驱动电路。
与现有技术相比,本发明具有以下有益效果:
本发明的低噪声的GOA驱动电路,去除了常规的电容耦合放电模块,通过第四晶体管M4和第五晶体管M5组成了“串联的自开启结构”,实现双态的放电设计。使GOA驱动电路在信号输出端GOUT输出高电平之后,第一时钟信号端CK高电平时,第一降噪节点A、第二降噪节点B两点的电位由于第四晶体管M4和第五晶体管M5的开启被提高至接近VGH。而在第一时钟信号端CK为低电平时,第四晶体管M4和第五晶体管M5关闭,第二降噪节点B的电位由于第四晶体管M4和第五晶体管M5自身的电容耦合效应,会比VGL高一点;而A点由于第四晶体管M4的隔断,基本维持会在VGL水准。这样,很好的保证了第一降噪节点A的电位基本维持在VGH或VGL水平,使第一降噪节点A可以更好的控制第三晶体管M3的栅压,加强第一降噪节点A对上拉节点P的降噪能力,增加GOA的稳定性。同时运用第二降噪节点B再对信号输出端GOUT进行二次降噪声,进一步提高了输出质量。
应当理解的是,对本领域普通技术人员来说,可以根据上述说明加以改进或变换,所有这些改进或变换都应属于本发明所附权利要求的保护范围之内。
Claims (9)
1.一种低噪声的GOA驱动电路,包括输入模块、输出模块、复位模块、和降噪模块;所述输入模块的输出端连接上拉节点P;所述输出模块连接上拉节点P、第一时钟信号端CK、信号输出端GOUT、以及复位模块;所述输出模块在上拉节点P的控制下,将第一时钟信号端CK的输入信号通过所述信号输出端GOUT输出;其特征在于,
所述降噪模块包括第一降噪模块和第二降噪模块;
所述第二降噪模块连接第一时钟信号端CK、信号输出端GOUT、以及低电平端VGL;所述第二降噪模块包括第二降噪节点B,所述第二降噪模块在第二降噪节点B的控制下,通过低电平端VGL的输入信号对信号输出端GOUT进行降噪;
所述第二降噪模块还包括第五晶体管M5,所述第五晶体管M5的输出端连接第二降噪节点B,输入端和控制端均连接第一时钟信号端CK,用于在第一时钟信号端CK的控制下,上拉第二降噪节点B的电位;
所述第一降噪模块连接第一时钟信号端CK、以及低电平端VGL;所述第一降噪模块包括第一降噪节点A;所述第一降噪模块在第一降噪节点A的控制下,通过低电平端VGL的输入信号对上拉节点P进行降噪;
所述第一降噪模块还包括第四晶体管M4,所述第四晶体管M4的控制端连接第五晶体管M5的输出端,输入端连接第一时钟信号端CK,输出端连接第一降噪节点A,用于在第五晶体管M5输出端的信号控制下,上拉第一降噪节点A的电位;
所述第一降噪模块包括第三晶体管M3,第三晶体管M3的控制端连接第一降噪节点A,第一端连接低电平端VGL,第二端连接上拉节点P,用于在第一降噪节点A的控制下,通过低电平端VGL的输入信号对上拉节点P进行降噪;
所述第二降噪模块包括第八晶体管M8,第八晶体管M8的控制端连接第二降噪节点B,第一端连接低电平端VGL,第二端连接信号输出端GOUT,用于在第二降噪节点B的控制下,通过低电平端VGL的输入信号对信号输出端GOUT进行降噪。
2.根据权利要求1所述的GOA驱动电路,其特征在于,所述第一降噪模块和第二降噪模块还分别连接上拉节点P;
所述第二降噪模块还包括第七晶体管M7,所述第七晶体管M7用于在上拉节点P的控制下,通过低电平端VGL的输入信号下拉第二降噪节点B的电位;
所述第一降噪模块还包括第六晶体管M6,所述第六晶体管M6用于在上拉节点P的控制下,通过低电平端VGL的输入信号下拉第一降噪节点A的电位。
3.根据权利要求1所述的GOA驱动电路,其特征在于,所述输出模块包括第十晶体管M10和第一电容C1;所述第十晶体管M10的控制端连接上拉节点P,第一端连接第一时钟信号端CK,第二端连接信号输出端GOUT;所述第一电容C1的第一端连接上拉节点P,第二端连接信号输出端GOUT。
4.根据权利要求1所述的GOA驱动电路,其特征在于,所述输入模块包括上拉模块;所述上拉模块连接信号输入端STV、直流信号端DH、和上拉节点P,用于在信号输入端STV的控制下,通过直流信号端DH的高电平输入信号上拉上拉节点P的电位;所述输入模块还包括下拉模块;所述下拉模块连接复位端RST、直流信号端DL、和上拉节点P,用于在复位端RST的控制下,通过直流信号端DL的低电平输入信号下拉上拉节点P的电位。
5.根据权利要求1所述的GOA驱动电路,其特征在于,所述复位模块包括第九晶体管M9,所述第九晶体管M9用于在第二时钟信号端CKB的控制下,通过低电平端VGL的输入信号下拉信号输出端GOUT的电位。
6.根据权利要求4所述的GOA驱动电路,其特征在于,所述复位模块包括第九晶体管M9,所述第九晶体管M9用于在复位端RST的控制下,通过低电平端VGL的输入信号下拉信号输出端GOUT的电位。
7.一种GOA驱动电路的驱动方法,包括如权利要求1~6任一项所述的GOA驱动电路,其特征在于,所述方法包括:
在第一阶段,信号输入端STV为高电平,第一时钟信号端CK为低电平:第二时钟信号端CKB为高电平;在上拉模块信号输入端STV的控制下,上拉节点P的电位被提升到VGH以下;第一降噪节点A、第二降噪节点B均为低电平;复位模块,在第二时钟信号端CKB的控制下,通过低电平端VGL的输入信号下拉信号输出端GOUT的电位,信号输出端GOUT输出低电平;
在第二阶段,第一时钟信号端CK为高电平,第二时钟信号端CKB为低电平:上拉节点P的电位由于第十晶体管M10的耦合作用被提升至30V以上,并控制第十晶体管M10导通,信号输出端GOUT输出高电平;在上拉节点P的控制下,第六晶体管M6、第七晶体管M7导通,第一降噪节点A、第二降噪节点B被低电平端VGL的输入信号拉低至VGL;同时,信号输出端GOUT输出的信号作为下一级单元的信号输入端STV信号;
在第三阶段,第一时钟信号端CK为低电平,第二时钟信号端CKB为高电平:复位模块导通,信号输出端GOUT被低电平端VGL的输入信号下拉输出低电平;同时,下一级单元的信号输出端GOUT输出的高电平作为复位端RST的输入信号,使上拉节点P的电位被拉低至VGL,第一降噪节点A、第二降噪节点B继续保持低点位;
在第四阶段,第一时钟信号端CK为高电平,第二时钟信号端CKB为低电平:第四晶体管M4和第五晶体管M5在第一时钟信号端CK的控制下开启,第一降噪节点A、第二降噪节点B被提高至接近VGH,上拉节点P的电位处于低电平,信号输出端GOUT维持低电平;
在第五阶段,第一时钟信号端CK为低电平,第二时钟信号端CKB为高电平:由于第四晶体管M4和第五晶体管M5的电容耦合效应,第二降噪节点B的电位比VGL高一点,第一降噪节点A的电位由于第四晶体管M4的隔断维持在VGL水准,上拉节点P继续处于低电平,信号输出端GOUT继续维持低电平;
在下一帧的信号输入端STV信号到来之前,循环第四阶段和第五阶段的过程。
8.根据权利要求7所述的GOA驱动电路的驱动方法,其特征在于,所述复位模块控制端的第二时钟信号端CKB被替换为复位端RST。
9.一种显示装置,其特征在于,包括如权利要求1~6任一项所述的GOA驱动电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910655474.2A CN110459185B (zh) | 2019-07-19 | 2019-07-19 | 一种低噪声的goa驱动电路、驱动方法、和显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201910655474.2A CN110459185B (zh) | 2019-07-19 | 2019-07-19 | 一种低噪声的goa驱动电路、驱动方法、和显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110459185A CN110459185A (zh) | 2019-11-15 |
CN110459185B true CN110459185B (zh) | 2021-09-17 |
Family
ID=68481583
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201910655474.2A Active CN110459185B (zh) | 2019-07-19 | 2019-07-19 | 一种低噪声的goa驱动电路、驱动方法、和显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN110459185B (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111696493B (zh) * | 2020-06-29 | 2021-12-07 | 信利(仁寿)高端显示科技有限公司 | 一种栅极驱动电路以及一种正反扫描栅极驱动电路 |
CN114333701B (zh) * | 2022-01-10 | 2023-03-28 | 信利(仁寿)高端显示科技有限公司 | 一种栅极驱动电路及方法 |
Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20100075141A (ko) * | 2008-12-24 | 2010-07-02 | 삼성전자주식회사 | 게이트 구동회로 및 이를 구비한 표시 장치 |
CN104332146A (zh) * | 2014-11-12 | 2015-02-04 | 合肥鑫晟光电科技有限公司 | 移位寄存器单元、移位寄存器、栅极驱动电路和显示装置 |
CN105374314A (zh) * | 2015-12-24 | 2016-03-02 | 京东方科技集团股份有限公司 | 移位寄存单元及其驱动方法、栅极驱动电路和显示装置 |
CN106782664A (zh) * | 2017-02-21 | 2017-05-31 | 北京京东方显示技术有限公司 | 移位寄存器及其驱动方法、栅极驱动电路 |
CN107331418A (zh) * | 2017-07-31 | 2017-11-07 | 京东方科技集团股份有限公司 | 移位寄存器及其驱动方法、栅极驱动电路及显示装置 |
CN107464521A (zh) * | 2017-09-29 | 2017-12-12 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路及驱动方法、显示装置 |
CN108062938A (zh) * | 2018-01-05 | 2018-05-22 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 |
CN108766383A (zh) * | 2018-06-12 | 2018-11-06 | 京东方科技集团股份有限公司 | 移位寄存器单元及移位寄存器电路、显示装置 |
CN108806630A (zh) * | 2018-07-03 | 2018-11-13 | 京东方科技集团股份有限公司 | 移位寄存器、栅极驱动电路及显示装置 |
CN108932933A (zh) * | 2017-05-27 | 2018-12-04 | 京东方科技集团股份有限公司 | 移位寄存器、栅极驱动电路、显示装置 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103226981B (zh) * | 2013-04-10 | 2015-09-16 | 京东方科技集团股份有限公司 | 一种移位寄存器单元及栅极驱动电路 |
CN103700356A (zh) * | 2013-12-27 | 2014-04-02 | 合肥京东方光电科技有限公司 | 移位寄存器单元及其驱动方法、移位寄存器、显示装置 |
KR102348667B1 (ko) * | 2017-06-15 | 2022-01-06 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 및 이를 포함하는 디스플레이 장치 |
-
2019
- 2019-07-19 CN CN201910655474.2A patent/CN110459185B/zh active Active
Patent Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20100075141A (ko) * | 2008-12-24 | 2010-07-02 | 삼성전자주식회사 | 게이트 구동회로 및 이를 구비한 표시 장치 |
CN104332146A (zh) * | 2014-11-12 | 2015-02-04 | 合肥鑫晟光电科技有限公司 | 移位寄存器单元、移位寄存器、栅极驱动电路和显示装置 |
CN105374314A (zh) * | 2015-12-24 | 2016-03-02 | 京东方科技集团股份有限公司 | 移位寄存单元及其驱动方法、栅极驱动电路和显示装置 |
CN106782664A (zh) * | 2017-02-21 | 2017-05-31 | 北京京东方显示技术有限公司 | 移位寄存器及其驱动方法、栅极驱动电路 |
CN108932933A (zh) * | 2017-05-27 | 2018-12-04 | 京东方科技集团股份有限公司 | 移位寄存器、栅极驱动电路、显示装置 |
CN107331418A (zh) * | 2017-07-31 | 2017-11-07 | 京东方科技集团股份有限公司 | 移位寄存器及其驱动方法、栅极驱动电路及显示装置 |
CN107464521A (zh) * | 2017-09-29 | 2017-12-12 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路及驱动方法、显示装置 |
CN108062938A (zh) * | 2018-01-05 | 2018-05-22 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 |
CN108766383A (zh) * | 2018-06-12 | 2018-11-06 | 京东方科技集团股份有限公司 | 移位寄存器单元及移位寄存器电路、显示装置 |
CN108806630A (zh) * | 2018-07-03 | 2018-11-13 | 京东方科技集团股份有限公司 | 移位寄存器、栅极驱动电路及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN110459185A (zh) | 2019-11-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7203264B2 (en) | High-stability shift circuit using amorphous silicon thin film transistors | |
US11315472B2 (en) | Shift register unit, gate driving circuit and driving method thereof, display device | |
US9257084B2 (en) | Shift register unit and gate driver circuit | |
KR101944641B1 (ko) | Igzo 프로세스 기반인 게이트 전극 구동회로 | |
KR101944640B1 (ko) | Igzo 프로세스 기반인 게이트 전극 구동회로 | |
US20170316751A1 (en) | Shift register unit, gate line driving device, and driving method | |
US20160125955A1 (en) | Shift Register, Driving Method Thereof and Gate Driving Circuit | |
WO2016070543A1 (zh) | 移位寄存器单元、栅极驱动电路及显示装置 | |
WO2017117895A1 (en) | Shift register, driving method, and gate electrode drive circuit | |
US20140119493A1 (en) | Shift register and gate driving device on array substrate | |
US7760846B2 (en) | Shift register and liquid crystal display (LCD) | |
US20170092212A1 (en) | Shift register and its driving method, gate driving circuit and display device | |
US10388203B2 (en) | GOA unit circuits, methods for driving the same, and GOA circuits | |
JP2007257812A (ja) | シフトレジスタ回路およびそれを備える画像表示装置 | |
JP2009049985A (ja) | 電子回路のブートストラップポイント電圧を低下する方法、及びその方法を用いた装置 | |
CN109859669B (zh) | 一种高速栅极驱动单元及电路 | |
CN109448656B (zh) | 移位暂存器和栅极驱动电路 | |
WO2018192326A1 (zh) | 栅极驱动单元及其驱动方法、栅极驱动电路和显示装置 | |
CN110648621B (zh) | 移位寄存器及其驱动方法、栅极驱动电路及显示装置 | |
CN110459185B (zh) | 一种低噪声的goa驱动电路、驱动方法、和显示装置 | |
CN110689858A (zh) | 一种移位寄存器及其驱动方法、栅极驱动电路 | |
CN111028798B (zh) | Goa电路 | |
CN109859701B (zh) | 移位暂存器和栅极驱动电路 | |
KR102542852B1 (ko) | 게이트 구동 회로 및 디스플레이 패널 | |
CN101527109A (zh) | 平面显示器及其驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |