CN114122074A - 显示设备 - Google Patents

显示设备 Download PDF

Info

Publication number
CN114122074A
CN114122074A CN202110988718.6A CN202110988718A CN114122074A CN 114122074 A CN114122074 A CN 114122074A CN 202110988718 A CN202110988718 A CN 202110988718A CN 114122074 A CN114122074 A CN 114122074A
Authority
CN
China
Prior art keywords
auxiliary
line
scan
pixel
stages
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110988718.6A
Other languages
English (en)
Inventor
郑浚琦
崔仙暎
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN114122074A publication Critical patent/CN114122074A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/121Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/124Insulating layers formed between TFT elements and OLED elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0291Details of output amplifiers or buffers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/60OLEDs integrated with inorganic light-sensitive elements, e.g. with inorganic solar cells or inorganic photodiodes
    • H10K59/65OLEDs integrated with inorganic image sensors

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Geometry (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

本公开涉及一种显示设备。所述显示设备,包括主显示区域、组件区域和周边区域,所述显示设备包括:基底;布置在所述基底上的所述组件区域中的辅助子像素;设置于布置在所述基底上的所述周边区域中的辅助像素电路;将所述辅助子像素连接到所述辅助像素电路的连接线;布置在所述基底上的所述周边区域中并且连接到所述辅助像素电路的辅助扫描线;以及布置在所述基底上的所述周边区域中并且配置为通过所述辅助扫描线向所述辅助像素电路输出扫描信号的辅助扫描驱动电路。

Description

显示设备
相关申请的交叉引用
本申请基于并要求于2020年8月26日向韩国知识产权局提交的韩国专利申请第10-2020-0108047号的优先权,其全部内容通过引用合并于此。
技术领域
一个或多个实施例涉及一种显示设备,更具体地,涉及一种具有扩展的显示区域以甚至在布置有电子元件的区域中显示图像的显示设备。
背景技术
近来,显示设备的使用已经多样化。此外,随着显示设备变得更轻和更薄,其使用范围也逐渐扩大。
由于以各种方式利用显示设备,因此可以以各种方式设计显示设备的形状,以及与显示设备组合或关联的功能增加。
发明内容
一个或多个实施例包括具有扩展的显示区域以甚至在布置有作为电子元件的部件的区域中显示图像的显示设备。然而,这样的技术问题是示例,并且本公开不限于此。
另外的方面将部分地在随后的描述中阐述,并且部分地将从描述中变得明显,或者可以通过本公开的所呈现的实施例的实践而获知。
根据一个或多个实施例,一种显示设备包含主显示区域、组件区域和周边区域,显示设备包括:基底;多个第一像素电路,布置在所述基底上的所述主显示区域中;多条主扫描线,布置在所述基底上的所述主显示区域中,并且连接到所述多个第一像素电路;多个第二像素电路,布置在所述基底上的所述周边区域中;多条辅助扫描线,布置在所述基底上的所述周边区域中,并且连接到所述多个第二像素电路;第一扫描驱动电路,布置在所述基底上的所述周边区域中,并且配置为通过所述多条主扫描线向所述多个第一像素电路输出第一扫描信号;以及第二扫描驱动电路,布置在所述基底上的所述周边区域中,并且配置为通过所述多条辅助扫描线向所述多个第二像素电路输出第二扫描信号,其中,所述第二扫描信号的输出间隔大于所述第一扫描信号的输出间隔。
所述第二扫描驱动电路可以包括多个第二级和设置在相邻的第二级之间的多个虚设级,并且所述多条辅助扫描线分别可以连接到所述多个第二级之中的相应第二级。
所述多条辅助扫描线中的每一个可以包括:连接到所述多个第二像素电路的第一辅助扫描线;以及将所述第一辅助扫描线连接到所述相应第二级的输出线的第二辅助扫描线。
所述第一辅助扫描线和所述第二辅助扫描线可以形成为单片。
所述第一辅助扫描线和所述第二辅助扫描线可以布置在不同的层上,绝缘层插入在所述第一辅助扫描线和所述第二辅助扫描线之间,并且通过形成在所述绝缘层中的接触孔连接。
所述多条辅助扫描线的所述第二辅助扫描线的长度可以彼此不同。
所述多条辅助扫描线中的至少一个可以具有弯曲部分,并且所述第二辅助扫描线可以具有彼此不同数量的所述弯曲部分。
所述显示设备还可以包括电压供应线,其布置在所述周边区域中并且包括与具有所述弯曲部分的所述第二辅助扫描线的一部分重叠的区域。
所述多个第二级和所述多个虚设级中的每一个可以包括移位级和输出缓冲器。
所述多个第二级的所述输出缓冲器的尺寸可以与连接到所述输出缓冲器的所述第二辅助扫描线的长度成比例。
所述第一扫描驱动电路可以包括多个第一级,并且所述多个第一级的每一个可以包括移位级和输出缓冲器。
所述多个第二级的输出缓冲器的尺寸可以不同于所述多个第一级的所述输出缓冲器的尺寸。
所述显示设备还可以包括:第一子像素,布置在所述基底上的所述主显示区域中并且连接到所述多个第一像素电路;第二子像素,布置在所述基底上的所述组件区域中;以及连接线,将所述第二子像素连接到所述多个第二像素电路。
根据一个或多个实施例,一种显示设备包含主显示区域、组件区域和周边区域,显示设备包括:基底;辅助子像素,布置在所述基底上的所述组件区域中;辅助像素电路,布置在所述基底上的所述周边区域中;连接线,将所述辅助子像素连接到所述辅助像素电路;辅助扫描线,布置在所述基底上的所述周边区域中,并且连接到所述辅助像素电路;以及辅助扫描驱动电路,布置在所述基底上的所述周边区域中,并且配置为通过所述辅助扫描线向所述辅助像素电路输出扫描信号,其中,所述辅助扫描驱动电路可以包括多个级和设置在相邻级之间的多个虚设级,并且所述辅助扫描线可以连接到所述多个级之中的相应级。
所述辅助扫描线可以包括连接到所述第二像素电路的第一辅助扫描线和将所述第一辅助扫描线连接到所述相应级的输出线的第二辅助扫描线。
所述多个级和所述多个虚设级的每一个可以包括移位级和输出缓冲器,并且所述多个级的所述输出缓冲器的尺寸可以与连接到所述输出缓冲器的所述第二辅助扫描线级的长度成正比。
所述第二辅助扫描线可以具有弯曲部分。
所述显示设备还可以包括布置在所述周边区域中并且包括与所述第二辅助扫描线重叠的区域的电压供应线。
所述第一辅助扫描线和所述第二辅助扫描线可以布置在不同的层上,绝缘层插入在所述第一辅助扫描线和所述第二辅助扫描线之间,并且通过形成在所述绝缘层中的接触孔连接。
所述显示设备还可以包括:主子像素,布置在所述基底上的所述主显示区域中;主像素电路,布置在所述基底上的所述主显示区域中,并且连接到所述主子像素;主扫描线,布置在所述基底上的所述主显示区域中,并且连接到所述主像素电路;以及主扫描驱动电路,布置在所述基底上的所述周边区域中,并且配置为通过所述主扫描线向所述主像素电路输出扫描信号。
附图说明
通过结合附图进行的以下描述,本公开的某些实施例的上述和其他方面、特征和优点将更加明显,其中:
图1是根据一实施例的显示设备的透视图;
图2A和图2B是根据一实施例的显示设备的一部分的截面图;
图3是可以包括在图1的显示设备中的显示面板的平面图;
图4是根据一实施例的显示面板的区域的一部分的平面图;
图5是根据一实施例的主扫描线和辅助扫描线的布置的平面图;
图6是示出施加到图5的主扫描线和辅助扫描线的扫描信号的时序图;
图7和图8是根据一实施例的扫描驱动电路的框图;
图9是图7和图8的扫描驱动电路的扫描信号输出块的视图;
图10是根据一实施例的图3的区域A的放大平面图;
图11是根据一实施例的图3的区域B的放大平面图;
图12A和图12B是辅助扫描线的截面图;
图13和图14是根据一实施例的第二辅助扫描线的视图;
图15和图16是配置为驱动第一子像素和第二子像素的像素电路的等效电路图;
图17是可以包括在图1的显示设备中的显示面板的平面图;
图18是根据一实施例的图17的区域C的放大平面图;
图19是根据一实施例的图17的区域D的放大平面图;以及
图20是根据一实施例的显示面板的一部分的截面图。
具体实施方式
现在将详细参考实施例,其示例在附图中示出,其中相同的附图标记始终指代相同的元件。在这点上,本实施例可以具有不同的形式并且不应被解释为限于在此阐述的描述。因此,下面仅通过参考附图来描述实施例以解释本描述的方面。如本文所用,术语“和/或”包括一个或多个相关联的所列项目的任一个和所有组合。在整个公开内容中,表述“a、b和c中的至少一个”表示仅a、仅b、仅c、a和b两者、a和c两者、b和c两者、a、b和c的全部、或其变体。
由于本描述允许各种改变和众多实施例,因此将在附图中示出并在书面描述中描述某些实施例。本公开的效果和特征以及实现它们的方法将参考以下参考附图详细描述的实施例来阐明。然而,本公开不限于以下实施例并且可以以各种形式体现。
在下文中,将参考附图描述实施例,其中,相同的附图标记始终指代相同的元件,并且省略其重复描述。
将进一步理解的是,当层、区域或元件被称为在另一层、区域或元件“上”时,它可以直接或间接地在另一层、区域或元件上。即,例如,可以存在中间层、中间区域或中间元件。为了便于说明,附图中元件的尺寸可能被放大或缩小。例如,由于附图中元件的尺寸和厚度是为了便于说明而任意示出的,因此本公开不限于此。
如本文所用,“在平面图上”是指从上方观察目标部分,而“在横截面图上”是指从侧面观察垂直截取的目标部分的横截面。如本文所用,当第一元件被称为“重叠”第二元件时,这意味着第一元件布置在第二元件之上或之下。
如本文所用,x轴、y轴和z轴不限于直角坐标系的三个轴并且可以在更广泛的意义上进行解释。例如,x轴、y轴和z轴可以彼此垂直或者可以表示彼此不垂直的不同方向。
图1是根据一实施例的显示设备1的透视图。
参照图1,显示设备1包括显示区域DA和显示区域DA外的周边区域DPA。显示区域DA包括组件区域CA和至少部分地围绕组件区域CA的主显示区域MDA。即,组件区域CA和主显示区域MDA可以单独显示图像或彼此协作地显示图像。周边区域DPA是一种其中不布置显示元件的非显示区域。显示区域DA可以完全由周边区域DPA包围。
根据图1,一个组件区域CA布置在主显示区域MDA内侧。在另一实施例中,显示设备1可以包括两个或更多个组件区域CA。多个组件区域CA的形状和尺寸可以彼此不同。在作为与显示设备1的顶表面大致垂直的方向上的视图的平面图中,组件区域CA可以具有各种形状,包括圆形、椭圆形、诸如四边形的多边形、星形和菱形。此外,根据图1,组件区域CA布置在在平面图中具有近似四边形形状的主显示区域MDA的上中央部分中,组件区域CA可以布置在一侧,例如,在作为四边形的主显示区域MDA的右上侧或左下侧。
显示设备1可以通过使用布置在主显示区域MDA中的多个第一子像素Pm(或主子像素)和布置在组件区域CA中的多个第二子像素Pa(或辅助子像素)来显示图像。
如下文参照图2A和图2B所描述的,作为电子元件的组件40可以布置在显示面板10(参考图2A)下方以对应于组件区域CA。组件40是使用红外线或可见光等的相机并且可以包括成像元件。可替代地,组件40可以包括太阳能电池、闪光灯、照度传感器、接近传感器、虹膜传感器。可替代地,组件40可以具有感测声音的功能。为了增加组件40的功能性,组件区域CA可以包括透射区域TA,从组件40输出或从外部向组件40进入的光和/或声音可穿过所述透射区域TA。在根据一实施例的显示面板10(参考图2A)和包括所述显示面板10(参考图2A)的显示设备1中,当光穿过组件区域CA时,组件区域CA的透光率可以是10%或更多、25%或更多、40%或更多、50%或更多、85%或更多、或者90%或更多。
多个第二子像素Pa可以布置在组件区域CA中。多个第二子像素Pa可以响应于数据信号显示图像。在组件区域CA中显示的图像是辅助图像并且具有比在主显示区域MDA中显示的图像的分辨率低的分辨率。由于组件区域CA包括光和声音可以穿过的透射区域TA,组件区域CA中的单位面积中的像素数可以少于主显示区域MDA中的像素数。在其中子像素没有布置在透射区域TA中的情况下,组件区域CA中每单位面积的第二子像素Pa的数量可以小于主显示区域MDA中每单位面积的第一子像素Pm的数量。
图2A和图2B是根据一实施例的显示设备1的一部分的截面图。
参照图2A,显示设备1可以包括显示面板10和与显示面板10重叠的组件40。保护显示面板10的覆盖窗口(未示出)可进一步布置在显示面板10上。
显示面板10包括组件区域CA和主显示区域MDA。组件区域CA是在平面图中与组件40重叠的区域。图像可以显示在主显示区域MDA和组件区域CA中。显示面板10可以包括基底100、设置在基底100之上的显示层DISL、触摸屏层TSL、光学功能层OFL和面板保护层PB。触摸屏层TSL和光学功能层OFL可以设置在显示层DISL上。面板保护层PB可以设置在基底100下方。
显示层DISL可以包括电路层PCL、发光元件EDm、EDa以及封装层ENCM。电路层PCL可以包括薄膜晶体管TFT。发光元件EDm、EDa可以是显示元件。封装层ENCM可以包括薄膜封装层TFEL或封装基底(未示出)。绝缘层IL、IL'可以布置在基底100和显示层DISL中的封装层ENCM之间。
第一像素电路PCm(或主像素电路)和与其连接的第一发光元件EDm可以布置在显示面板10的主显示区域MDA中。第一像素电路PCm可以包括至少一个薄膜晶体管TFT并且控制第一发光元件EDm的发光。由第一子像素Pm显示的图像可以通过第一发光元件EDm的发光来实现。
第二发光元件EDa布置在显示面板10的组件区域CA中。由第二子像素Pa显示的图像可以通过第二发光元件EDa的发光来实现。在本实施例中,驱动第二发光元件EDa的第二像素电路PCa(或辅助像素电路)不布置在组件区域CA中,而可以布置在作为非显示区域的周边区域DPA中。在另一实施例中,第二像素电路PCa可以布置在主显示区域MDA的一部分中,或者布置在主显示区域MDA与组件区域CA之间。第二像素电路PCa(或辅助像素电路)的位置不限于上述区域,并且可以形成在平面图中不与第二发光元件EDa重叠的任何区域中。
第二像素电路PCa可以包括至少一个薄膜晶体管TFT并且通过连接线TWL电连接到第二发光元件EDa。第二像素电路PCa可以控制第二发光元件EDa的发光。其中布置有第二发光元件EDa的组件区域CA的区域可以被称为辅助显示区域ADA。
另外,其中没有布置作为显示元件的第二发光元件EDa的组件区域CA的区域可以被称为透射区域TA。透射区域TA可以是从布置在组件区域CA中的组件40发射的光/信号或者入射到组件40的光/信号穿过的区域。辅助显示区域ADA和透射区域TA可以沿x方向和y方向交替地布置在组件区域CA中。将第二像素电路PCa连接到第二发光元件EDa的连接线TWL可以布置在透射区域TA中。连接线TWL可以包括具有高透射率的透明导电材料,因此,即使当连接线TWL布置在透射区域TA中时,也可以确保透射区域TA的透射率。
在本实施例中,由于第二像素电路PCa没有布置在组件区域CA中,所以可以确保透射区域TA的面积,从而可以进一步提高透光率。
电路层PCL和显示元件可以由薄膜封装层TFEL或封装基底(未示出)覆盖。在一实施例中,如图2A所示,薄膜封装层TFEL可以包括至少一个无机封装层和至少一个有机封装层。在一实施例中,薄膜封装层TFEL可以包括第一无机封装层131和第二无机封装层133以及设置在它们之间的有机封装层132。
第一无机封装层131和第二无机封装层133可以包括至少一种无机绝缘材料,包括氧化硅(SiO2)、氮化硅(SiNx)、氮氧化硅(SiOxNy)、氧化铝(Al2O3)、氧化钛(TiO2)、氧化钽(Ta2O5)、氧化铪(HfO2)和氧化锌(ZnOx(ZnO和/或ZnO2))。有机封装层132可以包括聚合物类材料。聚合物类材料可以包括硅类树脂、丙烯酸类树脂、环氧类树脂、聚酰亚胺(PI)和聚乙烯。
第一无机封装层131、有机封装层132和第二无机封装层133可以形成为一个整体以覆盖主显示区域MDA和组件区域CA。
在其中封装层ENCM是封装基底(未示出)的情况下,封装基底可以面向基底100,显示元件设置在封装基底和基底100之间。封装基底和显示元件之间可能存在间隙。封装基底可以包括玻璃。包括玻璃料等的密封剂布置在基底100和封装基底之间。密封剂可以布置在周边区域DPA中。布置在周边区域DPA中以围绕显示区域DA的密封剂可以防止湿气渗透通过显示区域DA的侧面。
触摸屏层TSL可以获得与外部输入(例如,触摸事件)相对应的坐标信息。触摸屏层TSL可以包括触摸电极和连接到触摸电极的触摸布线。触摸屏层TSL可以通过使用自电容方法或互电容方法来感测外部输入。
触摸屏层TSL可以形成在薄膜封装层TFEL上。可替代地,触摸屏层TSL可以单独地形成在触摸基底上,然后通过诸如光学透明粘合剂(OCA)的粘合剂层耦接到薄膜封装层TFEL。在一实施例中,触摸屏层TSL可以直接形成在薄膜封装层TFEL上。在这种情况下,粘合剂层可以不布置在触摸屏层TSL和薄膜封装层TFEL之间。
光学功能层OFL可以包括防反射层。防反射层可以降低从外部入射到显示设备1上的光(外部光)的反射率。
在一实施例中,光学功能层OFL可以是偏振膜。光学功能层OFL可以包括与透射区域TA相对应的开口OFL_OP。因此,可以显著地提高透射区域TA的透光率。开口OFL_OP可以填充有诸如光学透明树脂(OCR)的透明材料。
在一实施例中,光学功能层OFL可以包括滤光板,所述滤光板包括黑矩阵和滤色器。
在一实施例中,光学功能层OFL还可以包括设置在防反射层上的多层结构。多层结构可以包括第一层和设置在第一层上的第二层。第一层和第二层可以包括有机绝缘材料并且具有不同的折射率。作为示例,第二层的折射率可以大于第一层的折射率。
覆盖窗口(未示出)可以布置在显示面板10上以保护显示面板10。光学功能层OFL可以通过使用光学透明粘合剂附接到覆盖窗口(未示出)或者通过使用光学透明粘合剂附接到触摸屏层TSL。
面板保护层PB可以附着在基底100下方以支撑和保护基底100。面板保护层PB可以包括与组件区域CA相对应的开口PB_OP。面板保护层PB可以通过包括开口PB_OP来提高组件区域CA的透光率。面板保护层PB可以包括聚对苯二甲酸乙二醇酯(PET)或聚酰亚胺(PI)。
组件区域CA的面积可以大于其中布置组件40的区域。因此,面板保护层PB的开口PB_OP的面积可能与组件区域CA的面积不一致。
此外,多个组件40可以布置在组件区域CA中。多个组件40可以具有不同的功能。作为示例,多个组件40可以包括相机(成像元件)、太阳能电池、闪光灯、照度传感器、接近传感器和虹膜传感器之中的至少两个。
如图2B所示,根据一实施例的显示设备1可以包括在组件区域CA中的第二发光元件EDa下方的底部金属层BML。在平面图中,底部金属层BML可以与第二发光元件EDa重叠。底部金属层BML可以设置在基底100和第二发光元件EDa之间。底部金属层BML可以阻挡到达第二发光元件EDa的外部光。底部金属层BML可以设置为对应于整个组件区域CA并且包括与透射区域TA相对应的底部孔。在这种情况下,底部孔可以以诸如多边形、圆形或不规则形状的各种形状提供,以调整外部光的衍射特性。
图3是可以包括在图1的显示设备中的显示面板10的平面图。
参照图3,构成显示面板10的各种元件布置在基底100之上。基底100包括显示区域DA和围绕显示区域DA的周边区域DPA。显示区域DA包括其中显示主图像的主显示区域MDA以及包括透射区域TA并且其中显示辅助图像的组件区域CA。辅助图像可以与主图像配合形成一个完整的图像,或者可以是独立于主图像的图像。
多个第一子像素Pm布置在主显示区域MDA中。第一子像素Pm的每一个可以包括诸如有机发光二极管OLED(见图15)的显示元件。驱动第一子像素Pm的第一像素电路PCm布置在主显示区域MDA中并且可以与第一子像素Pm重叠。每个第一子像素Pm可以发射例如红光、绿光、蓝光或白光。主显示区域MDA可以由封装层覆盖,从而保护其免受外部空气或湿气等的影响。
组件区域CA可以如上所述布置在主显示区域MDA的一侧上或者布置在显示区域DA内部并且由主显示区域MDA围绕。多个第二子像素Pa布置在组件区域CA中。多个第二子像素Pa中的每一个可以包括诸如有机发光二极管的显示元件。驱动第二子像素Pa的第二像素电路PCa可以布置在靠近组件区域CA的周边区域DPA中。作为示例,在其中组件区域CA布置在显示区域DA的顶部的情况下,第二像素电路PCa可以布置在周边区域DPA中。第二像素电路PCa可以形成在周边区域DPA中的指定区域中。以下,其中配置有第二像素电路PCa的周边区域DPA的区域称为像素电路区域PCA。第二像素电路PCa和实现第二子像素Pa的显示元件可以通过在y方向上延伸的连接线TWL彼此连接。
每个第二子像素Pa可以发射例如红光、绿光、蓝光或白光。组件区域CA可以由封装层覆盖,从而保护其免受外部空气或湿气等的影响。
组件区域CA可以具有透射区域TA。透射区域TA可以围绕多个第二子像素Pa。可替代地,透射区域TA和多个第二子像素Pa可以沿着x方向和y方向以格子配置交替地布置。
组件区域CA包括透射区域TA,因此,组件区域CA的分辨率可以低于主显示区域MDA的分辨率。作为示例,组件区域CA的分辨率可以是主显示区域MDA的分辨率的大约1/2、3/8、1/3、1/4、2/9、1/8、1/9、1/16。作为示例,主显示区域MDA的分辨率可以是400ppi或更高,而组件区域CA的分辨率可以是大约200ppi或大约100ppi。
驱动第一子像素Pm和第二子像素Pa的每个像素电路可以电连接到布置在周边区域DPA中的外部电路。第一扫描驱动电路SDRV1至第四扫描驱动电路SDRV4、端子部分PAD、驱动电压供应线11和公共电压供应线13可以布置在周边区域DPA中。
第一扫描驱动电路SDRV1(或第一主扫描驱动电路)和第三扫描驱动电路SDRV3(或第二主扫描驱动电路)彼此面对,主显示区域MDA设置在第一扫描驱动电路SDRV1和第三扫描驱动电路SDRV3之间,并且可以分别布置在周边区域DPA的左侧和周边区域DPA的右侧。第一扫描驱动电路SDRV1和第三扫描驱动电路SDRV3可以通过主扫描线SLm向驱动第一子像素Pm的第一像素电路PCm施加第一扫描信号。主显示区域MDA中与第一子像素Pm相对应的第一像素电路PCm的一些可以电连接到第一扫描驱动电路SDRV1,并且其余的第一像素电路PCm可以电连接到第三扫描驱动电路SDRV3。
第二扫描驱动电路SDRV2(或第一辅助扫描驱动电路)和第四扫描驱动电路SDRV4(或第二辅助扫描驱动电路)彼此面对并且可以分别布置在基底100上部的周边区域DPA的左侧和右侧,像素电路区域PCA设置在第二扫描驱动电路SDRV2和第四扫描驱动电路SDRV4之间。第二扫描驱动电路SDRV2和第四扫描驱动电路SDRV4可以通过辅助扫描线SLa向驱动组件区域CA中的第二子像素Pa的第二像素电路PCa的每一个施加第二扫描信号。与第二子像素Pa相对应的第二像素电路PCa的一些可以电连接到第二扫描驱动电路SDRV2,并且其余的第二像素电路PCa可以电连接到第四扫描驱动电路SDRV4。
在通过使用从主扫描线分支的辅助扫描线通过驱动第一像素电路PCm的扫描驱动电路来驱动第二像素电路PCa的情况下,分别连接到第一像素电路PCm和第二像素电路PCa的扫描线之间的负载可能出现差异,因此可能会出现第一子像素Pm和第二子像素Pa之间的亮度差异。相比之下,在一实施例中,驱动第一像素电路PCm的扫描驱动电路和驱动第二像素电路PCa的扫描驱动电路独立地配置,并且主扫描线SLm和辅助扫描线SLa独立地配置,因此,第一像素电路PCm和第二像素电路PCa可以独立地驱动。因此,可以通过减少扫描信号的负载偏差来减少主显示区域MDA和组件区域CA之间的图像质量偏差。
端子部分PAD可以布置在基底100的一侧。端子部分PAD没有由绝缘层覆盖并且暴露且连接到显示电路板30。显示驱动器32可以布置在显示电路板30上。
显示电路板30可以产生传送到第一扫描驱动电路SDRV1至第四扫描驱动电路SDRV4的控制信号。显示驱动器32产生数据信号。产生的数据信号可以通过扇出布线FW和连接到扇出布线FW的主数据线DLm传送到主像素电路PCm。
显示驱动器32可以向驱动电压供应线11供应驱动电压ELVDD(见图15)并且向公共电压供应线13供应公共电压ELVSS(见图15)。驱动电压ELVDD(见图15)可以通过连接到驱动电压供应线11的驱动电压线PL被施加到与第一子像素Pm和第二子像素Pa相对应的第一像素电路PCm和第二像素电路PCa。公共电压ELVSS(见图15)可以通过公共电压供应线13施加到显示元件的对电极。
驱动电压供应线11可以在主显示区域MDA的底部沿x方向延伸。公共电压供应线13可以具有环形形状,所述环形形状具有一个开口侧以部分地围绕主显示区域MDA。
虽然图3表示其中存在一个组件区域CA的情况,但也可以提供多个组件区域CA。在这种情况下,多个组件区域CA彼此间隔开。第一相机可以布置为对应于一个组件区域CA,并且第二相机可以布置为对应于另一组件区域CA。可替代地,可以将相机布置为对应于一个组件区域CA,并且可以将红外传感器布置为对应于另一组件区域CA。多个组件区域CA的形状和尺寸可以彼此不同。
组件区域CA可以具有圆形、椭圆形、多边形或不规则形状。在一实施例中,组件区域CA可以具有八边形形状。组件区域CA可以具有各种形状的多边形,诸如四边形和六边形。组件区域CA可以由主显示区域MDA围绕。
图4是根据一实施例的显示面板10的区域的一部分的平面图。在一实施例中,图4示出了组件区域CA、设置为围绕组件区域CA的主显示区域MDA以及周边区域DPA的一部分。
参照图4,多个第一子像素Pm可以布置在主显示区域MDA中。在本说明书中,子像素是显示原色并且包括发光的发射区域的最小单位。在其中有机发光二极管用作显示元件的情况下,发射区域可以由如下所述的像素限定层119(见图20)的开口限定。多个第一子像素Pm中的每一个可以发射红光、绿光、蓝光或白光。
在一实施例中,布置在主显示区域MDA中的第一子像素Pm可以包括第一颜色子像素Pmr、第二颜色子像素Pmg和第三颜色子像素Pmb。第一颜色子像素Pmr、第二颜色子像素Pmg和第三颜色子像素Pmb可以分别发射红光、绿光和蓝光。第一子像素Pm可以以PenTile配置来布置。
作为示例,第一颜色子像素Pmr分别布置在第二颜色子像素Pmg设置在虚拟四边形的中心的虚拟四边形的顶点之中的第一顶点和第三顶点上,并且第三颜色子像素Pmb分别布置在作为其余顶点的第二顶点和第四顶点上。第二颜色子像素Pmg的尺寸可以小于第一颜色子像素Pmr和第三颜色子像素Pmb的尺寸。
这种像素排列结构被称为PenTile矩阵结构或PenTile结构。通过应用渲染,其中通过共享其相邻像素的颜色来表示像素的颜色,可以经由少量像素获得高分辨率。
虽然在图4所公开的实施例中,多个第一子像素Pm以PenTile矩阵结构布置,但是本实施例不限于此。作为示例,多个第一子像素Pm可以以各种配置布置,诸如条形结构、镶嵌排列结构和Delta排列结构。
在主显示区域MDA中,第一像素电路PCm在平面图中可以与第一子像素Pm重叠并且在x方向和y方向上以矩阵配置布置。在本说明书中,第一像素电路PCm表示驱动一个第一子像素Pm的像素电路的单位。
多个第二子像素Pa可以布置在组件区域CA中。多个第二子像素Pa中的每一个可以发射红光、绿光、蓝光或白光。在一实施例中,布置在组件区域CA中的第二子像素Pa可以包括第一颜色子像素Par、第二颜色子像素Pag和第三颜色子像素Pab。第一颜色子像素Par、第二颜色子像素Pag和第三颜色子像素Pab可以分别发射红光、绿光和蓝光。
组件区域CA中每单位面积的第二子像素Pa的数量可以小于主显示区域MDA中每单位面积的第一子像素Pm的数量。作为示例,每单位面积的第二子像素Pa的数量和每单位面积的第一子像素Pm的数量可以以1:2、1:4、1:8或1:9的比率提供。即,组件区域CA的分辨率可以是主显示区域MDA的分辨率的1/2、1/4、1/8或1/9。图4表示其中组件区域CA的分辨率是1/8的情况。
组件区域CA中的第二子像素Pa可以以各种形状布置。第二子像素Pa的一些可以形成像素组并且在像素组内部以诸如PenTile结构、条形结构、镶嵌结构和Delta排列结构的各种配置布置。
可替代地,如图4所示,第二子像素Pa可以分散在组件区域CA内。也就是说,第二子像素Pa之间的距离可以部分地增加到第一子像素Pm之间的距离。组件区域CA的没有布置第二子像素Pa的区域可以是具有高透光率的透射区域TA。
控制第二子像素Pa的发光的第二像素电路PCa可以布置在像素电路区域PCA中,所述像素电路区域PCA设置在与组件区域CA相邻的周边区域DPA中。第二像素电路PCa没有布置在组件区域CA中,因此组件区域CA可以确保更宽的透射区域TA。
第二像素电路PCa可以通过连接线TWL连接到第二子像素Pa。因为RC延迟可能根据连接线TWL的长度而变化,所以可以考虑连接线TWL的长度来布置第二像素电路PCa。在一实施例中,第二像素电路PCa可以布置在延长线上,所述延长线连接沿y方向布置的第二子像素Pa。此外,可以沿y方向布置与沿y方向布置的第二子像素Pa的数量相同数量的第二像素电路PCa。作为示例,如图4所示,在其中两个第二子像素Pa沿y方向布置在组件区域CA中的情况下,两个第二像素电路PCa可以沿y方向布置在周边区域DPA中。
连接线TWL可以在y方向上延伸并且连接第二子像素Pa和第二像素电路PCa。当连接线TWL连接到第二子像素Pa时,可以表示连接线TWL电连接到构成第二子像素Pa的显示元件的像素电极之一。当连接线TWL连接到第二像素电路PCa时,可以是指连接线TWL电连接到至少一个电路元件,例如构成第二像素电路PCa的薄膜晶体管。
连接线TWL可以包括第一连接线TWL1和第二连接线TWL2。第一连接线TWL1和第二连接线TWL2可以布置在不同的层上。在其中第一连接线TWL1和第二连接线TWL2布置在不同的层上的情况下,它们可以通过接触孔彼此连接。第一连接线TWL1的导电率可以高于第二连接线TWL2的导电率。由于第一连接线TWL1布置在周边区域DPA中并且不需要确保透光率,所以第一连接线TWL1可以包括具有比第二连接线TWL2低的透光率但具有比第二连接线TWL2更高导电率的材料。因此,可以减小连接线TWL的电阻。
第一连接线TWL1可以布置在周边区域DPA中并且连接到第二像素电路PCa。第一连接线TWL1可以包括包含钼(Mo)、铝(Al)、铜(Cu)和钛(Ti)的导电材料并且包括包含上述材料的单层或多层。可以在第二像素电路PCa之间提供多条第一连接线TWL1。在一实施例中,第一连接线TWL1可以包括布置在不同层上的第(1-1)条连接线TWL1a和第(1-2)条连接线TWL1b。作为示例,第(1-1)条连接线TWL1a可以与数据线DL布置在相同层上并且可以包括与数据线DL相同的材料。第(1-2)条连接线TWL1b和第(1-1)条连接线TWL1a可以布置成在其间插入绝缘层。第(1-1)条连接线TWL1a和第(1-2)条连接线TWL1b可以布置在沿x方向彼此相邻设置的第二像素电路PCa之间并且在平面图中至少部分弯曲。布置在不同层上的第(1-1)条连接线TWL1a和第(1-2)条连接线TWL1b可以提供为多条并且交替地布置在多个第二像素电路PCa之间的区域中。
第二连接线TWL2可以布置在组件区域CA中并且在组件区域CA的边缘连接到第一连接线TWL1。第二连接线TWL2可以包括透明导电材料。作为示例,第二连接线TWL2可以包括透明导电氧化物(TCO)。第二连接线TWL2可以包括诸如氧化铟锡(ITO)、氧化铟锌(IZO)、氧化锌(ZnO)、氧化铟(In2O3)、氧化铟镓(IGO)或氧化铝锌(AZO)的导电氧化物。
第二连接线TWL2的长度可以相同。作为示例,多条第二连接线TWL2的端部可以延伸至组件区域CA和主显示区域MDA之间的边界,主显示区域MDA设置在其中布置有第二像素电路PCa的相对侧。这旨在通过第二连接线TWL2匹配电负载。因此,可以减少组件区域CA中的亮度偏差。组件区域CA的第二连接线TWL2的数量可以与第二像素电路PCa的数量相同。
虽然在图4中第一连接线TWL1和第二连接线TWL2布置在不同的层上,第一连接线TWL1和第二连接线TWL2可以布置在相同层上,并且在另一实施例中第一连接线TWL1和第二连接线TWL2可以提供为从周边区域DPA延伸至组件区域CA的第二子像素Pa的单片。
扫描线SL可以包括主扫描线SLm和辅助扫描线SLa,主扫描线SLm连接到第一像素电路PCm,并且辅助扫描线SLa连接到第二像素电路PCa。主扫描线SLm可以在主显示区域MDA中沿x方向延伸并且连接到布置在相同行上的第一像素电路PCm。主扫描线SLm可以不布置在组件区域CA中。也就是说,主扫描线SLm可以在组件区域CA中断开。在这种情况下,在组件区域CA的左侧的主扫描线SLm可以接收来自第一扫描驱动电路SDRV1(见图3)的扫描信号,并且在组件区域CA的右侧的主扫描线SLm可以从第三扫描驱动电路SDRV3(见图3)接收扫描信号。辅助扫描线SLa可以在周边区域DPA中在x方向上延伸并且连接到布置在相同行中的第二像素电路PCa。
数据线DL可以包括主数据线DLm和辅助数据线DLa。主数据线DLm可以连接到第一像素电路PCm,并且辅助数据线DLa可以连接到第二像素电路PCa。主数据线DLm可以在y方向上延伸并且连接到布置在相同列中的第一像素电路PCm。辅助数据线DLa可以在y方向上延伸并且连接到布置在相同列中的第二像素电路PCa。
主数据线DLm和辅助数据线DLa通过数据连接线DWL连接以连接驱动布置在相同列上的第一子像素Pm和第二子像素Pa的第一像素电路PCm和第二像素电路PCa。
数据连接线DWL可以绕过组件区域CA。数据连接线DWL可以与布置在主显示区域MDA中的第一像素电路PCm重叠。由于数据连接线DWL布置在主显示区域MDA中,因此不需要用于数据连接线DWL的单独空间,因此可以减少无用空间。
数据连接线DWL布置在与主数据线DLm和辅助数据线DLa不同的层上并且可以通过接触孔连接到主数据线DLm和辅助数据线DLa。
图5是根据一实施例的主扫描线SLm和辅助扫描线SLa的布置的平面图。图6是示出施加到图5的主扫描线SLm和辅助扫描线SLa的扫描信号的时序图。
参照图5,其中第二像素电路PCa布置在周边区域DPA中的像素电路区域PCA可以与组件区域CA相邻。在其中布置在组件区域CA中的k个第二子像素Pa沿y方向布置的情况下,k个第二像素电路PCa可以沿y方向布置在周边区域DPA中。在这种情况下,连接线TWL可以在y方向上延伸。像素电路区域PCA可以布置在组件区域CA之上,并且像素电路区域PCA的宽度W'可以与组件区域CA的宽度W基本上相同。在另一实施例中,第二像素电路PCa可以形成为使像素电路区域PCA的宽度W'大于组件区域CA的宽度W。
第一行R11至第n行R1n可以是其中第一像素电路PCm布置在主显示区域MDA中的行。第一行R21至第k行R2k可以是其中第二像素电路PCa布置在像素电路区域PCA中的行。这里,k是等于或小于n的整数。
主扫描线SLm可以包括布置在主显示区域MDA中的第一行R11至第n行R1n之中的对应行中的第一主扫描线SLm(1)至第n主扫描线SLm(n)。辅助扫描线SLa可以包括布置在像素电路区域PCA中的第一行R21至第k行R2k之中的对应行中的第一辅助扫描线SLa(1)至第k辅助扫描线SLa(k)。
主扫描线SLm可以将从第一扫描驱动电路SDRV1和第三扫描驱动电路SDRV3施加的第一扫描信号传送到第一像素电路PCm。辅助扫描线SLa可以将从第二扫描驱动电路SDRV2和第四扫描驱动电路SDRV4施加的第二扫描信号传送到第二像素电路PCa。即,第一像素电路PCm和第二像素电路PCa可以由单独的驱动电路独立地控制。
参照图6,第一扫描驱动电路SDRV1和第三扫描驱动电路SDRV3可以通过第一主扫描线SLm(1)至第n主扫描线SLm(n)从在主显示区域MDA中的第一行R11至第n行R1n在第一扫描方向SD1上向第一像素电路PCm顺序地施加第一扫描信号。在一个水平周期1H期间,第一扫描信号可以具有导通电压。具有从前一扫描信号移位的一个水平周期1H的扫描信号被顺序地提供给第一主扫描线SLm(1)至第n主扫描线SLm(n)。这里,导通电压可以是晶体管的导通电压。根据所使用的TFT的类型,导通电压可以具有低电平电压或高电平电压。
第二扫描驱动电路SDRV2和第四扫描驱动电路SDRV4可以通过第一辅助扫描线SLa(1)至第k辅助扫描线SLa(k)从像素电路区域PCA中的第一行R21至第k行R2k在第二扫描方向SD2上向第二像素电路PCa顺序地施加第二扫描信号。第二扫描信号可以具有与第一扫描信号相同的宽度并且被移位并输出比第一扫描信号的输出间隔长的间隔。在一实施例中,第二扫描信号可以在一个水平周期1H期间具有导通电压。具有从前一扫描信号偏移的几个水平周期的扫描信号被顺序地提供给第一辅助扫描线SLa(1)至第k辅助扫描线SLa(k)。例如,第二扫描信号可以从前一第二扫描信号偏移4H。这里,导通电压可以是晶体管的导通电压。根据所使用的TFT的类型,导通电压可以具有低电平电压或高电平电压。
虽然图5示出其中第一扫描方向SD1与第二扫描方向SD2相反的示例,在另一实施例中,根据组件区域CA中的第二子像素Pa和周边区域DPA中的第二像素电路PCa之间的连接结构,第一扫描方向SD1和第二扫描方向SD2可以具有相同的方向。
图7和图8是根据一实施例的扫描驱动电路的框图。图9是图7和图8的扫描驱动电路的扫描信号输出块的视图。图7对应于图3的第一扫描驱动电路SDRV1,并且图8对应于图3的第二扫描驱动电路SDRV2。为便于说明,以第一扫描驱动电路SDRV1和第二扫描驱动电路SDRV2为例进行说明,并且其说明分别同样适用于第三扫描驱动电路SDRV3和第四扫描驱动电路SDRV4。
参照图7,第一扫描驱动电路SDRV1可以包括从属连接的多个第一级STm1、STm2、...、STmn。多个第一级STm1、STm2、...、STmn可以分别输出第一扫描信号SSm[1]、SSm[2]、...、SSm[n]。多个第一级STm1、STm2、...、STmn之中的第一级STm1可以响应于起始信号SST而输出第一扫描信号SSm[1],并且除了第一级STm1的第一级STm2、...、STmn的其余部分可以接收来自前一第一级的进位信号OUTm作为起始信号。
从多个第一级STm1、STm2、...、STmn顺序输出的第一扫描信号可以通过布置在主显示区域MDA中的第一行R11至第n行R1n中的第一主扫描线SLm(1)至第n主扫描线SLm(n)施加到第一像素电路PCm,如图6所示。即,第一扫描信号可以以其中低电平信号具有1个水平周期1H的宽度并且偏移1个水平周期1H的形式输出。
参照图8,第二扫描驱动电路SDRV2可以包括从属连接的多个第二级STa1、STa2、...、STak。多个第二级STa1、STa2、...、STak可以分别输出第二扫描信号SSa[1]、SSa[2]、...、SSa[k]。虚设级STd可以布置在多个第二级STa1、STa2、...、STak之间。布置在相邻第二级之间的虚设级STd的数量可以由第二扫描信号的输出间隔确定。作为示例,在其中由第二第二级STa2输出的第二扫描信号SSa[2]从由第一第二级STa1输出的第二扫描信号SSa[1]偏移4H的情况下,三个虚设级STd可以布置在第一第二级STa1和第二第二级STa2之间。
在多个第二级STa1、STa2、...、STak和多个虚设级STd之中,第一第二级STa1可以响应于起始信号SST输出第二扫描信号,并且除了第一第二级STa1的第二级STa2、...、STak和虚设级STd的其余可以接收来自前一第二级的进位信号OUTa作为起始信号。
由多个第二级STa1、STa2、...、STak顺序地输出的第二扫描信号可以通过布置在像素电路区域PCA中的第一行R21至第k行R2k中的第一辅助扫描线SLa(1)至第k辅助扫描线SLa(k)施加到第二像素电路PCa,如图6所示。也就是说,在1个水平周期1H期间,第二扫描信号可以具有低电平。第二扫描信号可以具有从前一第二扫描信号偏移四个水平周期4H的低电平。
第一扫描驱动电路SDRV1和第二扫描驱动电路SDRV2可以连接到多条信号布线。多条信号布线可以包括施加起始信号SST的起始信号线和施加时钟信号CLK的至少一条时钟线。至少一条电压线还可以连接到第一扫描驱动电路SDRV1和第二扫描驱动电路SDRV2。第一扫描驱动电路SDRV1和第二扫描驱动电路SDRV2可以共享起始信号线和至少一条时钟线。即,施加到第一扫描驱动电路SDRV1和第二扫描驱动电路SDRV2的起始信号SST和时钟信号CLK的施加时序可以相同。
第一级STm1、STm2、...、STmn、第二级STa1、STa2、...、STak和虚设级STd的电路配置可以相同。参照图9,第一扫描驱动电路SDRV1的多个第一级STm1、STm2、…、STmn、第二扫描驱动电路SDRV2的多个第二级STa1、STa2、…、STak和虚设级STd中的每一个都可以包括移位级SR和输出缓冲器BF。
移位级SR可以接收起始信号或从前一级接收进位信号OUTm、OUTa,并且输出进位信号OUTm、OUTa。在一实施例中,移位级SR可以实现为触发器。第一扫描驱动电路SDRV1的第一级STm1、STm2、…、STmn可以是移位寄存器。第二扫描驱动电路SDRV2的第二级STa1、STa2、…、STak和虚设级STd可以是移位寄存器。
输出缓冲器BF可以接收进位信号OUTm、OUTa并且输出扫描信号SSm[n]、SSa[k]。作为示例,输出缓冲器BF可以改善进位信号OUTm、OUTa的边沿(例如,上升沿和下降沿)特性并且对进位信号OUTm、OUTa执行电平移位。
可以根据输出缓冲器BF的尺寸(或容量)来确定向扫描线施加扫描信号的速度。作为示例,当输出缓冲器BF的尺寸较大时,扫描线可能会被快速充电。当输出缓冲器BF的尺寸较小时,扫描线可能会被缓慢充电。因此,当输出缓冲器BF的尺寸较大时,可以减少从输出缓冲器BF输出的扫描信号的RC延迟。当输出缓冲器BF的尺寸较小时,从输出缓冲器BF输出的扫描信号的RC延迟可能增加。输出缓冲器BF的尺寸可以由包括在输出缓冲器BF中的元件(例如,晶体管等)的尺寸来确定。
图10是根据一实施例的图3的区域A的放大平面图。图11是根据一实施例的图3的区域B的放大平面图。图12A和图12B是辅助扫描线SLa的截面图。
参照图10,第一扫描驱动电路SDRV1的多个第一级STm1、STm2、…、STmn可以在y方向上布置在基底100的周边区域DPA的左侧。第一扫描驱动电路SDRV1可以布置在公共电压供应线13和主显示区域MDA之间。
参照图10和图11,第二扫描驱动电路SDRV2的多个第二级STa1、STa2、…、STak可以在x方向上布置在基底100的周边区域DPA的左上侧。第二扫描驱动电路SDRV2可以布置在公共电压供应线13和主显示区域MDA之间。虚设级STd可以布置在第二扫描驱动电路SDRV2的相邻第二级之间。每个虚设级STd可以接收由第二级或恰好在每个虚设级STd之前设置的虚设级输出的进位信号作为起始信号。
起始信号线SSL和/或时钟线CKL可以布置在公共电压供应线13和第一扫描驱动电路SDRV1之间以及公共电压供应线13和第二扫描驱动电路SDRV2之间。
起始信号线SSL可以沿着第一扫描驱动电路SDRV1在y方向上延伸。起始信号线SSL可以连接到第一扫描驱动电路SDRV1的第一级STm1和第二扫描驱动电路SDRV2的第二级STa1。起始信号线SSL可以布置在与第一扫描驱动电路SDRV1的第一级STm1和第二扫描驱动电路SDRV2的第二级STa1的信号输入线SIL不同的层上并且通过接触孔连接到信号输入线SIL。信号输入线SIL的一部分可以跨时钟线CKL在x方向上延伸并且分支以连接到第一扫描驱动电路SDRV1的第一级STm1和第二扫描驱动电路SDRV2的第二级STa1。在另一实施例中,第一扫描驱动电路SDRV1的起始信号线和第二扫描驱动电路SDRV2的起始信号线可以分开提供。在这种情况下,可以通过设置独立的起始信号的定时来不同地设置第一像素电路PCm的扫描方向和第二像素电路PCa的扫描方向。
时钟线CKL可以沿着第一扫描驱动电路SDRV1在y方向上延伸,在显示面板10的拐角处弯曲,然后可以沿着第二扫描驱动电路SDRV2在x方向上延伸。时钟线CKL可以布置在与起始信号线SSL相同的层上。时钟线CKL可以连接到第一扫描驱动电路SDRV1的多个第一级STm1、STm2、…、STmn、第二扫描驱动电路SDRV2的多个第二级STa1、STa2、…、STak和第二扫描驱动电路SDRV2的虚设级STd。第一扫描驱动电路SDRV1的多个第一级STm1、STm2、……、STmn、第二扫描驱动电路SDRV2的多个第二级STa1、STa2、……、STak和虚设级STd中的每一个的时钟输入线CIL可以布置在与时钟线CKL不同的层上并且通过接触孔连接到时钟线CKL。虽然图10和图11示出了一条时钟线CKL,这作为示例示出,并且根据级的电路配置,两条或更多条时钟线可以彼此相邻。
主扫描线SLm可以连接到第一级STm1、STm2、...、STmn中的每一个。主扫描线SLm可以是从第一级STm1、STm2、…、STmn的每条输出线延伸到主显示区域MDA的线。
辅助扫描线SLa可以连接到第二级STa1、STa2、…、STak中的每一个。辅助扫描线SLa可以包括第一辅助扫描线SLaa和第二辅助扫描线SLab。
第一辅助扫描线SLaa可以在像素电路区域PCA中在x方向上延伸并且连接到设置在相应像素行中的第二像素电路PCa。第二辅助扫描线SLab可以将第二级STa1、STa2、…、STak的输出线SOL连接到第一辅助扫描线SLaa。第二辅助扫描线SLab可以布置在周边区域DPA中的第二扫描驱动电路SDRV2和主显示区域MDA之间并且可以在x方向上延伸。第二辅助扫描线SLab可以以近似恒定的间隔彼此间隔开。在一实施例中,第二辅助扫描线SLab可以在相同层上彼此间隔开。在另一实施例中,第二辅助扫描线SLab可以交替地布置在不同的层上,以减少布线间隔,从而减少无用空间。根据第二级STa1、STa2、……、STak的位置,第二辅助扫描线SLab可以具有不同的长度。作为示例,当第二辅助扫描线SLab连接到更靠近像素电路区域PCA的级时,第二辅助扫描线SLab的长度可以更短。
在一实施例中,输出线SOL、第一辅助扫描线SLaa和第二辅助扫描线SLab可以布置在相同层上。作为示例,如图12A所示,输出线SOL、第一辅助扫描线SLaa和第二辅助扫描线SLab可以形成为单片并且布置在第一绝缘层IL1上。在另一实施例中,输出线SOL和第一辅助扫描线SLaa可以设置在相同层上,并且第二辅助扫描线SLab可以设置在与输出线SOL不同的层上,并且第一辅助扫描线SLaa可以被设置且通过接触孔连接到输出线SOL和第一辅助扫描线SLaa。作为示例,如图12B所示,输出线SOL和第一辅助扫描线SLaa可以布置在第一绝缘层IL1上,并且第二辅助扫描线SLab可以布置在第二绝缘层IL2上并且通过形成在第二绝缘层IL2中的接触孔连接到输出线SOL和第一辅助扫描线SLaa。第一绝缘层IL1和第二绝缘层IL2可以是单层或多层无机绝缘层。
在一实施例中,第二扫描驱动电路SDRV2的第二级STa1、STa2、...、STak的输出缓冲器的尺寸可以不同于第一扫描驱动电路SDRV1的第一级STm1、STm2、...、STmn的输出缓冲器的尺寸。
此外,在一实施例中,第二扫描驱动电路SDRV2的第二级STa1、STa2、…、STak和虚设级STd的输出缓冲器的尺寸可以彼此相同或不同。作为示例,随着级更接近像素电路区域PCA,级的输出缓冲器的尺寸可以较小。第二级STa1、STa2、…、STak的输出缓冲器的尺寸可以与辅助扫描线SLa的长度或第二辅助扫描线SLab的长度成比例。第二辅助扫描线SLab的长度可以变短并且输出缓冲器的尺寸可以从第一第二级STa1朝向最后第二级STak变小。
图13和图14是根据一实施例的第二辅助扫描线的视图。图13和图14可以对应于图3的区域B。
参照图13,第二辅助扫描线SLab的一些可以在部分区域中具有弯曲部分(例如,锯齿形图案)。第二辅助扫描线SLab的长度根据第二级STa1、STa2、…、STak和第二像素电路PCa的位置而异,因此第二辅助扫描线SLab的长度不同可能导致第二辅助扫描线SLab的不同的RC延迟。在一实施例中,弯曲部分可以形成在第二辅助扫描线SLab中以减小第二辅助扫描线SLab之间的长度偏差。作为示例,可以通过形成弯曲部分(或锯齿图案的数量)来补偿第二辅助扫描线SLab之间的长度差异。在辅助扫描线SLab中可以连续地提供或不连续地提供弯曲部分。弯曲部分的形状没有特别限制。
参照图14,一些第二辅助扫描线SLab的一部分可能与公共电压供应线13重叠。根据公共电压供应线13和第二辅助扫描线SLab的重叠区域的面积,公共电压供应线13和第二辅助扫描线SLab之间的电容可以改变。可以确定公共电压供应线13和第二辅助扫描线SLab的重叠区域的面积以减小(最小化)第二辅助扫描线SLab之间的RC延迟的差异。作为示例,当第二辅助扫描线SLab的直线的长度较短或者第二辅助扫描线SLab连接到靠近像素电路区域PCA的第二级时,公共电压供应线13和第二辅助扫描线SLab的重叠区域的面积可以大。其中第二辅助扫描线SLab与公共电压供应线13重叠的部分可以具有弯曲部分(例如,锯齿形图案)(见图13)。
尽管未示出,但在另一实施例中,可以通过调整第二辅助扫描线SLab的宽度来减小第二辅助扫描线SLab之间的RC延迟的差异。
图15和图16是配置为驱动第一子像素Pm和第二子像素Pa的像素电路的等效电路图。
参照图15,包括第一像素电路PCm和第二像素电路PCa的像素电路的每一个可以连接到子像素的发光元件以控制子像素的亮度。发光元件可以是有机发光二极管OLED。包括第一像素电路PCm和第二像素电路PCa的像素电路的每一个可以包括驱动晶体管Td、开关晶体管Ts和电容器Cst。开关晶体管Ts连接到扫描线SL和数据线DL,并响应于通过扫描线SL输入的扫描信号Sn将数据信号DATA传送到驱动晶体管Td。数据信号DATA可以通过数据线DL输入。
电容器Cst连接在驱动晶体管Td的控制电极和驱动电压线PL之间。电容器Cst可以存储传送的数据信号DATA和供应给驱动电压线PL的驱动电压ELVDD之间的电压差。
驱动晶体管Td连接在驱动电压线PL和有机发光二极管OLED之间,并且可以根据存储在电容器Cst中的电压控制从驱动电压线PL流向有机发光二极管OLED的驱动电流Id。有机发光二极管OLED可以根据驱动电流Id发射具有预设亮度的光。
虽然图15中的像素电路的每一个(第一像素电路PCm和第二像素电路PCa中的每一个)包括两个薄膜晶体管和一个电容器,实施例不限于此。
像素电路,即第一像素电路PCm和第二像素电路PCa,可以包括第一晶体管至第七晶体管T1、T2、T3、T4、T5、T6和T7。第一晶体管至第七晶体管T1、T2、T3、T4、T5、T6和T7中的每一个的第一端可以是源极,并且第一晶体管至第七晶体管T1、T2、T3、T4、T5、T6和T7中的每一个的第二端可以是漏极。根据晶体管的种类(p型或n型)和/或者第一晶体管至第七晶体管T1、T2、T3、T4、T5、T6和T7的操作条件,可以确定第一晶体管至第七晶体管T1、T2、T3、T4、T5、T6和T7中的每一个的源极和漏极。
像素电路,即第一像素电路PCm和第二像素电路PCa,可以连接到第一扫描线SL、第二扫描线SL-1、第三扫描线SL+1、发射控制线EL、数据线DL、驱动电压线PL和初始化电压线VL。第一扫描线SL可以传送扫描信号Sn,第二扫描线SL-1可以传送扫描信号Sn-1,第三扫描线SL+1可以传送扫描信号Sn+1,发射控制线EL可以传送发射控制信号En,数据线DL可以传送数据信号DATA,驱动电压线PL可以传送驱动电压ELVDD,并且初始化电压线VL可以将初始化电压Vint传送到像素电路。
第一晶体管T1包括栅电极、第一端和第二端。第一晶体管T1的栅电极连接到第二节点N2,第一晶体管T1的第一端连接到第一节点N1,并且第一晶体管T1的第二端连接到第三节点N3。第一晶体管T1用作驱动晶体管。第一晶体管T1的第一端通过第二晶体管T2接收数据信号DATA,并且将数据信号DATA存储至电容器Cst。第一晶体管T1根据存储在电容器Cst中的电压向发光元件供应驱动电流。发光元件可以是有机发光二极管OLED。
第二晶体管T2(开关晶体管)包括栅极端、第一端和第二端。栅极端连接到第一扫描线SL,第一端连接到数据线DL,并且第二端连接到第一节点N1(或第一晶体管T1的第一端)。第二晶体管T2可以响应于通过第一扫描线SL传送的扫描信号Sn而导通并且可以执行开关操作以将数据信号DATA传送到第一节点N1。
第三晶体管T3(补偿晶体管)包括栅极端、第一端和第二端。栅极端连接到第一扫描线SL,第一端连接到第二节点N2(或第一晶体管T1的栅极端),并且第二端连接到第三节点N3(或第一晶体管T1的第二端)。第三晶体管T3可以响应于通过第一扫描线SL传送的扫描信号Sn而导通并且可以二极管连接第一晶体管T1以补偿第一晶体管T1的阈值电压。第三晶体管T3可以具有其中两个或更多个晶体管串联连接的结构。
第四晶体管T4(第一初始化晶体管)包括栅极端、第一端和第二端。栅极端连接到第二扫描线SL-1,第一端连接到初始化电压线VL,并且第二端连接到第二节点N2。第四晶体管T4可以响应于通过第二扫描线SL-1传送的扫描信号Sn-1而导通以通过将初始化电压Vint传送到第一晶体管T1的栅极端来初始化第一晶体管T1的栅极电压。第四晶体管T4可以具有其中两个或更多个晶体管串联连接的结构。
第五晶体管T5(第一发射控制晶体管)包括栅极端、第一端和第二端。栅极端连接到发射控制线EL,第一端连接到驱动电压线PL,并且第二端连接到第一节点N1。第六晶体管T6(第二发射控制晶体管)包括栅极端、第一端和第二端。栅极端连接到发射控制线EL,第一端连接到第三节点N3,并且第二端连接到有机发光二极管OLED的像素电极。响应于通过发射控制线EL传送的发射控制信号En,第五晶体管T5和第六晶体管T6同时导通,并且当第五晶体管T5和第六晶体管T6导通时电流流过有机发光二极管OLED。
第七晶体管T7(第二初始化晶体管)包括栅极端、第一端和第二端。栅极端连接到第三扫描线SL+1,第一端连接到第六晶体管T6的第二端和有机发光二极管OLED的像素电极,并且第二端连接到初始化电压线VL。第七晶体管T7可以根据通过第三扫描线SL+1传送的扫描信号Sn+1导通,并且可以通过将初始化电压Vint传送到有机发光二极管OLED的像素电极来初始化有机发光二极管OLED的像素电极的电压。可以省略第七晶体管T7。
电容器Cst包括第一电极和第二电极。第一电极连接到第二节点N2并且第二电极连接到驱动电压线PL。
有机发光二极管OLED可以包括像素电极和对电极。对电极面对像素电极并且接收公共电压ELVSS。来自第一晶体管T1的驱动电流可以流经有机发光二极管OLED以发射具有预设颜色的光。对电极可以共用设置,即,对电极可以遍及多个子像素提供为单片。
虽然在图16中第四晶体管T4和第七晶体管T7分别连接到第二扫描线SL-1和第三扫描线SL+1,但是实施例不限于此。在另一实施例中,第四晶体管T4和第七晶体管T7都可以连接到第一扫描线SL-1,从而根据扫描信号Sn-1来驱动。
驱动第一子像素Pm和第二子像素Pa的像素电路可以彼此相同或不同。作为示例,驱动第一子像素Pm的像素电路和驱动第二子像素Pa的像素电路可以提供为图15所示的像素电路。在另一实施例中,驱动第一子像素Pm的像素电路可以采用图15所示的像素电路,并且驱动第二子像素Pa的像素电路可以采用图16所示的像素电路。
图17是可以包括在图1的显示设备1中的显示面板10的平面图。以下,主要说明与图3的显示面板10不同的配置。
参照图17,第一发射控制驱动电路至第四发射控制驱动电路EDRV1、EDRV2、EDRV3和EDRV4可以进一步提供在基底100的周边区域DPA中。
第一发射控制驱动电路EDRV1(或第一主发射控制驱动电路)和第三发射控制驱动电路EDRV3(或第二主发射控制驱动电路)彼此面对,主显示区域MDA介于第一发射控制驱动电路EDRV1和第三发射控制驱动电路EDRV3之间,并且可以分别布置在基底100的左周边区域DPA和右周边区域DPA中。第一发射控制驱动电路EDRV1可以靠近第一扫描驱动电路SDRV1设置。第三发射控制驱动电路EDRV3可以靠近第三扫描驱动电路SDRV3设置。第一发射控制驱动电路EDRV1和第三发射控制驱动电路EDRV3可以通过主发射控制线ELm向第一像素电路PCm施加发射控制信号。与主显示区域MDA中的第一子像素Pm相对应的第一像素电路PCm的一些可以连接到第一发射控制驱动电路EDRV1,并且第一像素电路PCm的其余可以连接到第三发射控制驱动电路EDRV3。
第二发射控制驱动电路EDRV2(或第一辅助发射控制驱动电路)和第四发射控制驱动电路EDRV4(或第二辅助发射控制驱动电路)可以分别布置在基底100的上部周边区域DPA的左侧和右侧,同时彼此面对。第二发射控制驱动电路EDRV2可以与第二扫描驱动电路SDRV2相邻。第四发射控制驱动电路EDRV4可以与第四扫描驱动电路SDRV4相邻。第二发射控制驱动电路EDRV2和第四发射控制驱动电路EDRV4可以通过辅助发射控制线ELa向第二像素电路PCa施加发射控制信号。与第二子像素Pa相对应的第二像素电路PCa的一些可以电连接到第二发射控制驱动电路EDRV2,并且第二像素电路PCa的其余可以电连接到第四发射控制驱动电路EDRV4。
第一发射控制驱动电路至第四发射控制驱动电路EDRV1、EDRV2、EDRV3和EDRV4中的每一个可以包括多个级,并且每个级可以包括如图9所示的移位级SR和输出缓冲器BF。在一实施例中,第二发射控制驱动电路EDRV2和第四发射控制驱动电路EDRV4的级的输出缓冲器的尺寸可以不同于第一发射控制驱动电路EDRV1和第三发射控制驱动电路EDRV3的级的输出缓冲器的尺寸。在一实施例中,第二发射控制驱动电路EDRV2和第四发射控制驱动电路EDRV4的级的输出缓冲器的尺寸可以彼此相同或不同。
图18是根据一实施例的图17的区域C的放大平面图。图19是根据一实施例的图17的区域D的放大平面图。在下文中,将主要描述与图10至图14的那些不同的配置。
参照图18和图19,第一发射控制驱动电路EDRV1的多个第三级ETm1、ETm2、...可以在基底100的左周边区域DPA中沿y方向布置。第一发射控制驱动电路EDRV1可以布置在公共电压供应线13和主显示区域MDA之间。第一发射控制驱动电路EDRV1可以布置在公共电压供应线13和第一扫描驱动电路SDRV1之间。由第一发射控制驱动电路EDRV1的一个第三级输出的发射控制信号可以施加到多行中的第一像素电路PCm。作为示例,如图18所示,第一发射控制驱动电路EDRV1的第三级和第一扫描驱动电路SDRV1的第一级可以以1:4的比例布置,并且由一个第三级输出的发射控制信号可以施加到四行中的第一像素电路PCm。
第二发射控制驱动电路EDRV2的多个第四级ETa1、ETa2、…、ETak可以在x方向上布置在基底100的左上周边区域DPA中。第二发射控制驱动电路EDRV2可以布置在公共电压供应线13和主显示区域MDA之间。第二发射控制驱动电路EDRV2可以布置在公共电压供应线13和第二扫描驱动电路SDRV2之间。由第二发射控制驱动电路EDRV2的一个第四级输出的发射控制信号可以施加到多行中的第二像素电路PCa。如图18和图19所示,第二发射控制驱动电路EDRV2的第四级和第二扫描驱动电路SDRV2的第一级可以以1:1的比例布置,并且由一个第四级输出的发射控制信号可以施加到一行中的第二像素电路PCm。
第一起始信号线SSL1和第一时钟线CKL1可以布置在公共电压供应线13和第一扫描驱动电路SDRV1之间。第一时钟线CKL1可以布置在公共电压供应线13和第二扫描驱动电路SDRV2之间。第二起始信号线SSL2和第二时钟线CKL2可以布置在公共电压供应线13和第一发射控制驱动电路EDRV1之间。第二时钟线CKL2可以布置在公共电压供应线13和第二发射控制驱动电路EDRV2之间。由于第一起始信号线SSL1、第一时钟线CKL1、第一信号输入线SIL1和第一时钟输入线CIL1与图10和图11的起始信号线SSL、时钟线CKL、信号输入线SIL和时钟输入线CIL类似,因此省略了对其的详细描述。
第二起始信号线SSL2可以沿着第一发射控制驱动电路EDRV1在y方向上延伸。第二起始信号线SSL2可以连接到第一发射控制驱动电路EDRV1的第三级ETm1和第二发射控制驱动电路EDRV2的第四级ETa1。第二信号输入线SIL2的一部分跨第二时钟线CKL2沿x方向延伸,分支连接到第一发射控制驱动电路EDRV1的第三级ETm1和第二发射控制驱动电路EDRV2的第四级ETa1。第二起始信号线SSL2可以布置在与第一起始信号线SSL1相同的层上。
第二时钟线CKL2可以沿着第一发射控制驱动电路EDRV1在y方向上延伸,在显示面板10的角落处弯曲,然后可以沿着第二发射控制驱动电路EDRV2在x方向上延伸。第二时钟线CKL2可以布置在与第二起始信号线SSL2相同的层上。第二时钟线CKL2可以布置在与第一时钟线CKL1相同的层上。第二时钟线CKL2可以连接到第一发射控制驱动电路EDRV1的多个级和第二发射控制驱动电路EDRV2的多个级。多个级中的每一个的第二时钟线CKL2和第二时钟输入线CIL2可以布置在不同的层上并且通过接触孔连接。虽然图18和图19示出了一个第二时钟线CKL2作为示例,根据级的电路配置可以布置两个或更多个时钟线。
主发射控制线ELm可以连接到第一发射控制驱动电路EDRV1的多个第三级。主发射控制线ELm可以布置在与第一发射控制驱动电路EDRV1的多个级中的每一级的输出线EOL'不同的层上并且通过接触孔连接。辅助发射控制线ELa可以连接到第二发射控制驱动电路EDRV2的多个第四级中的每一级。辅助发射控制线ELa可以布置在与第二发射控制驱动电路EDRV2的多个级中的每一级的输出线EOL不同的层上并且通过接触孔连接。辅助发射控制线ELa可以包括第一辅助发射控制线ELaa和第二辅助发射控制线ELab。
第一辅助发射控制线ELaa可以在像素电路区域PCA中沿x方向延伸,布置在相应行中,并且连接到第二像素电路PCa。第二辅助发射控制线ELab可以将每一级的输出线EOL连接到第一辅助发射控制线ELaa。第二辅助发射控制线ELab可以与第二辅助扫描线SLab交替地布置并且彼此间隔开恒定间隔。在一实施例中,第二辅助发射控制线ELab可以布置在与第二辅助扫描线SLab不同的层上。在一实施例中,第二辅助发射控制线ELab可以在相同层上彼此间隔开。在另一实施例中,第二辅助发射控制线ELab可以交替地布置在不同的层上。第二辅助发射控制线ELab的长度可以根据与其连接的第二发射控制驱动电路EDRV2的第四级的位置而彼此不同。作为示例,连接到更靠近像素电路区域PCA的级的第二辅助发射控制线ELab的长度可以更短。
在一实施例中,输出线EOL、第一辅助发射控制线ELaa和第二辅助发射控制线ELab可以布置在相同层上。在另一实施例中,输出线EOL和第一辅助发射控制线ELaa可以布置在相同层上,并且第二辅助发射控制线ELab可以布置在与输出线EOL和第一辅助发射控制线ELaa不同的层上,并且通过接触孔连接到输出线EOL和第一辅助发射控制线ELaa。
在一实施例中,第二发射控制驱动电路EDRV2的多个第四级ETa1、ETa2、…、ETak的输出缓冲器的尺寸可以不同于第一发射控制驱动电路EDRV1的多个第三级ETm1、ETm2、……的输出缓冲器的尺寸。靠近像素电路区域PCA的级的输出缓冲器的尺寸可以更小。多个第四级ETa1、ETa2、…、ETak的输出缓冲器的尺寸可以与辅助发射控制线ELa的长度或第二辅助发射控制线ELab的长度成比例。
虽然未示出,但如图13和图14所示,第二辅助发射控制线ELab的一些可以部分地包括弯曲部分并且与公共电压供应线13重叠。
图20是根据一实施例的显示面板10的一部分的截面图。参照图20,第一子像素Pm设置在主显示区域MDA中,第二子像素Pa设置在组件区域CA中,并且组件区域CA包括透射区域TA。第一像素电路PCm和第一有机发光二极管OLED可以布置在主显示区域MDA中。第一像素电路PCm包括薄膜晶体管TFT和电容器Cst。第一有机发光二极管OLED是连接到第一像素电路PCm的显示元件。第二有机发光二极管OLED'可以布置在组件区域CA中。第二像素电路PCa可以布置在周边区域DPA中。第二像素电路PCa包括薄膜晶体管TFT和电容器Cst'。连接线TWL可以布置在组件区域CA和周边区域DPA中。连接线TWL将第二像素电路PCa连接到第二有机发光二极管OLED'。
尽管本实施例描述了其中采用有机发光二极管作为显示元件的示例作为示例,但是在另一实施例中可以采用无机发光元件或量子点发光元件作为显示元件。
在下文中,描述显示面板10的结构。显示面板10可以包括堆叠的基底100、缓冲层111、电路层PCL和显示元件层EDL。
基底100可以包括诸如玻璃、石英和聚合物树脂的绝缘材料。基底100可以是刚性基底或可弯曲、可折叠和可卷曲的柔性基底。
缓冲层111可以布置在基底100上以减少或阻止外来物质、湿气或外部空气从基底100下方渗透,并且可以在基底100上提供平坦的表面。缓冲层111可以包括诸如氧化物或氮化物的无机材料、或有机材料、或有机/无机复合材料,并且包括无机材料和有机材料的单层或多层结构。阻挡层(未示出)可以布置在基底100和缓冲层111之间,阻挡层阻挡外部空气的渗透。在一实施例中,缓冲层111可以包括氧化硅(SiO2)或氮化硅(SiNx)。
电路层PCL可以布置在缓冲层111上并且可以包括像素电路(即第一像素电路PCm和第二像素电路PCa)第一栅极绝缘层112、第二栅极绝缘层113、层间绝缘层115和平坦化层117。
薄膜晶体管TFT可以布置在缓冲层111上。薄膜晶体管TFT包括半导体层A1、栅电极G1、源电极S1和漏电极D1。第一像素电路PCm的薄膜晶体管TFT可以连接到第一有机发光二极管OLED以驱动第一有机发光二极管OLED。第二像素电路PCa的薄膜晶体管TFT可以连接到第二有机发光二极管OLED'以驱动第二有机发光二极管OLED'。
半导体层A1可以布置在缓冲层111上并且可以包括多晶硅。在另一实施例中,半导体层A1可以包括非晶硅。在另一实施例中,半导体层A1可以包括铟(In)、镓(Ga)、锡(Sn)、锆(Zr)、钒(V)、铪(Hf)、镉(Cd)、锗(Ge)、铬(Cr)、钛(Ti)和锌(Zn)中的至少一种的氧化物。半导体层A1可以包括沟道区、源极区和漏极区。源极区和漏极区可以掺杂有杂质。
第一栅极绝缘层112可以覆盖半导体层A1。第一栅极绝缘层112可以包括无机绝缘材料,包括氧化硅(SiO2)、氮化硅(SiNx)、氮氧化硅(SiOxNy)、氧化铝(Al2O3)、氧化钛(TiO2)、氧化钽(Ta2O5)、氧化铪(HfO2)或氧化锌(ZnOx(ZnO和/或ZnO2))。第一栅极绝缘层112可以包括含有上述无机绝缘材料的单层或多层。
栅电极G1布置在第一栅极绝缘层112上以与半导体层A1重叠。栅电极G1可以包括钼(Mo)、铝(Al)、铜(Cu)和钛(Ti)中的至少一种并且包括单层或多层。作为示例,栅电极G1可以包括单个钼(Mo)层。
第二栅极绝缘层113可以覆盖栅电极G1。第二栅极绝缘层113可以包括无机绝缘材料,包括氧化硅(SiO2)、氮化硅(SiNx)、氮氧化硅(SiOxNy)、氧化铝(Al2O3)、氧化钛(TiO2)、氧化钽(Ta2O5)、氧化铪(HfO2)或氧化锌(ZnOx(ZnO和/或ZnO2))。第二栅极绝缘层113可以包括含有上述无机绝缘材料的单层或多层。
电容器Cst、Cst'的顶部电极CE2、CE2'可以布置在第二栅极绝缘层113上。电容器Cst、Cst'的顶部电极CE2、CE2'在平面图中可以与栅电极G1重叠。彼此重叠并且具有第二栅极绝缘层113设置在它们之间的栅电极G1与顶部电极CE2、CE2'可以构成电容器Cst、Cst'。栅电极G1可以用作电容器Cst、Cst'的底部电极CE1、CE1a。
在周边区域DPA中,电容器Cst'还可以包括与底部电极CE1a布置在相同层上的底部电极CE1b。在平面图中,电容器Cst'的顶部电极CE2'可以与底部电极CE1a、CE1b重叠。底部电极CE1a、CE1b可以彼此电连接。通过这种配置,第二像素电路PCa的电容器Cst'的电容可以大于第一像素电路PCm的电容器Cst的电容。
顶部电极CE2、CE2'可以包括单层或多层,包括铝(Al)、铂(Pt)、钯(Pd)、银(Ag)、镁(Mg)、金(Au)、镍(Ni)、钕(Nd)、铱(Ir)、铬(Cr)、钙(Ca)、钼(Mo)、钛(Ti)、钨(W)和/或铜(Cu)。
层间绝缘层115可以覆盖顶部电极CE2、CE2'。层间绝缘层115可以包括氧化硅(SiO2)、氮化硅(SiNx)、氮氧化硅(SiOxNy)、氧化铝(Al2O3)、氧化钛(TiO2)、氧化钽(Ta2O5)、氧化铪(HfO2)或氧化锌(ZnOx(ZnO和/或ZnO2))。层间绝缘层115可以包括含有上述无机绝缘材料的单层或多层。
源电极S1和漏电极D1可以布置在层间绝缘层115上。源电极S1和漏电极D1可以包括导电材料,包括钼(Mo)、铝(Al)、铜(Cu)和钛(Ti)并且包括含有上述材料的单层或多层。作为示例,源电极S1和漏电极D1可以具有钛(Ti)/铝(Al)/钛(Ti)的多层结构。
连接线TWL可以布置在层间绝缘层115上,连接线TWL连接到第二像素电路PCa。连接线TWL可以从周边区域DPA延伸到组件区域CA以将第二有机发光二极管OLED'连接到第二像素电路PCa。此外,数据线DL可以布置在层间绝缘层115上。
连接线TWL可以包括第一连接线TWL1和第二连接线TWL2。第一连接线TWL1可以布置在周边区域DPA中并且连接到第二像素电路PCa的薄膜晶体管TFT。第二连接线TWL2可以连接到第一连接线TWL1并且布置在组件区域CA的透射区域TA中。第二连接线TWL2可以包括与第一连接线TWL1不同的材料。第二连接线TWL2的末端可以覆盖第一连接线TWL1的末端。
第一连接线TWL1可以包括包含钼(Mo)、铝(Al)、铜(Cu)和钛(Ti)的导电材料并且包括包含上述材料的单层或多层。第一连接线TWL1可以包括分别布置在不同层上的第(1-1)条连接线TWL1a和第(1-2)条连接线TWL1b。在一实施例中,第(1-1)条连接线TWL1a可以布置在与数据线DL相同的层上,并且可以包括与数据线DL相同的材料。第(1-2)条连接线TWL1b和第(1-1)条连接线TWL1a可以布置成在它们之间插入有第一平坦化层117a。第(1-2)条连接线TWL1b可以布置在与连接金属CM、CM'相同的层的第一平坦化层117a上。在另一实施例中,第(1-2)条连接线TWL1b可以布置在与电容器Cst'的顶部电极CE2'或底部电极CE1a、CE1b相同的层上。
平坦化层117可以布置为覆盖源电极S1、S2、漏电极D1、D2以及连接线TWL。平坦化层117可以具有平坦的顶表面,使得设置在其上的第一像素电极121和第二像素电极121'平坦地形成。
平坦化层117可以包括有机材料或无机材料并且包括单层或多层结构。平坦化层117可以包括第一平坦化层117a和第二平坦化层117b。因此,由于诸如布线等的导电图案可以形成在第一平坦化层117a和第二平坦化层117b之间,所以有利于高密度集成。连接金属CM、CM'以及数据连接线DWL可以布置在第一平坦化层117a上。
平坦化层117可以包括诸如苯并环丁烯(BCB)、聚酰亚胺(PI)、六甲基二硅氧烷(HMDSO)、聚甲基丙烯酸甲酯(PMMA)或聚苯乙烯(PS)的通用聚合物、具有酚类基团的聚合物衍生物、丙烯酸类聚合物、酰亚胺类聚合物、芳醚类聚合物、酰胺类聚合物、氟类聚合物、对二甲苯类聚合物或乙烯醇类聚合物。平坦化层117可以包括诸如氧化硅(SiO2)、氮化硅(SiNx)、氮氧化硅(SiOxNy)、氧化铝(Al2O3)、氧化钛(TiO2)、氧化钽(Ta2O5)、氧化铪(HfO2)或氧化锌(ZnOx(ZnO和/或ZnO2))的无机绝缘材料。当形成平坦化层117时,可以在平坦化层117的顶表面上执行化学机械抛光以在形成平坦化层117之后提供平坦的顶表面。
第一平坦化层117a可以覆盖第一像素电路PCm和第二像素电路PCa。第二平坦化层117b可以布置在第一平坦化层117a上并且可以具有平坦的顶表面。
第一有机发光二极管OLED和第二有机发光二极管OLED'可以布置在第二平坦化层117b上。第一有机发光二极管OLED和第二有机发光二极管OLED'的第一像素电极121和第二像素电极121'可以通过布置在第一平坦化层117a上的连接金属CM、CM'分别连接到第一像素电路PCm和第二像素电路PCa。
第一像素电极121和第二像素电极121'可以包括导电氧化物,诸如氧化铟锡(ITO)、氧化铟锌(IZO)、氧化锌(ZnO)、氧化铟(In2O3)、氧化铟镓(IGO)或氧化铝锌(AZO)。第一像素电极121和第二像素电极121'可以包括反射层,所述反射层包括银(Ag)、镁(Mg)、铝(Al)、铂(Pt)、钯(Pd)、金(Au)、镍(Ni)、钕(Nd)、铱(Ir)、铬(Cr)或其化合物。作为示例,第一像素电极121和第二像素电极121'可以具有在反射层上/下具有包括氧化铟锡(ITO)、氧化铟锌(IZO)、氧化锌(ZnO)或氧化铟(In2O3)的层的结构。在这种情况下,第一像素电极121和第二像素电极121'可以具有氧化铟锡(ITO)/银(Ag)/氧化铟锡(ITO)的堆叠结构。
像素限定层119可以覆盖平坦化层117上的第一像素电极121和第二像素电极121'的边缘并且包括分别暴露第一像素电极121和第二像素电极121'的部分的第一开口OP1和第二开口OP2。发射区域,即第一子像素Pm和第二子像素Pa的第一有机发光二极管OLED和第二有机发光二极管OLED'的尺寸和形状由第一开口OP1和第二开口OP2限定。
像素限定层119可以通过使用诸如聚酰亚胺(PI)、聚酰胺、丙烯酸树脂、HMDSO和酚醛树脂的有机绝缘材料通过旋涂等形成。
第一发射层122b和第二发射层122b'布置在像素限定层119的第一开口OP1和第二开口OP2的内部,第一发射层122b和第二发射层122b'分别对应于第一像素电极121和第二像素电极121'。第一发射层122b和第二发射层122b'可以包括聚合物材料或低分子量材料并且发射红光、绿光、蓝光或白光。
有机功能层122e可以布置在第一发射层122b和第二发射层122b'上和/或下。有机功能层122e可以包括第一功能层122a和/或第二功能层122c。可以省略第一功能层122a和/或第二功能层122c。
第一功能层122a可以布置在第一发射层122b和第二发射层122b'下。第一功能层122a可以包括包含有机材料的单层或多层。第一功能层122a可以是具有单层结构的空穴传输层(HTL)。可替代地,第一功能层122a可以包括空穴注入层(HIL)和空穴传输层(HTL)。第一功能层122a可以形成为一个本体以对应于包括在主显示区域MDA和组件区域CA中的第一有机发光二极管OLED和第二有机发光二极管OLED'。
第二功能层122c可以布置在第一发射层122b和第二发射层122b'上。第二功能层122c可以具有包括有机材料的单层或多层。第二功能层122c可以包括电子传输层(ETL)和/或电子注入层(EIL)。第二功能层122c可以形成为一个本体以对应于包括在主显示区域MDA和组件区域CA中的第一有机发光二极管OLED和第二有机发光二极管OLED'。
对电极123布置在第二功能层122c上。对电极123可以包括具有低功函数的导电材料。作为示例,对电极123可以包括(半)透明层,包括银(Ag)、镁(Mg)、铝(Al)、铂(Pt)、钯(Pd)、金(Au)、镍(Ni)、钕(Nd)、铱(Ir)、铬(Cr)、锂(Li)、钙(Ca)或其合金。可替代地,对电极123还可以包括在包含上述材料的(半)透明层上/下的包含氧化铟锡(ITO)、氧化铟锌(IZO)、氧化锌(ZnO)或氧化铟(In2O3)的层。对电极123可以形成为一个本体以对应于包括在主显示区域MDA和组件区域CA中的第一有机发光二极管OLED和第二有机发光二极管OLED'。
主显示区域MDA中从第一像素电极121到对电极123的层可以构成第一有机发光二极管OLED。组件区域CA中从第二像素电极121'到对电极123的层可以构成第二有机发光二极管OLED'。
顶层150可以形成在对电极123上,顶层150包括有机材料。顶层150可以是为保护对电极123并同时提高光提取效率而准备的层。顶层150可以包括具有比对电极123更高的折射率的有机材料。可替代地,顶层150可以包括具有不同折射率并且被堆叠的层。作为示例,顶层150可以包括堆叠的高折射率层/低折射率层/高折射率层。在这种情况下,高折射率层的折射率可以是1.7或更多,并且低折射率层的折射率可以是1.3或更小。
顶层150可以另外包括氟化锂(LiF)。可替代地,顶层150可以另外包括无机绝缘材料,包括氧化硅(SiO2)和氮化硅(SiNx)。
如上所述,在根据本实施例的显示设备中,像素电路没有布置在组件区域中,可以确保更宽的透射区域,因此,可以提高透射率。然而,本公开的范围不受所述效果的限制。
应当理解,这里描述的实施例应当仅被认为是描述性的,而不是出于限制的目的。每个实施例中的特征或方面的描述通常应被视为可用于其他实施例中的其他类似特征或方面。虽然已经参考附图描述了一个或多个实施例,但是本领域普通技术人员将理解,在不脱离由以下权利范围限定的精神和范围的情况下,可以在形式和细节上做出各种改变。

Claims (20)

1.一种显示设备,包含主显示区域、组件区域和周边区域,其中,所述显示设备包括:
基底;
多个第一像素电路,布置在所述基底上的所述主显示区域中;
多条主扫描线,布置在所述基底上的所述主显示区域中,并且连接到所述多个第一像素电路;
多个第二像素电路,布置在所述基底上的所述周边区域中;
多条辅助扫描线,布置在所述基底上的所述周边区域中,并且连接到所述多个第二像素电路;
第一扫描驱动电路,布置在所述基底上的所述周边区域中,并且配置为通过所述多条主扫描线向所述多个第一像素电路输出第一扫描信号;以及
第二扫描驱动电路,布置在所述基底上的所述周边区域中,并且配置为通过所述多条辅助扫描线向所述多个第二像素电路输出第二扫描信号,
其中,所述第二扫描信号的输出间隔大于所述第一扫描信号的输出间隔。
2.如权利要求1所述的显示设备,其中,所述第二扫描驱动电路包括多个第二级和设置在相邻的第二级之间的多个虚设级,并且所述多条辅助扫描线分别连接到所述多个第二级之中的相应第二级。
3.如权利要求2所述的显示设备,其中,所述多条辅助扫描线中的每一个包括:连接到所述多个第二像素电路的第一辅助扫描线;以及将所述第一辅助扫描线连接到所述相应第二级的输出线的第二辅助扫描线。
4.如权利要求3所述的显示设备,其中,所述第一辅助扫描线和所述第二辅助扫描线形成为单片。
5.如权利要求3所述的显示设备,其中,所述第一辅助扫描线和所述第二辅助扫描线布置在不同的层上,绝缘层插入在所述第一辅助扫描线和所述第二辅助扫描线之间,并且通过形成在所述绝缘层中的接触孔连接。
6.如权利要求3所述的显示设备,其中,所述多条辅助扫描线的所述第二辅助扫描线的长度彼此不同。
7.如权利要求3所述的显示设备,其中,所述多条辅助扫描线中的至少一个具有弯曲部分,并且具有所述弯曲部分的所述第二辅助扫描线具有彼此不同数量的所述弯曲部分。
8.如权利要求7所述的显示设备,还包括电压供应线,其布置在所述周边区域中并且包括与具有所述弯曲部分的所述第二辅助扫描线的一些重叠的区域。
9.如权利要求3所述的显示设备,其中,所述多个第二级和所述多个虚设级中的每一个包括移位级和输出缓冲器。
10.如权利要求9所述的显示设备,其中,所述多个第二级的所述输出缓冲器的尺寸与连接到所述输出缓冲器的所述第二辅助扫描线的长度成比例。
11.如权利要求2所述的显示设备,其中,所述第一扫描驱动电路包括多个第一级,并且所述多个第一级的每一个包括移位级和输出缓冲器。
12.如权利要求11所述的显示设备,其中,所述多个第二级的输出缓冲器的尺寸不同于所述多个第一级的所述输出缓冲器的尺寸。
13.如权利要求1所述的显示设备,其中,所述显示设备还包括:
第一子像素,布置在所述基底上的所述主显示区域中并且连接到所述多个第一像素电路;
第二子像素,布置在所述基底上的所述组件区域中;以及
连接线,将所述第二子像素连接到所述多个第二像素电路。
14.一种显示设备,包含主显示区域、组件区域和周边区域,其中,所述显示设备包括:
基底;
辅助子像素,布置在所述基底上的所述组件区域中;
辅助像素电路,布置在所述基底上的所述周边区域中;
连接线,将所述辅助子像素连接到所述辅助像素电路;
辅助扫描线,布置在所述基底上的所述周边区域中,并且连接到所述辅助像素电路;以及
辅助扫描驱动电路,布置在所述基底上的所述周边区域中,并且配置为通过所述辅助扫描线向所述辅助像素电路输出扫描信号,
其中,所述辅助扫描驱动电路包括多个级和设置在相邻级之间的多个虚设级,并且所述辅助扫描线连接到所述多个级之中的相应级。
15.如权利要求14所述的显示设备,其中,所述辅助扫描线包括连接到所述辅助像素电路的第一辅助扫描线和将所述第一辅助扫描线连接到所述相应级的输出线的第二辅助扫描线。
16.如权利要求15所述的显示设备,其中,所述多个级和所述多个虚设级的每一个包括移位级和输出缓冲器,并且所述多个级的所述输出缓冲器的尺寸与连接到所述输出缓冲器的所述第二辅助扫描线级的长度成正比。
17.如权利要求15所述的显示设备,其中,所述第二辅助扫描线具有弯曲部分。
18.如权利要求15所述的显示设备,其中,所述显示设备还包括布置在所述周边区域中并且包括与所述第二辅助扫描线重叠的区域的电压供应线。
19.如权利要求15所述的显示设备,其中,所述第一辅助扫描线和所述第二辅助扫描线布置在不同的层上,绝缘层插入在所述第一辅助扫描线和所述第二辅助扫描线之间,并且通过形成在所述绝缘层中的接触孔连接。
20.如权利要求15所述的显示设备,其中,所述显示设备还包括:
主子像素,布置在所述基底上的所述主显示区域中;
主像素电路,布置在所述基底上的所述主显示区域中,并且连接到所述主子像素;
主扫描线,布置在所述基底上的所述主显示区域中,并且连接到所述主像素电路;以及
主扫描驱动电路,布置在所述基底上的所述周边区域中,并且配置为通过所述主扫描线向所述主像素电路输出扫描信号。
CN202110988718.6A 2020-08-26 2021-08-26 显示设备 Pending CN114122074A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020200108047A KR20220027365A (ko) 2020-08-26 2020-08-26 표시장치
KR10-2020-0108047 2020-08-26

Publications (1)

Publication Number Publication Date
CN114122074A true CN114122074A (zh) 2022-03-01

Family

ID=80357222

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110988718.6A Pending CN114122074A (zh) 2020-08-26 2021-08-26 显示设备

Country Status (3)

Country Link
US (2) US11532276B2 (zh)
KR (1) KR20220027365A (zh)
CN (1) CN114122074A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20210193782A1 (en) * 2019-12-23 2021-06-24 Samsung Display Co., Ltd. Display panel and electronic device including the same
WO2024065955A1 (zh) * 2022-09-30 2024-04-04 昆山国显光电有限公司 显示面板及显示装置

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN210515985U (zh) * 2019-11-21 2020-05-12 昆山国显光电有限公司 显示基板、显示面板及显示装置
WO2022061639A1 (zh) * 2020-09-24 2022-03-31 京东方科技集团股份有限公司 显示面板、显示装置及制备方法
US11798456B2 (en) * 2020-09-29 2023-10-24 Chengdu Boe Optoelectronics Technology Co., Ltd. Display panel, method for driving pixel circuit of display panel, and display device
WO2022088071A1 (zh) * 2020-10-30 2022-05-05 京东方科技集团股份有限公司 显示基板及显示装置
CN116978324A (zh) * 2022-04-29 2023-10-31 京东方科技集团股份有限公司 阵列基板和显示设备

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8334960B2 (en) 2006-01-18 2012-12-18 Samsung Display Co., Ltd. Liquid crystal display having gate driver with multiple regions
KR20110049560A (ko) * 2009-11-05 2011-05-12 삼성전자주식회사 표시장치
KR102578838B1 (ko) * 2016-09-30 2023-09-18 엘지디스플레이 주식회사 게이트 구동부 및 이를 포함하는 표시장치
CN107742502B (zh) 2017-11-30 2019-10-15 武汉天马微电子有限公司 一种显示面板、显示方法及显示装置
KR102587861B1 (ko) * 2018-03-27 2023-10-12 삼성디스플레이 주식회사 표시 장치 및 이의 제조 방법
KR102649144B1 (ko) * 2018-06-25 2024-03-21 삼성디스플레이 주식회사 디스플레이 장치
US10707281B2 (en) * 2018-08-10 2020-07-07 Au Optronics Corporation Display apparatus
CN110942746B (zh) * 2018-09-21 2022-07-01 北京小米移动软件有限公司 有机发光二极管显示屏、显示控制方法和电子设备
CN110767139B (zh) * 2019-03-29 2020-12-11 昆山国显光电有限公司 显示基板、显示面板及显示装置
CN110047897B (zh) 2019-04-26 2021-08-06 武汉天马微电子有限公司 一种显示面板及显示装置
CN115117140A (zh) 2019-12-30 2022-09-27 武汉天马微电子有限公司 显示面板及显示装置
CN111048041B (zh) 2020-01-02 2021-05-11 武汉天马微电子有限公司 像素电路及其驱动方法、显示面板和显示装置
CN111785761B (zh) * 2020-07-20 2022-07-19 武汉天马微电子有限公司 一种显示面板及显示装置

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20210193782A1 (en) * 2019-12-23 2021-06-24 Samsung Display Co., Ltd. Display panel and electronic device including the same
US11574984B2 (en) * 2019-12-23 2023-02-07 Samsung Display Co., Ltd. Display panel and electronic device including the same
WO2024065955A1 (zh) * 2022-09-30 2024-04-04 昆山国显光电有限公司 显示面板及显示装置

Also Published As

Publication number Publication date
KR20220027365A (ko) 2022-03-08
US11532276B2 (en) 2022-12-20
US20220068211A1 (en) 2022-03-03
US20230119107A1 (en) 2023-04-20

Similar Documents

Publication Publication Date Title
CN114122074A (zh) 显示设备
EP3822959A2 (en) Display apparatus
US11844248B2 (en) Display panel and display apparatus including the same
US11849605B2 (en) Display device having pixel-defining layers
EP3836220A1 (en) Display apparatus
US11386850B2 (en) Display panel and display apparatus including the same
US11706961B2 (en) Display panel and display apparatus including the same
US20220045160A1 (en) Display panel and display apparatus including the same
KR20210154301A (ko) 표시장치
CN114068631A (zh) 显示面板和包括该显示面板的显示设备
EP3846215A2 (en) Display device
CN114078926A (zh) 显示面板及包括其的显示设备
CN113937134A (zh) 显示装置
CN113013196A (zh) 显示面板和包括该显示面板的显示设备
KR20220124320A (ko) 표시 패널 및 이를 구비하는 표시 장치
US11832479B2 (en) Display device which includes an expanded display area
US20230022216A1 (en) Display panel and display apparatus including the display panel
US20240057430A1 (en) Display panel and display apparatus including the same
CN114256308A (zh) 显示面板和包括该显示面板的显示设备
KR20230023869A (ko) 디스플레이 장치

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination