CN114120849A - 显示装置 - Google Patents

显示装置 Download PDF

Info

Publication number
CN114120849A
CN114120849A CN202110554817.3A CN202110554817A CN114120849A CN 114120849 A CN114120849 A CN 114120849A CN 202110554817 A CN202110554817 A CN 202110554817A CN 114120849 A CN114120849 A CN 114120849A
Authority
CN
China
Prior art keywords
scan
driver
line
signal
voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202110554817.3A
Other languages
English (en)
Inventor
权泰勋
贾智铉
琴络铉
宋在晋
李光世
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Display Co Ltd
Original Assignee
Samsung Display Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Samsung Display Co Ltd filed Critical Samsung Display Co Ltd
Publication of CN114120849A publication Critical patent/CN114120849A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • G09F9/33Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements being semiconductor devices, e.g. diodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0413Details of dummy pixels or dummy lines in flat panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0286Details of a shift registers arranged for use in a driving circuit
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0247Flicker reduction other than flicker reduction circuits used for single beam cathode-ray tubes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/028Generation of voltages supplied to electrode drivers in a matrix display other than LCD
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources

Abstract

提供了显示装置。显示装置包括:包括显示区域和非显示区域的衬底;连接到第一扫描线、第二扫描线、第三扫描线和发射控制线的像素;将第一扫描信号供给到第一扫描线的第一扫描驱动器;将第二扫描信号供给到多个第二扫描线中的一些以及将第三扫描信号供给到第三扫描线的第二扫描驱动器;将发射控制信号供给到发射控制线的发射驱动器;在非显示区域中提供的第一焊盘和第二焊盘;连接到第一焊盘的第一电源线,第一电源线将第一电压传输到第一扫描驱动器和发射驱动器;以及连接到第二焊盘的第二电源线,第二电源线将第二电压传输到第二扫描驱动器。

Description

显示装置
相关申请的交叉引用
本申请要求于2020年6月2日提交的第10-2020-0066743号韩国专利申请的优先权和权益,该韩国专利申请出于所有目的通过引用并入本文中,如同在本文中全面阐述一样。
技术领域
本发明的实施方式总体上涉及显示装置,并且更具体地,涉及包括多个扫描驱动器的显示装置。
背景技术
显示装置包括数据驱动器、栅极驱动器和像素。数据驱动器通过数据线将数据信号提供到像素。栅极驱动器通过使用从外部提供的栅极电源电压和时钟信号来生成栅极信号,并且通过栅极线将栅极信号提供到像素。
栅极驱动器可包括输出不同扫描信号的多个扫描驱动器以及根据像素的电路结构来输出发射控制信号的发射驱动器。
在本背景技术部分中公开的以上信息仅用于理解本发明概念的背景,并且因此,其可能包含不构成现有技术的信息。
发明内容
根据本发明的实施方式构造的显示装置能通过将扫描驱动器中的一些集成来减少死区。
实施方式也提供了一种显示装置,在该显示装置中,连接到第二扫描驱动器的电源线和连接到第一扫描驱动器和发射驱动器的电源线彼此电分离和物理分离。
本发明概念的附加的特征将在下面的描述中阐述,并且部分地将通过该描述而显而易见,或者可通过实践本发明概念而习得。
根据实施方式的显示装置包括:包括显示区域和非显示区域的衬底;布置在显示区域中的像素,像素连接到第一扫描线、第二扫描线、第三扫描线和发射控制线;布置在非显示区域中的第一扫描驱动器,第一扫描驱动器将第一扫描信号供给到第一扫描线;布置在非显示区域中的第二扫描驱动器,第二扫描驱动器将第二扫描信号供给到多个第二扫描线中的一些以及将第三扫描信号供给到第三扫描线;布置在非显示区域中的发射驱动器,发射驱动器将发射控制信号供给到发射控制线;在彼此间隔开的情况下布置在非显示区域中的第一焊盘和第二焊盘;连接到第一焊盘的第一电源线,第一电源线将第一电压传输到第一扫描驱动器和发射驱动器;以及连接到第二焊盘的第二电源线,第二电源线将第二电压传输到第二扫描驱动器。
第一电源线可在非显示区域中分支以连接到第一扫描驱动器和发射驱动器。
第一电压可与第二电压基本上相同。
在非显示区域中,第二电源线可不与第一电源线电连接和物理连接。
显示装置还可包括第三焊盘和第四焊盘、第三电源线和第四电源线,其中第三焊盘和第四焊盘在彼此间隔开的情况下布置在非显示区域中,第三电源线连接到第三焊盘,第三电源线将比第一电压高的第三电压传输到第一扫描驱动器和发射驱动器,第四电源线连接到第四焊盘,第四电源线将比第二电压高的第四电压传输到第二扫描驱动器。
第三电源线可在非显示区域中分支以连接到第一扫描驱动器和发射驱动器。
第三电压可与第四电压基本上相同。
在非显示区域中,第四电源线可不与第三电源线电连接和物理连接。
第一扫描驱动器、第二扫描驱动器和发射驱动器中的每个可包括多个级。多个级中的每个可包括第一电力输入端子、第二电力输入端子和第三电力输入端子。
第一电源线可分支为第一扫描电源线、第二扫描电源线、第一发射电源线和第二发射电源线。第一扫描电源线和第二电源扫描线可连接到第一扫描驱动器的多个级,并且第一发射电源线和第二发射电源线可连接到发射驱动器的多个级。
第一扫描电源线可连接到第一电力输入端子,第二扫描电源线可连接到第二电力输入端子,并且第三电源线可连接到第三电力输入端子。
第二电源线可分支为第三扫描电源线和第四扫描电源线。第三扫描电源线和第四扫描电源线可连接到第二扫描驱动器的多个级。
显示装置还可包括布置在非显示区域中的虚设扫描驱动器,该虚设扫描驱动器将第二扫描信号供给到第二扫描线中的其它第二扫描线。
虚设扫描驱动器可包括顺序地输出第二扫描信号的多个虚设级。
虚设扫描驱动器的最后一个虚设级的输出可被供给为第二扫描驱动器的第一级的输入。
供给到第i(i是正整数)像素行的第三扫描信号可与从第二扫描信号偏移预定的k个水平时段(k是8或更大的整数)的信号相同。第一扫描信号、第二扫描信号和发射控制信号的栅极导通时段的宽度可彼此不同。
多个虚设级中的每个可连接到两个或更多个连续的像素行的第二扫描线。虚设扫描驱动器可连接到第一像素行至第k像素行的第二扫描线。
第二扫描驱动器可连接到第一像素行至第k像素行的第三扫描线,并且连接到第k+1像素行至第n(n是大于k+1的整数)像素行的第二扫描线和第三扫描线。
第二扫描驱动器的第一级可连接到第一像素行的第三扫描线和第k+1像素行的第二扫描线。
根据另一实施方式的显示装置包括:连接到第一扫描线、第二扫描线、第三扫描线和发射控制线的像素;配置成将第一扫描信号供给到第一扫描线的第一扫描驱动器;配置成将第二扫描信号供给到多个第二扫描线中的一些并且将第三扫描信号供给到第三扫描线的第二扫描驱动器;配置成将发射控制信号供给到发射控制线的发射驱动器;以及包括将第二扫描信号供给到第二扫描线中的其它第二扫描线的虚设级的虚设扫描驱动器,其中,虚设扫描驱动器连接到第一像素行至第k(k是大于1的整数)像素行的第二扫描线,并且第二扫描驱动器连接到第一像素行至第k像素行的第三扫描线,并且连接到第k+1像素行至第n(n是大于k+1的整数)像素行的第二扫描线和第三扫描线。
将理解的是,前面的一般描述和下面的详细描述这两者是示例性和解释性的,并且旨在提供对所要求保护的本发明的进一步解释。
附图说明
附图被包括以提供对本发明的进一步理解并且被并入并构成本说明书的一部分,附图示出了本发明的实施方式并且与描述一同用于解释本发明概念。
图1是示出根据实施方式的显示装置的图。
图2是包括在图1中所示的显示装置中的像素的电路图的实例。
图3是供给到图2中所示像素的信号的时序图的实例。
图4是示出根据实施方式的图1中所示的显示装置的部分的示意性平面视图。
图5是示出根据另一实施方式的图1中所示的显示装置的部分的示意性平面视图。
图6是示出根据又一实施方式的图1中所示的显示装置的部分的示意性平面视图。
图7是包括在图1中所示的显示装置中的栅极驱动器的框图的实例。
图8是图7中所示的栅极驱动器的级的电路图的实例。
图9是示例性地示出包括在图1中所示的显示装置中的栅极驱动器的示意性平面视图。
图10是从图9中所示的栅极驱动器输出的信号的波形图的实例。
图11A和图11B是示出图9中所示的栅极驱动器与像素行之间的连接的图。
图12是示出图9中所示的栅极驱动器与像素行之间的连接的图的另一实例。
具体实施方式
在下面的描述中,为了解释的目的,阐述了许多具体细节以提供对本发明的各种实施方式或实现方式的透彻理解。如本文中所使用的,“实施方式”和“实现方式”为可互换的词,它们是采用本文中所公开的本发明概念中的一种或多种的装置或方法的非限制性实例。然而,显而易见的是,各种实施方式可在没有具体细节的情况下或者在一个或多个等同排列的情况下实践。在其它实例中,公知的结构和装置以框图形式示出以避免不必要地混淆各种实施方式。另外,各种实施方式可为不同的,但是不必是排他的。例如,在不背离本发明概念的情况下,实施方式的特定形状、配置和特性可在另一实施方式中使用或实现。
除非另有指明,否则所示的实施方式将被理解为提供可在实践中实现本发明概念的一些方式的变化细节的特征。因此,除非另有指明,否则各种实施方式的特征、部件、模块、层、膜、面板、区和/或方面等(在下文中单独称为或统称为“元件”)可在不背离本发明概念的情况下以其它方式组合、分离、互换和/或重新排列。
通常提供交叉影线和/或阴影在附图中的使用以阐明相邻元件之间的边界。由此,除非指明,否则无论交叉影线或阴影的存在与否都不传达或指示对特定材料、材料性能、尺寸、比例、所示元件之间的共性和/或元件的任何其它特性、属性、性能等的任何偏好或要求。另外,在附图中,出于清楚和/或描述的目的,元件的尺寸和相对尺寸可被夸大。当实施方式可不同地实现时,可与所描述的顺序不同地执行具体工艺顺序。例如,两个连续描述的工艺可基本上同时执行或者以与描述的顺序相反的顺序执行。此外,相似的附图标记表示相似的元件。
当元件(诸如,层)被称为在另一元件或层“上”、“连接到”或“联接到”另一元件或层时,该元件(诸如,层)可直接在另一元件或层上、连接到或联接到另一元件或层,或者可存在有中间元件或层。然而,当元件或层被称为“直接”在另一元件或层“上”、“直接连接到”或“直接联接到”另一元件或层时,则不存在中间元件或层。为此,措辞“连接”可是指在具有或不具有中间元件的情况下的物理、电气和/或流体连接。另外,D1轴、D2轴和D3轴不限于直角坐标系的三个轴(诸如x轴、y轴和z轴),并且可以更广泛的意义解释。例如,D1轴、D2轴和D3轴可彼此垂直,或者可代表彼此不垂直的不同方向。为了这种公开的目的,“X、Y和Z中的至少一个”和“选自由X、Y和Z构成的集群中的至少一个”可被解释为仅X、仅Y、仅Z或X、Y和Z中的两个或更多个的任何组合,诸如,以XYZ、XYY、YZ和ZZ为例。如本文中所使用的,措辞“和/或”包括相关联所列项目中的一个或多个的任何和所有组合。
虽然措辞“第一”、“第二”等可在本文中用于描述各种类型的元件,但是这些元件不应受这些措辞的限制。这些措辞用于将一个元件与另一元件区分开。因此,在不背离本公开的教导的情况下,下面讨论的第一元件可被称为第二元件。
空间相对措辞诸如“之下(beneath)”、“下方(below)”、“下面(under)”、“下(lower)”、“上方(above)”、“上(upper)”、“上面(over)”、“更高(higher)”、“侧(side)”(例如,如在“侧壁(sidewall)”中)等可在本文中出于描述性目的使用,并且因此,用以描述如附图中所示的一个元件与另一元件的关系。除了附图中描绘的取向以外,空间相对措辞还旨在涵盖设备在使用、操作和/或制造中的不同取向。例如,如果附图中的设备被翻转,则被描述为在其它元件或特征“下方”或“之下”的元件将随后被取向为在其它元件或特征“上方”。因此,措辞“下方”能够涵盖上方和下方的取向这两者。此外,设备可以其它方式取向(例如,旋转90度或以其它取向),并且由此,本文中所使用的空间相对描述词被相应地解释。
本文中所使用的术语是出于描述特定实施方式的目的,而不旨在限制。除非上下文另有清楚指示,否则如本文中所使用的单数形式“一(a)”、“一(an)”和“该(the)”也旨在包括复数形式。此外,当在本说明书中使用时,措辞“包括(comprise)”、“包括(comprising)”、“包括(include)”和/或“包括(including)”指明所陈述的特征、整数、步骤、操作、元件、部件和/或其集群的存在,但是不排除一个或多个其它特征、整数、步骤、操作、元件、部件和/或其集群的存在或添加。也要注意的是,如本文中所使用的,措辞“基本上(substantially)”、“约(about)”以及其它相似措辞被用作近似的措辞而不是程度的措辞,并且由此,被利用以考虑本领域普通技术人员将认识到的测量值、计算值和/或提供值的固有偏差。
本文中参照作为理想化的实施方式和/或中间结构的示意性图示的剖面图示和/或分解图示对各种实施方式进行描述。由此,由例如制造技术和/或公差的结果所导致的图示的形状的变化将被预料。因此,本文中所公开的实施方式不应必须被解释为限于区的特定所示形状,而是包括由例如制造导致的形状的偏差。在这种方式下,附图中所示的区本质上可为示意性的,并且这些区的形状可不反映装置的区的实际形状,并且由此,并不必须旨在限制。
如本领域中的惯例,在功能块、单元和/或模块方面,在附图中示出并描述了一些实施方式。本领域技术人员将理解的是,这些块、单元和/或模块通过电子(或光学)电路(诸如可使用基于半导体的制造技术或其它制造技术形成的逻辑电路、分立部件、微处理器、硬连线电路、存储器元件、布线连接器等)物理地实现。在由微处理器或其它相似硬件实现的块、单元和/或模块的情况下,可使用软件(例如,微代码)对它们进行编程和控制以执行本文中所讨论的各种功能,并且可选择性由固件和/或软件来驱动它们。也预期到的是,每个块、单元和/或模块可由专用硬件实现,或者实现为执行一些功能的专用硬件与执行其它功能的处理器(例如,一个或多个编程的微处理器和相关联的电路)的组合。而且,在不背离本发明概念的范围的情况下,一些实施方式的每个块、单元和/或模块可在物理上分离成两个或更多个交互和分立的块、单元和/或模块。此外,在不背离本发明概念的范围的情况下,一些实施方式的块、单元和/或模块可物理地组合成更复杂的块、单元和/或模块。
除非另有限定,否则本文中所使用的所有术语(包括技术和科学术语)具有与本公开所属技术领域的普通技术人员通常理解的含义相同的含义。除非在本文中明确地这样限定,否则术语(诸如常用词典中限定的那些)应被解释为具有与它们在相关领域的上下文中的含义一致的含义,并且不应以理想化或过于正式的含义来解释。
图1是根据示例性实施方式的显示装置1000的图。
参照图1,显示装置1000可包括像素单元100、栅极驱动器200、数据驱动器300和时序控制器400。显示装置1000还可包括电源500。
显示装置1000可根据驱动条件以各种帧频率(例如,刷新率、驱动频率或屏幕刷新率)显示图像。帧频率是在1秒期间将数据电压基本上写入像素PXij的驱动晶体管的频率。例如,帧频率被称为屏幕扫描速率或屏幕刷新频率,并且代表在1秒期间刷新显示屏幕的频率。
在实施方式中,显示装置1000可根据驱动条件调整栅极驱动器200的输出频率和相应的数据驱动器300的输出频率。例如,显示装置1000可根据1Hz到120Hz的各种帧频率来显示图像。然而,本发明概念不限于此,并且显示装置1000可以120Hz或更高(例如,240Hz或480Hz)的帧频率来显示图像。
像素单元100可包括多个扫描线S1_1至S1_n、S2_1至S2_n、S3_1至S3_n和S4_1至S4_n、多个发射控制线E1至En以及多个数据线D1至Dm(m和n是大于1的整数)。此外,像素单元100可包括与多个扫描线S1_1至S1_n、S2_1至S2_n、S3_1至S3_n和S4_1至S4_n、多个发射控制线E1至En以及多个数据线D1至Dm连接的多个像素PXij。多个像素PXij中的每个可包括驱动晶体管和多个开关晶体管。另外,多个像素PXij可在多个发射控制线E1至En连接的单元中构成多个像素行。例如,与第一发射控制线E1连接的像素PXij可被称为第一像素行。
时序控制器400可通过预定接口从诸如应用处理器(Application Processor,AP)的主机系统接收外部输入信号。外部输入信号可包括垂直同步信号、水平同步信号、数据使能信号、RGB数据和时钟信号。
垂直同步信号可包括多个脉冲。关于生成多个脉冲中的每个脉冲的时间,前一帧时段可结束并且当前帧时段可开始。垂直同步信号的多个脉冲之中的相邻脉冲之间的间隔可对应于一个帧时段。水平同步信号可包括多个脉冲。关于生成多个脉冲中的每个脉冲的时间,前一水平时段可结束并且新的水平时段可开始。水平同步信号的多个脉冲之中的相邻脉冲之间的间隔可对应于一个水平时段。数据使能信号可指示在水平时段中RGB数据被供给。例如,RGB数据可与数据使能信号相对应地在水平时段中以像素行为单元来供给(例如,供给到与相同的第一扫描线连接的像素)。
时序控制器400可基于外部输入信号来生成用于栅极驱动器200和数据驱动器300的控制信号,以对应于显示装置1000的规范。
栅极驱动器200可从时序控制器400接收控制信号,并且基于控制信号生成栅极信号。在实施方式中,栅极驱动器200可包括与多个第一扫描线S1_1至S1_n和多个第四扫描线S4_1至S4_n连接的第一扫描驱动器、与多个第二扫描线S2_1至S2_n和多个第三扫描线S3_1至S3_n连接的第二扫描驱动器以及与多个发射控制线E1至En连接的发射驱动器。
栅极信号可包括第一扫描信号、第二扫描信号、第三扫描信号、第四扫描信号和发射控制信号。在一些实施方式中,第四扫描信号可与第一扫描信号相同。在下文中,第一扫描信号可包含地意指第四扫描信号。
栅极驱动器200可基于从电源500供给的多个栅极电源电压VGL和VGH来生成具有栅极导通电平的第一扫描信号、第二扫描信号、第三扫描信号和发射控制信号。
栅极驱动器200可包括第一扫描驱动器、第二扫描驱动器和发射驱动器。第一扫描驱动器可通过使用多个栅极电源电压VGL和VGH来生成第一扫描信号,并且第二扫描驱动器可通过使用多个栅极电源电压VGL和VGH来生成第二扫描信号和第三扫描信号。发射驱动器可通过使用多个栅极电源电压VGL和VGH来生成发射控制信号。
第一扫描信号至第三扫描信号可设置为与供给有相应扫描信号的晶体管的类型对应的栅极导通电压。接收扫描信号的晶体管可设置为当扫描信号被供给时处于导通状态。例如,供给到P沟道金属氧化物半导体(P-channel Metal Oxide Semiconductor,PMOS)晶体管的扫描信号的栅极导通电压可具有逻辑低电平,并且供给到N沟道金属氧化物半导体(N-channel Metal Oxide Semiconductor,NMOS)晶体管的扫描信号的栅极导通电压可具有逻辑高电平。在下文中,“扫描信号被供给”可指以扫描信号控制的晶体管被导通的逻辑电平供给扫描信号。
发射控制信号可设置为栅极关断电压(例如,高电压)。接收发射控制信号的晶体管可在发射控制信号被供给时关断,并且可设置为在其它情况处于导通状态。在下文中,“发射控制信号被供给”可指以发射控制信号控制的晶体管被关断的逻辑电平供给发射控制信号。
电源500可通过电源线将多个栅极电源电压VGL和VGH供给到栅极驱动器200。第一栅极电源电压VGL可为低电压,并且第二栅极电源电压VGH可为高电压。可基于第二栅极电源电压VGH生成逻辑高电平的栅极信号,并且可基于第一栅极电源电压VGL生成逻辑低电平的栅极信号。
在实施方式中,电源500可生成用于驱动像素PXij的第一驱动电压VDD、第二驱动电压VSS、第一初始化电压Vint1和第二初始化电压Vint2,并且将生成的电压供给到像素单元100。
数据驱动器300可接收从时序控制器400供给的控制信号和图像数据。数据驱动器300可将数字形式的图像数据RGB转换为模拟数据信号(数据电压)。数据驱动器300可将数据信号供给到多个数据线D1至Dm。供给到多个数据线D1至Dm的数据信号可与供给到多个第一扫描线S1_1至S1_n的第一扫描信号同步地供给。
数据驱动器300、时序控制器400和电源500中的每个可实现为独立的集成电路,但是本发明概念不限于此。例如,数据驱动器300、时序控制器400和电源500可实现为单个集成电路。替代性地,可用单个集成电路来实现数据驱动器300、时序控制器400和电源500中的至少一些的功能。例如,在一些实施方式中,可从数据驱动器300将多个栅极电源电压VGL和VGH供给到栅极驱动器200。
图2是包括在图1中所示的显示装置1000中的像素10的电路图的实例。
图2示出了位于第i水平线(或第i像素行)上并且连接到第j数据线Dj的像素10,其中i和j是自然数。
参照图1和图2,像素10可包括发光器件LD、第一晶体管M1至第七晶体管M7以及存储电容器Cst。
发光器件LD的第一电极(阳极或阴极)可连接到第六晶体管M6,并且发光器件LD的第二电极(阴极或阳极)可连接到第二驱动电压VSS。发光器件LD可根据从第一晶体管M1供给的电流量生成具有预定亮度的光。
在实施方式中,发光器件LD可为包括有机发光层的有机发光二极管。在另一实施方式中,发光器件LD可为由无机材料形成的无机发光器件。在又一实施方式中,发光器件LD可为由无机材料和有机材料复合配置的发光器件。仍然替代性地,发光器件LD可具有多个无机发光器件在用于传输第二驱动电压VSS的线与第六晶体管M6之间并联和/或串联连接的形式。
第一晶体管M1(或驱动晶体管)的第一电极可连接到第一像素节点PN1,并且第一晶体管M1的第二电极可连接到第二像素节点PN2。第一晶体管M1的栅电极可连接到第三像素节点PN3。第一晶体管M1可根据第三像素节点PN3的电压来控制流过发光器件LD的电流量。为此,第一驱动电压VDD可设置为高于第二驱动电压VSS的电压。
第二晶体管M2可连接到第j数据线Dj(在下文中称为数据线)。第二晶体管M2的栅电极可连接到第i第一扫描线S1_i(在下文中称为第一扫描线)。第二晶体管M2可在第一扫描信号供给到第一扫描线S1_i时导通以电连接数据线Dj和第一像素节点PN1。
第三晶体管M3可连接在第三像素节点PN3与用于传输第一初始化电压Vint1的线之间。第三晶体管M3的栅电极可连接到第i第二扫描线S2_i(在下文中称为第二扫描线)。第三晶体管M3可在第二扫描信号供给到第二扫描线S2_i时导通以将第一初始化电压Vint1供给到第三像素节点PN3。第一初始化电压Vint1可设置为比供给到数据线Dj的数据信号的电压低的电压。在实施方式中,第一初始化电压Vint1可设置为等于或小于白色灰度的电压的值的值。例如,第一初始化电压Vint1可为约-2V。
因此,当第三晶体管M3导通时,第一晶体管M1的栅极电压可被初始化为第一初始化电压Vint1。
第四晶体管M4可连接在第一晶体管M1的第二电极(即,第二像素节点PN2)与第三像素节点PN3之间。第四晶体管M4的栅电极可连接到第i第三扫描线S3_i(在下文中称为第三扫描线)。第四晶体管M4可在第三扫描信号供给到第三扫描线S3_i时导通以电连接第一晶体管M1的第二电极和第三像素节点PN3。更具体地,第一晶体管M1的第二电极(例如漏电极)和第一晶体管M1的栅电极彼此连接的时机可由第三扫描信号控制。当第四晶体管M4导通时,第一晶体管M1可以二极管形式连接。
第五晶体管M5可连接在用于传输第一驱动电压VDD的线与第一像素节点PN1之间。第五晶体管M5的栅电极可连接到第i发射控制线Ei(在下文中称为发射控制线)。第五晶体管M5可在发射控制信号供给到发射控制线Ei时关断,并且在其它情况下导通。
第六晶体管M6可连接在第一晶体管M1的第二电极(即,第二像素节点PN2)与发光器件LD的第一电极(即,第四像素节点PN4)之间。第六晶体管M6的栅电极可连接到发射控制线Ei。第六晶体管M6可与第五晶体管M5基本上同样地被控制。
第七晶体管M7可连接在发光器件LD的第一电极(即,第四像素节点PN4)与用于传输第二初始化电压Vint2的线之间。第七晶体管M7的栅电极可连接到第i第四扫描线S4_i(在下文中称为第四扫描线)。在实施方式中,相同的第一扫描信号可供给到第四扫描线S4_i和第一扫描线S1_i。在这种情况下,第七晶体管M7的栅电极可被视为连接到第一扫描线S1_i。第七晶体管M7可在第一扫描信号供给到第一扫描线S1_i时导通,以将第二初始化电压Vint2供给到发光器件LD的第一电极。
当第二初始化电压Vint2被供给到发光器件LD的第一电极时,发光器件LD的寄生电容器可被放电。在这种方式下,由于在寄生电容器中充电的残余电压被放电(移除),所以能够防止非预期的微小发射。由此,能够改善像素10的黑色表现能力。
第一初始化电压Vint1和第二初始化电压Vint2可彼此不同。更具体地,用于初始化第三像素节点PN3的电压和用于初始化第四像素节点PN4的电压可设置为彼此不同。
在一个帧时段的长度被延长的低频率驱动中,当供给到第三像素节点PN3的第一初始化电压Vint1的电压过低时,强导通偏置被施加到第一晶体管M1,这可在相应的帧时段中使第一晶体管M1的阈值电压偏移。这种滞后特性可导致低频率驱动中的闪烁现象。由此,在低频率驱动下工作的显示装置1000中可能需要高于第二驱动电压VSS的第一初始化电压Vint1。
然而,当供给到第四像素节点PN4的第二初始化电压Vint2高于预定基准电压时,发光器件LD的寄生电容器的电压不放电,而是寄生电容器可被充电。由此,第二初始化电压Vint2可能需要类似于或低于第二驱动电压VSS。例如,第二初始化电压Vint2可为约-4V。而且,第二初始化电压Vint2可设置为比第一初始化电压Vint1的电压值低的电压值。
存储电容器Cst可连接在用于传输第一驱动电压VDD的线与第三像素节点PN3之间。存储电容器Cst可存储施加到第三像素节点PN3的电压。
根据实施方式,第一晶体管M1、第二晶体管M2、第五晶体管M5、第六晶体管M6和第七晶体管M7可用多晶硅半导体晶体管实现。例如,第一晶体管M1、第二晶体管M2、第五晶体管M5、第六晶体管M6和第七晶体管M7可包括通过低温多晶硅(Low Temperature Poly-Silicon,LTPS)工艺形成为有源沟道的多晶硅半导体层。此外,第一晶体管M1、第二晶体管M2、第五晶体管M5、第六晶体管M6和第七晶体管M7可用P型晶体管(例如,PMOS晶体管)实现。因此,第一晶体管M1、第二晶体管M2、第五晶体管M5、第六晶体管M6和第七晶体管M7导通处的栅极导通电压可具有逻辑低电平。
由于多晶硅半导体晶体管具有快速响应速度,所以多晶硅半导体晶体管可应用于需要快速开关的开关元件。
第三晶体管M3和第四晶体管M4可用氧化物半导体晶体管实现。例如,第三晶体管M3和第四晶体管M4可用N型氧化物半导体晶体管(例如NMOS晶体管)实现,并且包括作为有源层的氧化物半导体层。因此,第三晶体管M3和第四晶体管M4导通的栅极导通电压可具有逻辑高电平。
氧化物半导体晶体管能够通过低温工艺形成,并且具有比多晶硅半导体晶体管的电荷迁移率低的电荷迁移率。也即,氧化物半导体晶体管具有优异的关断电流特性。由此,当用氧化物半导体晶体管实现第三晶体管M3和第四晶体管M4时,能够最小化根据低频率驱动的来自第二像素节点PN2的泄漏电流,并且相应地,能够改善显示品质。
图3是供给到图2中所示的像素10的信号的时序图的实例。
参照图2和图3,在用于控制帧频率的可变频率驱动中,一个帧时段FP可包括第一时段P1(例如,显示扫描时段)和至少一个第二时段P2(例如,偏置扫描时段)。
第一扫描信号可供给到第一扫描线S1_i,第二扫描信号可供给到第二扫描线S2_i,第三扫描信号可供给到第三扫描线S3_i,并且发射控制信号可供给到发射控制线Ei。
第一时段P1可包括第一非发射时段NEP1和第一发射时段EP1。第二时段P2可包括第二非发射时段NEP2和第二发射时段EP2。
第一时段P1包括与输出图像实际对应的数据信号写入第一晶体管M1的栅电极(或存储电容器Cst)的时段。例如,当通过低频率驱动显示静止图像时,可在第一时段P1中将数据信号写入第一晶体管M1的栅电极。
第二时段P2可包括通过数据线Dj供给的电压(或数据信号)被供给到第一晶体管M1的源电极(即,第一像素节点PN1)的时段。例如,当预定电压被供给到第一晶体管M1的源电极时,可控制第一晶体管M1的偏置状态。
如图3中所示,可以高于帧频率的第一频率供给发射控制信号和第一扫描信号。可以低于第一频率的第二频率供给第二扫描信号和第三扫描信号。例如,第一频率可为240Hz,并且第二频率可为60Hz。供给第二扫描信号和第三扫描信号的频率可基本上等于帧频率。
然而,本发明概念不限于此。在一些实施方式中,第一频率可高于120Hz,并且第二频率可为60Hz或更低。在帧时段FP中第二时段P2重复的次数(即,偏置扫描时段的数量)可随着第二频率变低而增加,或随着第一频率与第二频率之间的差异变大而增加。例如,帧时段FP可根据帧频率包括一个显示扫描时段和多个连续的第二时段P2。
在实施方式中,可仅在第一非发射时段NEP1中供给第二扫描信号和第三扫描信号。
在实施方式中,可在第一非发射时段NEP1和第二非发射时段NEP2中供给第一扫描信号。在第一非发射时段NEP1中,第一扫描信号可起到将数据信号写入像素10的作用。在第二非发射时段NEP2中,第一扫描信号可起到控制第一晶体管M1的偏置状态的作用。
发射控制信号具有逻辑低电平的时段可对应于第一发射时段EP1和第二发射时段EP2,并且除了第一发射时段EP1和第二发射时段EP2之外的时段可对应于第一非发射时段NEP1和第二非发射时段NEP2。
分别供给到实现为N型晶体管的第三晶体管M3和第四晶体管M4的第二扫描信号和第三扫描信号的栅极导通电压具有逻辑高电平。供给到实现为P型晶体管的第二晶体管M2和第七晶体管M7中的每个的第一扫描信号的栅极导通电压具有逻辑低电平。
在下文中,将参照图3更详细地描述在第一时段P1和第二时段P2中供给的扫描信号以及像素10的工作。
第二扫描信号可在第一非发射时段NEP1中供给到第二扫描线S2_i。当第三晶体管M3响应于第二扫描信号而导通时,可初始化第一晶体管M1的栅极电压。
随后,第三扫描信号可供给到第三扫描线S3_i。第二扫描信号和第三扫描信号可彼此不重叠。在实施方式中,第三扫描信号可为通过将第二扫描信号偏移预定的水平时段而获得的信号。在这种方式下,可从一个扫描驱动器输出第二扫描信号和第三扫描信号。
第四晶体管M4可响应于第三扫描信号而导通。
在第四晶体管M4导通的状态下,第一扫描信号可供给到第一扫描线S1_i。响应于第一扫描信号,第二晶体管M2可导通,第一晶体管M1以二极管形式连接,并且可执行数据信号写入和阈值电压补偿。由于即使在第一扫描信号的供给被暂停之后也保持了第三扫描信号的供给,所以第一晶体管M1的阈值电压能够被补偿足够的时间。
随后,暂停发射控制信号的供给,并且像素10可在第一发射时段EP1期间发射光。
第一扫描信号可在第二非发射时段NEP2中供给到第一扫描线S1_i。因此,能够与帧频率无关地、时段性地控制第一晶体管M1的偏置状态。
同时,在第二时段P2中不供给第二扫描信号和第三扫描信号。帧时段FP的第二时段P2重复的次数以及不供给第二扫描信号和第三扫描信号的时间可随着帧频率变低而增加。
图4是示出根据实施方式的图1中所示的显示装置1000的部分的示意性平面视图。
参照图1至图4,栅极驱动器200可包括第一扫描驱动器220、第二扫描驱动器240和发射驱动器260。
显示装置1000可包括衬底1。衬底1可包括显示区域和位于显示区域的至少一侧附近的非显示区域。
可在衬底1的显示区域中提供包括像素PXij的像素单元100。在图4中,显示区域可对应于像素单元100。
可在衬底1的非显示区域中提供第一扫描驱动器220、第二扫描驱动器240和发射驱动器260,并且可在衬底1的非显示区域中布置多个焊盘PD1、PD2、PD3和PD4。非显示区域可对应于衬底1的排除像素单元100以外的区域。
第一扫描驱动器220可连接到第一扫描线S1_i以将第一扫描信号供给到像素PXij。
第二扫描驱动器240可连接到第二扫描线S2_i和第三扫描线S3_i以将第二扫描信号和第三扫描信号供给到像素PXij。在这种方式下,可省略传统的显示装置中各自生成第二扫描信号或第三扫描信号的多个扫描驱动器中的一个。
发射驱动器260可连接到发射控制线Ei以将发射控制信号供给到像素PXij。
第一焊盘PD1、第二焊盘PD2、第三焊盘PD3和第四焊盘PD4可连接到用于传输从电源500供给的第一电压VGL1、第二电压VGL2、第三电压VGH1和第四电压VGH2的线。第一电压VGL1、第二电压VGL2、第三电压VGH1和第四电压VGH2中的每个可为以上参照图1描述的多个栅极电源电压VGL和VGH中的一个。
图4中所示的栅极驱动器200的排列位置以及第一焊盘PD1、第二焊盘PD2、第三焊盘PD3和第四焊盘PD4的排列位置仅是说明性的,并且本发明概念不限于其中的部件的特定位置。例如,在一些实施方式中,可反向地布置第一扫描驱动器220和发射驱动器260。
第一电压VGL1(在下文中称为第一低电压)可被传输到第一焊盘PD1,并且第二电压VGL2(在下文中称为第二低电压)可被传输到第二焊盘PD2。在一些实施方式中,第一低电压VGL1和第二低电压VGL2可具有基本上相同的电压值。例如,第一低电压VGL1和第二低电压VGL2可具有相同的第一栅极电源电压VGL值。然而,本发明概念不限于此,并且在其它实施方式中,第一低电压VGL1和第二低电压VGL2可彼此不同。
扫描信号和发射控制信号的逻辑低电平可基于第一低电压VGL1和第二低电压VGL2来确定。
在实施方式中,第一焊盘PD1和第二焊盘PD2彼此没有电连接和物理连接。另外,连接到第一焊盘PD1的线和连接到第二焊盘PD2的线彼此没有电连接和物理连接。
第三电压VGH1(在下文中称为第一高电压)可传输到第三焊盘PD3,并且第四电压VGH2(在下文中称为第二高电压)可传输到第四焊盘PD4。在一些实施方式中,第一高电压VGH1和第二高电压VGH2可具有相同的值。例如,第一高电压VGH1和第二高电压VGH2可具有相同的第二栅极电源电压VGH值。然而,本发明概念不限于此,并且在其它实施方式中,第一高电压VGH1和第二高电压VGH2可彼此不同。
扫描信号和发射控制信号的逻辑高电平可基于第一高电压VGH1和第二高电压VGH2来确定。
在实施方式中,第三焊盘PD3和第四焊盘PD4彼此没有电连接和物理连接。另外,连接到第三焊盘PD3的线和连接到第四焊盘PD4的线彼此没有电连接和物理连接。
第一焊盘PD1可连接到第一电源线PL1。第一电源线PL1可将第一低电压VGL1传输到第一扫描驱动器220和发射驱动器260。在实施方式中,第一电源线PL1可在非显示区域的第一线节点LN1处分支,以连接到第一扫描驱动器220和发射驱动器260。
第三焊盘PD3可连接到第三电源线PL3。第三电源线PL3可将第一高电压VGH1传输到第一扫描驱动器220和发射驱动器260。在实施方式中,第三电源线PL3可在非显示区域的第二线节点LN2处分支,以连接到第一扫描驱动器220和发射驱动器260。
如以上参照图3所描述的,第一扫描驱动器220和发射驱动器260可在帧时段FP的第一时段P1和第二时段P2中被驱动,并且在第一非发射时段NEP1和第二非发射时段NEP2中分别输出第一扫描信号和发射控制信号。也即,第一扫描信号和发射控制信号可与帧频率无关地、基于第一低电压VGL1和第一高电压VGH1在固定时段中被输出。因此,尽管第一扫描驱动器220和发射驱动器260共享了第一电源线PL1和第三电源线PL3,但是用于生成第一扫描信号和发射控制信号的等效阻抗的变化不大。
第二扫描驱动器240可通过仅在帧时段FP的第一非发射时段NEP1中工作来生成第二扫描信号和第三扫描信号。
当第一扫描驱动器220、第二扫描驱动器240和发射驱动器260共享第一电源线PL1时,在第一时段P1(例如,第一非发射时段NEP1)和第二时段P2(例如,第二非发射时段NEP2)期间第一低电压VGL1的电压下降量可由于第一时段P1和第二时段P2中等效阻抗之间的差异而彼此不同。类似地,当第一扫描驱动器220、第二扫描驱动器240和发射驱动器260共享第三电源线PL3时,第一高电压VGH1在第一时段P1和第二时段P2期间的电压下降量可能由于第一时段P1和第二时段P2中等效阻抗之间的差异而彼此不同。
扫描信号和发射控制信号的逻辑低电平和逻辑高电平可能由于在第一时段P1和第二时段P2期间栅极电源电压(图1中所示的VGL和VGH)的电压下降量之间的差异而改变。另外,像素PXij中包括的晶体管的栅电极的电压和/或栅电极在给定时段中的电压耦合量可能由于连接到栅电极的寄生电容器的电容而改变。晶体管的栅电极的电压的这种非预期变化可能引起图像闪烁。
为了最小化栅极电源电压(图1中所示的VGL和VGH)的电压下降量的变化,连接到第二扫描驱动器240的第二电源线PL2和第四电源线PL4可分别与第一电源线PL1和第三电源线PL3分离。由此,在与第一扫描驱动器220和发射驱动器260不同的时机驱动的第二扫描驱动器240可通过与供给第一低电压VGL1和第一高电压VGH1的电源线不同的电源线来施加第二低电压VGL2和第二高电压VGH2。
第二焊盘PD2可连接到第二电源线PL2。第二电源线PL2可将第二低电压VGL2传输到第二扫描驱动器240。在实施方式中,第二低电压VGL2可等于第一低电压VGL1。
第四焊盘PD4可连接到第四电源线PL4。第四电源线PL4可将第二高电压VGH2传输到第二扫描驱动器240。在实施方式中,第二高电压VGH2可等于第一高电压VGH1。
如上所述,第二扫描驱动器240可将第二扫描信号和第三扫描信号供给到像素PXij。由此,用于分别生成第二扫描信号和第三扫描信号的两个扫描驱动器的配置被集成为一个,从而减少了非显示区域(死区)的面积。
用于将多个栅极电源电压VGL和VGH传输到第二扫描驱动器240的第二电源线PL2和第四电源线PL4可与将多个栅极电源电压VGL和VGH传输到第一扫描驱动器220和发射驱动器260的第一电源线PL1和第三电源线PL3电分离和物理分离。因此,在一个帧时段FP中包括第一时段P1和至少一个第二时段P2的低频率驱动中,能够最小化由于第一时段P1和第二时段P2期间多个栅极电源电压VGL和VGH的电压下降量之间的差异而可能发生的图像闪烁。
图5是示出根据另一实施方式的图1中所示的显示装置1000的部分的示意性平面视图。
在图5中所示的显示装置1000中,除了第一电源线PL1和第二电源线PL2另外分支之外,电源线的配置与图4的第一电源线PL1至第四电源线PL4的配置相同。由此,与图4中所示的部件相同或对应的部件由相同的附图标记指定,并且将省略对其的重复描述。
参照图1和图5,显示装置1000可包括衬底1。衬底1可包括显示区域和位于显示区域的至少一侧附近的非显示区域。
可在衬底1的非显示区域中提供栅极驱动器200,并且可在衬底1的非显示区域中布置多个焊盘PD1、PD2、PD3和PD4。栅极驱动器200可包括第一扫描驱动器220、第二扫描驱动器240和发射驱动器260。
在实施方式中,第一电源线PL1可分支为第一扫描电源线SPL1、第二扫描电源线SPL2、第一发射电源线EPL1和第二发射电源线EPL2。第一扫描电源线SPL1和第二扫描电源线SPL2可连接到第一扫描驱动器220的级。第一扫描电源线SPL1和第二扫描电源线SPL2可将第一低电压VGL1传输到第一扫描驱动器220。
第一扫描驱动器220的多个级中的每个可包括十个或更多个晶体管,并且具有本领域公知的复杂电路结构。第一低电压VGL1可通过第一扫描电源线SPL1和第二扫描电源线SPL2供给到第一扫描驱动器220,以防止可能因电路尺寸和电路复杂性而引起的第一低电压VGL1的非预期电压变化以及第一电源线PL1与其它元件之间的短路等。出于相同的原因,其它电源线(例如,第二电源线PL2)可分支为多个分支电源线,以连接到发射驱动器260和/或第二扫描驱动器240。
第一发射电源线EPL1和第二发射电源线EPL2可连接到发射驱动器260的级。第一发射电源线EPL1和第二发射电源线EPL2可将第一低电压VGL1传输到发射驱动器260。发射驱动器260的多个级中的每个也可包括十个或更多个晶体管,并且包括复杂的电路结构。
在实施方式中,第二电源线PL2可分支为第三扫描电源线SPL3和第四扫描电源线SPL4。第三扫描电源线SPL3和第四扫描电源线SPL4可连接到第二扫描驱动器240的级。第三扫描电源线SPL3和第四扫描电源线SPL4可将第二低电压VGL2传输到第二扫描驱动器240。
因此,根据所示的实施方式的栅极驱动器200可改善输出稳定性。将参照图7和图8更详细地描述电源线分支以连接到级的配置。
图5中所示的电源线分支的配置仅是说明性的,并且本发明概念不限于此。例如,第三电源线PL3和第四电源线PL4也可分支以分别连接到与其对应的级。
图6是示出根据又一实施方式的图1中所示的显示装置1000的部分的示意性平面视图。
在图6中所示的显示装置1000中,除了栅极驱动器200A布置在像素单元100的两侧处之外,显示装置1000的配置与参照图4和图5描述的显示装置1000的配置基本上相同。由此,与图4和图5中所示的部件相同或对应的部件由相同的附图标记指定,并且将省略对其的重复描述。
参照图6,栅极驱动器200A可包括第一扫描驱动器220、第二扫描驱动器240、发射驱动器260、第一辅助扫描驱动器222、第二辅助扫描驱动器242和辅助发射驱动器262。
在实施方式中,第一扫描驱动器220、第二扫描驱动器240和发射驱动器260可布置在像素单元100的一侧(例如,左侧)处,并且第一辅助扫描驱动器222、第二辅助扫描驱动器242和辅助发射驱动器262可布置在像素单元100的另一侧(例如,右侧)处。
第一辅助扫描驱动器222可与第一扫描驱动器220相同地被驱动。在实施方式中,第一扫描线S1_i和第四扫描线S4_i可共同连接到第一扫描驱动器220和第一辅助扫描驱动器222。
第二辅助扫描驱动器242可与第二扫描驱动器240相同地被驱动。在实施方式中,第二扫描线S2_i和第三扫描线S3_i可共同连接到第二扫描驱动器240和第二辅助扫描驱动器242。
辅助发射驱动器262可与发射驱动器260相同地被驱动。在实施方式中,发射控制线Ei可共同连接到发射驱动器260和辅助发射驱动器262。
连接到第一扫描驱动器220的第一扫描电源线SPL1和第二扫描电源线SPL2可通过第一连接线CL1电连接到第一辅助扫描驱动器222。第三电源线PL3可通过第二连接线CL2电连接到第一辅助扫描驱动器222和辅助发射驱动器262。
第三扫描电源线SPL3和第四扫描电源线SPL4可通过第三连接线CL3电连接到第二辅助扫描驱动器242。第四电源线PL4可通过第四连接线CL4电连接到第二辅助扫描驱动器242。
第一发射电源线EPL1和第二发射电源线EPL2可通过第一连接线CL1电连接到辅助发射驱动器262。
在图6中,虽然第一扫描驱动器220、第二扫描驱动器240和发射驱动器260被示出为布置在像素单元100的左侧处,并且第一辅助扫描驱动器222、第二辅助扫描驱动器242和辅助发射驱动器262被示出为布置在像素单元100的右侧处,但是这仅是说明性的,并且驱动器的排列不限于此。例如,在其它实施方式中,像素单元100的左侧处的第一扫描驱动器220、第二扫描驱动器240和发射驱动器260以及像素单元100的右侧处的第一辅助扫描驱动器222、第二辅助扫描驱动器242和辅助发射驱动器262可相对于像素单元100彼此对称地布置。
图7是包括在图1中所示的显示装置1000中的栅极驱动器200的框图的实例。
在下文中,将参照图7示例性地描述四个级和从其输出的栅极信号。
参照图1、图5和图7,栅极驱动器200可包括多个级ST1至ST4。例如,多个级ST1至ST4可分别连接到预定的多个栅极线G1至G4,并且根据多个时钟信号CLK1和CLK2输出多个栅极信号GS1至GS4。多个级ST1至ST4可基本上用相同的电路实现。
在实施方式中,栅极驱动器200可包括第一扫描驱动器220、第二扫描驱动器240和/或发射驱动器260。例如,多个栅极线G1至G4可对应于多个第一扫描线、多个第二扫描线或多个发射控制线,并且多个栅极信号GS1至GS4可对应于多个第一扫描信号、多个第二扫描信号、多个第三扫描信号或多个发射控制信号。
多个级ST1至ST4中的每个可包括第一输入端子101、第二输入端子102、第三输入端子103、输出端子104、第一电力输入端子105、第二电力输入端子106和第三电力输入端子107。
第一输入端子101可接收前一级的输出信号或起始脉冲SSP。例如,第一级ST1的第一输入端子101可接收起始脉冲SSP,并且第二级ST2的第一输入端子101可接收从第一级ST1输出的栅极信号。
在实施方式中,第k(k是自然数)级的第二输入端子102可接收第一时钟信号CLK1,并且第k级的第三输入端子103可接收第二时钟信号CLK2。另一方面,第k+1级的第二输入端子102可接收第二时钟信号CLK2,并且第k+1级的第三输入端子103可接收第一时钟信号CLK1。
第一时钟信号CLK1和第二时钟信号CLK2具有相同的周期,并且第一时钟信号CLK1和第二时钟信号CLK2的相位可彼此不重叠。例如,第二时钟信号CLK2可设置为从第一时钟信号CLK1偏移约半个周期的信号。
每个输出端子104可连接到多个栅极线G1至G4之中的对应栅极线。多个栅极信号GS1至GS4之中的对应栅极信号可通过输出端子104输出。
第一电力输入端子105可连接到用于传输第一栅极电源电压VGL的第一栅极电源线GPL1。第一栅极电源线GPL1可对应于图5中所示的第一扫描电源线SPL1、第三扫描电源线SPL3和第一发射电源线EPL1。例如,第一电力输入端子105可连接到用于传输第一低电压VGL1的第一扫描电源线SPL1。
第二电力输入端子106可连接到用于传输第一栅极电源电压VGL的第二栅极电源线GPL2。第二栅极电源线GPL2可对应于图5中所示的第二扫描电源线SPL2、第四扫描电源线SPL4和第二发射电源线EPL2。例如,第二电力输入端子106可连接到用于传输第一低电压VGL1的第二扫描电源线SPL2。
如上所述,多个级ST1至ST4可连接到用于传输第一栅极电源电压VGL的两个栅极电源线GPL1和GPL2。
第三电力输入端子107可连接到用于传输第二栅极电源电压VGH的第三栅极电源线GPL3。第三栅极电源线GPL3可对应于图5中所示的第三电源线PL3和第四电源线PL4。例如,第三电力输入端子107可连接到用于传输第一高电压VGH1的第三电源线PL3。
图8是示出了图7中所示的栅极驱动器200的多个级STi和STi+1的示例性电路图。
参照图5、图7和图8,第i级STi(i是自然数)和第i+1级STi+1中的每个可包括输入单元11、输出单元12、第一信号处理器13、第二信号处理器14和稳定器15。
如图8中所示,将主要描述第一时钟信号CLK1被供给到第二输入端子102并且第二时钟信号CLK2被供给到第三输入端子103的第i级STi(例如,奇数级)。在第i+1级STi+1(例如,偶数级)中,第二时钟信号CLK2可供给到第二输入端子102,并且第一时钟信号CLK1可供给到第三输入端子103。第i+1级STi+1可将栅极信号输出到第i+1栅极线Gi+1。
在实施方式中,起始脉冲SSP可供给到第一级ST1的第一输入端子101,并且前一栅极线的栅极信号可供给到其它级中的每个的第一输入端子101。
在下文中,将更详细地描述被指定为级STi的第i级STi。
输入单元11可响应于供给到第一输入端子101和第二输入端子102的信号来控制第一节点N1的电压和第二节点N2的电压。在实施方式中,输入单元11可包括第四晶体管T4、第五晶体管T5和第六晶体管T6。
第四晶体管T4可连接在第一输入端子101与第一节点N1之间。第四晶体管T4可包括连接到第二输入端子102的栅电极。第四晶体管T4可在第一时钟信号CLK1具有栅极导通电平(例如,低电平)时导通,以电连接第一输入端子101和第一节点N1。
第五晶体管T5可连接在第二输入端子102与第二节点N2之间。第五晶体管T5可包括连接到第一节点N1的栅电极。第五晶体管T5可基于第一节点N1的电压而导通或关断。
第六晶体管T6可连接在供给有第一栅极电源电压VGL的第二电力输入端子106与第二节点N2之间。第六晶体管T6的栅电极可连接到第二输入端子102。第六晶体管T6可在第一时钟信号CLK1被供给到第二输入端子102时导通,以将第一栅极电源电压VGL供给到第二节点N2。
输出单元12可基于第三节点N3的电压和第四节点N4的电压,将第一栅极电源电压VGL或第二栅极电源电压VGH供给到输出端子104。栅极信号可确定为第一扫描信号、第二扫描信号、第三扫描信号或发射控制信号。
在实施方式中,输出单元12可包括第七晶体管T7和第八晶体管T8。
第七晶体管T7可连接在第二电力输入端子106与输出端子104之间。第七晶体管T7的栅电极可连接到第三节点N3。第七晶体管T7可响应于第三节点N3的电压而导通或关断。当第七晶体管T7导通时,供给到输出端子104的栅极信号可具有低电平(例如,N型晶体管的栅极关断电压)。
第八晶体管T8可连接在供给有第二栅极电源电压VGH的第三电力输入端子107与输出端子104之间。第八晶体管T8的栅电极可连接到第四节点N4。第八晶体管T8可响应于第四节点N4的电压而导通或关断。当第八晶体管T8导通时,供给到输出端子104的栅极信号可具有高电平(例如,N型晶体管的栅极导通电压)。
第一信号处理器13可控制第四节点N4的电压。例如,当第二节点N2的电压具有高电平时,第一信号处理器13可使第四节点N4的电压稳定地具有栅极关断电平(或高电平),从而能够完全关断第八晶体管T8。此外,第一信号处理器13可通过使用第二节点N2的低电平来控制第四节点N4的电压以具有栅极导通电平(或低电平)。
在实施方式中,第一信号处理器13可包括第九晶体管T9、第十晶体管T10、第十一晶体管T11、第二电容器C2和第三电容器C3。
第二电容器C2的第一端子可连接到第五节点N5。第二电容器C2的第二端子可连接在第九晶体管T9与第十晶体管T10之间。
第九晶体管T9可连接在第二电容器C2的第二端子与第四节点N4之间。第九晶体管T9的栅电极可连接到第三输入端子103。第九晶体管T9可响应于供给到第三输入端子103的第二时钟信号CLK2的栅极导通电平(例如,低电平)而导通。
第十晶体管T10可连接在第二电容器C2的第二端子与第三输入端子103之间。第十晶体管T10的栅电极可连接到第五节点N5。第十晶体管T10可响应于第五节点N5的电压而导通或关断。
第十一晶体管T11可连接在第三电力输入端子107与第四节点N4之间。第十一晶体管T11的栅电极可连接到第一节点N1。第十一晶体管T11可响应于第一节点N1的电压而导通或关断。
第三电容器C3可连接在第三电力输入端子107与第四节点N4之间。第三电容器C3可对施加到第四节点N4的电压充电,并且稳定地保持第四节点N4的电压。
稳定器15可电连接在输入单元11与输出单元12之间。稳定器15可限制第一节点N1中的电压下降量和第二节点N2中的电压下降量。此外,当第五节点N5的电压由于第二电容器C2的联接而显著降低时,稳定器15可用作电阻器。因此,能够保护连接到第二节点N2的第五晶体管T5和第六晶体管T6。
在实施方式中,稳定器15可包括第十二晶体管T12和第十三晶体管T13。
第十二晶体管T12可连接在第一节点N1与第三节点N3之间。第十二晶体管T12的栅电极可连接到第二电力输入端子106。因此,第十二晶体管T12可具有导通状态。
第十三晶体管T13可连接在第二节点N2与第五节点N5之间。第十三晶体管T13的栅电极可连接到供给有第一栅极电源电压VGL的第一电力输入端子105。因此,第十三晶体管T13可具有导通状态。因此,能够保护第五晶体管T5和第六晶体管T6免受第五节点N5中的电压变化的影响。
在实施方式中,第二信号处理器14可包括第一晶体管T1、第二晶体管T2、第三晶体管T3、第十四晶体管T14和第一电容器C1。
第一晶体管T1可连接在第三节点N3与第六节点N6之间。第一晶体管T1的栅电极可连接到第六节点N6。例如,第一晶体管T1可具有第一晶体管T1在从第三节点N3到第六节点N6的方向上连接的二极管形式。
在实施方式中,第二晶体管T2可连接在第一输入端子101与第六节点N6之间。第二晶体管T2的栅电极可连接到第二输入端子102。第二晶体管T2可在第一时钟信号CLK1被供给到第二输入端子102时导通以向第六节点N6提供被供给到第一输入端子101的信号。
当具有高电平的信号被供给到第一输入端子101时,第一晶体管T1可起到反向二极管的作用,并且因此,第六节点N6的电压可对第三节点N3没有影响。
第三晶体管T3可连接在第三输入端子103与第一电容器C1的电极之间。例如,第三晶体管T3的第一电极可连接到第三输入端子103,并且第三晶体管T3的第二电极可连接到第一电容器C1。第三晶体管T3可包括连接到第六节点N6的栅电极。第三晶体管T3可响应于第六节点N6的电压而导通或关断。
第一电容器C1可连接在第六节点N6与第三晶体管T3的第二电极之间。根据第三晶体管T3的第二电极的电压变化,第六节点N6的电压电平可由于第一电容器C1的联接而在预定范围内摆动。也即,第六节点N6的电压可跟随第二时钟信号CLK2的电压电平的变化。
在第六节点N6与第三节点N3之间二极管连接的第一晶体管T1可作为电荷泵操作。例如,具有类似于AC电压的形式的形式的第六节点N6的电压可通过第一晶体管T1在第三节点N3处转换为诸如DC电压的形式。
在这种方式下,尽管第六节点N6的电压可改变,但是第三节点N3的电压能够通过起到电荷泵作用的第一晶体管T1保持在恒定电平。
第十四晶体管T14可连接在第二晶体管T2与第六节点N6之间。第十四晶体管T14的栅电极可连接到第一电力输入端子105。因此,第十四晶体管T14可具有导通状态。在这种方式下,能够减小可能施加到第二晶体管T2的偏置应力。
在实施方式中,第一栅极电源线GPL1和第二栅极电源线GPL2可布置在级STi的两侧处。能够更容易地连接到第一栅极电源线GPL1的一些晶体管可连接到第一栅极电源线GPL1以接收第一栅极电源电压VGL,并且其它晶体管可连接到第二栅极电源线GPL2以接收第一栅极电源电压VGL。因此,能够改善栅极信号的输出稳定性。
图9是示例性地示出了包括在图1中所示的显示装置1000中的栅极驱动器200B的示意性平面视图。图10是从图9中所示的栅极驱动器200B输出的信号的波形图的实例。
参照图1、图2、图3、图9和图10,栅极驱动器200B可包括第一扫描驱动器220、第二扫描驱动器240、发射驱动器260和虚设扫描驱动器280。
虚设扫描驱动器280可布置在衬底1的非显示区域中。虚设扫描驱动器280可将第二扫描信号供给到多个第二扫描线S2_1至S2_i中的一些。在实施方式中,虚设扫描驱动器280可包括将第二扫描信号顺序地输出到多个第二扫描线S2_1至S2_i中的一些的多个虚设级。
如图9中所示,像素PXkj可连接第k(k是自然数)第一扫描线S1_k、第k第二扫描线S2_k、第k第三扫描线S3_k和第k发射控制线E_k。第k第二扫描线S2_k可连接到虚设扫描驱动器280,并且第k第三扫描线S3_k可连接到第二扫描驱动器240。
第二扫描驱动器240输出第二扫描信号和从第二扫描信号偏移预定时段的第三扫描信号这两者,并且因此能够减少扫描驱动器的数量。然而,由于第二扫描信号和第三扫描信号从一个第二扫描驱动器240输出,所以多个扫描线中的一些可能没有被供给扫描信号。由此,虚设扫描驱动器280可补充扫描信号的缺失。
图10示例性地示出了供给到与像素单元100的部分连接的扫描线和发射控制线的信号。例如,在图10中示出了供给到第一像素行至第十二像素行的扫描信号和发射控制信号中的一些。第一扫描信号、第二扫描信号和发射控制信号的栅极导通时段的宽度可彼此不同。
发射驱动器260可将发射控制信号顺序地供给到多个发射控制线E1至E12。两个连续的发射控制线可共享一个发射控制信号。例如,具有相同时序的发射控制信号可被供给到第一发射控制线E1和第二发射控制线E2。发射控制线的共享结构可改善高分辨率显示装置的高频率图像驱动的图像品质。
第一扫描驱动器220可将第一扫描信号顺序地供给到多个第一扫描线S1_1至S1_12。第一扫描驱动器220可针对各个像素行在不同的时机处供给第一扫描信号,以便对应于数据信号的供给。在实施方式中,第一扫描信号的脉冲宽度(栅极导通时段的宽度)可对应于约一个水平时段1H。
第二扫描驱动器240可将第三扫描信号供给到多个第三扫描线S3_1至S3_12。两个连续的第三扫描线可共享一个第三扫描信号。
如以上参照图3所描述的,供给到像素PXkj的第三扫描信号可为从第二扫描信号偏移预定水平时段的信号。更具体地,在第一晶体管M1的栅极电压因第二扫描信号而被初始化之后,可因第三扫描信号而执行数据写入和阈值电压补偿。
在实施方式中,如图10中所示,供给到第一像素行的第三扫描信号可与从供给到第一像素行的第二扫描信号偏移10个水平时段10H的信号相同。供给到与第一像素行和第二像素行对应的多个第三扫描线S3_1和S3_2的第三扫描信号可供给到与第十一像素行和第十二像素行对应的多个第二扫描线S2_11和S2_12。在这种情况下,第二扫描驱动器240可不生成供给到第一像素行至第十像素行的多个第二扫描线S2_1至S2_10的第二扫描信号。
根据实施方式,虚设扫描驱动器280可生成供给到第一像素行至第十像素行的多个第二扫描线S2_1至S2_10的第二扫描信号。具体地,虚设扫描驱动器280可将第二扫描信号供给到与供给到一个像素行的第二扫描信号与第三扫描信号之间的时间差对应的初始像素行的多个第二扫描线S2_1至S2_10。
图11A和图11B是示出图9中所示的栅极驱动器200B与多个像素行之间的连接的图。
参照图9、图10、图11A和图11B,第二扫描驱动器240可连接到多个第二扫描线S2_1至S2_12中的一些和多个第三扫描线S3_1至S3_12,并且虚设扫描驱动器280可连接到剩余的第二扫描线S2_1至S2_12。
图11A和图11B示出了实现图10中所示的波形图的栅极驱动器200B与多个像素行PXR1至PXR12之间的连接的实例。
第一扫描驱动器220可包括分别对应于多个像素行PXR1至PXR12的多个写入级WST1至WST12。多个写入级WST1至WST12可分别连接到多个第一扫描线S1_1至S1_12。
发射驱动器260可包括多个发射级EST1至EST6。多个发射级EST1至EST6中的每个可连接到两个连续的发射控制线。例如,第一发射级EST1可连接到第一像素行PXR1的发射控制线E1和第二像素行PXR2的发射控制线E2。因此,多个发射级EST1至EST6的数量可为多个像素行PXR1至PXR12的数量的一半。
第二扫描驱动器240可包括多个补偿级CST1至CST6。多个补偿级CST1至CST6中的每个可连接到两个连续的第三扫描线。因此,多个补偿级CST1至CST6的数量可为多个像素行PXR1至PXR12的数量的一半。
例如,第一补偿级CST1可连接到第一像素行PXR1的第三扫描线S3_1、第二像素行PXR2的第三扫描线S3_2、第十一像素行PXR11的第二扫描线S2_11和第十二像素行PXR12的第二扫描线S2_12。相同的扫描信号可供给到第一像素行PXR1的第三扫描线S3_1、第二像素行PXR2的第三扫描线S3_2、第十一像素行PXR11的第二扫描线S2_11和第十二像素行PXR12的第二扫描线S2_12。供给到第一像素行PXR1的第三扫描线S3_1的第三扫描信号可与从供给到第一像素行PXR1的第二扫描线S2_1的第二扫描信号偏移10个水平时段10H的信号相同。
第二扫描驱动器240可不将第二扫描信号供给到十个初始像素行的多个第二扫描线S2_1至S2_10。也即,当像素单元100包括n个(n是大于k+1的自然数)像素行时,第二扫描驱动器240可连接到第一像素行至第k像素行的第三扫描线,并且连接到第k+1像素行至第n像素行的第二扫描线和第三扫描线。
虚设扫描驱动器280可包括多个虚设级DST1、DST2、......、DSTn。虚设扫描驱动器280可将第二扫描信号供给到十个初始像素行的多个第二扫描线S2_1至S2_10。换言之,虚设扫描驱动器280可连接到与第二扫描信号和第三扫描信号的供给时间之间的差异对应的初始像素行的第二扫描线。在实施方式中,虚设扫描驱动器280的最后一个虚设级的输出可被供给作第二扫描驱动器240的第一级(即,第一补偿级CST1)的输入。
多个虚设级DST1、DST2、......、DSTn中的每个可连接到两个连续的第二扫描线。例如,第一虚设级DST1可连接到第一像素行PXR1的第二扫描线S2_1和第二像素行PXR2的第二扫描线S2_2。因此,多个虚设级DST1、DST2、......、DSTn的数量可为多个像素行PXR1至PXR12的数量的一半。当第二扫描信号与第三扫描信号对同一像素行的供给时间之间的差异为10个水平时段10H时,虚设扫描驱动器280可包括五个虚设级DST1、DST2、......、DST5。
因此,能够减少栅极驱动器200B的级的数量,并且能够减小显示装置的死区。
图12是示出图9中所示的栅极驱动器200B与多个像素行之间的连接的图的另一实例。
除了发射驱动器260A和第二扫描驱动器240A的级一对一地连接到像素行之外,图12中所示的配置与参照图11A和图11B所描述的配置相同。因此,与图11A和图11B中所示的部件相同或对应的部件由相同的附图标记指定,并且将省略对其的重复描述。
参照图9和图12,第二扫描驱动器240A可连接到多个第二扫描线S2_1至S2_12中的一些(例如,S2_11和S2_12)和多个第三扫描线S3_1至S3_12,并且虚设扫描驱动器280A可连接到剩余的第二扫描线S2_1至S2_12。
例如,发射驱动器260A可包括多个发射级EST1至EST12。多个发射级EST1至EST12可一对一地连接到多个像素行PXR1至PXR12。因此,多个发射级EST1至EST12的数量可等于多个像素行PXR1至PXR12的数量。
第二扫描驱动器240A可包括多个补偿级CST1至CST12。多个补偿级CST1至CST12中的每个可连接到一个第三扫描线。多个补偿级CST1至CST12可一对一地连接到像素行PXR1至PXR12。因此,多个补偿级CST1至CST12的数量可等于多个像素行PXR1至PXR12的数量。
虚设扫描驱动器280A可将第二扫描信号供给到十个初始像素行的多个第二扫描线S2_1至S2_10。多个虚设级DST1、DST2、......可一对一地连接到多个第二扫描线中的一些。当第二扫描信号和第三扫描信号对同一像素行的供给时间之间的差异为10个水平时段10H时,虚设扫描驱动器280A可包括十个虚设级DST1、DST2、......、DST10。
然而,这仅是说明性的,并且级与像素行之间的对应关系不限于此。例如,在一些实施方式中,根据显示装置的设计,多个发射级EST1至EST12中的每个可连接到三个或更多个发射控制线。
如上所述,根据实施方式的显示装置包括将扫描信号供给到多个初始像素行中的一些的具有小尺寸的虚设扫描驱动器,以使得用于分别生成第二扫描信号和第三扫描信号的两个扫描驱动器的配置能够集成为一个。在这种方式下,能够减少非显示区域(死区)的面积。
此外,用于将栅极电源电压传输到第二扫描驱动器的电源线能够与用于将栅极电源电压传输到第一扫描驱动器和发射驱动器的电源线电分离和物理分离。因此,在第一时段(显示扫描时段)和至少一个第二时段(偏置扫描时段)被包括在一个帧时段中的低频率驱动中,能够防止或最小化由于第一时段和第二时段期间栅极电源电压的电压下降量之间的差异而可能发生的图像闪烁。
虽然已在本文中描述了某些实施方式和实现方式,但是其它实施方式和修改将通过本描述而显而易见。相应地,本发明概念不限于这些实施方式,而是限于随附的权利要求书以及如对于本领域普通技术人员显而易见的各种明显的修改和等同布置的较宽范围。

Claims (20)

1.一种显示装置,包括:
衬底,所述衬底包括显示区域和非显示区域;
像素,所述像素布置在所述显示区域中并且连接到第一扫描线、第二扫描线、第三扫描线和发射控制线;
第一扫描驱动器,所述第一扫描驱动器布置在所述非显示区域中并且配置成将第一扫描信号供给到所述第一扫描线;
第二扫描驱动器,所述第二扫描驱动器布置在所述非显示区域中并且配置成将第二扫描信号供给到多个所述第二扫描线中的一些以及将第三扫描信号供给到所述第三扫描线;
发射驱动器,所述发射驱动器布置在所述非显示区域中并且配置成将发射控制信号供给到所述发射控制线;
第一焊盘和第二焊盘,所述第一焊盘和所述第二焊盘布置在所述非显示区域中并且彼此间隔开;
第一电源线,所述第一电源线连接到所述第一焊盘以将第一电压传输到所述第一扫描驱动器和所述发射驱动器;以及
第二电源线,所述第二电源线连接到所述第二焊盘以将第二电压传输到所述第二扫描驱动器。
2.根据权利要求1所述的显示装置,其中,所述第一电源线在所述非显示区域中分支以连接到所述第一扫描驱动器和所述发射驱动器。
3.根据权利要求2所述的显示装置,其中,所述第一电压与所述第二电压相同。
4.根据权利要求3所述的显示装置,其中,在所述非显示区域中,所述第二电源线与所述第一电源线没有电连接和物理连接。
5.根据权利要求1所述的显示装置,还包括:
第三焊盘和第四焊盘,所述第三焊盘和所述第四焊盘布置在所述非显示区域中并且彼此间隔开;
第三电源线,所述第三电源线连接到所述第三焊盘以将比所述第一电压高的第三电压传输到所述第一扫描驱动器和所述发射驱动器;以及
第四电源线,所述第四电源线连接到所述第四焊盘以将比所述第二电压高的第四电压传输到所述第二扫描驱动器。
6.根据权利要求5所述的显示装置,其中,所述第三电源线在所述非显示区域中分支以连接到所述第一扫描驱动器和所述发射驱动器。
7.根据权利要求5所述的显示装置,其中,所述第三电压与所述第四电压相同。
8.根据权利要求7所述的显示装置,其中,在所述非显示区域中,所述第四电源线与所述第三电源线没有电连接和物理连接。
9.根据权利要求5所述的显示装置,其中,
所述第一扫描驱动器、所述第二扫描驱动器和所述发射驱动器中的每个包括多个级;并且
其中,所述多个级中的每个包括第一电力输入端子、第二电力输入端子和第三电力输入端子。
10.根据权利要求9所述的显示装置,其中,
所述第一电源线分支为第一扫描电源线、第二扫描电源线、第一发射电源线和第二发射电源线;
所述第一扫描电源线和所述第二扫描电源线连接到所述第一扫描驱动器的所述多个级;并且
所述第一发射电源线和所述第二发射电源线连接到所述发射驱动器的所述多个级。
11.根据权利要求10所述的显示装置,其中,
所述第一扫描电源线连接到所述第一电力输入端子;
所述第二扫描电源线连接到所述第二电力输入端子;并且
所述第三电源线连接到所述第三电力输入端子。
12.根据权利要求9所述的显示装置,其中,
所述第二电源线分支为第三扫描电源线和第四扫描电源线;并且
所述第三扫描电源线和所述第四扫描电源线连接到所述第二扫描驱动器的所述多个级。
13.根据权利要求1所述的显示装置,还包括虚设扫描驱动器,其中,所述虚设扫描驱动器布置在所述非显示区域中并且配置成将所述第二扫描信号供给到剩余的多个所述第二扫描线。
14.根据权利要求13所述的显示装置,其中,所述虚设扫描驱动器包括多个虚设级,所述多个虚设级配置成顺序地输出所述第二扫描信号。
15.根据权利要求14所述的显示装置,其中,所述虚设扫描驱动器的最后一个虚设级的输出被供给为所述第二扫描驱动器的第一级的输入。
16.根据权利要求14所述的显示装置,其中,
供给到第i像素行的所述第三扫描信号与从所述第二扫描信号偏移预定的k个水平时段的信号相同,其中,i是正整数,并且k是8或更大的整数;并且
所述第一扫描信号、所述第二扫描信号和所述发射控制信号的栅极导通时段的宽度彼此不同。
17.根据权利要求16所述的显示装置,其中,
所述多个虚设级中的每个连接到两个或更多个连续的像素行的所述第二扫描线;并且
所述虚设扫描驱动器连接到第一像素行至第k像素行的所述第二扫描线。
18.根据权利要求17所述的显示装置,其中,所述第二扫描驱动器连接到所述第一像素行至所述第k像素行的所述第三扫描线,并且连接到第k+1像素行至第n像素行的所述第二扫描线和所述第三扫描线,其中,n是大于k+1的整数。
19.根据权利要求18所述的显示装置,其中,所述第二扫描驱动器的第一级连接到所述第一像素行的所述第三扫描线和所述第k+1像素行的所述第二扫描线。
20.一种显示装置,包括:
像素,所述像素连接到第一扫描线、第二扫描线、第三扫描线和发射控制线;
第一扫描驱动器,所述第一扫描驱动器配置成将第一扫描信号供给到所述第一扫描线;
第二扫描驱动器,所述第二扫描驱动器配置成将第二扫描信号供给到多个所述第二扫描线中的一些以及将第三扫描信号供给到所述第三扫描线;
发射驱动器,所述发射驱动器配置成将发射控制信号供给到所述发射控制线;以及
虚设扫描驱动器,所述虚设扫描驱动器包括配置成将所述第二扫描信号供给到剩余的多个所述第二扫描线,
其中,所述虚设扫描驱动器连接到第一像素行至第k像素行的所述第二扫描线,其中,k是大于1的整数,并且
其中,所述第二扫描驱动器连接到所述第一像素行至所述第k像素行的所述第三扫描线,并且连接到第k+1像素行至第n像素行的所述第二扫描线和所述第三扫描线,其中,n是大于k+1的整数。
CN202110554817.3A 2020-06-02 2021-05-20 显示装置 Pending CN114120849A (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR10-2020-0066743 2020-06-02
KR1020200066743A KR20210149976A (ko) 2020-06-02 2020-06-02 표시 장치

Publications (1)

Publication Number Publication Date
CN114120849A true CN114120849A (zh) 2022-03-01

Family

ID=78705858

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110554817.3A Pending CN114120849A (zh) 2020-06-02 2021-05-20 显示装置

Country Status (3)

Country Link
US (2) US11462173B2 (zh)
KR (1) KR20210149976A (zh)
CN (1) CN114120849A (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN110176213B (zh) * 2018-06-08 2023-09-26 京东方科技集团股份有限公司 像素电路及其驱动方法、显示面板
KR20230085321A (ko) * 2021-12-07 2023-06-14 주식회사 엘엑스세미콘 디스플레이패널 구동을 위한 게이트구동장치
CN114299848B (zh) * 2021-12-30 2023-07-25 武汉天马微电子有限公司 显示面板及显示装置

Family Cites Families (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101975581B1 (ko) 2012-08-21 2019-09-11 삼성디스플레이 주식회사 발광 제어 구동부 및 그것을 포함하는 유기발광 표시장치
KR102276330B1 (ko) * 2014-03-10 2021-07-13 엘지디스플레이 주식회사 표시장치 및 그 구동방법
KR102293409B1 (ko) * 2015-04-30 2021-08-25 삼성디스플레이 주식회사 유기 발광 표시 장치
JP2017207656A (ja) * 2016-05-19 2017-11-24 株式会社ジャパンディスプレイ 表示装置
KR102561294B1 (ko) * 2016-07-01 2023-08-01 삼성디스플레이 주식회사 화소 및 스테이지 회로와 이를 가지는 유기전계발광 표시장치
KR102553236B1 (ko) * 2016-09-09 2023-07-11 삼성디스플레이 주식회사 표시장치 및 그의 구동방법
KR20180061752A (ko) * 2016-11-30 2018-06-08 엘지디스플레이 주식회사 내장형 스캔 구동부를 포함하는 디스플레이 장치
KR102622312B1 (ko) * 2016-12-19 2024-01-10 삼성디스플레이 주식회사 표시장치 및 그의 구동방법
KR102417989B1 (ko) * 2017-05-23 2022-07-07 삼성디스플레이 주식회사 표시 장치
KR102367752B1 (ko) * 2017-07-26 2022-03-02 삼성디스플레이 주식회사 유기전계발광 표시장치 및 그의 구동방법
KR102462008B1 (ko) * 2017-09-22 2022-11-03 삼성디스플레이 주식회사 유기 발광 표시 장치
US10756156B2 (en) * 2017-10-30 2020-08-25 Samsung Display Co., Ltd. Display device having enhanced UV light blocking and method for fabricating the same
KR102458249B1 (ko) * 2017-11-14 2022-10-26 삼성디스플레이 주식회사 표시 장치
KR20210085301A (ko) * 2019-12-30 2021-07-08 엘지디스플레이 주식회사 표시 장치 및 표시 장치의 구동 방법
KR20210152085A (ko) 2020-06-05 2021-12-15 삼성디스플레이 주식회사 게이트 드라이버 및 이를 포함하는 표시 장치

Also Published As

Publication number Publication date
US11462173B2 (en) 2022-10-04
US20230027500A1 (en) 2023-01-26
US20210375212A1 (en) 2021-12-02
KR20210149976A (ko) 2021-12-10

Similar Documents

Publication Publication Date Title
CN109308864B (zh) 栅极驱动电路及包括其的显示装置
US11869412B2 (en) Display device
US11270650B2 (en) Display device and driving method thereof
US11881148B2 (en) Display device
CN114120849A (zh) 显示装置
US11741885B2 (en) Display device having plurality of initialization power sources
US11393386B2 (en) Stage circuit and scan driver including the same
EP3843073A1 (en) Emission driver
CN113707097A (zh) 栅驱动器和包括该栅驱动器的显示装置
CN113936608A (zh) 级和包括级的显示装置
US11195469B2 (en) Stage for a display device and scan driver having the same
KR20150015682A (ko) 스테이지 및 이를 이용한 유기전계발광 표시장치
CN115394256A (zh) 显示装置
US20230326413A1 (en) Scan driver and driving method thereof
US11574587B2 (en) Display device
CN113066445B (zh) 移位寄存器电路和包括该移位寄存器电路的发光显示装置
US11935486B2 (en) Scan signal generation circuit and display device including the same
CN113920933A (zh) 扫描驱动器
CN117351870A (zh) 像素、驱动器和显示装置
CN117136408A (zh) 显示基板和显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination