CN114080685A - 三维存储器及其制作方法 - Google Patents

三维存储器及其制作方法 Download PDF

Info

Publication number
CN114080685A
CN114080685A CN202180003208.7A CN202180003208A CN114080685A CN 114080685 A CN114080685 A CN 114080685A CN 202180003208 A CN202180003208 A CN 202180003208A CN 114080685 A CN114080685 A CN 114080685A
Authority
CN
China
Prior art keywords
gate
dimensional memory
dummy
region
end portion
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202180003208.7A
Other languages
English (en)
Inventor
许宗珂
袁彬
张强威
许波
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Yangtze Memory Technologies Co Ltd
Original Assignee
Yangtze Memory Technologies Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from CN202011338956.4A external-priority patent/CN112466884B/zh
Application filed by Yangtze Memory Technologies Co Ltd filed Critical Yangtze Memory Technologies Co Ltd
Publication of CN114080685A publication Critical patent/CN114080685A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/30EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region
    • H10B43/35EEPROM devices comprising charge-trapping gate insulators characterised by the memory core region with cell select transistors, e.g. NAND
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/20EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels
    • H10B43/23EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels
    • H10B43/27EEPROM devices comprising charge-trapping gate insulators characterised by three-dimensional arrangements, e.g. with cells on different height levels with source and drain on different levels, e.g. with sloping channels the channels comprising vertical portions, e.g. U-shaped channels
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B43/00EEPROM devices comprising charge-trapping gate insulators
    • H10B43/50EEPROM devices comprising charge-trapping gate insulators characterised by the boundary region between the core and peripheral circuit regions

Landscapes

  • Semiconductor Memories (AREA)
  • Non-Volatile Memory (AREA)

Abstract

本公开涉及一种三维存储器及其制作方法,该三维存储器包括:栅极堆叠结构,栅极堆叠结构包括沿第一方向并列设置且直接接触的核心区和台阶区;虚拟分隔结构,在第一方向贯穿台阶区;栅极分隔结构,在第一方向贯穿核心区,栅极分隔结构具有在第一方向与虚拟分隔结构相接触的第一端部,虚拟分隔结构具有在第一方向与栅极分隔结构相接触的第二端部,且第一端部位于第二端部内。

Description

三维存储器及其制作方法
【相关申请的交叉引用】
本申请要求享受于2020年11月25日递交的、标题为“三维存储器及其制作方法”的中国专利申请No.202011338956.4的优先权,在此以引用的方式将上述申请的内容明确地并入本文。
【技术领域】
本公开涉及一种三维存储器及其制作方法。
【背景技术】
随着技术的发展,半导体工业不断寻找新的生产方式,以使得存储器装置中的每一存储器裸片具有更多数量的存储器单元。其中,3D NAND(三维与非门)存储器由于其存储密度高、成本低等优点,已成为目前较为前沿、且极具发展潜力的三维存储器技术。
【发明内容】
本公开的实施例提供了一种三维存储器,该三维存储器包括:栅极堆叠结构,栅极堆叠结构包括沿第一方向并列设置且直接接触的核心区和台阶区;虚拟分隔结构,在第一方向贯穿台阶区;栅极分隔结构,在第一方向贯穿核心区,栅极分隔结构具有在第一方向与虚拟分隔结构相接触的第一端部,虚拟分隔结构具有在第一方向与栅极分隔结构相接触的第二端部,且第一端部位于第二端部内。
例如,第二端部包括两个夹持子部,第一端部在垂直于第一方向的第二方向上位于两个夹持子部之间,且与两个夹持子部直接接触。
例如,夹持子部在垂直于第一方向的第二方向上的宽度,沿第一方向从台阶区向核心区的方向逐渐增大。
例如,第二端部还包括连接子部,连接子部与两个夹持子部相连接。
例如,连接子部与第一端部直接接触。
例如,虚拟分隔结构还包括与第二端部并列布置且直接接触的第二延伸部。
例如,第二延伸部沿第一方向延伸。
例如,第二端部在垂直于第一方向的第二方向上的宽度大于第二延伸部在第二方向上的宽度。
例如,第二端部在第二方向上的宽度,沿第一方向从台阶区向核心区的方向逐渐增大。
例如,第二端部在第二方向上的宽度,沿第一方向从台阶区向核心区的方向先逐渐增大再逐渐减小。
例如,虚拟分隔结构的材质为绝缘材料。
例如,栅极分隔结构还包括与第一端部并列布置且直接接触的第一延伸部,且第一端部的四周被第一延伸部和第二端部共同包围。
例如,第一延伸部沿第一方向延伸。
例如,第一端部至少有一部分在垂直于第一方向的第二方向上的宽度大于第一延伸部在第二方向上的宽度。
例如,第一端部在第二方向上的宽度,沿第一方向从核心区向台阶区的方向逐渐增大。
例如,第一端部在第二方向上的宽度,沿第一方向从核心区向台阶区的方向先逐渐增大再逐渐减小。
例如,第一端部沿第一方向延伸至台阶区内。
例如,第一端部在垂直于第一方向的第二方向上的最大宽度不大于第二端部在第二方向上的最小宽度。
例如,栅极分隔结构包括导电结构以及在垂直于第一方向的第二方向上位于导电结构与栅极堆叠结构之间的电绝缘层。
例如,第二端部包括两个夹持子部,第一端部在垂直于第一方向的第二方向上位于两个夹持子部之间,且与两个夹持子部直接接触,三维存储器还包括:位于核心区中的多个沟道结构,多个沟道结构在与第一方向和第二方向交叉的第三方向贯穿核心区;
位于台阶区中的多个虚拟沟道结构,多个虚拟沟道结构在第三方向贯穿台阶区。
例如,虚拟分隔结构和栅极分隔结构在第三方向贯穿栅极堆叠结构。
例如,三维存储器还包括衬底,栅极堆叠结构位于衬底上,第三方向垂直于第一方向和第二方向。
例如,虚拟分隔结构用以在垂直于第一方向的第二方向上将台阶区划分为多个块台阶区,栅极分隔结构用以在第二方向上将核心区划分为多个块核心区。
本公开的实施例还提供了一种三维存储器的制作方法,该三维存储器的制作方法包括:形成栅极堆叠结构,栅极堆叠结构包括沿第一方向并列设置并直接接触的核心区和台阶区;形成虚拟分隔结构和栅极分隔结构,虚拟分隔结构在第一方向贯穿台阶区,栅极分隔结构在第一方向贯穿核心区,栅极分隔结构具有在第一方向与虚拟分隔结构相接触的第一端部,虚拟分隔结构具有在第一方向与栅极分隔结构相接触的第二端部,且第一端部位于第二端部内。
例如,形成虚拟分隔结构和栅极分隔结构,包括:在台阶区中形成虚拟栅极隔槽,虚拟栅极隔槽在第一方向贯穿台阶区;在虚拟栅极隔槽中填充绝缘材料,以形成虚拟分隔结构;在核心区和虚拟分隔结构的第二端部中形成栅极隔槽,栅极隔槽在第一方向贯穿核心区和部分第二端部;在栅极隔槽中形成栅极分隔结构。
【附图说明】
为了更清楚地说明本公开实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本公开实施例提供的三维存储器的俯视结构示意图;
图2是沿图1中的线O-O’截取的横截面结构示意图;
图3是沿图1中的线P-P’截取的横截面结构示意图;
图4是沿图1中的线Q-Q’截取的横截面结构示意图;
图5是本公开实施例提供的栅极分隔结构和虚拟分隔结构连接后的结构示意图;
图6是本公开实施例提供的四种虚拟分隔结构的结构示意图;
图7是本公开实施例提供的三维存储器的制作方法的流程示意图。
【具体实施方式】
下面结合附图和实施例,对本公开作进一步的详细描述。特别指出的是,以下实施例仅用于说明本公开,但不对本公开的范围进行限定。同样的,以下实施例仅为本公开的部分实施例而非全部实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本公开保护的范围。
另外,本公开所提到的方向用语,例如[上]、[下]、[前]、[后]、[左]、[右]、[内]、[外]、[侧面]等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本公开,而非用以限制本公开。在各个附图中,结构相似的单元采用相同的附图标记来表示。为了清楚起见,附图中的各个部分没有按比例绘制。此外,附图中可能未示出某些公知的部分。
3D NAND存储器通常会包括一个或多个片存储区。在片存储区的至少一侧通常会设置有用于引出栅极的台阶区。台阶区具有阶梯形状。片存储区和台阶区通常会分割成多个区块,以得到多个块存储区。
但是,现有的3D NAND存储器是利用栅线隔槽(或称栅极分隔结构)来分隔区块的,由于台阶区的应力作用,位于台阶区中的栅线隔槽易发生变形,甚者断裂,进而影响3DNAND存储器的性能。
例如,通过利用虚拟分隔结构和栅极分隔结构分别分隔栅极堆叠结构的台阶区和核心区,并使得栅极分隔结构具有在第一方向与虚拟分隔结构相接触的第一端部,虚拟分隔结构具有在第一方向与栅极分隔结构相接触的第二端部,且第一端部位于第二端部内,可以应对在利用栅极分隔结构分隔台阶区时由于台阶区的应力作用而导致栅极分隔结构易在台阶区发生变形甚至断裂的问题,进而提高三维存储器的性能。
请参阅图1至图4,图1是本公开实施例提供的三维存储器的俯视结构示意图,图2是沿图1中的线O-O’截取的横截面结构示意图,图3是沿图1中的线P-P’截取的横截面结构示意图,图4是沿图1中的线Q-Q’截取的横截面结构示意图。该三维存储器包括栅极堆叠结构12、虚拟分隔结构13和栅极分隔结构14。例如,栅极堆叠结构12包括沿第一方向X并列设置且直接接触的核心区12A和台阶区12B。上述虚拟分隔结构13在第一方向X贯穿台阶区12B。上述栅极分隔结构14在第一方向X贯穿核心区12A。
在本公开的一些实施例中,如图5所示,上述栅极分隔结构14具有在第一方向X与虚拟分隔结构13相接触的第一端部14A,上述虚拟分隔结构13具有在第一方向X与栅极分隔结构14相接触的第二端部13A,且上述第一端部14A位于上述第二端部13A内,以确保虚拟分隔结构13和栅极分隔结构14连接在一起后能够起到很好的隔断作用。并且,与相关技术中利用栅极分隔结构来分隔台阶区的方案相比较,本公开的一些实施例利用虚拟分隔结构13来分隔台阶区12B,该虚拟分隔结构13不仅能够支撑栅极堆叠结构12的台阶区12B,以使得该台阶区12B不易坍塌,还能够隔开延伸至上述台阶区12B中的栅极分隔结构14的第一端部14A与上述栅极分隔结构12,进而使得该第一端部14A由下至上能够被同一膜层(也即,虚拟分隔结构13)所包围,避免了栅极分隔结构14由于由下至上受到的膜层应力不同而发生形变所导致的漏电问题。
例如,如图2所示,栅极堆叠结构12可以包括在垂直于第一方向X的纵向Z上多层交替层叠设置的栅极层121和栅绝缘层122。如图1所示,上述虚拟分隔结构13能够用以在垂直于第一方向X的第二方向Y上将上述栅极堆叠结构12的台阶区12B划分为多个块台阶区K1/K2,上述栅极分隔结构14能够用以在第二方向Y上将上述栅极堆叠结构12的核心区12A划分为多个块核心区K3/K4。
例如,如图2所示,在上述栅极堆叠结构12中,栅极层121位于相邻两个栅绝缘层122之间,栅极层121的材质可以为钨、钴、铜、铝等导电材料,栅绝缘层122的材质可以为氧化硅、氮化硅、氮氧化硅和氮碳化硅中的任一种,且上述栅极层121的层数可以根据纵向Z上所需要形成的存储单元的个数来确定。上述虚拟分隔结构13具体可以为绝缘层,且其材质可以为氧化硅、氮化硅、氮氧化硅和氮碳化硅等绝缘材料中的任一种。如图4所示,上述栅极分隔结构14具体可以包括导电结构142以及在垂直于第一方向X的第二方向Y上位于导电结构142与栅极堆叠结构12之间的电绝缘层141。例如,导电结构142可以包括钛或氮化钛、多晶硅及/或金属钨等导电材料。上述电绝缘层141用于电隔离上述导电结构142和上述栅极堆叠结构12,且具体可以为氧化物层。并且,上述导电结构142可作为共源极,以提供三维存储器中源极连接的导电通道。
在一个具体实施例中,如图1和图5所示,上述第二端部13A可以包括两个夹持子部13A-1/13A-2(也即,第一夹持子部13A-1和第二夹持子部13A-2),上述第一端部14A可以在垂直于第一方向X的第二方向Y上位于两个夹持子部13A-1/13A-2之间,且与两个夹持子部13A-1/13A-2直接接触,以确保虚拟分隔结构13的第二端部13A能够将栅极分隔结构14的第一端部14A与位于该第一端部14A的第二方向Y两侧的栅极堆叠结构12隔离开。
例如,如图1和图5所示,上述第一夹持子部13A-1和第二夹持子部13A-2在垂直于第二方向Y上的宽度,可以沿第一方向X从台阶区12B向核心区12A的方向逐渐增大,以增大形成栅极分隔结构14时的工艺窗口,进而降低三维存储器的制作工艺难度。
在一些实施例中,如图5所示,上述第二端部13A还可以包括连接子部13A-3,连接子部13A-3与上述第一夹持子部13A-1和第二夹持子部13A-2相连接。例如,连接子部13A-3可以与上述第一端部14A直接接触。
在一个具体实施例中,如图5所示,上述虚拟分隔结构13还可以包括与第二端部13A并列布置且直接接触的第二延伸部13B。该第二延伸部13B可以沿第一方向X延伸。并且,上述第二端部13A在垂直于第一方向X的第二方向Y上的宽度W1大于上述第二延伸部13B在第二方向Y的宽度W2。如此,仅需对上述虚拟分隔结构13的局部进行宽度加宽,即可提高形成虚拟分隔结构13和栅极分隔结构14的制造偏差容忍度,有利于减小工艺难度。
并且,具体实施时,如图1和图5所示,上述第二延伸部13B在第二方向Y的宽度W2可以为固定值V1,而上述第二端部13A在第二方向Y的宽度W1,可以沿第一方向X从上述台阶区12B向上述核心区12A的方向逐渐增大。例如,如图6中的(a)和(b)所示,上述第二端部13A在第二方向Y的宽度W1可以以非线性递增规律(比如,折线或弧线)由中间往两边进行递增,或者,如图6中的(c)所示,也可以以线性递增规律(比如,直线)由中间往两边进行递增。在一些替代实施例中,如图1、图5和图6中的(d)所示,上述第二端部13A在第二方向Y的宽度W1还可以沿第一方向X从上述台阶区12B向上述核心区12A的方向先逐渐增大再逐渐减小,且该第二端部13A在第二方向Y的最小宽度不小于上述固定值V1。如此,通过将虚拟分隔结构13的第二端部13A设计为大头结构,能够确保虚拟分隔结构13和栅极分隔结构14连接在一起后能够起到很好的隔断作用,以避免相邻两个块存储区出现漏电问题。
需要说明的是,上述图6为本公开的一些实施例提供的第二端部13A未包围上述栅极分隔结构14的第一端部14A的虚拟分隔结构13的结构示意图。也即,上述图6中所示出的虚拟分隔结构13是在三维存储器的制作过程中于形成虚拟分隔结构13之后且形成栅极分隔结构14之前得到的中间结构中的虚拟分隔结构13。
在上述实施例中,如图5所示,上述栅极分隔结构14还可以包括与第一端部14A并列布置且直接接触的第一延伸部14B,且第一端部14A的四周被第一延伸部14B和上述虚拟分隔结构13的第二端部13A共同包围。例如,第二延伸部13B可以沿第一方向X延伸。并且,第一端部14A至少有一部分在垂直于第一方向X的第二方向Y上的宽度W3大于上述第一延伸部14B在第二方向Y上的宽度W4。如此,仅需对上述栅极分隔结构14的局部进行宽度加宽,即可进一步提高形成虚拟分隔结构13和栅极分隔结构14的制造偏差容忍度,进而有利于进一步减小工艺难度。
具体实施时,如图1和图5所示,上述第一延伸部14B在第二方向Y的宽度W4也可以为一固定值V2,且该固定值V2可以小于上述固定值V1,也即,上述第一延伸部14B在第二方向Y的宽度W4小于上述第二延伸部13B在第二方向Y的宽度W2。进一步地,上述第一端部14A在第二方向Y上的宽度W3,可以沿第一方向X从核心区12A向台阶区12B的方向逐渐增大。并且,与上述第二端部13A在第二方向Y的宽度W3逐渐增大的具体实施方式类似,上述第一端部14A在第二方向Y的宽度W3也可以以非线性递增规律(比如,折线或弧线)由中间往两边进行递增,或者,也可以以线性递增规律(直线)由中间往两边进行递增,又或者,还可以沿第一方向X从核心区12A向台阶区12B的方向先逐渐增大再逐渐减小。与此同时,还可以使上述第一端部14A在第二方向Y的最小宽度不小于上述固定值V2。
如此,通过将栅极分隔结构14的第一端部14A设计为大头结构,能够进一步确保上述虚拟分隔结构13和栅极分隔结构14连接在一起后能够起到很好的隔断作用,进而更好地避免相邻两个块存储区出现漏电问题。
并且,为了使得上述第一端部14A能够更好地被上述第二端部13A所包裹,上述第二端部13A在第二方向Y的宽度变化规律可以与上述第一端部14A在第二方向Y的宽度变化规律相匹配,例如,上述第二端部13A和第一端部14A在第二方向Y的宽度W1/W3可以均是以非线性递增规律(比如,折线)由中间往两边进行递增的。在一些具体实施例中,还可以将上述第一端部14A沿第二方向Y的最大宽度设计为不大于上述第二端部13A沿第二方向Y的最小宽度,以使得上述第一端部14A更易被上述第二端部13A所包裹。
需要说明的是,本公开的一些实施例仅是增大了虚拟分隔结构13和/或栅极分隔结构14的侧端宽度,使得虚拟分隔结构13和栅极分隔结构14的主体宽度仍能维持在一个较小值,与增大分隔结构整体宽度的方案相比较,能够降低刻蚀步骤和填充步骤的工艺要求。
并且,本公开的一些实施例中仅给出一个核心区12A和一个台阶区12B作为示例,在一些实施例中,上述台阶区12B可以为两个,核心区12A位于这两个台阶区12B之间,在另一些实施例中,上述核心区12A可以为两个,台阶区12B位于这两个核心区12A之间。相应地,上述三维存储器在第一方向X上一侧的内部结构可以参考另一侧的内部结构。可以理解的是,本公开的一些实施例仅对三维存储器在第一方向X上一侧的内部结构进行了具体阐述。
在上述实施例中,如图1和图5所示,上述栅极分隔结构14的第一端部14A可以沿第一方向X延伸至上述栅极堆叠结构12的台阶区12B内。从而,无需上述虚拟分隔结构13延伸至栅极堆叠结构12的核心区12A内,即可实现虚拟分隔结构13从三个方向将栅极分隔结构14的第一端部14A包围,避免了虚拟分隔结构13延伸至栅极堆叠结构12的核心区12A内而影响三维存储器的性能。
在上述实施例中,如图1至图4所示,上述三维存储器还可以包括多个沟道结构16和多个虚拟沟道结构17。例如,上述多个沟道结构16位于核心区12A中,并可以在与上述第一方向X和第二方向Y交叉的第三方向(比如,上述纵向Z)上贯穿上述核心区12A。上述多个虚拟沟道结构17位于台阶区12B中,并可以在上述第三方向上贯穿上述台阶区12B。例如,上述沟道结构16具体可以包括介质柱、环绕介质柱的沟道层以及环绕沟道层的电荷存储层,上述电荷存储层可以包括环绕沟道层的隧穿氧化层、环绕隧穿氧化层的电荷捕获层以及环绕电荷捕获层的阻挡氧化层,例如,上述电荷捕获层的材质可以为氮化硅,上述沟道层的材质可以为多晶硅。上述虚拟分隔结构13和栅极分隔结构14可以在上述第三方向上贯穿上述栅极堆叠结构12。
并且,可以理解的是,对于上述三维存储器来说,上述核心区12A中的一个沟道结构16为一存储串中的多个存储单元所共享。上述台阶区12B中的多个虚拟沟道结构不提供存储功能,而是用于提供机械支撑,以防止存储器件坍塌。并且,具体实施时,上述虚拟沟道结构与上述沟道结构可以具有相同的结构,故此处不再赘述。
例如,如图1至图4所示,上述三维存储器还可以包括半导体层,例如,半导体层可以为衬底11。上述栅极堆叠结构12位于半导体层(例如,衬底11上),例如,半导体层(例如,衬底11)的材质可以为单晶硅、单晶锗或绝缘体上硅(SOI)等。在一些示例中,半导体层可以包括多晶硅。例如,半导体层的材质可以为多晶硅或其它适用的材料。例如,为方便描述,后续的半导体层均采用衬底进行描述。例如,栅极堆叠结构12可以在半导体层形成之后形成。又例如,栅极堆叠结构12可以在半导体层形成之前形成。
例如,上述第三方向可以垂直于上述第一方向X和第二方向Y,也即,上述第三方向可以为垂直于衬底11的纵向Z。相应地,上述虚拟分隔结构13和栅极分隔结构14可以垂直于上述衬底11。
在一些具体实施例中,如图1至图4所示,上述三维存储器还可以包括覆盖于台阶区12B上的介质层15,且上述虚拟分隔结构13在纵向Z上依次贯穿该介质层15和台阶区12B,例如,介质层15的材质可以为氧化硅等绝缘材料。并且,具体实施时,上述虚拟分隔结构13的材质可以与介质层15的材质相同,比如,均为氧化硅,以使得虚拟分隔结构14能够不受介质层15的应力影响,进而防止虚拟分隔结构14出现侧向弯曲或扭曲变形。
在一个具体实施例中,如图1所示,上述三维存储器还可以包括至少一个第一子栅极分隔结构18和至少一个第二子栅极分隔结构19。上述至少一个第一子栅极分隔结构18位于块核心区K3/K4中,且均向上述第一方向X延伸,并与上述第二子栅极分隔结构19不连接。上述至少一个第二子栅极分隔结构19位于块台阶区K1/K2中,且均向上述第一方向X延伸,并与上述第一子栅极分隔结构18不连接。在上述三维存储器中,在第一方向X上相连接的块核心区K3和块台阶区K1构成一个块存储区,在第一方向X上相连接的块核心区K4和块台阶区K2构成另一个块存储区,并且,在上述块存储区中设置上述第一子栅极分隔结构18和第二子栅极分隔结构19的目的是为了降低工艺难度。因为台阶数目越多,工艺难度越大。为了降低工艺难度,当栅极数目较多时,可以通过设置上述第一子栅极分隔结构18和第二子栅极分隔结构19,以将上述块存储区分为几部分,且每部分暴露出各层台阶。例如,当上述栅极层121的数目为32层时,若将块存储区分为四部分,则第一部分可以分别暴露出第1、5、9、13、17、21、25、29层栅极层,第二部分可以分别暴露出第2、6、10、14、18、22、26、30层栅极层,第三部分可以分别暴露出第3、7、11、15、19、23、27、31层台阶,第四部分可以分别暴露出第4、8、12、16、20、24、28、32层台阶,这样每一部分均只有八级台阶,至少有一级台阶包括四层栅极层121。相对于直接形成连续的32层台阶的方案,工艺更为简单。而且上述第一子栅线分隔结构18与上述第二子栅线分隔结构19相互错开互不连接,可以使得位于同一层上的栅极层121是互相电连接的。并且,上述第一子栅线分隔结构18和上述第二子栅线分隔结构19与上述栅极分隔结构14的具体结构大致相同,故此处不再赘述。
区别于相关技术,本公开的一些实施例中的三维存储器,通过利用虚拟分隔结构和栅极分隔结构来分别分隔栅极堆叠结构的台阶区和核心区,并使得栅极分隔结构具有在第一方向与虚拟分隔结构相接触的第一端部,虚拟分隔结构具有在第一方向与栅极分隔结构相接触的第二端部,且第一端部位于第二端部内,从而,避免了在利用栅极分隔结构分隔台阶区时由于台阶区的应力作用而导致栅极分隔结构易在台阶区发生变形甚至断裂的问题,进而提高三维存储器的性能。
请参阅图7以及图1至图6,图7是本公开实施例提供的三维存储器的制作方法的流程示意图,图1至图6为本申请实施例提供的三维存储器或三维存储器中部分结构的结构示意图,该三维存储器的制作方法具体流程可以如下:
步骤S11:形成栅极堆叠结构12,栅极堆叠结构12包括沿第一方向X并列设置并直接接触的核心区12A和台阶区12B。
例如,上述栅极堆叠结构12包括在垂直于第一方向X的纵向Z上多层交替层叠设置的栅极牺牲层和栅绝缘层122,上述栅极牺牲层的材质可以为氮化硅,上述栅绝缘层122的材质可以为氧化硅,且上述栅极牺牲层的层数可以根据上述纵向上所需要形成的存储单元的个数来确定。具体实施时,可以在衬底11上形成栅极堆叠结构12,然后对该栅极堆叠结构12进行刻蚀,以使得栅极堆叠结构12在第一方向X的其中一端呈台阶状。例如,衬底11的材质可以为单晶硅、单晶锗或绝缘体上硅(SOI)等。
步骤S12:形成虚拟分隔结构13和栅极分隔结构14,虚拟分隔结构13在第一方向X贯穿台阶区12B,栅极分隔结构14在第一方向X贯穿核心区12A,栅极分隔结构14具有在第一方向X与虚拟分隔结构13相接触的第一端部14A,虚拟分隔结构13具有在第一方向X与栅极分隔结构14相接触的第二端部13A,且第一端部14A位于第二端部13A内。
例如,虚拟分隔结构13能够用以在垂直于第一方向X的第二方向Y上将上述栅极堆叠结构12的台阶区12B划分为多个块台阶区K1/K2。上述栅极分隔结构14能够用以在第二方向Y上将上述栅极堆叠结构12的核心区12A划分为多个块核心区K3/K4。
例如,上述步骤S12可以包括:
步骤S121:在台阶区12B中形成虚拟栅极隔槽13,虚拟栅极隔槽13在第一方向X贯穿台阶区12B。
例如,在上述步骤S121之前,还可以包括:形成覆盖于台阶区12B上的介质层15,且上述虚拟栅极隔槽在纵向Z上依次贯穿该介质层15和台阶区12B,例如,介质层15的材质可以为氧化硅等绝缘材料。
步骤S122:在虚拟栅极隔槽中填充绝缘材料(比如,氧化硅、氮化硅、氮氧化硅或氮碳化硅),以得到虚拟分隔结构13。
步骤S123:在核心区12A和虚拟分隔结构13的第二端部13A中形成栅极隔槽,栅极隔槽在第一方向X贯穿核心区12A和部分第二端部13A。
步骤S124:在栅极隔槽中形成栅极分隔结构14。
例如,可以在上述栅极隔槽的侧壁上依次形成电绝缘层141(比如,氧化层)和作为共源极的导电结构142,以得到上述栅极分隔结构14。例如,导电结构142可以包括钛或氮化钛、多晶硅及/或金属钨等导电材料。
在一个实施例中,如图5所示,上述第二端部13A可以包括两个夹持子部13A-1/13A-2(也即,第一夹持子部13A-1和第二夹持子部13A-2),上述第一端部14A可以在垂直于第一方向X的第二方向Y上位于第一夹持子部13A-1和第二夹持子部13A-2之间,且与第一夹持子部13A-1和第二夹持子部13A-2直接接触。
例如,如图1和图5所示,上述第一夹持子部13A-1和第二夹持子部13A-2在垂直于第二方向Y上的宽度,可以沿第一方向X从台阶区12B向核心区12A的方向逐渐增大。
在一个具体实施例中,如图5所示,上述第二端部13A还可以包括连接子部13A-3,连接子部13A-3与上述第一夹持子部13A-1和第二夹持子部13A-2相连接。例如,连接子部13A-3可以与上述第一端部14A直接接触。
在一个实施例中,如图5所示,上述虚拟分隔结构13还可以包括与第二端部13A并列布置且直接接触的第二延伸部13B。该第二延伸部13B可以沿第一方向X延伸。并且,上述第二端部13A在垂直于第一方向X的第二方向Y上的宽度W1大于上述第二延伸部13B在第二方向Y的宽度W2。
例如,上述第二端部13A在第二方向Y的宽度W1,可以沿第一方向X从上述台阶区12B向上述核心区12A的方向逐渐增大。在一些替代实施例中,上述第二端部13A在第二方向Y的宽度W1还可以沿第一方向X从上述台阶区12B向上述核心区12A的方向先逐渐增大再逐渐减小。
在上述实施例中,上述栅极分隔结构14还可以包括与第一端部14A并列布置且直接接触的第一延伸部14B,且第一端部14A的四周被第一延伸部14B和上述虚拟分隔结构13的第二端部13A共同包围。例如,第二延伸部13B可以沿第一方向X延伸。并且,第一端部14A至少有一部分在垂直于第一方向X的第二方向Y上的宽度W3大于上述第一延伸部14B在第二方向Y上的宽度W4。
例如,上述第一端部14A在第二方向Y上的宽度W3,可以沿第一方向X从核心区12A向台阶区12B的方向逐渐增大。在一些替代实施例中,上述第一端部14A在第二方向Y上的宽度W3,可以沿第一方向X从核心区12A向台阶区12B的方向先逐渐增大再逐渐减小。
在一些实施例中,上述第一端部14A可以沿第一方向X延伸至台阶区12B内。
在一些实施例中,上述第一端部14A在垂直于第一方向X的第二方向Y上的最大宽度不大于第二端部13A在第二方向Y上的最小宽度。
在一些实施例中,上述三维存储器还可以包括位于核心区12A中的多个沟道结构16以及位于台阶区12B中的多个虚拟沟道结构17。例如,上述多个沟道结构16可以在与上述第一方向X和第二方向Y交叉的第三方向(比如,上述纵向Z)上贯穿上述核心区12A。上述多个虚拟沟道结构17可以在上述第三方向上贯穿上述台阶区12B。
例如,上述虚拟分隔结构13和栅极分隔结构14可以在上述第三方向贯穿上述栅极堆叠结构12。
在一些具体实施例中,上述三维存储器还可以包括衬底11,上述栅极堆叠结构12位于衬底11上。例如,上述第三方向可以垂直于上述第一方向X和第二方向Y,也即,上述第三方向可以为垂直于衬底11的纵向Z。
在一些实施例中,在上述步骤S124之前,还可以包括:
步骤S125:在核心区12A中形成栅线狭缝,栅线狭缝垂直于衬底11并在第一方向X贯穿核心区12B。
例如,上述栅线狭缝和上述栅极隔槽可以通过同一道刻蚀工艺形成,并且该栅线狭缝与上述虚拟分隔结构不连接。
步骤S126:通过栅线缝隙和栅极隔槽将栅极堆叠结构12中的栅极牺牲层置换成栅极层121。
例如,可以采用置换工艺换掉上述栅极堆叠结构12中的栅极牺牲层,并在相同位置填充导电材料(比如,钨),以形成对应的栅极层121。
步骤S127:在栅线缝隙中形成共源极结构。
具体实施例时,上述步骤S127和上述步骤S124可以同时执行,也即,可以同时在上述栅线缝隙和上述栅极隔槽的侧壁上依次形成电绝缘层141和作为共源极的导电结构142,以对应得到上述共源极结构和栅极分隔结构14。
需要说明的是,本公开的一些实施例中三维存储器的具体结构可以参考上述三维存储器的实施例中的具体实施方式,故此处不再赘述。
区别于相关技术,本公开的一些实施例中的三维存储器的制作方法,通过形成栅极堆叠结构,栅极堆叠结构包括沿第一方向并列设置并直接接触的核心区和台阶区;形成虚拟分隔结构和栅极分隔结构,虚拟分隔结构在第一方向贯穿台阶区,栅极分隔结构在第一方向贯穿核心区,栅极分隔结构具有在第一方向与虚拟分隔结构相接触的第一端部,虚拟分隔结构具有在第一方向与栅极分隔结构相接触的第二端部,且第一端部位于第二端部内,从而,避免了在利用栅极分隔结构分隔台阶区时由于台阶区的应力作用而导致栅极分隔结构易在台阶区发生变形甚至断裂的问题,进而提高三维存储器的性能。
以上所述仅为本公开的较佳实施例而已,并不用以限制本公开,凡在本公开的精神和原则之内所作的任何修改、等同替换和改进等,均应包含在本公开的保护范围之内。

Claims (25)

1.一种三维存储器,包括:
栅极堆叠结构,所述栅极堆叠结构包括沿第一方向并列设置且直接接触的核心区和台阶区;
虚拟分隔结构,在所述第一方向贯穿所述台阶区;
栅极分隔结构,在所述第一方向贯穿所述核心区,所述栅极分隔结构具有在所述第一方向与所述虚拟分隔结构相接触的第一端部,所述虚拟分隔结构具有在所述第一方向与所述栅极分隔结构相接触的第二端部,且所述第一端部位于所述第二端部内。
2.根据权利要求1所述的三维存储器,其中,所述第二端部包括两个夹持子部,所述第一端部在垂直于所述第一方向的第二方向上位于两个所述夹持子部之间,且与两个所述夹持子部直接接触。
3.根据权利要求2所述的三维存储器,其中,所述夹持子部在垂直于所述第一方向的第二方向上的宽度,沿所述第一方向从所述台阶区向所述核心区的方向逐渐增大。
4.根据权利要求2所述的三维存储器,其中,所述第二端部还包括连接子部,所述连接子部与两个所述夹持子部相连接。
5.根据权利要求4所述的三维存储器,其中,所述连接子部与所述第一端部直接接触。
6.根据权利要求1所述的三维存储器,其中,所述虚拟分隔结构还包括与所述第二端部并列布置且直接接触的第二延伸部。
7.根据权利要求6所述的三维存储器,其中,所述第二延伸部沿所述第一方向延伸。
8.根据权利要求6所述的三维存储器,其中,所述第二端部在垂直于所述第一方向的第二方向上的宽度大于所述第二延伸部在所述第二方向上的宽度。
9.根据权利要求8所述的三维存储器,其中,所述第二端部在所述第二方向上的宽度,沿所述第一方向从所述台阶区向所述核心区的方向逐渐增大。
10.根据权利要求8所述的三维存储器,其中,所述第二端部在所述第二方向上的宽度,沿所述第一方向从所述台阶区向所述核心区的方向先逐渐增大再逐渐减小。
11.根据权利要求1所述的三维存储器,其中,所述虚拟分隔结构的材质为绝缘材料。
12.根据权利要求1-11所述的三维存储器,其中,所述栅极分隔结构还包括与所述第一端部并列布置且直接接触的第一延伸部,且所述第一端部的四周被所述第一延伸部和所述第二端部共同包围。
13.根据权利要求12所述的三维存储器,其中,所述第一延伸部沿所述第一方向延伸。
14.根据权利要求12所述的三维存储器,其中,所述第一端部至少有一部分在垂直于所述第一方向的第二方向上的宽度大于所述第一延伸部在所述第二方向上的宽度。
15.根据权利要求14所述的三维存储器,其中,所述第一端部在所述第二方向上的宽度,沿所述第一方向从所述核心区向所述台阶区的方向逐渐增大。
16.根据权利要求14所述的三维存储器,其中,所述第一端部在所述第二方向上的宽度,沿所述第一方向从所述核心区向所述台阶区的方向先逐渐增大再逐渐减小。
17.根据权利要求1-11所述的三维存储器,其中,所述第一端部沿所述第一方向延伸至所述台阶区内。
18.根据权利要求1-11所述的三维存储器,其中,所述第一端部在垂直于所述第一方向的第二方向上的最大宽度不大于所述第二端部在所述第二方向上的最小宽度。
19.根据权利要求1-11所述的三维存储器,其中,所述栅极分隔结构包括导电结构以及在垂直于所述第一方向的第二方向上位于所述导电结构与所述栅极堆叠结构之间的电绝缘层。
20.根据权利要求1-11所述的三维存储器,其中,所述第二端部包括两个夹持子部,所述第一端部在垂直于所述第一方向的第二方向上位于两个所述夹持子部之间,且与两个所述夹持子部直接接触,所述三维存储器还包括:
位于所述核心区中的多个沟道结构,所述多个沟道结构在与所述第一方向和所述第二方向交叉的第三方向贯穿所述核心区;
位于所述台阶区中的多个虚拟沟道结构,所述多个虚拟沟道结构在所述第三方向贯穿所述台阶区。
21.根据权利要求20所述的三维存储器,其中,所述虚拟分隔结构和所述栅极分隔结构在所述第三方向贯穿所述栅极堆叠结构。
22.根据权利要求21所述的三维存储器,其中,所述三维存储器还包括衬底,所述栅极堆叠结构位于所述衬底上,所述第三方向垂直于所述第一方向和所述第二方向。
23.根据权利要求1-11所述的三维存储器,其中,所述虚拟分隔结构用以在垂直于所述第一方向的第二方向上将所述台阶区划分为多个块台阶区,所述栅极分隔结构用以在所述第二方向上将所述核心区划分为多个块核心区。
24.一种三维存储器的制作方法,包括:
形成栅极堆叠结构,所述栅极堆叠结构包括沿第一方向并列设置并直接接触的核心区和台阶区;
形成虚拟分隔结构和栅极分隔结构,所述虚拟分隔结构在所述第一方向贯穿所述台阶区,所述栅极分隔结构在所述第一方向贯穿所述核心区,所述栅极分隔结构具有在所述第一方向与所述虚拟分隔结构相接触的第一端部,所述虚拟分隔结构具有在所述第一方向与所述栅极分隔结构相接触的第二端部,且所述第一端部位于所述第二端部内。
25.根据权利要求24所述的三维存储器的制作方法,其中,所述形成虚拟分隔结构和栅极分隔结构,具体包括:
在所述台阶区中形成虚拟栅极隔槽,所述虚拟栅极隔槽在所述第一方向贯穿所述台阶区;
在所述虚拟栅极隔槽中填充绝缘材料,以形成虚拟分隔结构;
在所述核心区和所述虚拟分隔结构的第二端部中形成栅极隔槽,所述栅极隔槽在所述第一方向贯穿所述核心区和部分所述第二端部;
在所述栅极隔槽中形成栅极分隔结构。
CN202180003208.7A 2020-11-25 2021-09-28 三维存储器及其制作方法 Pending CN114080685A (zh)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
CN2020113389564 2020-11-25
CN202011338956.4A CN112466884B (zh) 2020-11-25 2020-11-25 三维存储器及其制作方法
PCT/CN2021/121162 WO2022111039A1 (zh) 2020-11-25 2021-09-28 三维存储器及其制作方法

Publications (1)

Publication Number Publication Date
CN114080685A true CN114080685A (zh) 2022-02-22

Family

ID=80284717

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202180003208.7A Pending CN114080685A (zh) 2020-11-25 2021-09-28 三维存储器及其制作方法

Country Status (1)

Country Link
CN (1) CN114080685A (zh)

Similar Documents

Publication Publication Date Title
CN112466884B (zh) 三维存储器及其制作方法
CN108493192B (zh) 三维存储器及其制造方法
CN109300908B (zh) 半导体器件
US11404438B2 (en) Memory device and fabrication method thereof
CN112185967B (zh) 一种三维存储器及其制作方法
KR20200065688A (ko) 수직형 메모리 장치
CN111968986A (zh) 三维存储器及其制造方法
US20220165745A1 (en) Three-dimensional memory and method for manufacturing the same
CN112838095B (zh) 一种三维存储器及其制作方法
CN114080685A (zh) 三维存储器及其制作方法
CN112466885B (zh) 三维存储器及其制作方法
CN112786608B (zh) 三维存储器及其制造方法
CN113594174B (zh) 三维存储器及其制作方法
CN111837224B (zh) 接触焊盘结构及其形成方法
CN115084149A (zh) 3d存储器件、3d存储器件的制造方法及存储系统
CN116995060A (zh) 半导体结构及半导体结构的制作方法
CN114730766A (zh) 半导体器件及其制备方法
CN113053906A (zh) 存储器元件及其制造方法
CN114080680B (zh) 一种三维存储器及其制作方法
CN116801621B (zh) 半导体结构及其制作方法
CN217933795U (zh) 半导体存储器
KR102695703B1 (ko) 수직형 메모리 장치 및 그 제조 방법
CN111341785B (zh) 一种nand存储器及其制作方法
CN112614850B (zh) 存储单元及其制造方法、3d nand存储器及其制造方法
CN111211047B (zh) 半导体结构及其制备方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination