CN113870777B - 电路装置、电光元件以及电子设备 - Google Patents

电路装置、电光元件以及电子设备 Download PDF

Info

Publication number
CN113870777B
CN113870777B CN202110717399.5A CN202110717399A CN113870777B CN 113870777 B CN113870777 B CN 113870777B CN 202110717399 A CN202110717399 A CN 202110717399A CN 113870777 B CN113870777 B CN 113870777B
Authority
CN
China
Prior art keywords
bit
pixel
circuit
scanning
scanning line
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110717399.5A
Other languages
English (en)
Other versions
CN113870777A (zh
Inventor
百濑洋一
宫坂光敏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Publication of CN113870777A publication Critical patent/CN113870777A/zh
Application granted granted Critical
Publication of CN113870777B publication Critical patent/CN113870777B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2007Display of intermediate tones
    • G09G3/2018Display of intermediate tones by time modulation using two or more time intervals
    • G09G3/2022Display of intermediate tones by time modulation using two or more time intervals using sub-frames
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0857Static memory circuit, e.g. flip-flop
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/08Details of timing specific for flat panels, other than clock recovery
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/06Adjustment of display parameters
    • G09G2320/0626Adjustment of display parameters for control of overall brightness
    • G09G2320/064Adjustment of display parameters for control of overall brightness by time modulation of the brightness of the illumination source

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Electroluminescent Light Sources (AREA)
  • Control Of El Displays (AREA)

Abstract

提供电路装置、电光元件以及电子设备,能够通过削减在1帧中不选择扫描线的期间,降低扫描线驱动频率。电路装置(100)包含:扫描线驱动电路(110),其驱动电光元件的多个扫描线(LSC1~LSCk);以及控制线驱动电路(130),其将使能信号(EN1~ENk)输出到多个像素电路。构成1张图像的字段包含多个子字段。控制线驱动电路(130)输出在第1显示期间的与显示数据的作为低位比特的第1比特对应的一部分期间为有效的使能信号(EN1~ENk)。在第1显示期间的一部分期间使能信号(EN1~ENk)为有效时,像素接通或断开。

Description

电路装置、电光元件以及电子设备
技术领域
本发明涉及电路装置、电光元件以及电子设备等。
背景技术
在专利文献1、2中公开了如下方法:在像素使用了发光元件的显示装置中,通过使像素仅在对应于显示数据的各比特而进行了加权的时间内发光,作为时间平均进行灰度显示。另外,在专利文献1、2中公开了如下方法:一边从上依次一条一条地选择多条扫描线,一边对与各扫描线连接的像素写入第1比特,接着,同样地,一边从上依次一条一条地选择多条扫描线,一边对与各扫描线连接的像素写入第2比特,并这样持续到MSB为止。
专利文献1:日本特开2019-132941号公报
专利文献2:日本特开2008-281827号公报
在上述的专利文献1、2中,一边从上依次一条一条地选择多条扫描线,一边对与各扫描线连接的像素写入某个比特后,在开始下一个比特的写入前的期间,产生未选择扫描线的期间。由于1帧的长度由帧频决定,所以存在以下问题:由于存在未选择扫描线的期间而使得扫描线驱动频率变高。
发明内容
本公开一个方式涉及一种电路装置,其包含:扫描线驱动电路,其驱动具有多个扫描线、多个像素和多个像素电路的电光元件的所述多个扫描线;以及控制线驱动电路,其将使能信号输出到所述多个像素电路,构成1张图像的字段包含:显示数据的第1比特~第n比特被写入到所述多个像素电路所包含的像素电路的第1扫描线选择期间~第n扫描线选择期间;以及通过写入到所述像素电路的第1比特~第n比特使得所述多个像素中与所述像素电路连接的像素成为接通或断开的第1显示期间~第n显示期间,其中,n为2以上的整数,所述字段包含多个子字段,所述控制线驱动电路输出在所述第1显示期间的与所述显示数据的作为低位比特的所述第1比特对应的一部分期间为有效的所述使能信号,在所述第1显示期间的所述一部分期间所述使能信号为有效时,所述像素接通或断开。
另外,本公开的另一方式涉及一种电光元件,其包含:上述任意一项所述的电路装置;以及所述多个扫描线、所述多个像素和所述多个像素电路。
另外,本公开的又一方式涉及一种电光元件,其包含:多个扫描线;信号线;多个像素部,它们与所述多个扫描线和所述信号线的各交叉处对应地配置;扫描线驱动电路,其将选择信号输出到所述多个扫描线;以及控制线驱动电路,其将使能信号输出到所述多个像素部,所述多个像素部的各像素部包含:像素电路,其按照规定的顺序1个比特1个比特地保持第1比特~第n比特的显示数据,其中,n为2以上的整数;以及像素,其根据所述使能信号和所述保持的显示数据而成为接通或断开,所述控制线驱动电路在所述像素成为接通或者断开的第1显示期间~第n显示期间,输出在所述第1显示期间的与所述显示数据的作为低位比特的所述第1比特对应的一部分期间为有效的所述使能信号。
另外,本公开的再一方式涉及一种电子设备,其包含:上述任意一项所述的电路装置;以及所述电光元件。
附图说明
图1是说明显示控制的现有方法的图。
图2是将现有方法的动作示意化的图。
图3是本实施方式的电路装置和包含电路装置的显示系统的结构例。
图4是像素部的结构例。
图5是说明像素部的动作的第1时序图。
图6是说明像素部的动作的第2时序图。
图7是扫描线选择顺序的第1例。
图8是扫描线选择顺序的第2例。
图9是扫描线选择顺序的第3例。
图10是扫描线选择顺序的第4例。
图11是扫描线选择顺序的第5例。
图12是扫描线选择顺序的第6例。
图13是扫描线选择顺序的第7例。
图14是电光元件的结构例。
图15是电子设备的结构例。
标号说明
10:显示系统;11:元件基板;12:保护基板;13:端子;15、15a、15b:电光元件;20:像素阵列;30、30b、30g、30r:像素部;31:像素;32:像素电路;33:存储电路;60:显示控制器;61:显示用信号供给电路;62:VRAM电路;100:电路装置;110:扫描线驱动电路;120:信号线驱动电路;130:控制线驱动电路;300:电子设备;302:框架;303a、303b:透视部件;305a、305b:投影装置;DT、DT1~DTm:图像信号;EN、EN1~ENk:使能信号;FR:字段;LDT、LDT1~LDTm:图像信号线;LSC、LSC1~LSCk:扫描线;SC、SC1~SCk:选择信号;SF1~SF18:子字段:TD1、TD3、TD4:显示期间;TS1、TS3、TS4:扫描线选择期间。
具体实施方式
下面,对本公开的优选实施方式进行详细说明。另外,以下说明的本实施方式并非对权利要求书中记载的内容进行不当的限定,在本实施方式中说明的结构不一定全部是必需结构要件。
1.关于现有方法中的非显示期间
图1是说明显示控制的现有方法的图。这里,假设用4比特的显示数据进行16灰度的显示,扫描线为10条。假设从显示数据的LSB侧起为第1~第4比特。在图1中,表的横轴是选择顺序,选择顺序的1次对应于1条扫描线的选择。表的纵轴表示扫描线的编号,在垂直扫描方向上依次为1~10。表的各单元格中记载的数字表示显示数据的各比特的灰度值。即,1、2、4、8表示第1比特、第2比特、第3比特、第4比特。另外,用虚线包围的数字表示向与所选择的扫描线连接的像素电路写入与该数字对应的比特。
首先,以第1扫描线为例说明着眼于1条扫描线时的动作。在选择顺序1中,选择第1扫描线,在与第1扫描线连接的像素电路中写入第1比特。在接下来的选择顺序2~10中,根据像素电路中保持的第1比特,像素的发光元件成为发光或者不发光。第1比特为“1”时,发光元件发光,为“0”时,发光元件不发光。同样,在选择顺序11、30、67中,选择第1扫描线,在与第1扫描线连接的像素电路中写入第2比特、第3比特、第4比特。在接下来的选择顺序12~29、31~66、68~139中,根据像素电路中保持的第2比特、第3比特、第4比特,像素的发光元件成为发光或不发光。
将像素的发光元件成为发光或者不发光的期间称为显示期间。与第1~第4比特对应地存在第1~第4显示期间。选择顺序1次的期间是选择1条扫描线的期间。以下,将该期间称为扫描线选择期间,将该期间的长度设为h。第1~第4显示期间为9h、18h、36h、72h,根据比特的灰度值进行加权。由于第i比特的灰度值为2i-1,所以显示期间用2i-1进行了加权。由此,作为时间平均看时,像素以与灰度值对应的亮度发光。另外,在设显示数据为n比特时,i为1以上n以下,这里n=4。
接着,说明扫描10条扫描线时的动作。FRB是字段,假设1帧由1个字段构成。即,字段FRB是显示1个图像的期间,是为了将与1个图像对应的显示数据写入全部像素所需要的期间。字段FRB包含与显示数据的第1~第4比特对应的子字段SFB1~SFB4。
在子字段SFB1的选择顺序1~10中,依次选择第1~第10扫描线,在与各扫描线连接的像素电路中写入第1比特。接着,在子字段SFB2的选择顺序11~20中,依次选择第1~第10扫描线,在与各扫描线连接的像素电路中写入第2比特。在子字段SFB2的选择顺序21~29中,不选择扫描线。接着,在子字段SFB3的选择顺序30~39中,依次选择第1~第10扫描线,在与各扫描线连接的像素电路中写入第3比特。在子字段SFB3的选择顺序40~66中,不选择扫描线。接着,在子字段SFB4的选择顺序67~76中,依次选择第1~第10扫描线,在与各扫描线连接的像素电路中写入第4比特。在子字段SFB4的选择顺序77~139中,不选择扫描线。
图2是将图1的动作示意化的图。子字段SFB1与扫描一个画面的扫描线的扫描期间TW1相同。子字段SFB2包含扫描期间TW2和不对扫描线进行扫描的非扫描期间NW2。子字段SFB3包含扫描期间TW3和非扫描期间NW3,子字段SFB4包含扫描期间TW4和非扫描期间NW4。
如果一个画面的扫描线的总数为k条,则扫描期间TW1~TW4各自的长度为kh。如果k是与比特数4相比足够大的数,则子字段SFB2、SFW3、SFB4的长度可以近似为2kh、4kh、8kh,字段FRB的长度可以近似为(1+2+4+8)×kh=15kh。此时,扫描期间的总和为4kh,非扫描期间的总和为11kh,因此在字段中所占的比例分别为4/15、11/15。
在上述中使显示数据为4比特,但例如在使显示数据为6比特的情况下,扫描期间在字段中所占的比例为6/63,非扫描期间在字段中所占的比例为57/63。由于字段的长度由显示的帧频率决定,所以显示数据的比特数越多,扫描线的扫描期间越短,选择1条扫描线的扫描线选择期间的长度h越短。另外,若要使扫描线增加,则扫描期间缩短,并且在该扫描期间内,需要选择更多的扫描线,所以选择1条扫描线的扫描线选择期间的长度h缩短。
如上所述,在现有方法中,由于在字段FRB中存在非扫描期间NW2~NW4,所以存在扫描线选择期间的长度h缩短、扫描线的驱动频率变高的问题。当扫描线的驱动频率高时,存在扫描线驱动的功耗变大、或者难以增加扫描线数或灰度数的问题。
另外,准确地说,非扫描期间NW2、NW3、NW4的长度为(k-1)h、3(k-1)h、7(k-1)h,字段FRB的长度为4kh+11(k-1)h=(15(k-1)+4)h。在设显示数据为n比特的情况下,字段FRB的长度为((2n-1)×(k-1)+n)h。作为一例,在全高清中以帧频率60Hz进行256灰度显示的情况下,k=1080,n=8。因此,扫描线选择期间的长度为h=1/((28-1)×(1080-1)+8)/60sec=0.06μsec。
2.电路装置和显示系统
图3是本实施方式的电路装置100和包含电路装置100的显示系统10的结构例。显示系统10包含显示控制器60、电路装置100和像素阵列20。
显示控制器60对电路装置100进行显示数据的输出以及显示定时控制。显示控制器60包含显示用信号供给电路61和VRAM电路62。
VRAM电路62存储像素阵列20所显示的显示数据。例如,在VRAM电路62存储一张图像的图像数据的情况下,与像素阵列20的各像素对应地逐个存储显示数据。
显示用信号供给电路61生成用于控制显示定时的控制信号。控制信号例如是垂直同步信号、水平同步信号以及时钟信号等。显示用信号供给电路61按照显示定时从VRAM电路62中读出显示数据,并将该显示数据和控制信号输出到电路装置100。
电路装置100根据来自显示控制器60的显示数据和控制信号,驱动像素阵列20,使像素阵列20显示图像。电路装置100包含扫描线驱动电路110、信号线驱动电路120和控制线驱动电路130。
像素阵列20是电光元件的像素阵列,包含以k行m列的矩阵状配置的多个像素部30。k、m是2以上的整数。如后所述,像素部30包含像素电路和像素。此外,像素阵列20包含扫描线LSC1~LSCk、反转扫描线LXSC1~LXSCk、使能信号线LEN1~LENk、图像信号线LDT1~LDTm、电源线LVD1、LVD2和地线LVS。
扫描线LSC1、反转扫描线LXSC1以及使能信号线LEN1与第1行的像素部30连接。扫描线驱动电路110向扫描线LSC1输出选择信号SC1,向反转扫描线LXSC1输出作为选择信号SC1的逻辑反转信号的反转选择信号XSC1。控制线驱动电路130将使能信号EN1输出到使能信号线LEN1。同样,扫描线LSC2~LSCk、反转扫描线LXSC2~LXSCk以及使能信号线LEN2~LENk与第2~第k行的像素部30连接。扫描线驱动电路110向扫描线LSC2~LSCk输出选择信号SC2~SCk,向反转扫描线LXSC2~LXSCk输出作为选择信号SC2~SCk的逻辑反转信号的反转选择信号XSC2~XSCk。控制线驱动电路130将使能信号EN2~ENk输出到使能信号线LEN2~LENk。
图像信号线LDT1与第1列的像素部30连接。信号线驱动电路120将图像信号DT1输出到图像信号线LDT1。图像信号DT1是显示数据的n比特中的、任意1比特的信号。同样,图像信号线LDT2~LDTm与第2~第m列的像素部30连接。信号线驱动电路120将图像信号DT2~DTm输出到图像信号线LDT2~LDTm。
电源线LVD1、LVD2以及地线LVS与全部像素部30连接。从未图示的电源电路向电源线LVD1供给第1电源电压VDD1。从未图示的电源电路向电源线LVD2供给第2电源电压VDD2。从未图示的电源电路向地线LVS供给地电压VSS。另外,电源线LDV1、LVD2可以是公共的1条电源线,可以向该电源线供给公共的电源电压。
图4是像素部30的结构例。像素部30包含像素31和像素电路32。另外,在图4中,省略了SC1~SCk、DT1~DTm等中的1~k、1~m。例如,SC是SC1~SCk中的任意一个。
像素31是发光元件。发光元件例如是OLED或微型LED等。OLED是“有机发光二极管(Organic Light Emitting Diode)”的缩写,LED是“发光二极管(Light Emitting Diode)”的缩写。微型LED是集成在基板上的无机LED。发光元件的阳极与电源线LVD2连接,阴极与像素电路32的像素控制节点NID连接。像素31被像素电路32控制为接通或断开。这里,接通是指通过在发光元件中流过电流ID而使得发光元件为发光状态,断开是指通过在发光元件中不流过电流ID而使得发光元件为非发光状态。
像素电路32保持作为图像信号DT的显示数据的比特,根据该图像信号DT和使能信号EN将像素31控制为接通或断开。像素电路32包含存储电路33和N型晶体管TA、TB1、TB2。
N型晶体管TA的源极或者漏极中的一方与图像信号线LDT连接,源极或者漏极中的另一方与存储电路33的输入节点NI连接,栅极与扫描线LSC连接。
N型晶体管TB1的源极与地线LVS连接,漏极与N型晶体管TB2的源极连接,栅极与存储电路33的输出节点NQ连接。
N型晶体管TB2的漏极与像素电路32的像素控制节点NID连接,栅极与使能信号线LEN连接。
存储电路33是存储1比特的数据的存储单元。存储电路33存储当N型晶体管TA导通时从图像信号线LDT输入到输入节点NI的图像信号DT,并将该存储的信号作为输出信号MCQ输出到输出节点NQ。存储电路33包含P型晶体管TC1、TC3和N型晶体管TC2、TC4、TC5。另外,N型晶体管TC5也可以由P型晶体管构成。此时,可与扫描线LSC连接,从而可省略反转扫描线LXSC。
P型晶体管TC1和N型晶体管TC2构成第1反相器,P型晶体管TC3和N型晶体管TC4构成第2反相器。第1反相器和第2反相器的电源电压为VDD1。第1反相器的输入节点与存储电路33的输入节点NI连接,第1反相器的输出节点NC与第2反相器的输入节点连接,第2反相器的输出节点与存储电路33的输出节点NQ连接。N型晶体管TC5的源极或者漏极中的一方与输入节点NI连接,源极或者漏极中的另一方与输出节点NQ连接。
当“1”被写入到存储电路33时,输出信号MCQ为高电平,当“0”被写入到存储电路33时,输出信号MCQ为低电平。当存储电路33的输出信号MCQ和使能信号EN为高电平时,N型晶体管TB1、TB2导通,电流ID流过像素31,从而像素31发光。当存储电路33的输出信号MCQ或使能信号EN中的至少一方为低电平时,N型晶体管TB1或TB2中的至少一方截止,在像素31中不流过电流ID,像素31不发光。
另外,图4的结构是像素部的一例,本实施方式的方法可以适用于各种结构的像素电路以及像素。例如,也可以代替存储电路33而设置电容器,该电容器保持图像信号DT。或者,也可以省略存储电路33的N型晶体管TC5,而将第1反相器的输入节点NI和第2反相器的输出节点NQ直接连接。或者,也可以将电源电压VDD1、VDD2作为公共的电源电压,并将该公共的电源电压通过1条电源线提供给像素31以及存储电路33。或者,像素不限于发光元件,只要是能够开关光的元件即可。例如,像素可以是DMD的微镜。DMD是“数字微镜器件(Digital Micromirror Device)”的缩写。此时,像素电路是驱动微镜的可动部的电路。或者,像素也可以是反射型液晶方式的显示元件中的像素。此时,驱动电路是驱动液晶的像素的电路。
图5是说明像素部30的动作的第1时序图。在图5中,说明显示数据的第1比特为DT[0]=1、与第1比特对应的灰度值为0.25、在显示期间的1/4中像素接通成为使能的例子。
在扫描线选择期间TS1,选择信号SC为高电平,反转选择信号XSC为低电平。N型晶体管TA导通,N型晶体管TC5截止。由此,向存储电路33输入第1比特DT[0]=1作为图像信号DT,存储电路33输出高电平的输出信号MCQ。使能信号EN为低电平,在扫描线选择期间TS1,像素31断开。
在显示期间TD1,选择信号SC为低电平,反转选择信号XSC为高电平。N型晶体管TA截止,N型晶体管TC5导通。因此,存储电路33保持第1比特DT[0]=1,并且将输出信号MCQ保持在高电平。
在显示期间TD1的1/4的期间TE,使能信号EN为高电平,在期间TE,像素31接通。在显示期间TD1的剩余3/4的期间,使能信号EN为低电平,在该期间,像素31断开。这样,能够不改变显示期间的长度,使用使能信号EN控制灰度。在图5的例子中,与在整个显示期间TD1使能信号EN为高电平的情况相比,灰度为1/4。另外,如果在显示期间TD1的1/2的期间TE将使能信号EN设为高电平,则与在整个显示期间TD1使能信号EN为高电平的情况相比,灰度等级成为1/2。通过使用这样的方法,能够降低扫描线驱动频率。关于这一点,之后在图7中进行说明。
图6是说明像素部30的动作的第2时序图。在图6中,说明在整个显示期间使能信号EN成为高电平时的动作。这里,说明显示数据的第3比特为DT[2]=1、第4比特为DT[3]=0的例子。
在扫描线选择期间TS3,选择信号SC为高电平,反转选择信号XSC为低电平。N型晶体管TA导通,N型晶体管TC5截止。由此,向存储电路33输入第3比特DT[2]=1作为图像信号DT,存储电路33输出高电平的输出信号MCQ。使能信号EN为低电平,在扫描线选择期间TS3,像素31断开。
在显示期间TD3,选择信号SC为低电平,反转选择信号XSC为高电平。N型晶体管TA截止,N型晶体管TC5导通。因此,存储电路33保持第3比特DT[2]=1,并且将输出信号MCQ保持在高电平。使能信号EN为高电平,在显示期间TD3,像素31接通。
在扫描线选择期间TS4和显示期间TD4,也与上述同样,像素部30进行动作,但由于第4比特为DT[3]=0,所以在显示期间TD4,像素31断开。显示期间TD4的长度为显示期间TD3的长度的2倍,显示期间TD3、TD4是与第3比特、第4比特的灰度值成比例的长度。
另外,在图5和图6中,时间轴的比例尺不同。例如,在显示数据的第1~第4比特所对应的灰度值为0.25、0.5、1,2时,与第1~第4比特对应的显示期间TD1~TD4的长度为TD1=TD2=TD3、TD4=2×TD3。即使显示期间TD1~TD3的长度相同,通过图5的方法,灰度值也成为0.25、0.5、1。
3.扫描线选择顺序的第1例
图7是本实施方式中的扫描线选择顺序的第1例。这里,像素阵列20中包含的扫描线的总数为k=10,显示数据的比特数为n=5。从显示数据的LSB侧起设为第1~第5比特,设第1~第5比特的灰度值为0.5、1、2、4、8。读取表的方式与图1相同。另外以下,将“在与扫描线连接的像素电路中写入比特”也适当地简称为“在扫描线中写入比特”。
首先,以第1扫描线为例说明着眼于1条扫描线时的动作。在选择顺序1中,选择第1扫描线,在第1扫描线中写入第1比特。在接下来的选择顺序2~10中,根据像素电路中保持的第1比特,像素成为接通或者断开。此时,控制线驱动电路130输出在显示期间的1/2期间接通或断开像素的使能信号。接着,在选择顺序11中,选择第1扫描线,在第1扫描线中写入第2比特。在接下来的选择顺序11~20中,根据像素电路中保持的第2比特,像素成为接通或者断开。此时,控制线驱动电路130输出在整个显示期间接通或断开像素的使能信号。同样,在选择顺序21、40、77中,选择第1扫描线,在第1扫描线中写入第3比特、第4比特、第5比特。在接下来的选择顺序22~39、41~76、78~149中,根据像素电路中保持的第3比特、第4比特、第5比特,像素成为接通或断开。
接着,说明扫描10条扫描线时的动作。FRA是字段,字段FRA包含与显示数据的第1~第5比特对应的子字段SFA1~SFA5。
在子字段SFA1的选择顺序1~10中,依次选择第1~第10扫描线,在与各扫描线连接的像素电路中写入第1比特。接着,在子字段SFA2的选择顺序11~20中,依次选择第1~第10扫描线,在与各扫描线连接的像素电路中写入第2比特。在子字段SFA3的选择顺序21~30中,依次选择第1~第10扫描线,在与各扫描线连接的像素电路中写入第3比特。在子字段SFA3的选择顺序31~39中,不选择扫描线。接着,在子字段SFA4的选择顺序40~49中,依次选择第1~第10扫描线,在与各扫描线连接的像素电路中写入第4比特。在子字段SFA4的选择顺序50~76中,不选择扫描线。接着,在子字段SFA5的选择顺序77~86中,依次选择第1~第10扫描线,向与各扫描线连接的像素电路中写入第5比特。在子字段SFA5的选择顺序87~149中,不选择扫描线。
在图7的第1例中,字段FRA的长度为5kh+11(k-1)h=(16(k-1)+5)h。当显示数据为n比特时,字段FRA的长度为(2n-1×(k-1)+n)h。作为一例,在全高清中以帧频率60Hz进行256灰度显示的情况下,k=1080,n=8。因此,扫描线选择期间的长度为h=1/(28-1×(1080-1)+8)/60sec=0.12μsec。在上述的现有方法中,由于在相同条件下h=0.06μsec,所以根据本实施方式能够使扫描线驱动频率成为约1/2。
如图7所示,与灰度值小于1的第1比特对应的子字段SFA1不包含非扫描期间。即,在第1例中,能够不增加非扫描期间地扩展比特数。另外,在以往方法中,1个字段的长度为((2n-1)×(k-1)+n)h,与此相对,在第1例中,1个字段的长度为(2n-1×(k-1)+n)h。如果着眼于(k-1)的系数,则可知对于相同的n比特的显示数据,第1例的一个字段中的扫描线选择次数较少。基于这些理由,与现有方法相比,能够降低扫描线驱动频率,或者抑制扫描线驱动频率的上升,并且能够扩展显示数据的比特数。
4.扫描线选择顺序的第2例
图8是本实施方式中的扫描线选择顺序的第2例。这里,以像素阵列20中包含的扫描线的总数为k=18、显示数据的比特数为n=6、且第1~第6比特的灰度值为0.25、0.5、1、2、4、8的情况为例进行说明。
首先,以第1扫描线为例说明着眼于1条扫描线时的动作。在选择顺序1中,选择第1扫描线,在第1扫描线中写入第1比特。在接下来的选择顺序2~7中,根据像素电路中保持的第1比特,像素成为接通或者断开。同样,在选择顺序8、15、22、35、60中,选择第1扫描线,在第1扫描线中写入第2比特、第3比特、第4比特、第5比特、第6比特。在接下来的选择顺序9~14、16~21、36~59、61~108中,根据像素电路中保持的第2比特、第3比特、第4比特、第5比特、第6比特,像素成为接通或断开。
在上述中,在1个字段内与第1~第6比特对应地设置第1~第6扫描线选择期间和第1~第6显示期间。在第1扫描线中,第1~第6扫描线选择期间是与选择顺序1、8、15、22、35、60对应的期间,第1~第6显示期间是与选择顺序2~7、9~14、16~21、36~59、61~108对应的期间。第1~第3显示期间的长度为相同的6h,第4~第6显示期间的长度为12h、24h、48h。控制线驱动电路130输出在第1、第2显示期间的1/4、1/2的期间接通或断开像素的使能信号。此外,控制线驱动电路130输出在整个的第3~第6显示期间接通或断开像素的使能信号。哪个选择顺序与扫描线选择期间和显示期间对应在各扫描线中不同,但对各扫描线设置第1~第6扫描线选择期间和第1~第6显示期间是相同的。
接着,说明扫描18条扫描线时的动作。FR是字段,假设1帧由1个字段构成。即,字段FR是构成1个图像的期间,是为了将与1个图像对应的显示数据写入全部像素所需要的期间。另外,以任意1条扫描线中的选择顺序为基准,针对全部扫描线定义相同的字段FR。例如,在图8中,以第1扫描线中的选择顺序为基准定义了字段FR。因此,在字段FR中写入像素阵列20的图像数据不是正好划分一个图像的良好的图像数据,但作为图像数据的量相当于一张图像的量。在这样的意义下,字段FR是构成1个图像的期间。
字段FR包含与扫描线的条数k=18相同数量的子字段SF1~SF18。在将显示数据设为n比特、灰度值小于1的比特的比特数设为β时,子字段的数量成为2n-β+β。在图8中,由于n=6、β=2,所以子字段的数量为26-2+2=18。各子字段的长度是与显示数据的比特式6对应的6h。
扫描线驱动电路110在各子字段中选择第1~第18扫描线中的成为选择对象的扫描线组。在图8中,扫描线组是与显示数据的比特数6相同的6条扫描线。向这6条扫描线中的1条扫描线写入第1比特。同样,向剩下的5条扫描线分别写入第2比特、第3比特、第4比特、第5比特、第6比特。例如,在子字段SF1中,第1扫描线、第2扫描线、第3扫描线、第4扫描线、第6扫描线和第10扫描线是扫描线组,在这些扫描线中分别写入第1比特、第2比特、第3比特、第4比特、第5比特以及第6比特。
属于扫描线组的6条扫描线分别按不同的选择顺序被选择。在图8的子字段SF1中,属于扫描线组的第1扫描线、第2扫描线、第3扫描线、第4扫描线、第6扫描线和第10扫描线分别在选择顺序1、2、3、4、5、6中被选择。
当子字段前进1个时,属于扫描线组的扫描线的编号变小1个。即,子字段中的选择顺序模式朝画面上方移动1条扫描线。该模式的移动循环地进行。即,某个子字段中的第1扫描线的选择顺序模式在下一个子字段中成为第18扫描线的选择模式。例如,在子字段SF2中,第18扫描线、第1扫描线、第2扫描线、第3扫描线、第5扫描线以及第9扫描线是扫描线组,在这些扫描线中分别写入第1比特、第2比特、第3比特、第4比特、第5比特以及第6比特。这是子字段SF1中的选择顺序模式循环地向上移动1条扫描线的情况。
在子字段SF1中,第2比特被写入到写入第1比特的扫描线的后一条扫描线。同样,第3比特、第4比特、第5比特、第6比特被写入到写入第2比特、第3比特、第4比特、第5比特的扫描线的1条后、1条后、2条后、4条后的扫描线。在下一个子字段SF2中,第1比特被写入到第18扫描线,而这是第10扫描线的8条后。由此,成为与灰度值对应的长度的第1~第6显示期间。具体而言,在灰度值为1以下的情况下,显示期间的长度相同,在灰度值为1以上的情况下,显示期间的长度成为与灰度值成比例的显示期间的长度。
着眼于第1扫描线中的显示期间进行说明。首先,在选择顺序2中,在第2扫描线中写入第2比特,但该选择顺序模式在一个子字段后移动到第1扫描线。子字段的长度为6h,第1扫描线的第1显示期间从选择顺序2开始,所以第1显示期间的长度成为1×6h。由于同样的理由,第2、第3显示期间的长度也成为1×6h。接着,在选择顺序5中在第6扫描线中写入第5比特,但该选择顺序模式在2个子字段后移动到第4扫描线。第4扫描线的第4显示期间从选择顺序5开始,所以第4显示期间的长度成为2×6h=12h。同样,第5显示期间的长度为4×6h,第6显示期间的长度为8×6h。
扫描线的总数是18条,由于1条扫描线需要6比特的写入,所以1个字段中的总扫描线选择次数成为18×6=108。在图8中,由选择顺序1~108构成一个字段,在下一字段的选择顺序109以后重复与该选择顺序模式相同的选择顺序模式。另外,在将显示数据设为n比特、灰度值小于1的比特的比特数设为β时,总扫描线选择次数被表示为(2n-β+β)×n。
通过扫描线驱动电路110以如上所述的选择顺序模式选择扫描线,能够减少不选择扫描线的选择顺序。即,因为没有通过图2说明的现有方法中的非扫描期间NW2~NW4,所以能够降低扫描线驱动频率。另外,通过使用使能信号来实现小于1的灰度等级,能够减少1帧的扫描线选择次数,使扫描线驱动频率进一步下降。
作为一例,在全高清中以帧频率60Hz进行256灰度显示的情况下,n=8。这里,设β=2,扫描线数为16×(28-2+2)=1088。关于从2n-β+β起增加扫描线数的方法,将在后面叙述,扫描线选择顺序的基本思路与第2例相同。扫描线选择期间的长度为h=1/(1088×8)/60sec=1.91μsec。在用图1和图2说明的现有方法中,h=0.06μsec,所以根据本实施方式,能够大幅度降低扫描线驱动频率。
假设不进行基于使能信号的灰度控制,则第1~第n显示期间成为以2的乘方进行加权后的长度。因此,1个字段中的扫描线选择次数成为2n×n,比第2例中的扫描线选择次数(2n-β+β)×n多。在不进行基于使能信号的灰度控制的情况下,如果应用上述全高清的例子,则h=1/(5×28×8)/60=1.63μsec,第2例的扫描线驱动频率较低。
根据以上的本实施方式,控制线驱动电路130输出使能信号。使能信号在第1显示期间的一部分期间是有效的。第1显示期间与作为显示数据的低位比特的第1比特对应。在第1显示期间的一部分期间使能信号为有效时,像素接通或断开。在图7的第1例中,例如第1扫描线的第1显示期间为选择顺序2~10,在第1显示期间的1/2的期间,使能信号EN1成为有效。在图8的第2例中,例如第1扫描线的第1显示期间为选择顺序2~7,在第1显示期间的1/4的期间,使能信号EN1成为有效。另外,“有效”在图5的例子中与高电平对应,但与“有效”对应的逻辑电平不限于高电平。
在利用图1和图2说明的现有方法中,越增加显示数据的比特数,则在字段中非扫描期间所占的比例越大,扫描线驱动频率越上升。根据本实施方式,在与灰度值小于1的第1比特对应的第1显示期间的一部分中,通过使用使能信号使像素接通或者断开,能够不改变显示期间的长度地实现小于1的灰度值。由此,与不进行基于使能信号的灰度控制的情况相比,能够减少1个字段中的扫描线选择次数,能够降低扫描线驱动频率。通过降低扫描线驱动频率,能够降低扫描线驱动中的功耗,或者能够向像素电路可靠地写入数据。或者,若基于与现有方法相同的扫描线驱动频率来考虑,则在1帧中,能够选择更多的扫描线。即,与现有方法相比,能够不提高扫描线驱动频率地驱动更高精细的电光元件。
此外,在本实施方式中,控制线驱动电路130输出如下这样的使能信号:在第1显示期间使能信号成为有效的期间的长度为在第2显示期间使能信号成为有效的期间的长度的1/2。在图7的第1例中,第1显示期间和第2显示期间都是选择顺序9次的长度,在第1显示期间的1/2,使能信号成为有效,在第2显示期间的1/1,使能信号成为有效。在图8的第2例中,第1显示期间和第2显示期间都是选择顺序6次的长度,在第1显示期间的1/4,使能信号成为有效,第2在显示期间的1/2,使能信号成为有效。
这样,在与灰度值成比例的有效期间,使能信号有效,像素接通或断开,所以即使显示期间相同,也能够实现灰度显示。
另外,在本实施方式中,在字段中,通过扫描线驱动电路110各选择n次各扫描线,在各像素电路中写入显示数据的第1~第n比特。具体地说,在扫描线驱动电路110选择了n次扫描线时,在该各次的选择中,信号线驱动电路120将第1~第n比特中的1比特写入到与所选择的扫描线连接的像素电路中。此时,信号线驱动电路120在n次选择中不重复地写入第1~第n比特。在图7中,例如第1扫描线以选择顺序1、11、21、40、77被选择5次,分别被写入第1、第2、第3、第4、第5比特。在图8中,例如第1扫描线以选择顺序1、8、15、22、35、60被选择6次,分别被写入第1、第2、第3、第4、第5、第6比特。
如上所述,若着眼于1条扫描线,则在1个字段中需要第1~第n扫描线选择期间和第1~第n显示期间。根据本实施方式,各选择n次各扫描线,并在该扫描线中写入第1~第n比特,由此在1个字段中对全部扫描线实现了第1~第n扫描线选择期间和第1~第n显示期间。
另外,根据第2例的实施方式,扫描线驱动电路110在多个子字段所包含的子字段中,从多个扫描线中选择1次成为选择对象的扫描线组。扫描线组包含:与在子字段中被写入第i比特的像素电路连接的扫描线;以及与在子字段中被写入第j比特的像素电路连接的扫描线。i是1以上n以下的整数,j是1以上n以下且与i不同的整数。
在利用图1说明的现有方法中,在1个子字段中,将第1~第n比特中的相同比特写入到全部的扫描线中。因此,如在图2中说明的那样,产生非扫描期间NW2~NW4。另一方面,根据第2例的实施方式,在1个子字段中对1个扫描线写入第i比特,对与之不同的扫描线写入第j比特。由此,能够减少不选择扫描线的非扫描期间,与现有方法相比能够降低扫描线驱动频率。
在此,多个子字段是包含在字段FR中的子字段,具体而言,将字段FR分割为多个期间的字段是多个子字段。在图8中,SF1~SF18对应于多个子字段。另外,多个扫描线是用于构成扫描线选择顺序模式的扫描线,并不限定于实际存在于电光元件中的扫描线数。在图8中,第1~第18扫描线对应于多个扫描线。此时,实际存在于电光元件中的扫描线也可以少于18条。例如,在实际存在于电光元件中的扫描线为14条的情况下,作为电路装置100的内部处理,存在第1~第18扫描线的选择顺序模式,但第15~第18扫描线实际上不被驱动。另外,在子字段中选择1次扫描线组是指,在子字段中,每1条选择1次属于扫描线组的扫描线。此时,在相同的选择顺序中选择1条扫描线,不同时选择2条以上的扫描线。另外,与在子字段中被写入第i比特的像素电路连接的扫描线和与在子字段中被写入第j比特的像素电路连接的扫描线是不同的扫描线。在某个子字段中,向与一条扫描线连接的多个像素电路写入第1~第n比特中的相同比特。
另外,在第2例的实施方式中,多个子字段的各子字段为相同长度的期间。另外,在第2例的实施方式中,扫描线组包含从与在子字段中被写入第1比特的像素电路连接的扫描线起,到与在该子字段中被写入第n比特的像素电路连接的扫描线为止的n条扫描线。
各子字段为相同长度的期间是指,在各子字段中被选择的扫描线组的扫描线条数相同。然后,与显示数据的比特数相同数量的扫描线在每个子字段被错开选择,通过循环一次,对全部的扫描线写入第1~第n比特。在图8中,在各子字段中选择6条扫描线,该模式在每个子字段每次错开1条扫描线,在18子字段中循环1次,从而在18条扫描线中写入第1~第6比特。
另外,在图8中,子字段的长度为(显示数据的比特数)×h=6h,但是子字段的长度不限于此,根据选择顺序模式的组合方式而变化。后面叙述子字段的长度不是显示数据的比特数的例子。
此外,如利用图4所说明的那样,像素31是发光元件。像素电路32包含存储电路33。在第1~第n扫描线选择期间,第1~第n比特被写入存储电路33。通过写入到该存储电路33的第1~第n比特,在第1~第n显示期间,发光元件成为发光或不发光。
这样,使用发光元件作为像素31,并根据显示数据的第1~第n比特控制发光元件的发光或者不发光,由此能够进行灰度显示。此外,通过使存储电路33存储显示数据的第1~第n比特,与由电容器保持图像信号DT的情况相比,能够降低写入时的功耗。
5.扫描线选择顺序的第3例、第4例
在第2例中,对于n比特的显示数据,扫描线数为2n-β+β条,而在第3例和第4例中,对于n比特的显示数据,扫描线数为2×(2n-β+β)条。另外,虽然在此对使扫描线数为2倍的例子进行说明,但是能够以同样的思路设为3倍以上。
图9是扫描线选择顺序的第3例,图10是扫描线选择顺序的第4例。与第2例同样,字段FR包含子字段SF1~SF18。在第3例和第4例中,1个子字段的长度为12h,成为第2例中的1个子字段的长度6h的2倍。另外,在一个子字段中,显示数据的各比特被写入两条扫描线。
在图9的第3例中,奇数扫描线和偶数扫描线分别成为与图8的第2例同样的选择顺序模式,奇数扫描线在奇数选择顺序中被选择,偶数扫描线在偶数选择顺序中被选择。以子字段SF1为例,第1扫描线、第3扫描线、第5扫描线、第7扫描线、第11扫描线、第19扫描线在选择顺序1、3、5、7、9、11中被选择,第2扫描线、第4扫描线、第6扫描线、第8扫描线、第12扫描线、第20扫描线在选择顺序2、4、6、8、10、12中被选择。在第1扫描线和第2扫描线中写入第1比特,在第3扫描线和第4扫描线中写入第2比特,在第5扫描线和第6扫描线中写入第3比特,在第7扫描线和第8扫描线中写入第4比特,在第11扫描线和第12扫描线中写入第5比特,在第19扫描线和第20扫描线中写入第6比特。该选择顺序模式在每个字段向上错开2条扫描线,在子字段SF1~SF18中循环1次。
在图10的第4例中,第1~第18扫描线和第19~第36扫描线分别成为与图8的第2例相同的选择顺序模式,第1~第18扫描线在奇数选择顺序中被选择,第19~第36扫描线在偶数选择顺序中被选择。以子字段SF1为例,第1扫描线、第2扫描线、第3扫描线、第4扫描线、第6扫描线、第10扫描线在选择顺序1、3、5、7、9、11中被选择,第19扫描线、第20扫描线、第21扫描线、第22扫描线、第24扫描线、第28扫描线在选择顺序2、4、6、8、10、12中被选择。在第1扫描线和第19扫描线中写入第1比特,在第2扫描线和第20扫描线中写入第2比特,在第3扫描线和第21扫描线中写入第3比特,在第4扫描线和第22扫描线中写入第4比特,在第6扫描线和第24扫描线中写入第5比特,在第10扫描线和第28扫描线中写入第6比特。该选择顺序模式在每个字段向上错开1条扫描线,在子字段SF1~SF18中循环1次。
在第3例和第4例中,对于n比特的显示数据,1个字段中的总扫描线选择次数成为2×(2n-β+β)×n。即,是第2例中的总扫描线选择次数的2倍。
6.扫描线选择顺序的第5例
图11是扫描线选择顺序的第5例。在第2~第4例中,对n比特的显示数据驱动2n-β+β条或其整数倍的扫描线,但在第5例中,驱动J条≠2n-β+β条的扫描线。另外,通过将第5例与第3例或第4例组合,也能够驱动J条的整数倍的扫描线。
在图11中,说明选择J=(26-2+2)+3=21条扫描线的例子。另外,J只要是使得显示数据的比特数n和J的最大公约数为1那样的整数即可。即,J和显示数据的比特数n的最小公倍数只要是J×n即可。
在第5例中,也与第2例同样,1个子字段的长度为6h,在1个子字段中选择6条扫描线,在该6条扫描线中每1比特地写入第1~第6比特。但是,在第5例中,写入到扫描线的比特与第2例不同。此外,字段FR包含J=21个子字段SF1~SF21。
以子字段SF1为例,在第1扫描线、第2扫描线、第4扫描线、第6扫描线、第12扫描线、第20扫描线中写入第6比特、第1比特、第2比特、第3比特、第4比特、第5比特。该选择顺序模式在每个子字段向上错开2条扫描线。然后,通过在子字段SF1~SF21中循环一次,各扫描线被选择n次,在各扫描线中写入第1~第n比特。因此,1个字段中的总扫描线选择次数为J×n。
在图11中,选择顺序模式在每个子字段中错开2条扫描线。例如,在子字段SF1中,写入第1比特的第2扫描线和写入第2比特的第4扫描线相隔2条。这在子字段SF2中向上错开2条扫描线,所以第2扫描线的第1显示期间成为1×6h=6h。若同样地考虑,则对于显示数据的比特的灰度值0.25、0.5、1、2、4,显示期间的长度成为6h、6h、6h、12h、24h。可以根据上述那样的思路来决定可以对哪个扫描线写入哪个比特。
在本实施方式中,在将电光元件的扫描线数设为k、虚拟扫描线数设为p,并设为J=k+p时,J是大于k且与n的最小公倍数为J×n的数。扫描线驱动电路110在字段FR中进行J×n次的扫描线选择,在该J×n次的扫描线选择中的k×n次的扫描线选择中,选择电光元件的k条扫描线LSC1~SCk,在p×n次的扫描线选择中,选择p条虚拟扫描线作为内部处理。
这里,虚拟扫描线数是指在作为扫描线驱动电路110的内部处理的选择顺序模式中存在,但不作为电光元件的扫描线存在,不是实际的驱动对象的扫描线。
例如在显示数据为6比特、电光元件的扫描线数为20条时,由于第2例的18条不够,所以在第3例或第4例中增加到2倍,成为36条。此时,因为产生16条虚拟扫描线,所以在总扫描线选择次数36×6=216中,选择16×6=96次虚拟扫描线。即,产生96个选择的非扫描期间。另一方面,在第5例中,设k=20,p=1,可以用J=21条扫描线构成选择顺序模式。此时,总扫描线选择次数为21×6=126,其中虚拟扫描线的选择次数为1×6=6次。
这样,与第2~第4例相比,在第5例中,能够按照电光元件的扫描线数,将驱动顺序模式中的扫描线数J设定为最小限度。由此,能够减少虚拟扫描线的选择次数,作为其结果,能够减少1帧的总扫描线选择次数。由此,与第2~第4例相比,能够降低扫描线驱动频率,能够实现进一步的低功耗化或向像素电路的可靠数据写入。
7.扫描线选择顺序的第6例、第7例
在第2~第5例中,若着眼于1条扫描线,则按顺序写入第1~第n比特,即按顺序排列第1~第n扫描线选择期间。在第6例和第7例中,设定第1~第n比特的写入顺序,使得与灰度值大的比特对应的长显示期间不连续。
图12是扫描线选择顺序的第6例。若着眼于1条扫描线,则按第1比特、第4比特、第2比特、第5比特、第3比特、第6比特的顺序写入。由此,显示期间的长度的排列成为6h、12h、6h、24h、6h、48h。由于在长显示期间12h、24h和48h之间插入6h,所以长显示期间不相邻。
如果作为长显示期间的12h、24h和48h相邻,则在像素都接通的情况下,或者在像素都断开的情况下,有时在帧内像素长时间接通或断开的状态持续。在这种情况下,当观看画面上显示的影像时,影像可能看起来闪烁。根据本实施方式,因为作为长显示期间的12h、24h和48h不相邻,所以能够减少影像的闪烁。
另外,比特的写入顺序可以根据显示数据的比特数等适当变更。例如,在显示数据为4比特的情况下,例如使写入顺序为第1比特、第3比特、第2比特、第4比特即可。
图13是扫描线选择顺序的第7例。在第7例中,将与高位比特对应的长显示期间分割为多个显示期间,在其间插入与其他比特对应的显示期间。在图13中,说明将与第1~第6比特中的第6比特对应的第6显示期间分割为两个、并设为第一个第6显示期间和第二个第6显示期间的例子。
在图13中,表的单元格内的8a和8b表示第6比特,与第一个第6显示期间对应地记载8a,与第二个第6显示期间对应地记载8b。第6显示期间的长度合计为48h,第一个第6显示期间和第二个第6显示期间的长度分别为24h。
若着眼于1条扫描线,则按第1比特、第6比特、第3比特、第4比特、第6比特、第2比特、第5比特的顺序写入。在第一个第6显示期间和第二个第6显示期间之间插入第3显示期间以及第4显示期间。显示期间的长度排列为6h、24h、6h、12h、24h、24h。
在图13中,由于对1条扫描线写入2次第6比特,所以1个子字段需要7次扫描线选择。例如,在子字段SF1中,在选择顺序1、2、3、4、5、6、7中,选择第1扫描线、第2扫描线、第6扫描线、第7扫描线、第9扫描线、第13扫描线、第14扫描线,写入第1比特、第6比特、第3比特、第4比特、第6比特、第2比特、第5比特。对于6比特的显示数据,扫描线的条数为26-2+2=18条,与第2例相同。此外,在每个子字段中选择顺序模式每次上升1条扫描线的情况也与第2例相同。1个字段中的总扫描线选择次数为(26-2+2)×7=126次。
根据本实施方式,在子字段中被选择的扫描线组包含n-1条扫描线和2条以上的扫描线。n-1条扫描线是指从与在子字段中被写入第1比特的像素电路连接的扫描线起,到与在子字段中被写入第n-1比特的像素电路连接的扫描线为止的n-1条扫描线。2条以上的扫描线是与在子字段中被写入显示数据的高位比特即第n比特的2个以上的像素电路连接的2条以上的扫描线。在图13的子字段SF1中,n-1条扫描线是第1扫描线、第6扫描线、第7扫描线、第13扫描线以及第14扫描线,2条以上的扫描线是第2扫描线和第9扫描线。
这样,在子字段中,通过将作为显示数据的高位比特的第n比特写入到2条以上的扫描线中,能够将比与低位比特对应的显示期间长的第n显示期间分割为2个以上。
另外,在本实施方式中,与第n比特对应的第n显示期间包含第一个第n显示期间和第二个第n显示期间。在第一个第n显示期间和第二个第n显示期间之间,设置有第1~第n-1显示期间中的至少一个显示期间。
这样,能够将比第n显示期间短的第1~第n-1显示期间中的至少一个显示期间插入到第一个第n显示期间和第二个第n显示期间之间。由此,像素的接通或断开长时间持续的可能性变低,能够减少显示于画面的影像的闪烁。
8.电光元件、电子设备
图14是包含电路装置100的电光元件15的结构例。电光元件15也称为显示元件、电光面板、显示面板、电光器件或者显示器件。在此,以电光学元件为有机EL显示元件的情况为例进行说明,但不限于此,电光学元件例如也可以是微型LED显示元件、量子点显示元件或DMD显示元件等。
电光元件15包含元件基板11、保护基板12、端子13、像素阵列20和电路装置100。
元件基板11例如是硅基板等半导体基板。像素阵列20包含呈矩阵状配置的像素部30b、30g、30r,该像素部30b、30g、30r形成在元件基板11上。在像素部30b的发光元件中设置蓝色的滤色器,在像素部30g的发光元件中设置绿色的滤色器,在像素部30r的发光元件中设置红色的滤色器。
电路装置100由形成在元件基板11上的集成电路构成。电路装置100包含扫描线驱动电路110、信号线驱动电路120和控制线驱动电路130。电路装置100和端子13通过形成在元件基板11上的未图示的布线进行连接。端子13与图3的显示控制器60连接,来自显示控制器60的显示数据和控制信号经由端子13输入到电路装置100。
保护基板12配置成除了端子13的配置部以外,覆盖元件基板11。保护基板12是为了保护形成在元件基板11上的像素阵列20和电路装置100而设置的。保护基板12例如是玻璃基板等光透过性的基板。
图15是包含电光元件15a、15b的电子设备300的结构例。在此,以电子设备是头戴式显示器的情况为例进行说明,但不限于此,作为电子设备,可以设想使用电光元件显示影像的各种设备。例如,电子设备可以是电子取景器、投影仪、平视显示器、便携信息终端、电视装置或车载显示器等。
头戴式显示器具有眼镜那样的外观,使佩戴了头戴式显示器的用户与外界光重叠地看到影像光。作为头戴式显示器的电子设备300包含透视部件303a、303b、框架302和投影装置305a、305b。
框架302支承透视部件303a、303b和投影装置305a、305b。通过将框架302佩戴于用户的头部,将头戴式显示器佩戴于用户的头部。在框架302的右眼部分设置透视部件303a,在框架302的左眼部分设置透视部件303b。透视部件303a、303b使外界光透过,由此用户看到外界光。投影装置305a从框架302的右镜腿部设置到右眼部分,投影装置305b从框架302的左镜腿部设置到左眼部分。投影装置305a、305b向用户的眼睛入射影像光,由此用户看到与外界光重叠的影像光。
投影装置305a包含电光元件15a。如在图14中说明的那样,电光元件15a包含电路装置100和像素阵列20。投影装置305a包含使要显示在像素阵列20上的影像入射到用户的眼睛的未图示的光学系统。光学系统例如包含透镜和在内表面反射影像光的导光部件。构成为通过基于透镜的折射和导光部件的反射面的弯曲,使影像光成像。同样,投影装置305b包含电光元件15b和未图示的光学系统。
以上说明的本实施方式的电路装置包含扫描线驱动电路和控制线驱动电路。扫描线驱动电路驱动电光元件的多个扫描线。电光元件具有多个扫描线、多个像素以及多个像素电路。控制线驱动电路向多个像素电路输出使能信号。构成1张图像的字段包含第1~第n扫描线选择期间和第1~第n显示期间。在第1~第n扫描线选择期间,显示数据的第1~第n比特(n是2以上的整数)被写入到多个像素电路所包含的像素电路。在第1~第n显示期间,通过写入到像素电路的第1~第n比特,使多个像素中与像素电路连接的像素接通或断开。字段包含多个子字段。控制线驱动电路输出在第1显示期间的一部分期间为有效的使能信号。第1显示期间与作为显示数据的低位比特的第1比特对应。在第1显示期间的一部分期间使能信号为有效时,像素接通或断开。
根据本实施方式,在与第1比特对应的第1显示期间的一部分中,通过使用使能信号使像素接通或者断开,能够不改变显示期间的长度地实现灰度显示。由此,与不进行基于使能信号的灰度控制的情况相比,能够减少1个字段中的扫描线选择次数,能够降低扫描线驱动频率。
此外,在本实施方式中,也可以是,控制线驱动电路输出如下这样的使能信号:在第1显示期间使能信号成为有效的期间的长度为在第2显示期间使能信号成为有效的期间的长度的1/2。
根据本实施方式,在与灰度值成比例的有效期间,使能信号有效,像素接通或断开,所以即使显示期间相同,也能够实现灰度显示。
另外,本实施方式中,在字段中,通过扫描线驱动电路各选择n次多个扫描线的各扫描线,可以向多个像素电路的各像素电路写入显示数据的第1~第n比特。
若着眼于1条扫描线,则在1个字段中需要第1~第n扫描线选择期间和第1~第n显示期间。根据本实施方式,各选择n次各扫描线,并在该扫描线中写入第1~第n比特,由此在1个字段中对全部扫描线实现了第1~第n扫描线选择期间和第1~第n显示期间。
另外,在本实施方式中,扫描线驱动电路可以在多个子字段所包含的子字段中,从多个扫描线中选择1次成为选择对象的扫描线组。扫描线组可以包含:与在子字段中被写入显示数据的第1~第n比特中的第i比特(i是1以上n以下的整数)的像素电路连接的扫描线;以及与在子字段中被写入显示数据的第1~第n比特中的第j比特(j是1以上n以下且与i不同的整数)的像素电路连接的扫描线。
根据本实施方式,在1个子字段中对1个扫描线写入第i比特,对与之不同的扫描线写入第j比特。由此,能够减少不选择扫描线的非扫描期间,与现有方法相比能够降低扫描线驱动频率。
另外,在本实施方式中,多个子字段的各子字段也可以为相同长度的期间。
另外,在本实施方式中,扫描线组可以包含从与在子字段中被写入第1比特的像素电路连接的扫描线起,到与在子字段中被写入第n比特的像素电路连接的扫描线为止的n条扫描线。
各子字段为相同长度的期间是指,在各子字段中被选择的扫描线组的扫描线条数相同。并且,构成选择顺序模式,使得该扫描线组包含从与写入第1比特的像素电路连接的扫描线到与写入第n比特的像素电路连接的扫描线为止的n条扫描线。通过构成这样的选择顺序模式,能够在1个字段中对与各扫描线连接的像素写入第1~第n比特,并且减少不选择扫描的期间。
另外,在本实施方式中,扫描线组可以包含:从与在子字段中被写入第1比特的像素电路连接的扫描线起,到与在子字段中被写入显示数据的第1~第n比特中的第n-1比特的像素电路连接的扫描线为止的n-1条扫描线;以及与在子字段中被写入显示数据的高位比特即第n比特的2个以上的像素电路连接的2个以上的扫描线。
根据本实施方式,在子字段中,通过将作为显示数据的高位比特的第n比特写入到2条以上的扫描线中,能够将比与低位比特对应的显示期间长的第n显示期间分割为2个以上。
另外,在本实施方式中,与第n比特对应的第n显示期间可以包含第一个第n显示期间和第二个第n显示期间。也可以在第一个第n显示期间和第二个第n显示期间之间,设置有第1~第n-1显示期间中的至少一个显示期间。
根据本实施方式,能够将比第n显示期间短的第1~第n-1显示期间中的至少一个显示期间插入到第一个第n显示期间和第二个第n显示期间之间。由此,像素的接通或断开长时间持续的可能性变低,能够减少显示于画面的影像的闪烁。
并且在本实施方式中,在将电光元件的扫描线数设为k、虚拟扫描线数设为p,并设为J=k+p时,J是大于k且与n的最小公倍数为J×n的数。扫描线驱动电路也可以在字段中进行J×n次的扫描线选择,在J×n次的扫描线选择中的k×n次的扫描线选择中选择电光元件的k条扫描线,在p×n次的扫描线选择中选择p条虚拟扫描线作为内部处理。
根据本实施方式,能够将驱动顺序模式中包含的扫描线数J设定为不是2n的整数倍的数。由此,能够按照电光元件的扫描线数,将驱动顺序模式中的扫描线数J设定为最小限度。由此,能够减少虚拟扫描线的选择次数,作为其结果,能够减少1帧的总扫描线选择次数。
另外,在本实施方式中,像素也可以是发光元件。像素电路可以包含存储电路。在第1~第n扫描线选择期间,第1~第n比特也可以被写入存储电路。在第1~第n显示期间,也可以通过写入到存储电路中的第1~第n比特,使发光元件发光或者不发光。
根据本实施方式,使用发光元件作为像素,并根据显示数据的第1~第n比特控制发光元件的发光或者不发光,由此能够进行灰度显示。此外,通过使存储电路存储显示数据的第1~第n比特,与由电容器保持图像信号的情况相比,能够降低写入时的功耗。
另外,本实施方式的电光元件包含:上述任意一项所述的电路装置;以及多个扫描线、多个像素和多个像素电路。
另外,本实施方式的电光元件包含:多个扫描线;信号线;多个像素部,它们与多个扫描线和信号线的各交叉处对应地配置;扫描线驱动电路,其将选择信号输出到多个扫描线;以及控制线驱动电路,其将使能信号输出到多个像素部。多个像素部的各像素部包含:像素电路,其按照规定的顺序1个比特1个比特地保持第1比特~第n比特的显示数据,其中,n为2以上的整数;以及像素,其根据使能信号和保持的显示数据而成为接通或断开。控制线驱动电路在像素成为接通或者断开的第1~第n显示期间,输出在第1显示期间的与显示数据的作为低位比特的第1比特对应的一部分期间为有效的使能信号。
另外,在本实施方式的电光元件中,也可以是,控制线驱动电路输出如下这样的使能信号:在第1显示期间使能信号成为有效的期间的长度为在第2显示期间使能信号成为有效的期间的长度的1/2。
另外,在本实施方式的电光元件中,也可以是,在多个子字段中,扫描线驱动电路各选择n次多个扫描线的各扫描线,由此在像素电路中保持与显示数据的第1~第n比特的各比特对应的显示数据。
另外,在本实施方式的电光元件中,扫描线驱动电路可以在多个子字段所包含的各子字段中,从多个扫描线中选择1次成为选择对象的扫描线组。扫描线组可以包含:与在子字段中被供给第1~第n比特所包含的第i比特(i是1以上n以下的整数)所对应的显示数据的像素电路对应的扫描线;以及与在子字段中被供给第1~第n比特所包含的第j比特(j是1以上n以下且与i不同的整数)所对应的显示数据的像素电路对应的扫描线。
另外,在本实施方式的电光元件中,多个子字段的各子字段也可以为相同长度的期间。
另外,在本实施方式的电光元件中,像素电路也可以包含存储电路。像素也可以包含根据存储电路所保持的显示数据而发光或者不发光的发光元件。
另外,本实施方式的电子设备包含上述任意一项所述的电路装置和电光元件。
另外,本实施方式的电子设备包含上述任意一项所述的电光元件。
另外,虽然如上那样对本实施方式进行了详细说明,但本领域技术人员能够容易理解到,可以在实质上不脱离本公开的新颖事项及效果的情况下实现多种变形。因此,本公开的范围包含所有这样的变形例。例如,在说明书或附图中,对于至少一次地与更广义或同义的不同用语一起记载的用语,在说明书或附图的任何位置处,都可以将其置换为该不同的用语。此外,本实施方式和变形例的所有组合也包含在本公开的范围内。另外,电路装置、像素电路、像素、电光元件以及电子设备的结构和动作等也不限定于本实施方式中的说明,能够实施各种变形。

Claims (19)

1.一种电路装置,其特征在于,包含:
扫描线驱动电路,其驱动具有多个扫描线、多个像素和多个像素电路的电光元件的所述多个扫描线;以及
控制线驱动电路,其将使能信号输出到所述多个像素电路,
构成1张图像的字段包含:显示数据的第1比特~第n比特被写入到所述多个像素电路所包含的像素电路的第1扫描线选择期间~第n扫描线选择期间;以及通过写入到所述像素电路的第1比特~第n比特使得所述多个像素中与所述像素电路连接的像素成为接通或断开的第1显示期间~第n显示期间,其中,n为2以上的整数,
所述字段包含多个子字段,
所述控制线驱动电路输出在所述第1显示期间的与所述显示数据的作为低位比特的所述第1比特对应的一部分期间为有效的所述使能信号,
在所述第1显示期间的所述一部分期间所述使能信号为有效时,所述像素接通或断开。
2.根据权利要求1所述的电路装置,其特征在于,
所述控制线驱动电路输出如下这样的所述使能信号:在所述第1显示期间所述使能信号成为有效的期间的长度为在与第2比特对应的第2显示期间所述使能信号成为有效的期间的长度的1/2。
3.根据权利要求1或2所述的电路装置,其特征在于,
在所述字段中,所述扫描线驱动电路各选择n次所述多个扫描线的各扫描线,由此向所述多个像素电路的各像素电路写入所述显示数据的所述第1比特~所述第n比特。
4.根据权利要求1所述的电路装置,其特征在于,
所述扫描线驱动电路在所述多个子字段所包含的子字段中,在所述多个扫描线中选择1次成为选择对象的扫描线组,
所述扫描线组包含:与在所述子字段中被写入所述显示数据的所述第1比特~所述第n比特中的第i比特的像素电路连接的扫描线;以及与在所述子字段中被写入所述显示数据的所述第1比特~所述第n比特中的第j比特的像素电路连接的扫描线,其中,i是1以上n以下的整数,j是1以上n以下且与i不同的整数。
5.根据权利要求4所述的电路装置,其特征在于,
所述多个子字段的各子字段为相同长度的期间。
6.根据权利要求4或5所述的电路装置,其特征在于,
所述扫描线组包含从与在所述子字段中被写入所述第1比特的像素电路连接的扫描线起,到与在所述子字段中被写入所述第n比特的像素电路连接的扫描线为止的n条扫描线。
7.根据权利要求4或5所述的电路装置,其特征在于,
所述扫描线组包含:从与在所述子字段中被写入所述第1比特的像素电路连接的扫描线起,到与在所述子字段中被写入所述显示数据的所述第1比特~所述第n比特中的第n-1比特的像素电路连接的扫描线为止的n-1条扫描线;以及与在所述子字段中被写入所述显示数据的作为高位比特的所述第n比特的2个以上的像素电路连接的2个以上的扫描线。
8.根据权利要求7所述的电路装置,其特征在于,
与所述第n比特对应的所述第n显示期间包含第一个第n显示期间和第二个第n显示期间,
在所述第一个第n显示期间和所述第二个第n显示期间之间,设置有所述第1显示期间~第n-1显示期间中的至少一个显示期间。
9.根据权利要求4或5所述的电路装置,其特征在于,
在将所述电光元件的扫描线数设为k、虚拟扫描线数设为p,并设为J=k+p时,J是大于k且与n的最小公倍数为J×n的数,
所述扫描线驱动电路在所述字段中进行J×n次的扫描线选择,在所述J×n次的扫描线选择中的k×n次的扫描线选择中,选择所述电光元件的k条扫描线,在p×n次的扫描线选择中,选择p条虚拟扫描线作为内部处理。
10.根据权利要求1或2所述的电路装置,其特征在于,
所述像素是发光元件,
所述像素电路包含存储电路,
在所述第1扫描线选择期间~所述第n扫描线选择期间,所述第1比特~所述第n比特被写入所述存储电路,
在所述第1显示期间~所述第n显示期间,通过写入到所述存储电路的所述第1比特~所述第n比特,使得所述发光元件发光或者不发光。
11.一种电光元件,其特征在于,包含:
权利要求1~10中的任意一项所述的电路装置;以及
所述多个扫描线、所述多个像素和所述多个像素电路。
12.一种电光元件,其特征在于,包含:
多个扫描线;
信号线;
多个像素部,它们与所述多个扫描线和所述信号线的各交叉处对应地配置;
扫描线驱动电路,其将选择信号输出到所述多个扫描线;以及
控制线驱动电路,其将使能信号输出到所述多个像素部,
所述多个像素部的各像素部包含:
像素电路,其按照规定的顺序1个比特1个比特地保持第1比特~第n比特的显示数据,其中,n为2以上的整数;以及
像素,其根据所述使能信号和所述保持的显示数据而成为接通或断开,
所述控制线驱动电路在所述像素成为接通或者断开的第1显示期间~第n显示期间,输出在所述第1显示期间的与所述显示数据的作为低位比特的所述第1比特对应的一部分期间为有效的所述使能信号。
13.根据权利要求12所述的电光元件,其特征在于,
所述控制线驱动电路输出如下这样的所述使能信号:在所述第1显示期间所述使能信号成为有效的期间的长度为在与第2比特对应的第2显示期间所述使能信号成为有效的期间的长度的1/2。
14.根据权利要求12所述的电光元件,其特征在于,
在多个子字段中,所述扫描线驱动电路各选择n次所述多个扫描线的各扫描线,由此在所述像素电路中保持与所述显示数据的所述第1比特~所述第n比特的各比特对应的显示数据。
15.根据权利要求12~14中的任意一项所述的电光元件,其特征在于,
所述扫描线驱动电路在多个子字段所包含的各子字段中,在所述多个扫描线中选择1次成为选择对象的扫描线组,
所述扫描线组包含:
与在所述子字段中被供给所述第1比特~所述第n比特中包含的第i比特所对应的显示数据的像素电路对应的扫描线,其中,i是1以上n以下的整数;以及
与在所述子字段中被供给所述第1比特~所述第n比特中包含的第j比特所对应的显示数据的像素电路对应的扫描线,其中,j是1以上n以下且与i不同的整数。
16.根据权利要求15所述的电光元件,其特征在于,
所述多个子字段的各子字段为相同长度的期间。
17.根据权利要求12~14中的任意一项所述的电光元件,其特征在于,
所述像素电路包含存储电路,
所述像素包含根据所述存储电路所保持的所述显示数据而发光或者不发光的发光元件。
18.一种电子设备,其特征在于,包含:
权利要求1~10中的任意一项所述的电路装置;以及
所述电光元件。
19.一种电子设备,其特征在于,包含权利要求12~17中的任意一项所述的电光元件。
CN202110717399.5A 2020-06-29 2021-06-28 电路装置、电光元件以及电子设备 Active CN113870777B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2020-111370 2020-06-29
JP2020111370A JP2022010676A (ja) 2020-06-29 2020-06-29 回路装置、電気光学素子及び電子機器

Publications (2)

Publication Number Publication Date
CN113870777A CN113870777A (zh) 2021-12-31
CN113870777B true CN113870777B (zh) 2023-07-14

Family

ID=78990044

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110717399.5A Active CN113870777B (zh) 2020-06-29 2021-06-28 电路装置、电光元件以及电子设备

Country Status (3)

Country Link
US (1) US11468827B2 (zh)
JP (1) JP2022010676A (zh)
CN (1) CN113870777B (zh)

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE102019113916A1 (de) * 2019-05-24 2020-11-26 OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung Optoelektronische Leuchtvorrichtung mit einer Programmiereinrichtung und Verfahren zum Steuern einer optoelektronischen Leuchtvorrichtung
JP2022010676A (ja) 2020-06-29 2022-01-17 セイコーエプソン株式会社 回路装置、電気光学素子及び電子機器
JP2022010675A (ja) * 2020-06-29 2022-01-17 セイコーエプソン株式会社 回路装置、電気光学素子及び電子機器

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001166749A (ja) * 1999-12-09 2001-06-22 Seiko Epson Corp 電気光学装置の駆動方法、その駆動回路、電気光学装置および電子機器
JP2004037495A (ja) * 2002-06-28 2004-02-05 Seiko Epson Corp 電気光学装置の駆動方法、電気光学装置および電子機器
JP2005274620A (ja) * 2004-03-22 2005-10-06 Sharp Corp 表示装置およびその駆動回路
CN102467868A (zh) * 2010-11-17 2012-05-23 精工爱普生株式会社 电光装置、电子设备以及电光装置的驱动方法
CN110097853A (zh) * 2018-01-30 2019-08-06 精工爱普生株式会社 电光装置和电子设备

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3736399B2 (ja) 2000-09-20 2006-01-18 セイコーエプソン株式会社 アクティブマトリクス型表示装置の駆動回路及び電子機器及び電気光学装置の駆動方法及び電気光学装置
JP2002287718A (ja) 2001-01-18 2002-10-04 Sharp Corp 表示装置、携帯機器、基板
TW536689B (en) 2001-01-18 2003-06-11 Sharp Kk Display, portable device, and substrate
JP3949040B2 (ja) 2002-09-25 2007-07-25 東北パイオニア株式会社 発光表示パネルの駆動装置
JP4854182B2 (ja) 2004-04-16 2012-01-18 三洋電機株式会社 表示装置
JP5082579B2 (ja) 2007-05-11 2012-11-28 セイコーエプソン株式会社 電気光学装置、その駆動方法および電子機器
CN103403787B (zh) 2011-08-09 2016-06-29 株式会社日本有机雷特显示器 图像显示装置
JP2013050680A (ja) * 2011-08-31 2013-03-14 Sony Corp 駆動回路、表示装置、および表示装置の駆動方法
KR101869056B1 (ko) * 2012-02-07 2018-06-20 삼성디스플레이 주식회사 화소 및 이를 이용한 유기 발광 표시 장치
CN104781870B (zh) 2012-11-01 2018-04-03 Imec 非营利协会 有源矩阵显示器的数字驱动
KR102559083B1 (ko) * 2015-05-28 2023-07-25 엘지디스플레이 주식회사 유기발광 표시장치
KR102439225B1 (ko) * 2015-08-31 2022-09-01 엘지디스플레이 주식회사 유기 발광 표시장치와 그 구동 장치 및 방법
JP2022010676A (ja) 2020-06-29 2022-01-17 セイコーエプソン株式会社 回路装置、電気光学素子及び電子機器

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2001166749A (ja) * 1999-12-09 2001-06-22 Seiko Epson Corp 電気光学装置の駆動方法、その駆動回路、電気光学装置および電子機器
JP2004037495A (ja) * 2002-06-28 2004-02-05 Seiko Epson Corp 電気光学装置の駆動方法、電気光学装置および電子機器
JP2005274620A (ja) * 2004-03-22 2005-10-06 Sharp Corp 表示装置およびその駆動回路
CN102467868A (zh) * 2010-11-17 2012-05-23 精工爱普生株式会社 电光装置、电子设备以及电光装置的驱动方法
CN110097853A (zh) * 2018-01-30 2019-08-06 精工爱普生株式会社 电光装置和电子设备

Also Published As

Publication number Publication date
CN113870777A (zh) 2021-12-31
US11468827B2 (en) 2022-10-11
JP2022010676A (ja) 2022-01-17
US20210407382A1 (en) 2021-12-30

Similar Documents

Publication Publication Date Title
CN113870777B (zh) 电路装置、电光元件以及电子设备
US20230395026A1 (en) Circuit device, electro-optical element, and electronic apparatus
JP5502899B2 (ja) 画像表示装置および画像表示方法
JP6669178B2 (ja) 電気光学装置及び電子機器
JP2005099712A (ja) 表示装置の駆動回路および表示装置
US9280930B2 (en) Back to back pre-charge scheme
JP2013050682A (ja) 駆動回路、表示装置、および表示装置の駆動方法
KR20090117993A (ko) 전기 광학 장치, 구동 방법 및 전자 기기
JP2016531308A (ja) アナログ制御のために構成されたデジタル光変調器
TWI677863B (zh) 顯示裝置以及利用共電壓調變之驅動方法
CN114664248B (zh) 电光装置和电子设备
CN114664247B (zh) 电光装置和电子设备
CN103035190A (zh) 显示装置及其控制方法
US20230097462A1 (en) Electro-optical device, electronic apparatus and driving method
JP3638130B2 (ja) 表示装置
JP2897567B2 (ja) 気体放電表示装置の駆動方法
US20230386386A1 (en) Offset Drive Scheme For Digital Display
JP4311085B2 (ja) 電気光学装置、電気光学装置の駆動方法および電子機器
JP2010271529A (ja) 電気光学装置、その駆動方法および電子機器
US20120176418A1 (en) Electro-optical device, driving method of electro-optical device, and electronic equipment
JP6163905B2 (ja) 電気光学装置、電気光学装置の駆動方法、及び、電子機器
CN118053381A (zh) 显示面板及显示屏
KR101493079B1 (ko) 전계 발광 표시 장치 및 그 구동 방법

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant