CN113867043B - 发光基板及其制备方法、显示装置 - Google Patents

发光基板及其制备方法、显示装置 Download PDF

Info

Publication number
CN113867043B
CN113867043B CN202010621948.4A CN202010621948A CN113867043B CN 113867043 B CN113867043 B CN 113867043B CN 202010621948 A CN202010621948 A CN 202010621948A CN 113867043 B CN113867043 B CN 113867043B
Authority
CN
China
Prior art keywords
pattern
conductive pattern
conductive
mask
light emitting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010621948.4A
Other languages
English (en)
Other versions
CN113867043A (zh
Inventor
谢晓冬
何敏
王静
张天宇
赵雪
钟腾飞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Hefei Xinsheng Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Hefei Xinsheng Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202010621948.4A priority Critical patent/CN113867043B/zh
Priority to PCT/CN2021/094144 priority patent/WO2022001425A1/zh
Publication of CN113867043A publication Critical patent/CN113867043A/zh
Priority to US17/793,975 priority patent/US20230061318A1/en
Application granted granted Critical
Publication of CN113867043B publication Critical patent/CN113867043B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/48Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the semiconductor body packages
    • H01L33/62Arrangements for conducting electric current to or from the semiconductor body, e.g. lead-frames, wire-bonds or solder balls
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/1336Illuminating devices
    • G02F1/133602Direct backlight
    • G02F1/133603Direct backlight with LEDs
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/1336Illuminating devices
    • G02F1/133602Direct backlight
    • G02F1/133612Electrical details
    • GPHYSICS
    • G03PHOTOGRAPHY; CINEMATOGRAPHY; ANALOGOUS TECHNIQUES USING WAVES OTHER THAN OPTICAL WAVES; ELECTROGRAPHY; HOLOGRAPHY
    • G03FPHOTOMECHANICAL PRODUCTION OF TEXTURED OR PATTERNED SURFACES, e.g. FOR PRINTING, FOR PROCESSING OF SEMICONDUCTOR DEVICES; MATERIALS THEREFOR; ORIGINALS THEREFOR; APPARATUS SPECIALLY ADAPTED THEREFOR
    • G03F7/00Photomechanical, e.g. photolithographic, production of textured or patterned surfaces, e.g. printing surfaces; Materials therefor, e.g. comprising photoresists; Apparatus specially adapted therefor
    • G03F7/20Exposure; Apparatus therefor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/03Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/075Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
    • H01L25/0753Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
    • H01L25/16Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
    • H01L25/167Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L33/00Semiconductor devices with at least one potential-jump barrier or surface barrier specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
    • H01L33/005Processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2933/00Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
    • H01L2933/0008Processes
    • H01L2933/0033Processes relating to semiconductor body packages
    • H01L2933/0066Processes relating to semiconductor body packages relating to arrangements for conducting electric current to or from the semiconductor body

Abstract

一种发光基板及其制备方法、显示装置,该制备方法包括:提供衬底基板;利用包括第一掩模图案的第一掩模板在衬底基板上形成第一导电图案;利用包括第二掩模图案的第二掩模板在第一导电图案上形成第一绝缘层,以形成暴露第一导电图案的部分区域的第一过孔和第二过孔;利用第一掩模板在第一绝缘层上形成第二导电图案,第二导电图案通过第一过孔和第二过孔与第一导电图案电连接;利用第二掩模板在第二导电图案上形成第二绝缘层,以形成暴露第二导电图案的部分区域的第三过孔和第四过孔;以及利用包括第三掩模图案的第三掩模板在第二绝缘层上形成第三导电图案,第三导电图案通过第三过孔与第二导电图案电连接。该制备方法可以降低制备成本。

Description

发光基板及其制备方法、显示装置
技术领域
本公开的实施例涉及一种发光基板及其制备方法、显示装置。
背景技术
随着发光二极管技术的发展,采用亚毫米量级甚至微米量级的发光二极管的背光源得到了广泛的应用。由此,不仅可以使利用该背光源的例如透射式显示产品的画面对比度达到有机发光二极管(Organic Light-Emitting Diode,OLED)显示产品的水平,还可以使产品保留液晶显示(Liquid Crystal Display,LCD)的技术优势,进而提升画面的显示效果,为用户提供更优质的视觉体验。
发明内容
本公开至少一个实施例提供一种发光基板的制备方法,该制备方法包括:提供衬底基板;利用包括第一掩模图案的第一掩模板在所述衬底基板上形成第一导电图案;利用包括第二掩模图案的第二掩模板在所述第一导电图案上形成第一绝缘层,以形成暴露所述第一导电图案的部分区域的第一过孔和第二过孔,其中,所述第二掩模图案不同于所述第一掩模图案;利用所述第一掩模板在所述第一绝缘层上形成第二导电图案,其中,所述第二导电图案在垂直于所述衬底基板的方向上分别与所述第一过孔和所述第二过孔至少部分交叠且通过所述第一过孔和所述第二过孔与所述第一导电图案电连接;利用所述第二掩模板在所述第二导电图案上形成第二绝缘层,以形成暴露所述第二导电图案的部分区域的第三过孔和第四过孔;以及利用包括第三掩模图案的第三掩模板在所述第二绝缘层上形成第三导电图案,其中,所述第三导电图案在垂直于所述衬底基板的方向上与所述第三过孔至少部分交叠且通过所述第三过孔与所述第二导电图案电连接,所述第三掩模图案不同于所述第一掩模图案和所述第二掩模图案。
例如,在本公开至少一个实施例提供的发光基板的制备方法中,所述第一过孔在所述衬底基板上的正投影与所述第三过孔在所述衬底基板上的正投影至少部分重叠,所述第二过孔在所述衬底基板上的正投影与所述第四过孔在所述衬底基板上的正投影至少部分重叠。
例如,在本公开至少一个实施例提供的发光基板的制备方法中,所述第一掩模图案包括用于形成导电图案的第一制备图案和用于定位的第一定位图案,所述第二掩模图案包括用于形成绝缘图案的第二制备图案和用于定位的第二定位图案;所述制备方法还包括:利用所述第一掩模板在所述衬底基板上形成所述第一导电图案的同时,利用所述第一掩模板的第一定位图案形成第一定位结构;利用所述第二掩模板在所述第一导电图案上形成所述第一绝缘层的过程中,使用所述第一定位结构与所述第二掩模板的第二定位图案配合以定位所述第二掩模板,并且在形成所述第一过孔和所述第二过孔的同时,利用所述第二掩模板的第二定位图案形成第二定位结构;利用所述第一掩模板在所述第一绝缘层上形成所述第二导电图案的过程中,使用所述第二定位结构与所述第一掩模板的第一定位图案配合以定位所述第一掩模板,并且在形成所述第二导电图案的同时,利用所述第一掩模板的第一定位图案形成第三定位结构;以及利用所述第二掩模板在所述第二导电图案上形成所述第二绝缘层的过程中,使用所述第三定位结构与所述第二掩模板的第二定位图案配合以定位所述第二掩模板。
例如,在本公开至少一个实施例提供的发光基板的制备方法中,所述第一定位图案包括第一子图案和第二子图案,所述第二定位图案包括第三子图案和第四子图案;所述第一定位图案的第一子图案用于形成所述第一定位结构和所述第三定位结构,所述第二定位图案的第四子图案用于形成所述第二定位结构;所述第一定位图案的第二子图案与所述第二定位图案的第四子图案对应以用于定位所述第一掩模板,所述第二定位图案的第三子图案与所述第一定位图案的第一子图案对应以用于定位所述第二掩模板。
例如,在本公开至少一个实施例提供的发光基板的制备方法中,利用所述第一掩模板在所述衬底基板上形成所述第一导电图案,包括:通过所述第一掩模板的第一制备图案在所述衬底基板上形成所述第一导电图案;利用所述第一掩模板在所述第一绝缘层上形成所述第二导电图案,包括:通过所述第一掩模板的第一制备图案在所述第一绝缘层上形成所述第二导电图案,其中,所述第一导电图案和所述第二导电图案包括相同的导电图案部分,且所述相同的导电图案部分在垂直于所述衬底基板的方向上至少部分重叠。
例如,在本公开至少一个实施例提供的发光基板的制备方法中,利用所述第二掩模板在所述第一导电图案上形成所述第一绝缘层,包括:通过所述第二掩模板的第二制备图案在所述第一导电图案上形成所述第一绝缘层;利用所述第二掩模板在所述第二导电图案上形成所述第二绝缘层,包括:通过所述第二掩模板的第二制备图案在所述第二导电图案上形成第二绝缘层,其中,所述第一绝缘层和所述第二绝缘层包括相同的过孔图案部分,且所述相同的过孔图案部分在垂直于所述衬底基板的方向上至少部分重叠。
例如,本公开至少一个实施例提供的发光基板的制备方法还包括:利用所述第三掩模板在所述第三导电图案上形成第四导电图案,其中,所述第四导电图案在所述衬底基板上的正投影与所述第三导电图案在所述衬底基板上的正投影至少部分重叠。
例如,在本公开至少一个实施例提供的发光基板的制备方法中,所述第三导电图案的材料包括第一金属材料,所述第四导电图案的材料包括第二金属材料,所述第一金属材料和所述第二金属材料不同。
例如,本公开至少一个实施例提供的发光基板的制备方法还包括:在利用所述第三掩模板在所述第二绝缘层上形成所述第三导电图案的同时,利用所述第三掩模板在所述第二绝缘层上形成不同于所述第三导电图案的第五导电图案,其中,所述第五导电图案与所述第一导电图案和所述第二导电图案彼此绝缘,发光元件通过所述第五导电图案与驱动电路的输出端电连接。
例如,本公开至少一个实施例提供的发光基板的制备方法还包括:利用第四掩模板在所述第三导电图案和所述第五导电图案上形成至少部分覆盖所述第三导电图案和所述第五导电图案的第三绝缘层,其中,所述第三绝缘层包括用于使所述第五导电图案与所述发光元件电连接的第一连接过孔,所述第二绝缘层和/或所述第三绝缘层包括用于使所述发光元件与所述第二导电图案电连接的第二连接过孔。
例如,本公开至少一个实施例提供的发光基板的制备方法还包括:在所述第三绝缘层上提供所述发光元件,其中,所述发光元件通过所述第一连接过孔与所述第五导电图案电连接,且通过所述第二连接过孔与所述第二导电图案电连接。
例如,在本公开至少一个实施例提供的发光基板的制备方法中,在利用所述第一掩模板在所述衬底基板上形成所述第一导电图案之前,所述制备方法还包括:在所述衬底基板上形成缓冲层,其中,所述第一导电图案形成在所述缓冲层上。
本公开至少一个实施例还提供一种发光基板,该发光基板包括:衬底基板以及在所述衬底基板上在远离所述衬底基板的方向上依次设置的第一导电图案、第一绝缘层、第二导电图案、第二绝缘层和第三导电图案;其中,所述第一导电图案和所述第二导电图案包括相同的导电图案部分,所述第一绝缘层和所述第二绝缘层包括相同的过孔图案部分;所述第一绝缘层的过孔图案包括第一过孔和第二过孔,所述第二导电图案通过所述第一过孔和所述第二过孔与所述第一导电图案电连接;所述第二绝缘层的过孔图案包括第三过孔和第四过孔,所述第三导电图案通过所述第三过孔与所述第二导电图案电连接;所述第一过孔在所述衬底基板上的正投影与所述第三过孔在所述衬底基板上的正投影至少部分重叠,所述第二过孔在所述衬底基板上的正投影与所述第四过孔在所述衬底基板上的正投影至少部分重叠。
例如,在本公开至少一个实施例提供的发光基板中,所述第一导电图案包括沿第一方向延伸的多个第一导电块,所述第二导电图案包括沿所述第一方向延伸的多个第二导电块,所述第三导电图案包括沿不同于所述第一方向的第二方向延伸的多个第三导电块;所述多个第二导电块中的至少一个在垂直于所述衬底基板的方向上与所述多个第三导电块中的至少一个至少部分交叠,且通过所述第三过孔彼此电连接。
例如,在本公开至少一个实施例提供的发光基板中,所述多个第一导电块中的至少一个在所述衬底基板上的正投影与所述多个第二导电块中的至少一个在所述衬底基板上的正投影至少部分重叠,所述多个第一导电块中的至少一个通过所述第一过孔和所述第二过孔与所述多个第二导电块中的至少一个电连接。
例如,在本公开至少一个实施例提供的发光基板中,所述多个第一导电块中的至少一个和所述多个第二导电块中的至少一个在所述第二方向上具有相同的宽度。
例如,本公开至少一个实施例提供的发光基板还包括第五导电图案和发光元件,第五导电图案与所述第三导电图案同层设置,发光元件位于所述第三导电图案和所述第五导电图案远离所述衬底基板的一侧,其中,所述第五导电图案与所述第一导电图案和所述第二导电图案彼此绝缘,所述发光元件通过所述第五导电图案与驱动电路的输出端电连接,所述第五导电图案包括沿所述第一方向延伸的至少一个第五导电块,所述发光元件的第一端与一个第五导电块电连接,所述发光元件的第二端与一个第二导电块或另一个第五导电块电连接。
例如,本公开至少一个实施例提供的发光基板还包括第三绝缘层,其中,所述第三绝缘层位于所述第三导电图案和所述第五导电图案与所述发光元件之间,所述第三绝缘层包括第一连接过孔以使所述至少一个第五导电块通过所述第一连接过孔与所述发光元件的第一端和/或第二端电连接,所述第二绝缘层和所述第三绝缘层包括第二连接过孔以使所述一个第二导电块通过所述第二连接过孔与所述发光元件的第二端电连接。
本公开至少一个实施例还提供一种显示装置,包括本公开任一实施例所述的发光基板。
例如,本公开至少一个实施例提供的显示装置还包括显示面板,其中,所述显示面板具有显示侧和与所述显示侧相对的非显示侧,所述发光基板设置在所述显示面板的非显示侧以作为背光单元。
附图说明
为了更清楚地说明本公开实施例的技术方案,下面将对实施例的附图作简单地介绍,显而易见地,下面描述中的附图仅仅涉及本公开的一些实施例,而非对本公开的限制。
图1为本公开一些实施例提供的一种发光基板的制备方法的流程图;
图2为本公开一些实施例提供的一种发光基板的示意图;
图3为图2所示的发光基板的发光单元的排列示意图;
图4为图2所示的发光基板中一个发光单元的示意图;
图5为图2所示的发光基板的发光单元中的驱动电路的引脚示意图;
图6为图2所示的发光基板的发光单元中发光元件和驱动电路的排列示意图;
图7为本公开一些实施例提供的一种发光基板的部分结构的平面示意图;
图8为沿图7中所示的A-A’线的发光基板的部分截面结构的示意图;
图9为沿图7中所示的B-B’线的发光基板的部分截面结构的示意图;
图10A为本公开一些实施例提供的一种第一掩模板的第一定位图案的示例的示意图;
图10B为本公开一些实施例提供的一种第二掩模板的第二定位图案的示例的示意图;
图10C为本公开一些实施例中定位结构彼此嵌套以进行定位的示例的示意图;
图10D为图10C的一个具体示例的示意图;以及
图11为本公开一些实施例提供的一种显示装置的剖面示意图。
具体实施方式
为使本公开实施例的目的、技术方案和优点更加清楚,下面将结合本公开实施例的附图,对本公开实施例的技术方案进行清楚、完整地描述。显然,所描述的实施例是本公开的一部分实施例,而不是全部的实施例。基于所描述的本公开的实施例,本领域普通技术人员在无需创造性劳动的前提下所获得的所有其他实施例,都属于本公开保护的范围。
除非另外定义,本公开使用的技术术语或者科学术语应当为本公开所属领域内具有一般技能的人士所理解的通常意义。本公开中使用的“第一”、“第二”以及类似的词语并不表示任何顺序、数量或者重要性,而只是用来区分不同的组成部分。同样,“一个”、“一”或者“该”等类似词语也不表示数量限制,而是表示存在至少一个。“包括”或者“包含”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。“连接”或者“相连”等类似的词语并非限定于物理的或者机械的连接,而是可以包括电性的连接,不管是直接的还是间接的。“上”、“下”、“左”、“右”等仅用于表示相对位置关系,当被描述对象的绝对位置改变后,则该相对位置关系也可能相应地改变。
在采用发光二极管的显示产品中,迷你发光二极管(Mini Light EmittingDiode,Mini-LED)或微型发光二极管(Micro Light Emitting Diode,Micro-LED)的尺寸小且亮度高,可以大量应用于显示装置的背光模组中,并对背光进行精细调节,从而实现高动态范围图像(High-Dynamic Range,HDR)的显示。例如,Micro-LED的典型尺寸(例如长度)小于50微米,例如10微米~50微米;Mini-LED的典型尺寸(例如长度)为50微米~150微米,例如80微米~120微米。
在制备采用发光二极管的显示产品的过程中,由于发光二极管的芯片对于金属走线的阻值需求,用于传输例如电源信号的金属走线图案往往需要具有较大的厚度,例如在制备时,该金属走线图案的膜层厚度需要大于1.8微米。因此,为了避免厚度较大的金属走线图案可能发生剥落的风险,在制备过程中该金属走线图案通常需要分为多个膜层分别进行制备。
发明人发现,由于金属走线图案的多个膜层之间需要依次叠加且彼此接触,例如位于上方的膜层图案需要覆盖位于下方的膜层图案,因而位于上方的膜层图案的大小(例如线宽)往往需要大于(宽于)位于下方的膜层图案的大小。而由于金属走线图案的多个膜层图案之间往往存在差异,因此上述多个膜层图案需要采用不同的掩模板分别执行构图工艺形成,从而导致制备过程中所需要的掩模板的数量增加,进而导致产品的制备成本增加,并且还提高了产品的设计和加工难度。
本公开至少一个实施例提供一种发光基板的制备方法,该制备方法包括:提供衬底基板;利用包括第一掩模图案的第一掩模板在衬底基板上形成第一导电图案;利用包括第二掩模图案的第二掩模板在第一导电图案上形成第一绝缘层,以形成暴露第一导电图案的部分区域的第一过孔和第二过孔,第二掩模图案不同于第一掩模图案;利用第一掩模板在第一绝缘层上形成第二导电图案,第二导电图案在垂直于衬底基板的方向上分别与第一过孔和第二过孔至少部分交叠且通过第一过孔和第二过孔与第一导电图案电连接;利用第二掩模板在第二导电图案上形成第二绝缘层,以形成暴露第二导电图案的部分区域的第三过孔和第四过孔;以及利用包括第三掩模图案的第三掩模板在第二绝缘层上形成第三导电图案,第三导电图案在垂直于衬底基板的方向上与第三过孔至少部分交叠且通过第三过孔与第二导电图案电连接,第三掩模图案不同于第一掩模图案和第二掩模图案。
本公开上述至少一个实施例提供的发光基板的制备方法可以减少制备过程中所需要的掩模板的数量,从而优化发光基板的制备过程,降低发光基板的制备成本,并且还可以降低发光基板在制备过程中的设计和加工难度,有助于大批量的生产及应用。
本公开至少一个实施例还提供一种发光基板及显示装置。
下面,将参考附图详细地说明本公开的一些实施例。应当注意的是,不同的附图中相同的附图标记将用于指代已描述的相同的元件。
图1为本公开一些实施例提供的一种发光基板的制备方法的流程图。例如,如图1所示,发光基板的制备方法包括以下步骤。
步骤S101:提供衬底基板。
步骤S102:利用包括第一掩模图案的第一掩模板在衬底基板上形成第一导电图案。
步骤S103:利用包括第二掩模图案的第二掩模板在第一导电图案上形成第一绝缘层,以形成暴露第一导电图案的部分区域的第一过孔和第二过孔,第二掩模图案不同于第一掩模图案。
步骤S104:利用第一掩模板在第一绝缘层上形成第二导电图案,第二导电图案在垂直于衬底基板的方向上分别与第一过孔和第二过孔至少部分交叠且通过第一过孔和第二过孔与第一导电图案电连接。
步骤S105:利用第二掩模板在第二导电图案上形成第二绝缘层,以形成暴露第二导电图案的部分区域的第三过孔和第四过孔。
步骤S106:利用包括第三掩模图案的第三掩模板在第二绝缘层上形成第三导电图案,第三导电图案在垂直于衬底基板的方向上与第三过孔至少部分交叠且通过第三过孔与第二导电图案电连接,第三掩模图案不同于第一掩模图案和第二掩模图案。
在图1所示的实施例的发光基板的制备方法中,第一导电图案和第二导电图案采用同一个第一掩模板形成,第一绝缘层和第二绝缘层采用同一个第二掩模板形成,由此既可以实现发光基板中的第一导电图案、第二导电图案和第三导电图案之间的电连接,又可以减少制备过程中所需要的掩模板的数量,优化发光基板的制备过程,降低发光基板的设计和加工难度,从而降低发光基板的制备成本。
例如,上述第一导电图案和第二导电图案可以为构成发光基板中的同一条走线的不同膜层图案,也即,第一导电图案和第二导电图案在衬底基板上依次设置以形成该条走线。通过利用相同的第一掩模板分别制备同一走线的不同膜层图案可以实现该条走线的分层制备,从而在基本上不增加走线的电阻的情况下,既可以减少或避免由于走线的整体厚度较大而可能出现的剥落现象,又可以减少制备过程中所需的掩模板的数量,由此既可以提升制备的发光基板的稳定性,又可以简化制备工艺,降低发光基板的设计和加工难度,从而降低制备成本。
例如,上述第三导电图案可以用于构成与第一导电图案和第二导电图案构成的上述走线在平行于衬底基板的平面内彼此交叠的另一条走线,以形成网格状走线图案,从而减小信号通过走线传输时的压降,提高信号传输效果的一致性。通过使第二掩模板的第二掩模图案既包括用于形成使第一导电图案与第二导电图案之间电连接的第一过孔和第二过孔的图案,又包括用于形成使第二导电图案与第三导电图案之间电连接的第三过孔和第四过孔的图案,则既可以减少制备过程中所需要的掩模板的数量,还可以降低发光基板的设计和加工难度,优化制备过程,进而降低发光基板的制备成本。
需要说明的是,本公开实施例对于形成上述第一绝缘层和第二绝缘层的具体工艺方法不作限制,例如第一绝缘层和第二绝缘层可以分别采用例如涂覆、曝光、显影等常规工艺形成,具体可参考本领域中形成绝缘层的常规工艺方法,在此不再赘述。
需要说明的是,本公开实施例对于形成上述第一导电图案、第二导电图案和第三导电图案的具体工艺方法不作限制,例如第一导电图案、第二导电图案和第三导电图案可以分别采用形成金属膜层、在金属膜层上涂覆光刻胶层、采用掩模板对光刻胶层曝光、将曝光后的光刻胶层显影以得到光刻胶图案、使用光刻胶图案对金属膜层进行刻蚀、剥离光刻胶图案等工艺步骤形成。例如,形成绝缘层中的过孔(例如上述第一过孔至第四过孔)可以分别采用形成绝缘层、在绝缘层上涂覆光刻胶层、采用掩模板对光刻胶层曝光、将曝光后的光刻胶层显影以得到光刻胶图案、使用光刻胶图案对绝缘层进行刻蚀、剥离光刻胶图案等工艺步骤形成。
上述构图工艺中,形成金属膜层或形成绝缘层的方法、涂覆光刻胶的方法、刻蚀方法(湿法刻蚀或干法刻蚀)、剥离光刻胶图案的方法具体可采用本领域中的常规工艺方法,在此不再赘述。例如,可以采用例如溅射、电镀或者电铸等工艺方法形成金属膜层,而可以采用例如涂覆等方法形成绝缘层。并且,本公开的实施例对于所采用的光刻胶的材料、曝光光源类型以及制备掩模板的材料等不做限制。
下面以本公开实施例提供的制备方法用于制备图2中所示的发光基板10为例,对本公开实施例提供的发光基板的制备方法进行说明。需要说明的是,本公开的实施例包括但并不仅限与此。
图2为本公开一些实施例提供的一种发光基板的示意图,图3为图2所示的发光基板的发光单元的排列示意图。如图2和图3所示,发光基板10包括衬底基板11和在衬底基板11上阵列排布的多个发光单元100。例如,多个发光单元100排列为N行M列,N为大于0的整数,M为大于0的整数。例如,发光单元100的数量可以根据实际需求而定,例如根据发光基板10的尺寸和所需要的亮度而定,虽然图2中仅示出了3行5列发光单元100,但是应当理解,发光单元100的数量不限于此。
例如,该衬底基板11可以为塑料基板、硅基板、陶瓷基板、玻璃基板、石英基板等,衬底基板11中包括有单层或多层线路,本公开的实施例对此不作限制。
例如,每一列发光单元100沿第一方向R1排列,每一行发光单元100沿第二方向R2排列。例如,第一方向R1为列方向且第二方向R2为行方向。当然,本公开的实施例不限于此,第一方向R1和第二方向R2可以为任意的方向,只需使第一方向R1和第二方向R2交叉即可。并且,多个发光单元100也不限于沿直线排列,也可以沿曲线排列、沿环形排列或按照任意的方式排列,这可以根据实际需求而定,本公开的实施例对此不作限制。
图4为图2所示的发光基板中一个发光单元的示意图,图5为图2所示的发光基板的发光单元中的驱动电路的引脚示意图。如图2、图4和图5所示,每个发光单元100包括驱动电路160、多个发光元件140和驱动电压端Vled。
驱动电路160包括第一输入端Di、第二输入端Pwr、输出端OT和公共电压端GND。第一输入端Di接收第一输入信号,该第一输入信号例如为地址信号,以用于选通相应地址的驱动电路160。例如,不同的驱动电路160的地址可以相同或不同。第一输入信号可以为8bit的地址信号,通过解析该地址信号可以获知待传输的地址。第二输入端Pwr接收第二输入信号,第二输入信号例如为电力线载波通信信号。例如,第二输入信号不仅为驱动电路160提供电能,还向驱动电路160传输通信数据,该通信数据可用于控制相应的发光单元100的发光时长,进而控制其视觉上的发光亮度。输出端OT可在不同的时段内分别输出不同的信号,例如分别输出中继信号和驱动信号。例如,中继信号为提供给其他驱动电路160的地址信号,也即是,其他驱动电路160的第一输入端Di接收该中继信号以作为第一输入信号,从而获取地址信号。例如,驱动信号可以为驱动电流,用于驱动发光元件140发光。公共电压端GND接收公共电压信号,例如接地信号。
驱动电路160配置为根据第一输入端Di接收的第一输入信号和第二输入端Pwr接收的第二输入信号在第一时段内通过输出端OT输出中继信号,以及在第二时段内通过输出端OT提供驱动信号至依次串联的多个发光元件140。在第一时段内,输出端OT输出中继信号,该中继信号被提供给其他驱动电路160以使其他驱动电路160获得地址信号。在第二时段内,输出端OT输出驱动信号,该驱动信号被提供给依次串联的多个发光元件140,使得发光元件140在第二时段内发光。例如,第一时段与第二时段为不同的时段,第一时段例如可以早于第二时段。第一时段可以与第二时段连续相接,第一时段的结束时刻即为第二时段的开始时刻;或者,第一时段与第二时段中间还可以有其他时段,该其他时段可以用于实现其他需要的功能,该其他时段也可以仅用于使第一时段和第二时段间隔开,以避免输出端OT在第一时段和第二时段的信号彼此干扰。关于驱动电路160的具体工作原理可参考本领域中的常规设计方案,此处不再赘述。
需要说明的是,当驱动信号为驱动电流时,驱动电流可以从输出端OT流向发光元件140,也可以从发光元件140流入输出端OT,驱动电流的流动方向可以根据实际需求而定,本公开的实施例对此不作限制。在本文中,“输出端OT输出驱动信号”表示输出端OT提供驱动信号,而驱动信号的方向既可以从输出端OT流出,也可以流入输出端OT。
例如,如图2和图4所示,多个发光元件140依次串联,并且串联连接在驱动电压端Vled和输出端OT之间。例如,发光元件140可以为微型发光二极管(Micro-LED)或迷你发光二极管(Mini-LED)。例如,每个发光元件140包括正极(+)和负极(-)(或者,也可称为阳极和阴极),多个发光元件140的正极和负极依序首尾串联,从而在驱动电压端Vled和输出端OT之间形成电流路径。驱动电压端Vled向发光元件140提供驱动信号,例如在需要使发光元件140发光的时段(第二时段)内为高电压,而在其他时段内为低电压。由此,在第二时段内,驱动信号(例如驱动电流)从驱动电压端Vled依次流经多个发光元件140,然后流入驱动电路160的输出端OT。多个发光元件140在驱动电流流过时发光,通过控制驱动电流的持续时间,可以控制发光元件140的发光时长,从而控制视觉上的发光亮度。
例如,如图2和图4所示,在一些示例中,一个发光单元100包括6个发光元件140,该6个发光元件140排列为2行3列。例如,按照从左至右、从上至下的方式给该6个发光元件140依次编号为(1,1)、(1,2)、(1,3)、(2,1)、(2,2)和(2,3),编号在图4中示出。例如,将6个发光元件140串联时,以位置(2,1)处的发光元件140作为串联的起点,依次连接(1,1)、(2,2)、(1,2)、(2,3)和(1,3)位置处的发光元件140,以位置(1,3)处的发光元件140作为串联的终点。例如,位置(2,1)处的发光元件140的正极连接驱动电压端Vled,位置(1,3)处的发光元件140的负极连接驱动电路160的输出端OT。采用这种分布方式和串联方式,可以有效避免走线交叠,便于设计和制备,并且,串联线路上任意的相邻两个发光元件140之间的走线的弯折形状和长度大致相同,使得线路本身的电阻较为均衡,可以提高负载均衡性,提高电路的稳定性。
图6为图2所示的发光基板的发光单元中发光元件和驱动电路的排列示意图。如图6所示,在同一个发光单元100中,多个(例如6个)发光元件140阵列排布,例如排列为多行多列,这样可以使发光更为均为。驱动电路160位于多个发光元件140构成的阵列的空隙中。
需要说明的是,本公开的实施例中,每个发光单元100中的发光元件140的数量不受限制,可以为4个、5个、7个、8个等任意数量,而不限于6个。多个发光元件140可以采用任意的排列方式,例如按照所需要的图案排列,而不限于矩阵排列方式。驱动电路160的设置位置不受限制,可以设置在发光元件140彼此之间的任意空隙中,这可以根据实际需求而定,本公开的实施例对此不作限制。
下面本公开的实施例以图2所示的发光基板10的部分区域REG1中的走线布局为例,对发光基板中的走线布局进行说明。
图7为本公开一些实施例提供的一种发光基板的部分结构的平面示意图。例如,图7对应图2所示的发光基板10的部分区域REG1中的结构。
例如,如图2、图4和图7所示,在一些实施例中,发光基板10还包括沿第一方向R1延伸的多条第一驱动电压线301和多条第一公共电压线401,以及还包括沿第二方向R2延伸的多条第二驱动电压线302和多条第二公共电压线402。
例如,第一驱动电压线301与每个发光单元100的驱动电压端Vled电连接,例如与位置(2,1)处的发光元件140的正极电连接,且配置为向每个发光单元100传输驱动电压。第二驱动电压线302与第一驱动电压线301电连接且形成网格状走线,以整体上减小传输电阻,从而提高发光基板10内各个位置的电压一致性。
例如,第一公共电压线401与每个发光单元100的驱动电路160的公共电压端GND电连接,且配置为向每个发光单元100传输公共电压(例如接地电压)。第二公共电压线402与第一公共电压线401电连接且形成网格状走线,以整体上减小传输电阻,从而提高发光基板10内各个位置的电压一致性。
例如,第一驱动电压线301和第一公共电压线401位于同一层,第二驱动电压线302和第二公共电压线402位于同一层。
需要说明的是,图7的第一驱动电压线301所在的膜层位于发光元件140之下,因此,第一驱动电压线301可以延伸至位置(2,1)处的发光元件140的正极下方,并通过过孔与该位置(2,1)处的发光元件140的正极电连接,也即是,第一驱动电压线301将驱动电压传输至位置(2,1)处的发光元件140的正极(也即传输至驱动电压端Vled)。虽然图7中位置(2,1)处的发光元件140的负极与第一驱动电压线301交叠,但是由于两者位于不同的膜层且由中间绝缘层绝缘间隔开,因此该发光元件140的负极不与第一驱动电压线301电连接。例如,第一公共电压线401所在的膜层位于驱动电路160之下,因此,第一公共电压线401位于驱动电路160下方,并通过过孔与驱动电路160的公共电压端GND电连接。
需要说明的是,本公开的实施例中,第一驱动电压线301、第二驱动电压线302、第一公共电压线401和第二公共电压线402的长度和宽度可以设置为适用的任意数值,其长度可以相同或不同,其宽度也可以相同或不同,这可以根据实际需求而定,本公开的实施例对此不作限制。
下面以第一导电图案和第二导电图案用于构成第一驱动电压线301和第一公共电压线401,第三导电图案用于构成第二驱动电压线302和第二公共电压线402为例,对本公开实施例提供的制备方法进行说明。
图8为沿图7中所示的A-A’线的发光基板10的部分截面结构的示意图,图9为沿图7中所示的B-B’线的发光基板10的部分截面结构的示意图。
例如,如图7、图8和图9所示,图2中所示的发光基板10的制备方法可以包括以下步骤。
步骤S201:提供衬底基板11。
步骤S202:利用包括第一掩模图案的第一掩模板在衬底基板11上形成第一导电图案110。
例如,步骤S202中可以是先通过例如溅射工艺或电镀工艺在衬底基板11上形成一整层的导电材料层,然后再利用第一掩模板通过例如光刻工艺将该导电材料层图案化以形成第一导电图案110;或者,步骤S202中也可以是将第一掩模板直接贴附在衬底基板11上,从而通过例如溅射工艺或电镀工艺等直接在衬底基板11上形成第一导电图案110。本公开的实施例对步骤202中的具体工艺方法不作限制,具体可参考本领域中的常规工艺设计,在此不作赘述。本公开实施例提供的制备方法中的以下其他步骤均与此基本相同或相似,不再赘述。
步骤S203:利用包括第二掩模图案的第二掩模板在第一导电图案110上形成第一绝缘层151,以形成暴露第一导电图案110的部分区域的第一过孔H1和第二过孔H2,第二掩模图案不同于第一掩模图案。
步骤S204:利用第一掩模板在第一绝缘层151上形成第二导电图案120。第二导电图案120在垂直于衬底基板11的方向R3上分别与第一过孔H1和第二过孔H2至少部分交叠且通过第一过孔H1和第二过孔H2与第一导电图案110电连接。
例如,第一导电图案110和第二导电图案120构成了包括第一驱动电压线301和第一公共电压线401的电源走线图案,由此可以使用同一个第一掩模板实现具有双膜层结构的第一驱动电压线301和第一公共电压线401的制备,从而提升第一驱动电压线301和第一公共电压线401的厚度,以满足阻值需求。例如,第一驱动电压线301和第一公共电压线401在垂直于衬底基板11的方向上的厚度可以为1.2微米~2.4微米,进一步例如1.8微米~2微米。
步骤205:利用第二掩模板在第二导电图案120上形成第二绝缘层152,以形成暴露第二导电图案120的部分区域的第三过孔H3和第四过孔H4。
步骤S206:利用包括第三掩模图案的第三掩模板在第二绝缘层152上形成第三导电图案130。第三导电图案130在垂直于衬底基板11的方向R3上与第三过孔H3至少部分交叠且通过第三过孔H3与第二导电图案120电连接,第三掩模图案不同于第一掩模图案和第二掩模图案。
例如,第三导电图案130构成了包括第二驱动电压线302和第二公共电压线402的电源走线图案。例如,第二驱动电压线302和第二公共电压线402在垂直于衬底基板11的方向上的厚度可以为0.3微米~0.9微米,进一步例如0.6微米~0.8微米。
由此,在制备发光基板10的第一驱动电压线301、第二驱动电压线302、第一公共电压线401和第二公共电压线402的过程中,通过使第二掩模板的第二掩模图案既包括用于形成使第一导电图案110与第二导电图案120之间电连接的第一过孔H1和第二过孔H2的图案,又包括用于形成使第二导电图案120与第三导电图案130之间电连接的第三过孔H3和第四过孔H4的图案。因此,既可以使用同一个第一掩模板实现具有多膜层结构的第一驱动电压线301和第一公共电压线401中多个导电膜层图案的制备,又可以使用同一个第二掩模板实现第一驱动电压线301与第二驱动电压线302之间的电连接、以及第一公共电压线401与第二公共电压线402之间的电连接,从而本公开的上述实施例减少了发光基板的制备过程中所需的掩模板的数量,降低了发光基板10的设计和加工难度,进而降低发光基板10的制备成本。
例如,第一导电图案110的材料可以包括钼金属及其合金、铜金属及其合金等,或者也可以包括其他适合的金属导电材料,例如第一导电图案110可以包括由铜金属和钼金属形成的金属叠层结构,例如钼-铜-钼(Mo-Cu-Mo)三叠层结构。
例如,第一导电图案110在垂直于衬底基板11的方向上的厚度可以为0.6微米~1.2微米,进一步例如0.9微米~1微米。
例如,第二导电图案120的材料可以包括钼金属及其合金、铜金属及其合金等,或者也可以包括其他适合的金属导电材料,例如第二导电图案120可以包括由铜金属和钼金属形成的金属叠层结构,例如钼-铜-钼(Mo-Cu-Mo)三叠层结构。
例如,第二导电图案120在垂直于衬底基板11的方向上的厚度可以为0.6微米~1.2微米,进一步例如0.9微米~1微米。
例如,第三导电图案130的材料可以包括钼金属及其合金、铜金属及其合金等,或者也可以包括其他适合的金属导电材料,例如第三导电图案130可以包括由铜金属和钼金属形成的金属叠层结构,例如钼-铜(Mo-Cu)双叠层结构。
例如,第三导电图案130在垂直于衬底基板11的方向上的厚度可以为0.3微米~0.9微米,进一步例如0.6微米~0.8微米。
例如,第一绝缘层151和第二绝缘层152中的一种或多种的材料可以包括氧化硅、氮化硅、氮氧化硅等绝缘材料。第一绝缘层151和第二绝缘层152的材料可以彼此相同,也可以彼此不相同,本公开的实施例对此不作限制。
例如,如图7、图8和图9所示,第一过孔H1在衬底基板11上的正投影与第三过孔H3在衬底基板11上的正投影至少部分重叠,例如完全重叠;第二过孔H2在衬底基板11上的正投影与第四过孔H4在衬底基板上的正投影至少部分重叠,例如完全重叠。由此,既可以实现第一导电层110、第二导电层120与第三导电层130之间的定位,又可以提升第三导电130与第一导电层110和第二导电层120之间的电连接效果,进而提升发光基板10的稳定性。
在本公开的一些实施例中,第一掩模板的第一掩模图案包括用于形成导电图案(例如第一导电图案110和第二导电图案120)的第一制备图案和用于定位的第一定位图案;第二掩模板的第二掩模图案包括用于形成绝缘图案(例如第一绝缘层151的包括第一过孔H1和第二过孔H2的绝缘图案以及第二绝缘层152的包括第三过孔H3和第四过孔H4的绝缘图案)的第二制备图案和用于定位的第二定位图案。例如,以发光基板10为例,第一制备图案可以用于形成第一导电图案110和第二导电图案120,也即,用于形成第一驱动电压线301和第一公共电压线401;第二制备图案可以用于形成包括第一过孔H1和第二过孔H2的第一绝缘层151,以及形成包括第三过孔H3和第四过孔H4的第二绝缘层152,从而实现第一导电图案110与第二导电图案120之间的电连接,以及实现第三导电图案130与第二导电图案120之间的电连接。
例如,发光基板10的制备方法还包括:利用第一掩模板在衬底基板11上形成第一导电图案110的同时,利用第一掩模板的第一定位图案形成第一定位结构;利用第二掩模板在第一导电图案110上形成第一绝缘层151的过程中,使用第一定位结构与第二掩模板的第二定位图案配合以定位第二掩模板,并且在形成第一过孔H1和第二过孔H2的同时,利用第二掩模板的第二定位图案形成第二定位结构;利用第一掩模板在第一绝缘层151上形成第二导电图案120的过程中,使用第二定位结构与第一掩模板的第一定位图案配合以定位第一掩模板,并且在形成第二导电图案120的同时,利用第一掩模板的第一定位图案形成第三定位结构;以及利用第二掩模板在第二导电图案120上形成第二绝缘层152的过程中,使用第三定位结构与第二掩模板的第二定位图案配合以定位第二掩模板。
由此,通过第一定位结构、第二定位结构和第三定位结构可以分别实现例如上述步骤S201~步骤S206中第一掩模板和第二掩模板的定位,从而提升制备的导电图案或绝缘图案在衬底基板11上的准确度和精确度,进而提升制备的发光基板10的良率和稳定性。
例如,第一定位结构、第二定位结构和第三定位结构可以形成在衬底基板11上不设置例如发光元件140、驱动电路160、第一驱动电压线301、第二驱动电压线302、第一公共电压线401和第二公共电压线402等器件或结构的区域,例如发光基板10的周边区域,以避免对发光基板10中器件或结构的制备等产生不良影响。并且,本公开的实施例对于所制备的第一定位结构、第二定位结构和第三定位结构的数量不做限制,例如,当发光基板10是方形的情形,可以在该方形的发光基板的四个角部都分别形成一个或多个第一定位结构、一个或多个第二定位结构和一个或多个第三定位结构,由此更好地实现定位。
例如,以图2所示的发光基板10为例,如图2所示,第一定位结构、第二定位结构和第三定位结构可以形成在多边形(例如矩形)的发光基板10的角部区域REG2和REG3中,或者也可以形成在其他适合的不会对发光基板10中的器件或结构的制备等产生不良影响的区域中,本公开的实施例对第一定位结构、第二定位结构和第三定位结构形成的具体位置不作限制。
图10A为本公开一些实施例提供的一种第一掩模板的第一定位图案的示例的示意图,图10B为本公开一些实施例提供的一种第二掩模板的第二定位图案的示例的示意图,图10C为本公开一些实施例中定位结构彼此嵌套以进行定位的示例的示意图,图10D为图10C的一个具体示例的示意图。
例如,如图10A和图10B所示,第一定位图案包括第一子图案191和第二子图案192,第二定位图案包括第三子图案193和第四子图案194。第一定位图案的第一子图案191用于形成第一定位结构和第三定位结构,第二定位图案的第四子图案194用于形成第二定位结构。第一定位图案的第二子图案192与第二定位图案的第四子图案194对应以用于定位第一掩模板。例如,如图10C所示,第四子图案194形成的第二定位结构P2可以套合在第二子图案192中以实现定位;相同地,第二定位图案的第三子图案193与第一定位图案的第一子图案191对应以用于定位第二掩模板,例如第一子图案191形成的第一定位结构和第三定位结构可以套合在第三子图案193中以实现定位。
例如,以图10A和图10B所示的示例为例,第一子图案191和第四子图案194可以为“井”字型图案,第二子图案192和第三子图案193可以为与该“井”字型图案配合的菱形图案。例如,第一子图案191和第四子图案194的尺寸可以相同,以第四子图案194为例,如图10D所示,构成该“井”字型图案中的一条线段的长度L2可以为1000微米~1400微米,进一步例如1100微米~1200微米,宽度L1可以为30微米~60微米,进一步例如40微米~50微米,宽度L5可以为150微米~250微米,进一步例如180微米~200微米;第二子图案192和第三子图案193的尺寸可以相同,以第二子图案192为例,如图10D所示,该菱形图案的一条边的长度L4可以为400微米~700微米,进一步例如500微米~600微米,宽度L3可以为30微米~60微米,进一步例如40微米~50微米。
需要说明的是,上述图10A和图10B中所示的第一定位图案和第二定位图案只是示例性说明,本公开的实施例对第一定位图案中包括的第一子图案和第二子图案以及第二定位图案中包括的第三子图案和第四子图案的具体结构不作限制,只要满足第一子图案与第三子图案能够配合使用以实现定位且第二子图案与第四子图案能够配合使用以实现定位即可。
需要说明的是,本公开的实施例对形成的第一定位结构、第二定位结构和第三定位结构的具体大小不作限制,只要满足实现第一掩模板和第二掩模板在衬底基板11上的定位且不会对发光基板10中的器件或结构的制备等产生不良影响即可。
例如,在本公开的一些示例中,上述发光基板10的制备方法的步骤S202具体包括:通过第一掩模板的第一制备图案在衬底基板11上形成第一导电图案110。上述发光基板10的制备方法的步骤S204具体包括:通过第一掩模板的第一制备图案在第一绝缘层151上形成第二导电图案120。第一导电图案110和第二导电图案120包括相同的导电图案部分,且相同的导电图案部分在垂直于衬底基板11的方向R3上至少部分重叠,例如完全重叠。由此,第一导电图案110和第二导电图案120可以共同形成具有多膜层结构的第一驱动电压线301或第一公共电压线401。
例如,在本公开的一些示例中,上述发光基板10的制备方法的步骤S203具体包括:通过第二掩模板的第二制备图案在第一导电图案110上形成第一绝缘层151。上述发光基板10的制备方法的步骤S205具体包括:通过第二掩模板的第二制备图案在第二导电图案120上形成第二绝缘层152。第一绝缘层151和第二绝缘层152包括相同的过孔图案部分,且相同的过孔图案部分在垂直于衬底基板11的方向R3上至少部分重叠,例如完全重叠。由此,在实现第一导电图案110与第二导电图案120之间的电连接、以及第三导电图案130与第二导电图案120之间的电连接的基础上,还可以改善第三导电图案130与第一导电图案110和第二导电图案120之间的电连接效果,进而提升第一驱动电压线301与第二驱动电压线302之间的电连接的稳定性、以及第一公共电压线401与第二公共电压线402之间的电连接的稳定性。
例如,结合图7、图8和图9所示,在本公开的一些实施例中,发光基板10的制备方法还包括:利用第三掩模板在第三导电图案130上形成第四导电图案170,第四导电图案在衬底基板11上的正投影与第三导电图案130在衬底基板11上的正投影至少部分重叠,例如完全重叠。由此,在形成用于构成第二驱动电压线302和第二公共电压线402的第三导电图案130后,通过第四导电图案170形成覆盖且保护第二驱动电压线302和第二公共电压线402的远离衬底基板11的一侧的表面的保护层,进而既可以减弱发光基板10中的其他器件或结构对第二驱动电压线302和第二公共电压线402上的信号的干扰,提升信号传输的稳定性,同时由于第三导电图案130和第四导电图案170可以采用同一个第三掩模板制备,因此还可以减少制备过程中所需的掩模板的数量,从而进一步简化发光基板10的设计和加工难度,减少发光基板10的制备成本。
例如,第三导电图案130的材料包括第一金属材料,第四导电图案170的材料包括第二金属材料,第一金属材料和第二金属材料不同,由此通过使第四导电图案170采用与第一金属材料不同的第二金属材料,可以进一步提升第四导电图案170对第三导电图案130的保护效果,从而进一步提升发光基板10的稳定性。
例如,第一金属材料可以包括钼金属及其合金、铜金属及其合金等,或者也可以包括其他适合的金属导电材料,例如第三导电图案130可以包括由铜金属和钼金属形成的双叠层金属结构。例如,第二金属材料可以包括钼金属及其合金、铜金属及其合金、镍金属及其合金等,或者也可以包括其他适合的金属导电材料,例如第四导电图案170可以包括由例如镍化铜(CuNi)形成的单层金属结构。
在本公开的一些实施例中,结合图4、图7、图8和图9所示,发光基板10的制备方法还包括:在利用第三掩模板在第二绝缘层152上形成第三导电图案130的同时,利用第三掩模板在第二绝缘层152上形成不同于第三导电图案130的第五导电图案150。第五导电图案150与第一导电图案110和第二导电图案120彼此绝缘,发光元件140通过第五导电图案150与驱动电路160的输出端OT电连接。
例如,上述第五导电图案150可以用于形成实现多个发光元件140与驱动电路160的输出端OT电连接的多条连接走线501,例如该多条连接走线501可以包括连接发光单元100中位置(1,3)处的发光元件140的负极与驱动电路160的输出端OT之间的连接走线,以及连接发光单元100中一个发光元件140的负极与另一个发光元件140的正极之间的连接走线,由此使发光单元100中的多个发光元件140之间彼此串联且电连接在驱动电压端Vled与输出端OT之间。
在本公开的一些实施例中,在利用第三掩模板在第二绝缘层152上形成第三导电图案130和第五导电图案150的同时,还可以利用第三掩模板在第二绝缘层152上形成不同于第三导电图案130和第五导电图案150的其他导电图案,从而以形成与例如第二驱动电压线302、第二公共电压线402、连接走线501等位于同层的发光基板中的其他连接走线,例如图4和图7中所示的用于连接驱动电路160的第一输入端Di的连接走线、用于连接驱动电路160的第二输入端Pwr的连接走线等,本公开的实施例对此不作限制。
在本公开的一些实施例中,发光基板10的制备方法还包括:利用第四掩模板在第三导电图案130和第五导电图案150上形成至少部分覆盖(例如完全覆盖)第三导电图案130和第五导电图案150的第三绝缘层153。
第三绝缘层153包括用于使第五导电图案150与发光元件140电连接的第一连接过孔H101,例如该第一连接过孔H101可用于使位置(2,1)处的发光元件140的负极与连接走线501电连接,进而通过该连接走线501与位置(1,1)处的发光元件140的正极电连接。第二绝缘层152和/或第三绝缘层153包括用于使发光元件140与第二导电图案120电连接的第二连接过孔H102,例如该第二连接过孔H102可用于使位置(2,1)处的发光元件140的正极与第一驱动电压线301电连接以接收驱动电压,由此使发光单元100中的多个发光元件140彼此串联连接在驱动电压端Vled与输出端OT之间。
例如,第三绝缘层153的材料可以包括氧化硅、氮化硅、氮氧化硅等绝缘材料。第一绝缘层151、第二绝缘层152和第三绝缘层153的材料可以彼此相同,也可以彼此不相同,本公开的实施例对此不作限制。
在本公开的一些实施例中,发光基板10的制备方法还包括:在第三绝缘层153上提供发光元件140,发光元件140通过第一连接过孔H101与第五导电图案150电连接,且通过第二连接过孔H102与第二导电图案120电连接。例如,位置(2,1)处的发光元件140的负极通过第一连接过孔H101与连接走线501电连接,位置(2,1)处的发光元件140的正极通过第二连接过孔H102与第一驱动电压线301电连接。
在本公开的一些实施例中,如图7、图8和图9所示,在利用第一掩模板在衬底基板11上形成第一导电图案110之前,发光基板10的制备方法还包括:在衬底基板11上形成缓冲层12,第一导电图案110形成在缓冲层12上。
例如,缓冲层12既可以减弱或防止衬底基板11中的有害物质侵入发光基板10的内部,又可以增加发光基板10中的膜层在衬底基板11上的附着力。例如,缓冲层12的材料可以包括氧化硅、氮化硅、氮氧化硅等绝缘材料,本公开的实施例对此不作限制。
在本公开的一些实施例中,在完成上述步骤后,发光基板10的制备方法还可以包括例如切割、固晶、涂胶、绑定(bonding)等其他常规工艺或步骤,具体可参考本领域中的常规设计及加工方案,在此不再赘述。
本公开至少一个实施例还提供一种发光基板,该发光基板包括衬底基板以及在衬底基板上在远离衬底基板的方向上依次设置的第一导电图案、第一绝缘层、第二导电图案、第二绝缘层和第三导电图案。第一导电图案和第二导电图案包括相同的导电图案部分,第一绝缘层和第二绝缘层包括相同的过孔图案部分;第一绝缘层的过孔图案包括第一过孔和第二过孔,第二导电图案通过第一过孔和第二过孔与第一导电图案电连接;第二绝缘层的过孔图案包括第三过孔和第四过孔,第三导电图案通过第三过孔与第二导电图案电连接。第一过孔在衬底基板上的正投影与第三过孔在衬底基板上的正投影至少部分重叠,第二过孔在衬底基板上的正投影与第四过孔在衬底基板上的正投影至少部分重叠。
本公开上述至少一个实施例提供的发光基板中,由于第一导电图案和第二导电图案包括相同的导电图案部分,且第一绝缘层和第二绝缘层包括相同的过孔图案部分,因此在制备过程中,第一导电图案和第二导电图案可以采用同一个掩模板形成,第一绝缘层和第二绝缘层可以采用同一个掩模板形成,由此可以减少制备过程中所需要的掩模板的数量,优化发光基板的制备过程,从而降低发光基板的制备成本,并且还可以降低发光基板的设计和加工难度,有助于大批量的生产及应用。
本公开上述至少一个实施例提供的发光基板可以为上述关于发光基板的制备方法的实施例中提供的发光基板10,关于本公开实施例提供的发光基板的详细说明以及技术效果等可以参考上文中关于发光基板10的具体描述,此处不再赘述。
在本公开的一些实施例中,以发光基板10为例,第一导电图案110包括沿第一方向R1延伸的多个第一导电块,第二导电图案120包括沿第一方向R1延伸的多个第二导电块,例如多个第一导电块和多个第二导电块可以用于形成沿第一方向R1延伸的多条第一驱动电压线301和第一公共电压线401。第三导电图案130包括沿不同于第一方向R1的第二方向R2延伸的多个第三导电块,例如多个第三导电块可以分别用于形成沿第二方向R2延伸的多条第二驱动电压线302和第二公共电压线402。多个第二导电块中的至少一个在垂直于衬底基板11的方向R3上与多个第三导电块中的至少一个至少部分交叠,且通过第三过孔H3彼此电连接。例如,多条第一驱动电压线301与多条第二驱动电压线302在垂直于衬底基板11的方向R3上彼此交叠以形成网状结构,多条第一公共电压线401与多条第二公共电压线402在垂直于衬底基板11的方向R3上彼此交叠以形成网状结构,从而整体上减小传输电阻,提高发光基板10内各个位置的电压一致性。
在本公开的一些实施例中,以发光基板10为例,多个第一导电块中的至少一个在衬底基板11上的正投影与多个第二导电块中的至少一个在衬底基板11上的正投影至少部分重叠,例如完全重叠,多个第一导电块中的至少一个通过第一过孔H1和第二过孔H2与多个第二导电块中的至少一个电连接,从而形成具有双膜层结构的多条第一驱动电压线301和多条第一公共电压线401。
在本公开的一些实施例中,以发光基板10为例,多个第一导电块中的至少一个和多个第二导电块中的至少一个在第二方向R2上具有相同的宽度,由此以改善由第一导电块和第二导电块形成的第一驱动电压线301的整体结构和第一公共电压线401的整体结构,进而优化发光基板10中的走线布局设计。
在本公开的一些实施例中,以发光基板10为例,发光基板10还包括第五导电图案150和发光元件140。第五导电图案150与第三导电图案130同层设置,发光元件140位于第三导电图案130和第五导电图案150远离衬底基板11的一侧。第五导电图案150与第一导电图案110和第二导电图案120彼此绝缘,发光元件140通过第五导电图案150与驱动电路160的输出端OT电连接,第五导电图案150包括沿第一方向R1延伸的至少一个第五导电块,发光元件140的第一端(例如发光元件的正极或负极)与一个第五导电块电连接,发光元件140的第二端(例如发光元件的负极或正极)与一个第二导电块或另一个第五导电块电连接。
例如,第五导电图案150可以包括多个第五导电块,多个第五导电块用于形成多条连接走线501。该多条连接走线501可以包括连接发光单元100中位置(1,3)处的发光元件140的负极与驱动电路160的输出端OT之间的连接走线,以及连接发光单元100中一个发光元件140的负极或正极与另一个发光元件140的正极或负极之间的连接走线,由此使发光单元100中的多个发光元件140之间彼此串联且电连接在驱动电压端Vled与输出端OT之间。
在本公开的一些实施例中,以发光基板10为例,发光基板10还包括第三绝缘层153,第三绝缘层153位于第三导电图案130和第五导电图案150与发光元件140之间,第三绝缘层153包括第一连接过孔H101以使至少一个第五导电块通过第一连接过孔H101与发光元件140的第一端和/或第二端电连接,第二绝缘层152和第三绝缘层153包括第二连接过孔H102以使一个第二导电块通过第二连接过孔H102与发光元件140的第二端电连接。
例如,该第一连接过孔H101可用于使位置(2,1)处的发光元件140的负极与一条连接走线501电连接,进而通过该条连接走线501与位置(1,1)处的发光元件140的正极电连接,该第二连接过孔H102可用于使位置(2,1)处的发光元件140的正极与第一驱动电压线301电连接以接收驱动电压,由此使发光单元100中的多个发光元件140彼此串联连接在驱动电压端Vled与输出端OT之间。
本公开实施例提供的发光基板还可以包括更多的部件和结构等,这可以根据实际需求而定,本公开的实施例对此不作限制。
本公开至少一个实施例还提供一种显示装置,该显示装置包括显示面板和本公开任一实施例提供的发光基板。
例如,本公开实施例提供的显示装置可以为液晶显示装置。或者,本公开实施例提供的显示装置还可以为有机发光二极管显示装置、量子点发光二极管显示装置、电子纸显示装置等具有显示功能的装置或其他类型的显示装置,本公开的实施例对此不作限制。该显示装置可以实现发光亮度的分区域独立控制,且具有功耗小、集成度高、控制方式简单等优点,可以与例如液晶显示器件配合实现高对比度显示。
需要说明的是,本公开实施例提供的上述发光基板既可以作为背光单元应用到上述显示装置中,也可以单独作为具有显示功能或发光功能的基板使用,本公开的实施例对此不作限制。
图11为本公开一些实施例提供的一种显示装置的剖面示意图。例如,如图11所示,在一些实施例中,显示装置70包括显示面板710和发光基板720。例如,发光基板720可以为本公开任一实施例提供的发光基板,例如前述的发光基板10。
例如,显示面板710具有显示侧P1和与显示侧P1相对的非显示侧P2,发光基板720设置在显示面板710的非显示侧P2以作为背光单元。例如,发光基板720可以作为面光源向显示面板710提供背光。例如,显示面板710可以为LCD面板、电子纸显示面板等,本公开的实施例对此不作限制。
例如,显示装置70可以为手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪、电子书等任何具有显示功能的产品或部件,本公开的实施例对此不作限制。
关于本公开实施例的该显示装置的详细说明和技术效果可以参考上文中关于发光基板以及发光基板的制备方法的描述,此处不再赘述。该显示装置还可以包括更多的部件和结构,这可以根据实际需求而定,本公开的实施例对此不作限制。
还有以下几点需要说明:
(1)本公开实施例的附图只涉及到与本公开实施例涉及到的结构,其他结构可参考通常设计。
(2)为了清晰起见,在用于描述本公开的实施例的附图中,层或区域的厚度被放大或缩小,即这些附图并非按照实际的比例绘制。可以理解,当诸如层、膜、区域或第一基板之类的元件被称作位于另一元件“上”或“下”时,该元件可以“直接”位于另一元件“上”或“下”或者可以存在中间元件。
(3)在不冲突的情况下,本公开的实施例及实施例中的特征可以相互组合以得到新的实施例。
以上所述,仅为本公开的具体实施方式,但本公开的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本公开揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本公开的保护范围之内。因此,本公开的保护范围应以权利要求的保护范围为准。

Claims (19)

1.一种发光基板的制备方法,包括:
提供衬底基板;
利用包括第一掩模图案的第一掩模板在所述衬底基板上形成第一导电图案;
利用包括第二掩模图案的第二掩模板在所述第一导电图案上形成第一绝缘层,以形成暴露所述第一导电图案的部分区域的第一过孔和第二过孔,其中,所述第二掩模图案不同于所述第一掩模图案;
利用所述第一掩模板在所述第一绝缘层上形成第二导电图案,其中,所述第二导电图案在垂直于所述衬底基板的方向上分别与所述第一过孔和所述第二过孔至少部分交叠且通过所述第一过孔和所述第二过孔与所述第一导电图案电连接;
利用所述第二掩模板在所述第二导电图案上形成第二绝缘层,以形成暴露所述第二导电图案的部分区域的第三过孔和第四过孔;以及
利用包括第三掩模图案的第三掩模板在所述第二绝缘层上形成第三导电图案,其中,所述第三导电图案在垂直于所述衬底基板的方向上与所述第三过孔至少部分交叠且通过所述第三过孔与所述第二导电图案电连接,所述第三掩模图案不同于所述第一掩模图案和所述第二掩模图案,
所述第一过孔在所述衬底基板上的正投影与所述第三过孔在所述衬底基板上的正投影完全重叠;所述第二过孔在所述衬底基板上的正投影与所述第四过孔在所述衬底基板上的正投影完全重叠。
2.根据权利要求1所述的发光基板的制备方法,其中,所述第一掩模图案包括用于形成导电图案的第一制备图案和用于定位的第一定位图案,所述第二掩模图案包括用于形成绝缘图案的第二制备图案和用于定位的第二定位图案;
所述制备方法还包括:
利用所述第一掩模板在所述衬底基板上形成所述第一导电图案的同时,利用所述第一掩模板的第一定位图案形成第一定位结构;
利用所述第二掩模板在所述第一导电图案上形成所述第一绝缘层的过程中,使用所述第一定位结构与所述第二掩模板的第二定位图案配合以定位所述第二掩模板,并且在形成所述第一过孔和所述第二过孔的同时,利用所述第二掩模板的第二定位图案形成第二定位结构;
利用所述第一掩模板在所述第一绝缘层上形成所述第二导电图案的过程中,使用所述第二定位结构与所述第一掩模板的第一定位图案配合以定位所述第一掩模板,并且在形成所述第二导电图案的同时,利用所述第一掩模板的第一定位图案形成第三定位结构;以及
利用所述第二掩模板在所述第二导电图案上形成所述第二绝缘层的过程中,使用所述第三定位结构与所述第二掩模板的第二定位图案配合以定位所述第二掩模板。
3.根据权利要求2所述的发光基板的制备方法,其中,所述第一定位图案包括第一子图案和第二子图案,所述第二定位图案包括第三子图案和第四子图案;
所述第一定位图案的第一子图案用于形成所述第一定位结构和所述第三定位结构,所述第二定位图案的第四子图案用于形成所述第二定位结构;
所述第一定位图案的第二子图案与所述第二定位图案的第四子图案对应以用于定位所述第一掩模板,所述第二定位图案的第三子图案与所述第一定位图案的第一子图案对应以用于定位所述第二掩模板。
4.根据权利要求2所述的发光基板的制备方法,其中,利用所述第一掩模板在所述衬底基板上形成所述第一导电图案,包括:
通过所述第一掩模板的第一制备图案在所述衬底基板上形成所述第一导电图案;
利用所述第一掩模板在所述第一绝缘层上形成所述第二导电图案,包括:
通过所述第一掩模板的第一制备图案在所述第一绝缘层上形成所述第二导电图案,
其中,所述第一导电图案和所述第二导电图案包括相同的导电图案部分,且所述相同的导电图案部分在垂直于所述衬底基板的方向上至少部分重叠。
5.根据权利要求2所述的发光基板的制备方法,其中,利用所述第二掩模板在所述第一导电图案上形成所述第一绝缘层,包括:
通过所述第二掩模板的第二制备图案在所述第一导电图案上形成所述第一绝缘层;
利用所述第二掩模板在所述第二导电图案上形成所述第二绝缘层,包括:
通过所述第二掩模板的第二制备图案在所述第二导电图案上形成第二绝缘层,
其中,所述第一绝缘层和所述第二绝缘层包括相同的过孔图案部分,且所述相同的过孔图案部分在垂直于所述衬底基板的方向上至少部分重叠。
6.根据权利要求1所述的发光基板的制备方法,还包括:
利用所述第三掩模板在所述第三导电图案上形成第四导电图案,
其中,所述第四导电图案在所述衬底基板上的正投影与所述第三导电图案在所述衬底基板上的正投影至少部分重叠。
7.根据权利要求6所述的发光基板的制备方法,其中,所述第三导电图案的材料包括第一金属材料,所述第四导电图案的材料包括第二金属材料,
所述第一金属材料和所述第二金属材料不同。
8.根据权利要求1所述的发光基板的制备方法,还包括:
在利用所述第三掩模板在所述第二绝缘层上形成所述第三导电图案的同时,利用所述第三掩模板在所述第二绝缘层上形成不同于所述第三导电图案的第五导电图案,
其中,所述第五导电图案与所述第一导电图案和所述第二导电图案彼此绝缘,发光元件通过所述第五导电图案与驱动电路的输出端电连接。
9.根据权利要求8所述的发光基板的制备方法,还包括:
利用第四掩模板在所述第三导电图案和所述第五导电图案上形成至少部分覆盖所述第三导电图案和所述第五导电图案的第三绝缘层,
其中,所述第三绝缘层包括用于使所述第五导电图案与所述发光元件电连接的第一连接过孔,
所述第二绝缘层和/或所述第三绝缘层包括用于使所述发光元件与所述第二导电图案电连接的第二连接过孔。
10.根据权利要求9所述的发光基板的制备方法,还包括:
在所述第三绝缘层上提供所述发光元件,
其中,所述发光元件通过所述第一连接过孔与所述第五导电图案电连接,且通过所述第二连接过孔与所述第二导电图案电连接。
11.根据权利要求1所述的发光基板的制备方法,在利用所述第一掩模板在所述衬底基板上形成所述第一导电图案之前,所述制备方法还包括:
在所述衬底基板上形成缓冲层,其中,所述第一导电图案形成在所述缓冲层上。
12.一种发光基板,包括:衬底基板以及在所述衬底基板上在远离所述衬底基板的方向上依次设置的第一导电图案、第一绝缘层、第二导电图案、第二绝缘层和第三导电图案;
其中,所述第一导电图案和所述第二导电图案包括相同的导电图案部分,所述第一绝缘层和所述第二绝缘层包括相同的过孔图案部分;
所述第一绝缘层的过孔图案包括第一过孔和第二过孔,所述第二导电图案通过所述第一过孔和所述第二过孔与所述第一导电图案电连接;
所述第二绝缘层的过孔图案包括第三过孔和第四过孔,所述第三导电图案通过所述第三过孔与所述第二导电图案电连接;
所述第一过孔在所述衬底基板上的正投影与所述第三过孔在所述衬底基板上的正投影完全重叠;所述第二过孔在所述衬底基板上的正投影与所述第四过孔在所述衬底基板上的正投影完全重叠。
13.根据权利要求12所述的发光基板,其中,所述第一导电图案包括沿第一方向延伸的多个第一导电块,所述第二导电图案包括沿所述第一方向延伸的多个第二导电块,所述第三导电图案包括沿不同于所述第一方向的第二方向延伸的多个第三导电块;
所述多个第二导电块中的至少一个在垂直于所述衬底基板的方向上与所述多个第三导电块中的至少一个至少部分交叠,且通过所述第三过孔彼此电连接。
14.根据权利要求13所述的发光基板,其中,所述多个第一导电块中的至少一个在所述衬底基板上的正投影与所述多个第二导电块中的至少一个在所述衬底基板上的正投影至少部分重叠,
所述多个第一导电块中的至少一个通过所述第一过孔和所述第二过孔与所述多个第二导电块中的至少一个电连接。
15.根据权利要求14所述的发光基板,其中,所述多个第一导电块中的至少一个和所述多个第二导电块中的至少一个在所述第二方向上具有相同的宽度。
16.根据权利要求13所述的发光基板,还包括:
第五导电图案,与所述第三导电图案同层设置,以及
发光元件,位于所述第三导电图案和所述第五导电图案远离所述衬底基板的一侧,
其中,所述第五导电图案与所述第一导电图案和所述第二导电图案彼此绝缘,
所述发光元件通过所述第五导电图案与驱动电路的输出端电连接,
所述第五导电图案包括沿所述第一方向延伸的至少一个第五导电块,
所述发光元件的第一端与一个第五导电块电连接,所述发光元件的第二端与一个第二导电块或另一个第五导电块电连接。
17.根据权利要求16所述的发光基板,还包括第三绝缘层,
其中,所述第三绝缘层位于所述第三导电图案和所述第五导电图案与所述发光元件之间,
所述第三绝缘层包括第一连接过孔以使所述至少一个第五导电块通过所述第一连接过孔与所述发光元件的第一端和/或第二端电连接,
所述第二绝缘层和所述第三绝缘层包括第二连接过孔以使所述一个第二导电块通过所述第二连接过孔与所述发光元件的第二端电连接。
18.一种显示装置,包括如权利要求12-17任一所述的发光基板。
19.根据权利要求18所述的显示装置,还包括显示面板,
其中,所述显示面板具有显示侧和与所述显示侧相对的非显示侧,所述发光基板设置在所述显示面板的非显示侧以作为背光单元。
CN202010621948.4A 2020-06-30 2020-06-30 发光基板及其制备方法、显示装置 Active CN113867043B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202010621948.4A CN113867043B (zh) 2020-06-30 2020-06-30 发光基板及其制备方法、显示装置
PCT/CN2021/094144 WO2022001425A1 (zh) 2020-06-30 2021-05-17 发光基板及其制备方法、显示装置
US17/793,975 US20230061318A1 (en) 2020-06-30 2022-05-17 Light-emitting substrate and manufacturing method thereof, and display device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010621948.4A CN113867043B (zh) 2020-06-30 2020-06-30 发光基板及其制备方法、显示装置

Publications (2)

Publication Number Publication Date
CN113867043A CN113867043A (zh) 2021-12-31
CN113867043B true CN113867043B (zh) 2023-01-10

Family

ID=78980834

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010621948.4A Active CN113867043B (zh) 2020-06-30 2020-06-30 发光基板及其制备方法、显示装置

Country Status (3)

Country Link
US (1) US20230061318A1 (zh)
CN (1) CN113867043B (zh)
WO (1) WO2022001425A1 (zh)

Citations (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9204066D0 (en) * 1991-02-27 1992-04-08 Popovici Dan Method of producing pinholes
JP2001174975A (ja) * 1999-10-25 2001-06-29 Tobu Denshi Kk 半導体装置の伝導配線マスクの製造方法
CN1731262A (zh) * 2005-09-01 2006-02-08 友达光电股份有限公司 薄膜晶体管矩阵基板制造方法
CN1953228A (zh) * 2005-03-11 2007-04-25 台湾积体电路制造股份有限公司 具有低程式化电流的相变记忆体
KR100734663B1 (ko) * 2005-12-28 2007-07-02 동부일렉트로닉스 주식회사 반도체소자의 패드 오픈 방법
CN101118356A (zh) * 2006-08-04 2008-02-06 北京京东方光电科技有限公司 一种薄膜晶体管液晶显示器像素结构及其制造方法
CN101303935A (zh) * 2007-01-05 2008-11-12 阿维科斯公司 多层电子器件及其制备方法、低电感可控esr多层电容
CN101995981A (zh) * 2009-08-11 2011-03-30 北京京东方光电科技有限公司 传感基板及其制造方法
KR20110066808A (ko) * 2009-12-11 2011-06-17 엘지디스플레이 주식회사 산화물 반도체층을 이용한 액정표시장치용 어레이 기판의 제조방법
CN201886234U (zh) * 2010-11-29 2011-06-29 北京京东方光电科技有限公司 液晶显示基板和液晶显示器
CN102134697A (zh) * 2011-01-19 2011-07-27 北京广微积电科技有限公司 一种掩模板及其定位方法
CN102201394A (zh) * 2010-03-24 2011-09-28 富士通半导体股份有限公司 半导体晶片及其制造方法、以及半导体芯片
CN102468306A (zh) * 2010-10-29 2012-05-23 京东方科技集团股份有限公司 阵列基板、液晶显示器及阵列基板的制造方法
CN102650819A (zh) * 2011-08-03 2012-08-29 京东方科技集团股份有限公司 掩模板和掩膜板的定位方法
CN102866816A (zh) * 2012-09-03 2013-01-09 北京京东方光电科技有限公司 一种电容式触摸传感器及制作方法、触摸屏和显示装置
CN102981676A (zh) * 2012-10-09 2013-03-20 友达光电股份有限公司 触控装置的制作方法
CN103616978A (zh) * 2013-12-05 2014-03-05 中山新诺科技有限公司 一种拼贴法制备单片集成电容触摸屏的小片定位、直接成像系统
TW201417299A (zh) * 2012-08-31 2014-05-01 Sharp Kk 半導體裝置、顯示面板、及半導體裝置之製造方法
CN104716144A (zh) * 2015-03-06 2015-06-17 京东方科技集团股份有限公司 阵列基板及其制作方法、显示装置
CN104851789A (zh) * 2015-06-08 2015-08-19 京东方科技集团股份有限公司 薄膜晶体管及制作方法、阵列基板及制作方法和显示装置
CN105807553A (zh) * 2014-12-30 2016-07-27 展讯通信(上海)有限公司 减少制造成本的组合掩膜版
CN106169535A (zh) * 2015-05-19 2016-11-30 三星显示有限公司 掩模以及利用其使有机发光显示设备的像素图案化的方法
KR20170027916A (ko) * 2015-09-02 2017-03-13 삼성디스플레이 주식회사 색변환 기판의 제조 방법
KR20170050171A (ko) * 2015-10-29 2017-05-11 엘지디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
CN106887439A (zh) * 2017-03-21 2017-06-23 上海中航光电子有限公司 阵列基板及其制作方法、显示面板
CN106919284A (zh) * 2017-02-27 2017-07-04 京东方科技集团股份有限公司 触控基板及其制作方法、电子装置
CN107706198A (zh) * 2017-07-25 2018-02-16 友达光电股份有限公司 阵列基板及其制造方法
CN108389869A (zh) * 2018-03-01 2018-08-10 上海天马微电子有限公司 柔性显示面板
CN209044299U (zh) * 2018-11-23 2019-06-28 合肥晶合集成电路有限公司 掩膜板
CN110277072A (zh) * 2018-03-15 2019-09-24 北京京东方光电科技有限公司 公共电极电压补偿方法、装置和触控显示模组
CN110865732A (zh) * 2019-10-28 2020-03-06 武汉华星光电半导体显示技术有限公司 柔性触控显示面板及柔性触控显示装置
CN210271564U (zh) * 2019-10-28 2020-04-07 京东方科技集团股份有限公司 显示基板和显示装置
CN111146095A (zh) * 2018-11-06 2020-05-12 三星电子株式会社 半导体封装件及板组件
CN111326485A (zh) * 2018-12-14 2020-06-23 三星电子株式会社 半导体封装件和连接结构

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN100498545C (zh) * 2006-03-22 2009-06-10 中芯国际集成电路制造(上海)有限公司 一种光掩膜图形位置的检测方法
US7811887B2 (en) * 2006-11-02 2010-10-12 Saifun Semiconductors Ltd. Forming silicon trench isolation (STI) in semiconductor devices self-aligned to diffusion
JP5093840B2 (ja) * 2007-05-14 2012-12-12 株式会社住友金属エレクトロデバイス 発光素子実装用多層配線基板とその製造方法
GB0714065D0 (en) * 2007-07-20 2007-08-29 X Fab Uk Ltd A capacitor, and a method of manufacturing a capacitor
CN101847641B (zh) * 2009-03-27 2011-12-28 京东方科技集团股份有限公司 阵列基板及其制造方法和宽视角液晶显示器
CN101882589B (zh) * 2009-05-06 2013-01-16 台湾积体电路制造股份有限公司 集成电路结构的形成方法
KR101829454B1 (ko) * 2010-07-30 2018-02-20 삼성디스플레이 주식회사 다수의 도메인을 갖는 단위화소들이 형성된 액정패널
CN203834005U (zh) * 2014-05-07 2014-09-17 京东方科技集团股份有限公司 一种掩模板及掩模组件
CN107085480B (zh) * 2017-02-16 2022-09-27 京东方科技集团股份有限公司 一种触控基板及其制备方法、触控显示装置
CN106610548B (zh) * 2017-02-27 2019-11-05 京东方科技集团股份有限公司 一种显示面板、显示装置及调节亮度的方法
KR102446139B1 (ko) * 2017-12-06 2022-09-22 삼성디스플레이 주식회사 발광 다이오드 장치 및 이의 제조 방법
US10862006B2 (en) * 2018-08-17 2020-12-08 Seoul Viosys Co., Ltd. Light emitting device
CN109300917B (zh) * 2018-09-30 2021-01-26 京东方科技集团股份有限公司 一种阵列基板及其制备方法、显示面板
US11502230B2 (en) * 2018-11-02 2022-11-15 Seoul Viosys Co., Ltd. Light emitting device
CN110047866B (zh) * 2019-04-30 2021-04-02 京东方科技集团股份有限公司 阵列基板、显示面板及微型led的转移方法
CN110972495A (zh) * 2019-05-10 2020-04-07 京东方科技集团股份有限公司 发光驱动基板及其制作方法、发光基板和显示装置

Patent Citations (34)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB9204066D0 (en) * 1991-02-27 1992-04-08 Popovici Dan Method of producing pinholes
JP2001174975A (ja) * 1999-10-25 2001-06-29 Tobu Denshi Kk 半導体装置の伝導配線マスクの製造方法
CN1953228A (zh) * 2005-03-11 2007-04-25 台湾积体电路制造股份有限公司 具有低程式化电流的相变记忆体
CN1731262A (zh) * 2005-09-01 2006-02-08 友达光电股份有限公司 薄膜晶体管矩阵基板制造方法
KR100734663B1 (ko) * 2005-12-28 2007-07-02 동부일렉트로닉스 주식회사 반도체소자의 패드 오픈 방법
CN101118356A (zh) * 2006-08-04 2008-02-06 北京京东方光电科技有限公司 一种薄膜晶体管液晶显示器像素结构及其制造方法
CN101303935A (zh) * 2007-01-05 2008-11-12 阿维科斯公司 多层电子器件及其制备方法、低电感可控esr多层电容
CN101995981A (zh) * 2009-08-11 2011-03-30 北京京东方光电科技有限公司 传感基板及其制造方法
KR20110066808A (ko) * 2009-12-11 2011-06-17 엘지디스플레이 주식회사 산화물 반도체층을 이용한 액정표시장치용 어레이 기판의 제조방법
CN102201394A (zh) * 2010-03-24 2011-09-28 富士通半导体股份有限公司 半导体晶片及其制造方法、以及半导体芯片
CN102468306A (zh) * 2010-10-29 2012-05-23 京东方科技集团股份有限公司 阵列基板、液晶显示器及阵列基板的制造方法
CN201886234U (zh) * 2010-11-29 2011-06-29 北京京东方光电科技有限公司 液晶显示基板和液晶显示器
CN102134697A (zh) * 2011-01-19 2011-07-27 北京广微积电科技有限公司 一种掩模板及其定位方法
CN102650819A (zh) * 2011-08-03 2012-08-29 京东方科技集团股份有限公司 掩模板和掩膜板的定位方法
TW201417299A (zh) * 2012-08-31 2014-05-01 Sharp Kk 半導體裝置、顯示面板、及半導體裝置之製造方法
CN102866816A (zh) * 2012-09-03 2013-01-09 北京京东方光电科技有限公司 一种电容式触摸传感器及制作方法、触摸屏和显示装置
CN102981676A (zh) * 2012-10-09 2013-03-20 友达光电股份有限公司 触控装置的制作方法
CN103616978A (zh) * 2013-12-05 2014-03-05 中山新诺科技有限公司 一种拼贴法制备单片集成电容触摸屏的小片定位、直接成像系统
CN105807553A (zh) * 2014-12-30 2016-07-27 展讯通信(上海)有限公司 减少制造成本的组合掩膜版
CN104716144A (zh) * 2015-03-06 2015-06-17 京东方科技集团股份有限公司 阵列基板及其制作方法、显示装置
CN106169535A (zh) * 2015-05-19 2016-11-30 三星显示有限公司 掩模以及利用其使有机发光显示设备的像素图案化的方法
CN104851789A (zh) * 2015-06-08 2015-08-19 京东方科技集团股份有限公司 薄膜晶体管及制作方法、阵列基板及制作方法和显示装置
KR20170027916A (ko) * 2015-09-02 2017-03-13 삼성디스플레이 주식회사 색변환 기판의 제조 방법
KR20170050171A (ko) * 2015-10-29 2017-05-11 엘지디스플레이 주식회사 유기 발광 표시 장치 및 그 제조 방법
CN106919284A (zh) * 2017-02-27 2017-07-04 京东方科技集团股份有限公司 触控基板及其制作方法、电子装置
CN106887439A (zh) * 2017-03-21 2017-06-23 上海中航光电子有限公司 阵列基板及其制作方法、显示面板
CN107706198A (zh) * 2017-07-25 2018-02-16 友达光电股份有限公司 阵列基板及其制造方法
CN108389869A (zh) * 2018-03-01 2018-08-10 上海天马微电子有限公司 柔性显示面板
CN110277072A (zh) * 2018-03-15 2019-09-24 北京京东方光电科技有限公司 公共电极电压补偿方法、装置和触控显示模组
CN111146095A (zh) * 2018-11-06 2020-05-12 三星电子株式会社 半导体封装件及板组件
CN209044299U (zh) * 2018-11-23 2019-06-28 合肥晶合集成电路有限公司 掩膜板
CN111326485A (zh) * 2018-12-14 2020-06-23 三星电子株式会社 半导体封装件和连接结构
CN110865732A (zh) * 2019-10-28 2020-03-06 武汉华星光电半导体显示技术有限公司 柔性触控显示面板及柔性触控显示装置
CN210271564U (zh) * 2019-10-28 2020-04-07 京东方科技集团股份有限公司 显示基板和显示装置

Also Published As

Publication number Publication date
US20230061318A1 (en) 2023-03-02
CN113867043A (zh) 2021-12-31
WO2022001425A1 (zh) 2022-01-06

Similar Documents

Publication Publication Date Title
US10886257B2 (en) Micro LED display device and method for manufacturing same
CN113130463B (zh) 一种发光基板及其制备方法、显示装置
CN110047899B (zh) 显示面板、显示装置及制造方法
US11360627B2 (en) Touch substrate, method of forming the same, and touch display device
WO2021087726A1 (zh) 一种阵列基板及其制作方法、显示装置
CN111508935B (zh) 拼接显示装置
CN113867043B (zh) 发光基板及其制备方法、显示装置
KR100759896B1 (ko) 적어도 하나의 발광소자가 장착된 백라이트 모듈 및 그제작 방법
US20220330430A1 (en) Bonding pad structure
CN115084345A (zh) 一种布线基板、背板和电子装置
TWI719721B (zh) 拼接顯示器及其製造方法
EP4340566A1 (en) Light-emitting substrate and manufacturing method therefor, backlight source and display apparatus
CN113157142B (zh) 一种触控显示面板和显示装置
US20240072102A1 (en) Array substrate, display panel and display device
CN216488123U (zh) Led芯片组件及led显示装置
US20230034742A1 (en) Light-emitting substrate, backlight, display device
US11281046B2 (en) Backlight module, manufacturing method thereof, and display device
WO2024031372A1 (zh) 基板和电子装置
US20230345772A1 (en) Display substrate and manufacturing method thereof, and display device
US20220271064A1 (en) Driving Backplane, Preparation Method for Same, and Display Device
WO2024036636A1 (zh) 基板和电子装置
WO2024031371A1 (zh) 基板和电子装置
CN117810346A (zh) 一种布线基板及其制备方法、发光面板、背光模组和显示装置
CN117497675A (zh) 一种布线基板及其制备方法、发光面板、显示装置
CN117317111A (zh) 一种布线基板及其制备方法、发光面板、显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant