CN113782449A - 一种屏蔽栅mosfet的制作方法 - Google Patents

一种屏蔽栅mosfet的制作方法 Download PDF

Info

Publication number
CN113782449A
CN113782449A CN202111157822.7A CN202111157822A CN113782449A CN 113782449 A CN113782449 A CN 113782449A CN 202111157822 A CN202111157822 A CN 202111157822A CN 113782449 A CN113782449 A CN 113782449A
Authority
CN
China
Prior art keywords
polysilicon
oxide layer
trench
groove
silicon nitride
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202111157822.7A
Other languages
English (en)
Inventor
潘光燃
胡瞳腾
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Semi One Technology Co ltd
Original Assignee
Shenzhen Semi One Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen Semi One Technology Co ltd filed Critical Shenzhen Semi One Technology Co ltd
Priority to CN202111157822.7A priority Critical patent/CN113782449A/zh
Publication of CN113782449A publication Critical patent/CN113782449A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66712Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/66734Vertical DMOS transistors, i.e. VDMOS transistors with a step of recessing the gate electrode, e.g. to form a trench gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7813Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

本发明公开了一种屏蔽栅MOSFET的制作方法,制造的屏蔽栅MOSFET在第二多晶硅下方的介质层包括第一氧化层、氮化硅和第二氧化层,第二多晶硅侧面的介质层包括第一氧化层和氮化硅,也就是说,屏蔽栅下方的介质层厚度比侧面的介质层厚度更大,因此可弱化沟槽底部的电场强度,避免了现有技术中存在的沟槽底部电场更强的问题,因而本案提高了MOSFET击穿电压。

Description

一种屏蔽栅MOSFET的制作方法
技术领域
本发明涉及半导体技术领域,尤其涉及一种屏蔽栅MOSFET的制作方法。
背景技术
MOSFET芯片是一种分立器件,属于半导体功率器件范畴,与集成电路同属于半导体芯片领域,集成电路是通过工艺方法将成千上万个晶体管整合在同一个芯片中,MOSFET则是由成千上万个相同结构的元胞并列组成的单个晶体管。
MOSFET的关键动态参数包括寄生电容、开关时间、栅极寄生电阻等,其中寄生电容包括栅源寄生电容Cgs、栅漏寄生电容Cgd,漏源寄生电容Cds,从应用角度来看,将MOSFET的寄生电容归纳为输入电容Ciss=Cgs+Cgd,输出电容Coss=Cds+Cdg和反向传输电容Crss=Cdg,其中反向传输电容Crss也叫做米勒电容,输入电容和米勒电容在MOSFET的开关损耗中起主导作用。芯片面积越大,芯片的导通电阻就越小,但寄生电容的面积也就越大,输入电容和米勒电容随之也就越大;在保证既定导通电阻的前提下,最大程度的减小MOSFET的输入电容和米勒电容,是芯片工程师的职责所在。
屏蔽栅沟槽MOSFET利用电荷平衡原理,结合深沟槽技术,使得相邻沟槽之间的外延层横向耗尽从而纵向分担较高的电压,因此沟槽底部的电势较高、在沟槽底部集结非常强的电场。传统方法中,采用高温氧化的方法,同步形成沟槽底部和沟槽侧壁的介质层,但沟槽底部的硅原子的排列晶向与沟槽侧壁是不同的,因此沟槽底部生长的介质层厚度比沟槽侧壁更小,而且沟槽底部是圆弧形的,这些情况使得屏蔽栅下方(即沟槽底部)的电场更强,导致MOSFET的击穿电压更低。
发明内容
本发明提供了屏蔽栅MOSFET的制作方法,旨在解决现有的MOSFET芯片沟槽底部的介质层厚度较小、沟槽底部的电场较强导致MOSFET的击穿电压较低的问题。
根据本申请实施例,提供了一种屏蔽栅MOSFET的制作方法,包括以下步骤:
步骤S1:在衬底的表面生长外延层,并在外延层中形成第一沟槽和第二沟槽,在第一沟槽及第二沟槽的表面形成第一氧化层;
步骤S2:在第一氧化层表面生成氮化硅,并在氮化硅上淀积第一多晶硅,将第一沟槽和第二沟槽内的第一多晶硅进行腐蚀,使得第一多晶硅的高度低于第一沟槽和第二沟槽的高度;
步骤S3:氧化第一多晶硅,将第一多晶硅转化为第二氧化层,淀积第二多晶硅,将第二多晶硅填满第一沟槽和第二沟槽;
步骤S4:腐蚀第二多晶硅,使得第二多晶硅的高度低于第一沟槽和第二沟槽,继续腐蚀第一沟槽内的第二多晶硅,使得第一沟槽内的第二多晶硅高度低于第二沟槽内的第二多晶硅高度;
步骤S5:腐蚀氮化硅,使得氮化硅与第二多晶硅的高度平齐,腐蚀第一氧化层,使得第一氧化层与氮化硅的高度平齐;
步骤S6:在第一沟槽和第二沟槽的侧壁生长第三氧化层,第三氧化层延伸至第一氧化层一端,并在第二多晶硅的顶部生长第四氧化层;
步骤S7:在第一沟槽和第二沟槽内淀积第三多晶硅,并腐蚀第三多晶硅,使得第三多晶硅的高度低于第一沟槽的高度,第二沟槽内的第三多晶硅被全部腐蚀掉;
步骤S8:依次形成体区和源区,在第三氧化层和第四氧化层上淀积介质层,在第一沟槽和第二沟槽的位置打孔获得第一接触孔及第二接触孔,在相邻的第一沟槽之间打孔获得第三接触孔。
优选地,所述第一沟槽和所述第二沟槽的深度为1.5-15微米。
优选地,所述第一氧化层的厚度为30-500纳米,所述氮化硅的厚度为30-500纳米。
优选地,在上述步骤S2中,腐蚀第一多晶硅后,第一沟槽和第二沟槽内的第一多晶硅的纵向厚度为0.2-1微米。
优选地,在上述步骤S4中,腐蚀第二多晶硅后,第一沟槽及第二沟槽内的第二多晶硅与沟槽的顶面的距离为0-0.5微米。
优选地,上述步骤S4中,继续腐蚀第一沟槽内的第二多晶硅后,第一沟槽内的第二多晶硅与外延层的上表面的距离为1-2微米。
优选地,上述步骤S5具体包括:
步骤S51:采用过腐蚀的工艺方法,将第二多晶硅顶部的氮化硅腐蚀,使得氮化硅与第二多晶硅的高度平齐;
步骤S52:基于腐蚀工艺的各向同性,氮化硅在第二多晶硅的两侧形成第一凹陷区;
步骤S53:采用过腐蚀的工艺方法,将氮化硅顶部的第一氧化层腐蚀,使得第一氧化层与氮化硅的高度平齐;
步骤S54:基于腐蚀工艺的各向同性,第一氧化层在氮化硅的两侧形成第二凹陷区。
优选地,在步骤S6中,第三氧化层与第四氧化层在同一个氧化步骤中,采用同一个氧化工艺同步形成;
该氧化工艺采用800-1100摄氏度的温度参数;
第三氧化层的厚度为15-80纳米,第四氧化层的厚度为50-300纳米。
优选地,MOSFET的类型与第三多晶硅的掺杂类型相同。
优选地,在步骤S8中,第一接触孔穿过介质层到第三多晶硅,第二接触孔依次穿过介质层、第四氧化层到第二多晶硅,第三接触孔依次穿过介质层、第三氧化层、源区到体区。
与现有技术相比,本发明提供的屏蔽栅MOSFET的制作方法具有以下有益效果:
1、采用本案之方法制造的屏蔽栅沟槽MOSFET,其屏蔽栅下方的介质层包括第一氧化层、氮化硅和第二氧化层,屏蔽栅侧面的介质层包括第一氧化层和氮化硅,也就是说,屏蔽栅下方的介质层厚度比侧面的介质层厚度更大,因此可弱化沟槽底部的电场强度,避免了现有技术中存在的沟槽底部电场更强的问题,因而本案提高了MOSFET的击穿电压。
2、采用第一氧化层与氮化硅组成的复合层作为屏蔽栅的侧面介质层,由于氮化硅在氧化层腐蚀及高温氧化时的阻挡作用,本案形成的多晶硅层间介质(第四氧化层)对屏蔽栅(第二多晶硅)与多晶硅栅(第三多晶硅)的隔离效果更好,可减少屏蔽栅与多晶硅栅之间的漏电,提高MOSFET的性能。
附图说明
为了更清楚地说明本发明实施例技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明第一实施例提供的屏蔽栅MOSFET的制作方法的流程图。
图2是本发明第一实施例提供的屏蔽栅MOSFET的制作方法中步骤S5的流程图。
图3是在衬底表面生长外延层的结构示意图。
图4是形成第一沟槽和第二沟槽的结构示意图。
图5是在第一沟槽和第二沟槽表面依次生长第一氧化层和氮化硅的结构示意图。
图6是淀积第一多晶硅的结构示意图。
图7是腐蚀第一多晶硅的结构示意图。
图8是氧化第一多晶硅获得第二氧化层的结构示意图。
图9是淀积第二多晶硅的结构示意图。
图10是腐蚀第二多晶硅的结构示意图。
图11是腐蚀第一沟槽中第二多晶硅的结构示意图。
图12是依次腐蚀氮化硅及第一氧化层的结构示意图。
图13是生长第三氧化层的结构示意图。
图14是淀积第三多晶硅的结构示意图。
图15是腐蚀第三多晶硅的结构示意图。
图16是形成源区和体区并形成接触孔的结构示意图。
图17是形成金属连线的结构示意图。
标号说明:
1、衬底;2、外延层;3.1、第一沟槽、3.2、第二沟槽;4、第一氧化层;5、氮化硅;6、第一多晶硅;7、第二氧化层;8、第二多晶硅;9、第三氧化层;10、第四氧化层;11、第三多晶硅;12、体区;13、源区;14、介质层;15.1、第一接触孔;15.2、第二接触孔;15.3、第三接触孔;16.1、第一金属连线;16.2、第二金属连线;16.3、第三金属连线。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
还应当理解,在此本发明说明书中所使用的术语仅仅是出于描述特定实施例的目的而并不意在限制本发明。如在本发明说明书和所附权利要求书中所使用的那样,除非上下文清楚地指明其它情况,否则单数形式的“一”、“一个”及“该”意在包括复数形式。
还应当进一步理解,在本发明说明书和所附权利要求书中使用的术语“和/或”是指相关联列出的项中的一个或多个的任何组合以及所有可能组合,并且包括这些组合。
请结合图1,本发明第一实施例公开了一种屏蔽栅MOSFET的制作方法,该制造方法具体包括以下步骤:
步骤S1:在衬底1的表面生长外延层2,并在外延层2中形成第一沟槽3.1和第二沟槽3.2,在第一沟槽3.1及第二沟槽3.2的表面形成第一氧化层4。具体如图3-5所示。
步骤S2:在第一氧化层4表面生成氮化硅5,并在氮化硅5上淀积第一多晶硅6,将第一沟槽3.1和第二沟槽3.2内的第一多晶硅6进行腐蚀,使得第一多晶硅6的高度低于第一沟槽3.1和第二沟槽3.2的高度。具体如图5-7所示。
步骤S3:氧化第一多晶硅6,将第一多晶硅6转化为第二氧化层7,淀积第二多晶硅8,将第二多晶硅8填满第一沟槽3.1和第二沟槽3.2。具体如图8-9所示。
步骤S4:腐蚀第二多晶硅8,使得第二多晶硅8的高度低于第一沟槽3.1和第二沟槽3.2,继续腐蚀第一沟槽3.1内的第二多晶硅8,使得第一沟槽3.1内的第二多晶硅8高度低于第二沟槽3.2内的第二多晶硅8高度。具体如图10-11所示。
步骤S5:腐蚀氮化硅5,使得氮化硅5与第二多晶硅8的高度平齐,腐蚀第一氧化层4,使得第一氧化层4与氮化硅5的高度平齐。具体如图12所示。
步骤S6:在第一沟槽3.1和第二沟槽3.2的侧壁生长第三氧化层9,第三氧化层9延伸至第一氧化层4一端,并在第二多晶硅8的顶部生长第四氧化层10。具体如图13所示。
步骤S7:在第一沟槽3.1和第二沟槽3.2内淀积第三多晶硅11,并腐蚀第三多晶硅11,使得第三多晶硅11的高度低于第一沟槽3.1的高度,第二沟槽3.2内的第三多晶硅11被全部腐蚀掉。具体如图14-15所示。
步骤S8:依次形成体区12和源区13,在第三氧化层9和第四氧化层10上淀积介质层14,在第一沟槽3.1和第二沟槽3.2的位置打孔获得第一接触孔15.1及第二接触孔15.2,在相邻的第一沟槽3.1之间打孔获得第三接触孔15.3。具体如图16所示。
可以理解,在步骤S1中,第一沟槽3.1为元胞区的沟槽,第二沟槽3.2为屏蔽栅连线区的沟槽,其中第一沟槽3.1的数量为若干个(大于或等于2个),所述若干个第一沟槽3.1相邻设置,且第一沟槽3.1和第二沟槽3.2的深度为1.5-15微米。
可以理解,在步骤S2中,第一多晶硅6的掺杂类型为N型或者P型,第一多晶硅6覆盖于氮化硅5的表面,且将所述第一沟槽3.1和第二沟槽3.2填满。接着,将第一沟槽3.1和第二沟槽3.2之外的第一多晶硅6全部腐蚀掉,继续腐蚀第一多晶硅6,以保留位于第一沟槽3.1和第二沟槽3.2底部的多晶硅,且腐蚀第一多晶硅6后,第一沟槽3.1和第二沟槽3.2内的第一多晶硅6的纵向厚度为0.2-1微米。
可以理解,在步骤S2中,所述第一氧化层4的厚度为30-500纳米,所述氮化硅5的厚度为30-500纳米。
可以理解,在步骤S3中,第一沟槽3.1和第二沟槽3.2之中保留的第一多晶硅6在此步骤被全部氧化掉,生成第二氧化层7,除第一多晶硅6之外,其它区域因为氮化硅5的阻挡,在此步工艺过程中不会生长氧化层。
可以理解,在步骤S4中,将第一沟槽3.1和第二沟槽3.2之外的第二多晶硅8全部腐蚀掉,第一沟槽3.1和第二沟槽3.2之中保留的第二多晶硅8的顶面高度比氮化硅5的顶面低0-0.5微米(如图10中所示的A尺寸),也即第一沟槽3.1和第二沟槽3.2内的第二多晶硅8与沟槽(第一沟槽3.1和第二沟槽3.2)的顶面的距离为0-0.5微米。接着,继续腐蚀第一沟槽3.1内的第二多晶硅8后,第一沟槽3.1内的第二多晶硅8与外延层2的上表面的距离为1-2微米(如图11中所示的B尺寸)。
可以理解,在步骤S5中,腐蚀氮化硅5,使得氮化硅5的高度不高于第二多晶硅8,也即将第二多晶硅8顶部以上区域的氮化硅5去除。继续腐蚀第一氧化层4,使得第一氧化层4的高度不高于上述刚腐蚀过后的氮化硅5的高度,此时,在去除第一氧化层4后,沟槽3的部分侧壁外露。
可以理解,在步骤S6中,将侧壁外露的沟槽3的区域进行氧化,生长第三氧化层9,第三氧化层9一端与第一氧化层4的一端连接。具体地,采用800~1100摄氏度的氧化工艺,在第一沟槽3.1和第二沟槽3.2的侧壁,氧原子与硅原子反应生成第三氧化层9,所述第三氧化层9即MOSFET的栅氧化层,所述第三氧化层9的厚度为15~80纳米。同时,在上述的氧化工艺中,在第二多晶硅8的顶部同步生成第四氧化层10,第四氧化层10的厚度为50~300纳米,第四氧化层10即为多晶硅层间介质。
可以理解,在步骤S6中,采用800~1100摄氏度的氧化工艺,第三氧化层9和第四氧化层10同步且同时在同一个氧化工艺中生成。
可以理解,在步骤S7中,MOSFET的类型与第三多晶硅11的掺杂类型相同,例如,当MOSFET为N型MOSFET时,第三多晶硅11的掺杂类型为N型;当MOSFET为P型MOSFET时,第三多晶硅11的掺杂类型为P型,第三多晶硅11为MOSFET的多晶硅栅。
可以理解,在步骤S7中,第二沟槽3.2之中的第三多晶硅11被全部腐蚀掉,且第一沟槽3.1之中保留的第三多晶硅11的顶面高度比外延层2的上表面低0-0.2微米,也即第一沟槽3.1之中保留的第三多晶硅11的顶面高度与第一沟槽3.1顶部的距离为0-0.2微米。
可以理解,在步骤S8中,依次形成体区12和源区13,在第三氧化层9和第四氧化层10上淀积介质层14,具体地,在第二沟槽3.2区域的第四氧化层10及其他区域的第三氧化层9上淀积介质层14,以向上生长介质层14。接着采用光刻、腐蚀工艺形成第一接触孔15.1、第二接触孔15.2和第三接触孔15.3,其中,第一接触孔15.1穿过介质层14到第三多晶硅11,第二接触孔15.2依次穿过介质层14、第四氧化层10到第二多晶硅8,第三接触孔15.3依次穿过介质层14、第三氧化层9、源区13到体区12。
可以理解,在步骤S8中,第一沟槽3.1之中的第二多晶硅8为MOSFET的屏蔽栅,第一沟槽3.1之中的第三多晶硅11为MOSFET的多晶硅栅,也即,元胞区的每一个沟槽(第一沟槽3.1)之中都包含有屏蔽栅(第二多晶硅8)和多晶硅栅(第三多晶硅11),多晶硅栅位于屏蔽栅的上方,二者之间的介质层为第四氧化层10。第二沟槽3.2之中的第二多晶硅8为MOSFET的屏蔽栅的连线区,第一沟槽3.1之中的第二多晶硅8和第二沟槽3.2之中的第二多晶硅8是一体的(连续的),由于第一沟槽3.1之中的第二多晶硅8被掩埋在第三多晶硅11的下方而无法打孔引出,所以只能在第二沟槽3.2的区域打孔引出。
可以理解,在步骤S8之后还包括:
步骤S9:在第一接触孔15.1、第二接触孔15.2和第三接触孔15.3内淀积金属,分别获得第一金属连线16.1、第二金属连线16.2及第三金属连线16.3。具体如图17所示。
可以理解,在步骤S9中,第一金属连线16.1、第二金属连线16.2及第三金属连线16.3分别连接所述第一接触孔15.1、第二接触孔15.2和第三接触孔15.3,也即,第一金属连线16.1为第二多晶硅9即多晶硅栅的金属连线,第二金属连线16.2为第三多晶硅11即屏蔽栅的金属连线,第三金属连线16.3为源区即源极的金属连线,且屏蔽栅的金属连线16.2与源区的金属连线16.3在此步采用金属互连(图未示)。
请参阅图2,上述步骤S5具体包括:
步骤S51:采用过腐蚀的工艺方法,将第二多晶硅8顶部的氮化硅5腐蚀,使得氮化硅5与第二多晶硅8的高度平齐。
步骤S52:基于腐蚀工艺的各向同性,氮化硅在第二多晶硅8的两侧形成第一凹陷区。
步骤S53:采用过腐蚀的工艺方法,将氮化硅5顶部的第一氧化层4腐蚀,使得第一氧化层4与氮化硅5的高度平齐。
步骤S54:基于腐蚀工艺的各向同性,第一氧化层4在氮化硅5的两侧形成第二凹陷区。
可以理解,在步骤S51中,为保证被去除区域的氮化硅5被完全腐蚀掉,会设定10~30%的过腐蚀余量,加之腐蚀工艺的各向同性,因此会在第二多晶硅8的两侧形成氮化硅凹陷(也即第一凹陷区,如图12中所示)。
可以理解,在步骤S53中,为保证被去除区域的第一氧化层4被完全腐蚀掉,会设定10~30%的过腐蚀余量,加之腐蚀工艺的各向同性,因此会在氮化硅5的两侧形成第一氧化层凹陷(也即第二凹陷区,如图12中所示)。
与现有技术相比,本发明提供的屏蔽栅MOSFET的制作方法具有以下有益效果:
1、采用本案之方法制造的屏蔽栅沟槽MOSFET,其屏蔽栅下方的介质层包括第一氧化层、氮化硅和第二氧化层,屏蔽栅侧面的介质层包括第一氧化层和氮化硅,也就是说,屏蔽栅下方的介质层厚度比侧面的介质层厚度更大,因此可弱化沟槽底部的电场强度,避免了现有技术中存在的沟槽底部电场更强的问题,因而本案提高了MOSFET的击穿电压。
2、采用第一氧化层与氮化硅组成的复合层作为屏蔽栅的侧面介质层,由于氮化硅在氧化层腐蚀及高温氧化时的阻挡作用,本案形成的多晶硅层间介质(第四氧化层)对屏蔽栅(第二多晶硅)与多晶硅栅(第三多晶硅)的隔离效果更好,可减少屏蔽栅与多晶硅栅之间的漏电,提高MOSFET的性能。
以上所述,仅为本发明的具体实施方式,但本发明的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本发明揭露的技术范围内,可轻易想到各种等效的修改或替换,这些修改或替换都应涵盖在本发明的保护范围之内。因此,本发明的保护范围应以权利要求的保护范围为准。

Claims (10)

1.一种屏蔽栅MOSFET的制作方法,其特征在于,包括以下步骤:
步骤S1:在衬底的表面生长外延层,并在外延层中形成第一沟槽和第二沟槽,在第一沟槽及第二沟槽的表面形成第一氧化层;
步骤S2:在第一氧化层表面生成氮化硅,并在氮化硅上淀积第一多晶硅,将第一沟槽和第二沟槽内的第一多晶硅进行腐蚀,使得第一多晶硅的高度低于第一沟槽和第二沟槽的高度;
步骤S3:氧化第一多晶硅,将第一多晶硅转化为第二氧化层,淀积第二多晶硅,将第二多晶硅填满第一沟槽和第二沟槽;
步骤S4:腐蚀第二多晶硅,使得第二多晶硅的高度低于第一沟槽和第二沟槽,继续腐蚀第一沟槽内的第二多晶硅,使得第一沟槽内的第二多晶硅高度低于第二沟槽内的第二多晶硅高度;
步骤S5:腐蚀氮化硅,使得氮化硅与第二多晶硅的高度平齐,腐蚀第一氧化层,使得第一氧化层与氮化硅的高度平齐;
步骤S6:在第一沟槽和第二沟槽的侧壁生长第三氧化层,第三氧化层延伸至第一氧化层一端,并在第二多晶硅的顶部生长第四氧化层;
步骤S7:在第一沟槽和第二沟槽内淀积第三多晶硅,并腐蚀第三多晶硅,使得第三多晶硅的高度低于第一沟槽的高度,第二沟槽内的第三多晶硅被全部腐蚀掉;
步骤S8:依次形成体区和源区,在第三氧化层和第四氧化层上淀积介质层,在第一沟槽和第二沟槽的位置打孔获得第一接触孔及第二接触孔,在相邻的第一沟槽之间打孔获得第三接触孔。
2.根据权利要求1所述的屏蔽栅MOSFET的制作方法,其特征在于:所述第一沟槽和所述第二沟槽的深度为1.5-15微米。
3.根据权利要求1所述的屏蔽栅MOSFET的制作方法,其特征在于:所述第一氧化层的厚度为30-500纳米,所述氮化硅的厚度为30-500纳米。
4.根据权利要求1所述的屏蔽栅MOSFET的制作方法,其特征在于:在上述步骤S2中,腐蚀第一多晶硅后,第一沟槽和第二沟槽内的第一多晶硅的纵向厚度为0.2-1微米。
5.根据权利要求1所述的屏蔽栅MOSFET的制作方法,其特征在于:在上述步骤S4中,腐蚀第二多晶硅后,第一沟槽及第二沟槽内的第二多晶硅与沟槽的顶面的距离为0-0.5微米。
6.根据权利要求1所述的屏蔽栅MOSFET的制作方法,其特征在于:上述步骤S4中,继续腐蚀第一沟槽内的第二多晶硅后,第一沟槽内的第二多晶硅与外延层的上表面的距离为1-2微米。
7.根据权利要求1所述的屏蔽栅MOSFET的制作方法,其特征在于,上述步骤S5具体包括:
步骤S51:采用过腐蚀的工艺方法,将第二多晶硅顶部的氮化硅腐蚀,使得氮化硅与第二多晶硅的高度平齐;
步骤S52:基于腐蚀工艺的各向同性,氮化硅在第二多晶硅的两侧形成第一凹陷区;
步骤S53:采用过腐蚀的工艺方法,将氮化硅顶部的第一氧化层腐蚀,使得第一氧化层与氮化硅的高度平齐;
步骤S54:基于腐蚀工艺的各向同性,第一氧化层在氮化硅的两侧形成第二凹陷区。
8.根据权利要求1所述的屏蔽栅MOSFET的制作方法,其特征在于:在步骤S6中,第三氧化层与第四氧化层在同一个氧化步骤中,采用同一个氧化工艺同步形成;
该氧化工艺采用800-1100摄氏度的温度参数;
第三氧化层的厚度为15-80纳米,第四氧化层的厚度为50-300纳米。
9.根据权利要求1所述的屏蔽栅MOSFET的制作方法,其特征在于:MOSFET的类型与第三多晶硅的掺杂类型相同。
10.根据权利要求1所述的屏蔽栅MOSFET的制作方法,其特征在于:在步骤S8中,第一接触孔穿过介质层到第三多晶硅,第二接触孔依次穿过介质层、第四氧化层到第二多晶硅,第三接触孔依次穿过介质层、第三氧化层、源区到体区。
CN202111157822.7A 2021-09-30 2021-09-30 一种屏蔽栅mosfet的制作方法 Pending CN113782449A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202111157822.7A CN113782449A (zh) 2021-09-30 2021-09-30 一种屏蔽栅mosfet的制作方法

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202111157822.7A CN113782449A (zh) 2021-09-30 2021-09-30 一种屏蔽栅mosfet的制作方法

Publications (1)

Publication Number Publication Date
CN113782449A true CN113782449A (zh) 2021-12-10

Family

ID=78854473

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202111157822.7A Pending CN113782449A (zh) 2021-09-30 2021-09-30 一种屏蔽栅mosfet的制作方法

Country Status (1)

Country Link
CN (1) CN113782449A (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023108446A1 (zh) * 2021-12-13 2023-06-22 上海韦尔半导体股份有限公司 一种屏蔽栅半导体器件结构制备方法及屏蔽栅半导体器件结构

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101785091A (zh) * 2007-08-21 2010-07-21 飞兆半导体公司 屏蔽的栅极沟槽场效应晶体管的方法和结构
US20170069727A1 (en) * 2015-09-08 2017-03-09 Maxpower Semiconductor, Inc. Power device having a polysilicon-filled trench with a tapered oxide thickness
CN107910267A (zh) * 2017-11-17 2018-04-13 杭州士兰集成电路有限公司 功率半导体器件及其制造方法
CN110310992A (zh) * 2018-03-27 2019-10-08 无锡华润上华科技有限公司 沟槽分离栅器件及其制造方法
CN110429033A (zh) * 2019-08-21 2019-11-08 深圳市芯电元科技有限公司 屏蔽栅沟槽mosfet制造方法
CN112735953A (zh) * 2020-12-28 2021-04-30 广州粤芯半导体技术有限公司 一种屏蔽栅沟槽mosfet的制造方法

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101785091A (zh) * 2007-08-21 2010-07-21 飞兆半导体公司 屏蔽的栅极沟槽场效应晶体管的方法和结构
US20170069727A1 (en) * 2015-09-08 2017-03-09 Maxpower Semiconductor, Inc. Power device having a polysilicon-filled trench with a tapered oxide thickness
CN107910267A (zh) * 2017-11-17 2018-04-13 杭州士兰集成电路有限公司 功率半导体器件及其制造方法
CN110310992A (zh) * 2018-03-27 2019-10-08 无锡华润上华科技有限公司 沟槽分离栅器件及其制造方法
CN110429033A (zh) * 2019-08-21 2019-11-08 深圳市芯电元科技有限公司 屏蔽栅沟槽mosfet制造方法
CN112735953A (zh) * 2020-12-28 2021-04-30 广州粤芯半导体技术有限公司 一种屏蔽栅沟槽mosfet的制造方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2023108446A1 (zh) * 2021-12-13 2023-06-22 上海韦尔半导体股份有限公司 一种屏蔽栅半导体器件结构制备方法及屏蔽栅半导体器件结构

Similar Documents

Publication Publication Date Title
JP4024503B2 (ja) 半導体装置及びその製造方法
US20050218472A1 (en) Semiconductor device manufacturing method thereof
US11264269B1 (en) Method of manufacturing trench type semiconductor device
CN113808949A (zh) 一种屏蔽栅沟槽mosfet的制造方法
CN115513280A (zh) 沟槽型碳化硅mosfet结构及其制作方法
JPH01192175A (ja) 半導体装置
US20130001699A1 (en) Trench junction barrier schottky structure with enhanced contact area integrated with a mosfet
CN113782449A (zh) 一种屏蔽栅mosfet的制作方法
CN106328647A (zh) 高速的沟槽mos器件及其制造方法
CN111370479A (zh) 沟槽栅功率器件及其制造方法
CN101022127A (zh) 三维槽栅金属半导体场效应晶体管
CN108054211A (zh) 沟槽型垂直双扩散金属氧化物晶体管及其制作方法
CN113782446A (zh) 一种屏蔽栅mosfet的制造方法
CN108091695B (zh) 垂直双扩散场效应晶体管及其制作方法
CN112103185B (zh) 一种沟槽mosfet的制造方法及结构
CN213026140U (zh) 一种沟槽mosfet结构
CN114005789A (zh) 一种屏蔽栅沟槽mosfet的制作方法
US11444167B2 (en) Method of manufacturing trench type semiconductor device
CN115425079A (zh) 一种沟槽型双层栅功率器件及其制造方法
CN114023647A (zh) 一种屏蔽栅沟槽mosfet及其制作方法
CN116884851B (zh) 分离栅mosfet芯片的制造方法
CN113782448A (zh) 一种降低米勒电容的mosfet制造方法
CN113782447A (zh) 一种减小米勒电容的mosfet制造方法
JP2010010583A (ja) 半導体装置及びその製造方法
CN116313807B (zh) 一种双层侧墙结构的超结功率mosfet器件的制备方法及超结功率mosfet器件

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination