CN113594167B - 非易失性可编程异质结存储器 - Google Patents
非易失性可编程异质结存储器 Download PDFInfo
- Publication number
- CN113594167B CN113594167B CN202110864193.5A CN202110864193A CN113594167B CN 113594167 B CN113594167 B CN 113594167B CN 202110864193 A CN202110864193 A CN 202110864193A CN 113594167 B CN113594167 B CN 113594167B
- Authority
- CN
- China
- Prior art keywords
- semiconductor
- layer
- top surface
- heterojunction
- dielectric layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 claims abstract description 49
- 238000007667 floating Methods 0.000 claims abstract description 13
- 239000000463 material Substances 0.000 claims description 14
- 239000010931 gold Substances 0.000 claims description 11
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical group [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 claims description 9
- 229910052737 gold Inorganic materials 0.000 claims description 9
- 239000011651 chromium Substances 0.000 claims description 7
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 claims description 6
- 229910052804 chromium Inorganic materials 0.000 claims description 6
- ROUIDRHELGULJS-UHFFFAOYSA-N bis(selanylidene)tungsten Chemical compound [Se]=[W]=[Se] ROUIDRHELGULJS-UHFFFAOYSA-N 0.000 claims description 3
- 229910000449 hafnium oxide Inorganic materials 0.000 claims description 3
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 claims description 2
- 238000003860 storage Methods 0.000 abstract description 11
- 230000006870 function Effects 0.000 abstract description 7
- 230000008859 change Effects 0.000 abstract description 4
- 230000010354 integration Effects 0.000 abstract description 4
- 238000012360 testing method Methods 0.000 abstract description 4
- 238000004364 calculation method Methods 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 238000012545 processing Methods 0.000 description 3
- 238000011161 development Methods 0.000 description 2
- CJNBYAVZURUTKZ-UHFFFAOYSA-N hafnium(iv) oxide Chemical compound O=[Hf]=O CJNBYAVZURUTKZ-UHFFFAOYSA-N 0.000 description 2
- 238000000034 method Methods 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 238000005265 energy consumption Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000010365 information processing Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 230000003287 optical effect Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/10—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode not carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/1025—Channel region of field-effect devices
- H01L29/1029—Channel region of field-effect devices of field-effect transistors
- H01L29/1033—Channel region of field-effect devices of field-effect transistors with insulated gate, e.g. characterised by the length, the width, the geometric contour or the doping structure
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/12—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
- H01L29/26—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, elements provided for in two or more of the groups H01L29/16, H01L29/18, H01L29/20, H01L29/22, H01L29/24, e.g. alloys
- H01L29/267—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, elements provided for in two or more of the groups H01L29/16, H01L29/18, H01L29/20, H01L29/22, H01L29/24, e.g. alloys in different semiconductor regions, e.g. heterojunctions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/788—Field effect transistors with field effect produced by an insulated gate with floating gate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
Abstract
本发明提供了一种非易失性可编程异质结存储器,包括控制栅层、第一电介质层、浮栅层、第二电介质层、异质结沟道层和电极,所述第一电介质层覆盖所述控制栅层的顶面,所述浮栅层覆盖所述第一电介质层的顶面,所述第二电介质层设置于所述浮栅层的上侧,所述异质结沟道层包括第一半导体和第二半导体,所述第一半导体和所述第二半导体中至少一种为双极性半导体,所述第一半导体和所述第二半导体共同覆盖所述第二电介质层的顶面,所述电极覆盖所述异质结沟道层的部分顶面,使得施加在所述控制栅层上的控制栅电压可以实现所述异质结沟道层在不同PN结和非PN结之间的连续逻辑变化和存储,实现低功耗的光电测试,从而实现感、存、算功能的一体化。
Description
技术领域
本发明涉及半导体技术领域,尤其涉及一种非易失性可编程异质结存储器。
背景技术
物联网时代,海量数据的获取和处理对信息传输能力、信息处理速度和能耗等都造成了巨大压力,发展边缘计算和存储成为解决该问题的有效途径之一,其中研制感、存、算一体的新型智能传感器,实现器件内的信息获取、处理与存储,对提升系统的能效、降低信号延迟,满足万物互联时代日益增长的海量数据获取和处理需求具有重要意义。视觉是信息获取的主要来源之一,其主要核心部位之一为光电探测器。
传统光电探测器功能单一,只具有光电转换功能,无法面对海量信息时代对智能传感器提出的更高要求,因此,发展感、存、算一体的新原理低功耗光电探测器元器件具有重要意义。
因此,有必要提供一种新型的非易失性可编程异质结存储器以解决现有技术中存在的上述问题。
发明内容
本发明的目的在于提供一种非易失性可编程异质结存储器,实现所述异质结沟道层在不同PN结和非PN结之间的连续逻辑变化和存储,降低光电测试的高,实现感、存、算功能的一体化。
为实现上述目的,本发明的所述非易失性可编程异质结存储器,依次包括:
控制栅层;
第一电介质层,覆盖所述控制栅层的顶面;
浮栅层,覆盖所述第一电介质层的顶面;
第二电介质层,覆盖所述浮栅层的顶面;
异质结沟道层,所述异质结沟道层包括第一半导体和第二半导体,所述第一半导体和所述第二半导体中至少一种为双极性半导体,所述第一半导体和所述第二半导体共同覆盖所述第二电介质层的顶面;以及
电极,覆盖所述异质结沟道层的部分顶面。
所述非易失性可编程异质结存储器的有益效果在于:所述异质结沟道层包括第一半导体和第二半导体,所述第一半导体和所述第二半导体中至少一种为双极性半导体,使得施加在所述控制栅层上的控制栅电压可以实现所述异质结沟道层在不同PN结和非PN结之间的连续逻辑变化和存储,并可以利用PN结的光伏模式,实现低功耗的光电测试,从而实现所述非易失性可编程异质结存储器的感、存、算功能的一体化。
优选地,所述电极包括源电极和漏电极,所述源电极覆盖所述第一半导体的部分顶面,所述漏电极覆盖所述第二半导体的部分顶面。
进一步优选地,所述源电极的材料为金或铬,所述漏电极的材料为金或铬。
优选地,所述双极性半导体的材料为二硒化钨。
优选地,所述第一电介质层的材料和所述第二电介质层的材料均为二氧化铪。
优选地,所述浮栅层的材料和所述控制栅层的材料均为金。
附图说明
图1为本发明实施例的非易失性可编程异质结存储器的结构示意图;
图2为本发明实施例的非易失性可编程异质结存储器的功能曲线图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,下面将结合本发明的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明的一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。除非另外定义,此处使用的技术术语或者科学术语应当为本发明所属领域内具有一般技能的人士所理解的通常意义。本文中使用的“包括”等类似的词语意指出现该词前面的元件或者物件涵盖出现在该词后面列举的元件或者物件及其等同,而不排除其他元件或者物件。
针对现有技术存在的问题,本发明的实施例提供了一种非易失性可编程异质结存储器。参照图1,所述非易失性可编程异质结存储器100依次包括控制栅层101、第一电介质层102、浮栅层103、第二电介质层104、异质结沟道层105和电极106,所述第一电介质层102覆盖所述控制栅层101的顶面,所述浮栅层103覆盖所述第一电介质层102的顶面,所述第二电介质104层覆盖所述浮栅层103的顶面,所述异质结沟道层105包括第一半导体1051和第二半导体1052,所述第一半导体1051和所述第二半导体1052中至少一种为双极性半导体,所述第一半导体1051和所述第二半导体1052共同覆盖所述第二电介质层104的顶面,所述电极覆盖所述异质结沟道层105的部分顶面。
所述非易失性可编程异质结存储器中所述异质结沟道层包括第一半导体和第二半导体,所述第一半导体和所述第二半导体中至少一种为双极性半导体,使得施加在所述控制栅层上的控制栅电压可以实现所述异质结沟道层在不同PN结和非PN结之间的连续逻辑变化和存储,并可以利用PN结的光伏模式,实现低功耗的光电测试,从而实现所述非易失性可编程异质结存储器的感、存、算功能的一体化,并且具有半导体工艺兼容性,具有大规模生产的潜力。
图2为本发明一些实施例中非易失性可编程异质结存储器的功能曲线图。参照图2,可以看出,在辐照所述非易失性可编程异质结存储器上的光功率为10nW时,施加在所述控制栅层上的控制栅电压VCG可以连续调制所述非易失性可编程异质结存储器所产生的光伏电压VOC,即使得所述非易失性可编程异质结存储器的光电探测能力得到连续调制,并具有存储功能。
参照图1,所述电极106包括源电极1061和漏电极1062,所述源电极1061覆盖所述第一半导体1051的部分顶面,所述漏电极1062覆盖所述第二半导体1052的部分顶面,其中,所述源电极1061的材料为金或铬,所述漏电极1062的材料为金(Au)或铬(Cr)。
一些实施中,所述双极性半导体的材料为二硒化钨(WSe2),所述第一电介质层的材料和所述第二电介质层的材料均为二氧化铪(HfO2),所述浮栅层的材料和所述控制栅层的材料均为金(Au)。
虽然在上文中详细说明了本发明的实施方式,但是对于本领域的技术人员来说显而易见的是,能够对这些实施方式进行各种修改和变化。但是,应理解,这种修改和变化都属于权利要求书中所述的本发明的范围和精神之内。而且,在此说明的本发明可有其它的实施方式,并且可通过多种方式实施或实现。
Claims (5)
1.一种非易失性可编程异质结存储器,其特征在于,依次包括:
控制栅层;
第一电介质层,覆盖所述控制栅层的顶面;
浮栅层,覆盖所述第一电介质层的顶面;
第二电介质层,覆盖所述浮栅层的顶面;
异质结沟道层,所述异质结沟道层包括第一半导体和第二半导体,所述第一半导体和所述第二半导体中至少一种为双极性半导体,所述第一半导体和所述第二半导体共同覆盖所述第二电介质层的顶面,所述双极性半导体的材料为二硒化钨;以及
电极,覆盖所述异质结沟道层的部分顶面。
2.根据权利要求1所述的非易失性可编程异质结存储器,其特征在于,所述电极包括源电极和漏电极,所述源电极覆盖所述第一半导体的部分顶面,所述漏电极覆盖所述第二半导体的部分顶面。
3.根据权利要求2所述的非易失性可编程异质结存储器,其特征在于,所述源电极的材料为金或铬,所述漏电极的材料为金或铬。
4.根据权利要求1所述的非易失性可编程异质结存储器,其特征在于,所述第一电介质层的材料和所述第二电介质层的材料均为二氧化铪。
5.根据权利要求1所述的非易失性可编程异质结存储器,其特征在于,所述浮栅层的材料和所述控制栅层的材料均为金。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110864193.5A CN113594167B (zh) | 2021-07-29 | 2021-07-29 | 非易失性可编程异质结存储器 |
PCT/CN2022/101761 WO2023005563A1 (zh) | 2021-07-29 | 2022-06-28 | 非易失性可编程异质结存储器 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110864193.5A CN113594167B (zh) | 2021-07-29 | 2021-07-29 | 非易失性可编程异质结存储器 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113594167A CN113594167A (zh) | 2021-11-02 |
CN113594167B true CN113594167B (zh) | 2024-03-12 |
Family
ID=78251930
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110864193.5A Active CN113594167B (zh) | 2021-07-29 | 2021-07-29 | 非易失性可编程异质结存储器 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN113594167B (zh) |
WO (1) | WO2023005563A1 (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113594167B (zh) * | 2021-07-29 | 2024-03-12 | 上海集成电路制造创新中心有限公司 | 非易失性可编程异质结存储器 |
Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0348099A2 (en) * | 1988-06-21 | 1989-12-27 | AT&T Corp. | Floating gate memories |
KR20030006942A (ko) * | 2001-07-17 | 2003-01-23 | 미쓰비시덴키 가부시키가이샤 | 비휘발성 반도체 기억 장치 |
CN106449918A (zh) * | 2016-11-10 | 2017-02-22 | 同济大学 | 半导体异质结构光电子器件的逻辑应用方法 |
CN106920851A (zh) * | 2017-03-10 | 2017-07-04 | 同济大学 | 一种非易失性的可编程pn结存储器 |
CN106952921A (zh) * | 2017-03-10 | 2017-07-14 | 同济大学 | 一种非易失性可编程光电子存储器的设计方法 |
KR20170096508A (ko) * | 2016-02-16 | 2017-08-24 | 성균관대학교산학협력단 | 터널링 랜덤 액세스 메모리 |
CN107910442A (zh) * | 2017-10-17 | 2018-04-13 | 国家纳米科学中心 | 悬浮栅光电晶体管及其制备方法 |
CN110137263A (zh) * | 2019-05-28 | 2019-08-16 | 南京邮电大学 | 基于黑磷-氮化硼-二硫化钼异质结构的浮栅场效应管 |
CN111183507A (zh) * | 2017-09-15 | 2020-05-19 | 格林莱恩特Ip有限责任公司 | 具有l形浮栅的nor存储器单元 |
CN111554699A (zh) * | 2020-05-13 | 2020-08-18 | 南京大学 | 基于复合介质栅结构的光敏探测单元、探测器及其方法 |
CN111725326A (zh) * | 2019-03-18 | 2020-09-29 | 中国科学院物理研究所 | 一种基于二维材料的非易失存储器及其操作方法 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9331293B2 (en) * | 2013-03-14 | 2016-05-03 | Nutech Ventures | Floating-gate transistor photodetector with light absorbing layer |
US9305650B2 (en) * | 2014-02-14 | 2016-04-05 | International Business Machines Corporation | Junction field-effect floating gate memory switch with thin tunnel insulator |
CN111463212B (zh) * | 2020-03-12 | 2022-06-21 | 复旦大学 | 一种快速可擦写浮栅存储器及其制备方法 |
CN113594167B (zh) * | 2021-07-29 | 2024-03-12 | 上海集成电路制造创新中心有限公司 | 非易失性可编程异质结存储器 |
-
2021
- 2021-07-29 CN CN202110864193.5A patent/CN113594167B/zh active Active
-
2022
- 2022-06-28 WO PCT/CN2022/101761 patent/WO2023005563A1/zh unknown
Patent Citations (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0348099A2 (en) * | 1988-06-21 | 1989-12-27 | AT&T Corp. | Floating gate memories |
KR20030006942A (ko) * | 2001-07-17 | 2003-01-23 | 미쓰비시덴키 가부시키가이샤 | 비휘발성 반도체 기억 장치 |
KR20170096508A (ko) * | 2016-02-16 | 2017-08-24 | 성균관대학교산학협력단 | 터널링 랜덤 액세스 메모리 |
CN106449918A (zh) * | 2016-11-10 | 2017-02-22 | 同济大学 | 半导体异质结构光电子器件的逻辑应用方法 |
CN106920851A (zh) * | 2017-03-10 | 2017-07-04 | 同济大学 | 一种非易失性的可编程pn结存储器 |
CN106952921A (zh) * | 2017-03-10 | 2017-07-14 | 同济大学 | 一种非易失性可编程光电子存储器的设计方法 |
CN111183507A (zh) * | 2017-09-15 | 2020-05-19 | 格林莱恩特Ip有限责任公司 | 具有l形浮栅的nor存储器单元 |
CN107910442A (zh) * | 2017-10-17 | 2018-04-13 | 国家纳米科学中心 | 悬浮栅光电晶体管及其制备方法 |
CN111725326A (zh) * | 2019-03-18 | 2020-09-29 | 中国科学院物理研究所 | 一种基于二维材料的非易失存储器及其操作方法 |
CN110137263A (zh) * | 2019-05-28 | 2019-08-16 | 南京邮电大学 | 基于黑磷-氮化硼-二硫化钼异质结构的浮栅场效应管 |
CN111554699A (zh) * | 2020-05-13 | 2020-08-18 | 南京大学 | 基于复合介质栅结构的光敏探测单元、探测器及其方法 |
Also Published As
Publication number | Publication date |
---|---|
WO2023005563A1 (zh) | 2023-02-02 |
CN113594167A (zh) | 2021-11-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10210373B2 (en) | Fingerprint recognition sensor capable of sensing fingerprint using optical and capacitive method | |
KR102252213B1 (ko) | 회로 시스템 | |
CN113594167B (zh) | 非易失性可编程异质结存储器 | |
CN102246294B (zh) | 具有结场效应晶体管装置结构的低功率存储器装置 | |
EP0135036A3 (en) | Semiconductor memory | |
CN102044289A (zh) | 绿色晶体管、纳米硅铁电存储器及其驱动方法 | |
CN109686301A (zh) | 光感电路及其驱动方法、显示面板和显示装置 | |
JP2015084413A (ja) | 半導体装置およびその作製方法 | |
CN111430354A (zh) | 一种低功耗半浮栅存储器及其制备方法 | |
CN102509727A (zh) | 陷阱电荷俘获型快闪存储器阵列结构及其操作方法 | |
CN101986389B (zh) | 闪存单元、闪存装置及其编程方法 | |
JPH07211084A (ja) | 半導体装置 | |
CN104091801B (zh) | 存储器单元阵列及其形成方法和驱动方法 | |
CN103972238A (zh) | 一种存储器单元结构 | |
GB1369536A (en) | Data storage cells | |
Zhang et al. | Van der Waals materials-based floating gate memory for neuromorphic computing | |
CN103106921B (zh) | 用于行译码电路的电平位移器 | |
CN110275569A (zh) | 光电计算单元工作状态的控制方法 | |
WO2022261827A1 (zh) | 存储器及其制造方法 | |
CN108281483A (zh) | 一种基于二维半导体薄膜/绝缘层/半导体结构的电荷耦合器件 | |
CN103956383B (zh) | 一种基于多顶栅结构的晶体管 | |
CN209231927U (zh) | 融合非易失多值存储与逻辑运算功能的动态可控器件单元 | |
CN104392747B (zh) | 基于标准工艺的低功耗低擦写电压的非易失性存储器 | |
CN114335235B (zh) | 一种智能光探测器及其使用方法和制备方法 | |
CN108962309B (zh) | 一种高能量利用率低功耗的堆叠sram阵列结构 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |