CN113410141A - 一种降低qfp封装集成电路芯片三防漆涂覆气泡率的方法 - Google Patents
一种降低qfp封装集成电路芯片三防漆涂覆气泡率的方法 Download PDFInfo
- Publication number
- CN113410141A CN113410141A CN202110620707.2A CN202110620707A CN113410141A CN 113410141 A CN113410141 A CN 113410141A CN 202110620707 A CN202110620707 A CN 202110620707A CN 113410141 A CN113410141 A CN 113410141A
- Authority
- CN
- China
- Prior art keywords
- chip
- coating
- qfp
- integrated circuit
- packaged integrated
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 238000000576 coating method Methods 0.000 title claims abstract description 74
- 239000011248 coating agent Substances 0.000 title claims abstract description 63
- 239000003973 paint Substances 0.000 title claims abstract description 37
- 238000000034 method Methods 0.000 title claims abstract description 30
- 238000005507 spraying Methods 0.000 claims abstract description 36
- 238000004806 packaging method and process Methods 0.000 claims abstract description 16
- 230000007246 mechanism Effects 0.000 claims abstract description 12
- RVCKCEDKBVEEHL-UHFFFAOYSA-N 2,3,4,5,6-pentachlorobenzyl alcohol Chemical compound OCC1=C(Cl)C(Cl)=C(Cl)C(Cl)=C1Cl RVCKCEDKBVEEHL-UHFFFAOYSA-N 0.000 claims description 8
- 238000004519 manufacturing process Methods 0.000 claims description 5
- 239000000463 material Substances 0.000 claims description 5
- 239000000084 colloidal system Substances 0.000 claims description 4
- 239000004922 lacquer Substances 0.000 claims description 4
- 230000002265 prevention Effects 0.000 claims description 4
- 230000001680 brushing effect Effects 0.000 claims description 3
- 238000003618 dip coating Methods 0.000 claims description 3
- 230000000694 effects Effects 0.000 claims description 3
- 239000012535 impurity Substances 0.000 claims description 3
- 230000003139 buffering effect Effects 0.000 abstract description 3
- 238000005538 encapsulation Methods 0.000 description 5
- 230000002411 adverse Effects 0.000 description 2
- 230000005587 bubbling Effects 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 238000007711 solidification Methods 0.000 description 2
- 230000008023 solidification Effects 0.000 description 2
- WYTGDNHDOZPMIW-RCBQFDQVSA-N alstonine Natural products C1=CC2=C3C=CC=CC3=NC2=C2N1C[C@H]1[C@H](C)OC=C(C(=O)OC)[C@H]1C2 WYTGDNHDOZPMIW-RCBQFDQVSA-N 0.000 description 1
- 230000003712 anti-aging effect Effects 0.000 description 1
- 239000002519 antifouling agent Substances 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000007797 corrosion Effects 0.000 description 1
- 238000005260 corrosion Methods 0.000 description 1
- 238000005536 corrosion prevention Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 239000000428 dust Substances 0.000 description 1
- 239000003292 glue Substances 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 239000003595 mist Substances 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000001681 protective effect Effects 0.000 description 1
- 150000003839 salts Chemical class 0.000 description 1
- 230000035939 shock Effects 0.000 description 1
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/561—Batch processing
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67011—Apparatus for manufacture or treatment
- H01L21/67121—Apparatus for making assemblies not otherwise provided for, e.g. package constructions
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/67—Apparatus specially adapted for handling semiconductor or electric solid state devices during manufacture or treatment thereof; Apparatus specially adapted for handling wafers during manufacture or treatment of semiconductor or electric solid state devices or components ; Apparatus not specifically provided for elsewhere
- H01L21/67005—Apparatus not specifically provided for elsewhere
- H01L21/67011—Apparatus for manufacture or treatment
- H01L21/6715—Apparatus for applying a liquid, a resin, an ink or the like
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3121—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Application Of Or Painting With Fluid Materials (AREA)
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
- Non-Metallic Protective Coatings For Printed Circuits (AREA)
Abstract
本发明公开了一种降低QFP封装集成电路芯片三防漆涂覆气泡率的方法,包括QFP封装芯片,QFP封装芯片包括封装芯片本体和均匀设置于封装芯片本体外围的四排引脚机构,封装芯片本体的表面形成有涂覆面,相邻两组引脚机构之间形成有排气通道,引脚机构由若干组芯片引脚组成,相邻两组芯片引脚之间等距设置,QFP封装芯片的三防漆涂覆方法如下:步骤一:芯片引脚间断性线路预涂覆处理;步骤二:静置排气外流处理;步骤三:连续性喷涂处理。本发明采用间断线路喷涂,将芯片周围四边引脚预涂覆,预留芯片四个角排气,静置缓冲后使三防漆虹吸至芯片底部,再采用连续性线路将芯片整个面涂覆,可以达到有效的改善QFP封装气泡率问题。
Description
技术领域
本发明涉及QFP封装三防漆涂技术领域,具体为一种降低QFP封装集成电路芯片三防漆涂覆气泡率的方法。
背景技术
QFP封装,含义为方型扁平式封装技术,一般大规模或超大规模集成电路芯片采用这种封装形式,其引脚数一般都在100以上。应用此封装实现的CPU芯片引脚之间距离很小,管脚很细,所以在喷涂上存在一次性通过的问题,三防漆是一种PCBA加工行业常用的防护涂料,可用于保护QFP封装元件免受坏境的水、盐雾的侵蚀。三防漆具有良好的耐高低温性能,其固化后成一层透明保护膜,具有优越的绝缘、防潮、防漏电、防震、防尘、防腐蚀、防老化、耐电晕等性能,针对QFP封装芯片,三防漆涂覆是必不可少的一道工序,若没有三防漆涂覆保护QFP封装元器件会受坏境的侵蚀产生失效问题,其三防漆涂覆的气泡问题直接与产品质量密切相关。针对QFP封装芯片的三防漆涂覆方案,一般会采用不间断线路喷涂的方式。
然而,现有的QFP封装芯片三防漆涂覆过程中存在以下的问题:为了管控气泡率,会调整喷涂压力、喷胶厚度等喷涂参数,并同时采用增加PCBA固化前的静置缓冲时间,当三防漆涂覆后,未固化的三防漆会从四面流入芯片底部,无法有效的排出芯片底部的空气从而形成气泡;或已经排出的空气在芯片周围形成气泡,此类型的气泡在高低温情况下存在破损风险,一旦破损形成则无法有效保护元器件,造成产品可靠性变差,特别是汽车类产品的应用环境中存在振动、温度和湿度等变化因素,将会引起应用产品的安全问题,对产品可靠性造成非常不利影响。为此,需要设计相应的技术方案解决存在的技术问题。
发明内容
本发明的目的在于提供一种降低QFP封装集成电路芯片三防漆涂覆气泡率的方法,解决了三防漆会同时从芯片的四面流入芯片底部,芯片底部的空气没有排出通道从而会形成气泡。三防漆的固化过程中,三防漆受热固化后无法排出芯片底部及周边的空气从而形成气泡。在高低温等恶劣环境下,气泡可能存在引起三防漆破损,从而无法有效保护元器件,影响产品可靠性和耐久性,这一技术问题。
为实现上述目的,本发明提供如下技术方案:一种降低QFP封装集成电路芯片三防漆涂覆气泡率的方法,包括QFP封装芯片,所述QFP封装芯片包括封装芯片本体和均匀设置于封装芯片本体外围的四排引脚机构,所述封装芯片本体的表面形成有涂覆面,相邻两组所述引脚机构之间形成有排气通道,所述引脚机构由若干组芯片引脚组成,相邻两组所述芯片引脚之间等距设置,所述QFP封装芯片的三防漆涂覆方法如下:
步骤一:芯片引脚间断性线路预涂覆处理;
步骤二:静置排气外流处理;
步骤三:连续性喷涂处理。
作为本发明的一种优选实施方式,所述芯片引脚间断性线路预涂覆处理:采用间断性线路,将QFP封装周围四边引脚预涂覆三防漆,保留QFP封装芯片的四个角作为排气通道。
作为本发明的一种优选实施方式,所述静置排气外流处理:静置约30s以上,此时间内可喷涂PCBA其它位置。虹吸效应会使三防漆流入芯片底部,从而可以排出芯片底部及周围气泡。
作为本发明的一种优选实施方式,所述连续性喷涂处理:按照PCBA行业一般针对QFP封装芯片的三防漆涂覆方法进行连续性喷涂,此时芯片底部及周围气体已经全部排出,可有效的改善QFP封装气泡率问题。
作为本发明的一种优选实施方式,所述连续性喷涂处理具体涂覆方式为将需涂覆的材料表面擦拭干净,保证被粘表面无油污、杂质,可采用刷涂、喷涂、浸涂等方法施工,涂层以不流卦、不漏涂为限,一次涂膜厚度一般在0.1-0.2mm之间为宜,最终涂膜厚度应达0.3-0.5mm,第一道涂膜表干后,即可再次涂覆,采用全自动喷涂产线进行三防漆喷涂,线路板正面可采用选择性涂覆,背面可整面涂覆,喷涂时应测试好间距,对连接器、开关等元器件进行必要的遮蔽。
作为本发明的一种优选实施方式,所述连续性喷涂处理的过程中采用蛇形的涂覆方式进行上下胶体不间断涂覆处理。
与现有技术相比,本发明的有益效果如下:
本发明通过优化QFP封装芯片的三防漆涂覆轨迹,采用间断线路喷涂,将芯片周围四边引脚预涂覆,预留芯片四个角排气,静置缓冲后使三防漆虹吸至芯片底部,再采用连续性线路将芯片整个面涂覆,可以达到有效的改善QFP封装气泡率问题,明显提升了产品的可靠性,实现了在原产品设计不变的前提下,设计新型工艺制程,提升产品可靠性和安全性,方案简单可靠,易于实现和量产推广。
附图说明
图1为本发明的QFP封装结构示意图;
图2为优化后QFP封装芯片的三防漆涂覆方案。
图中:1、封装芯片本体;2、涂覆面;3、排气通道;4、芯片引脚。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参阅图1-2,本发明提供一种技术方案:一种降低QFP封装集成电路芯片三防漆涂覆气泡率的方法,包括QFP封装芯片,QFP封装芯片包括封装芯片本体1和均匀设置于封装芯片本体1外围的四排引脚机构,封装芯片本体1的表面形成有涂覆面2,相邻两组引脚机构之间形成有排气通道3,引脚机构由若干组芯片引脚4组成,相邻两组芯片引脚4之间等距设置,QFP封装芯片的三防漆涂覆方法如下:
步骤一:芯片引脚4间断性线路预涂覆处理;
步骤二:静置排气外流处理;
步骤三:连续性喷涂处理。
进一步改进地,如图1所示:芯片引脚4间断性线路预涂覆处理:采用间断性线路,将QFP封装周围四边引脚预涂覆三防漆,保留QFP封装芯片的四个角作为排气通道3。
静置排气外流处理:静置约30s以上,此时间内可喷涂PCBA其它位置。虹吸效应会使三防漆流入芯片底部,从而可以排出芯片底部及周围气泡。
连续性喷涂处理:按照PCBA行业一般针对QFP封装芯片的三防漆涂覆方法进行连续性喷涂,此时芯片底部及周围气体已经全部排出,可有效的改善QFP封装气泡率问题,通过优化QFP封装芯片的三防漆涂覆轨迹,采用间断线路喷涂,将芯片周围四边引脚预涂覆,预留芯片四个角排气,静置缓冲后使三防漆虹吸至芯片底部,再采用连续性线路将芯片整个面涂覆,可以达到有效的改善QFP封装气泡率问题,明显提升了产品的可靠性,实现了在原产品设计不变的前提下,设计新型工艺制程,提升产品可靠性和安全性,方案简单可靠,易于实现和量产推广。
连续性喷涂处理具体涂覆方式为将需涂覆的材料表面擦拭干净,保证被粘表面无油污、杂质,可采用刷涂、喷涂、浸涂等方法施工,涂层以不流卦、不漏涂为限,一次涂膜厚度一般在0.1-0.2mm之间为宜,最终涂膜厚度应达0.3-0.5mm,第一道涂膜表干后,即可再次涂覆,采用全自动喷涂产线进行三防漆喷涂,线路板正面可采用选择性涂覆,背面可整面涂覆,喷涂时应测试好间距,对连接器、开关等元器件进行必要的遮蔽。
具体地,连续性喷涂处理的过程中采用蛇形的涂覆方式进行上下胶体不间断涂覆处理。
最后应说明的是:以上所述仅为本发明的优选实施例而已,并不用于限制本发明,尽管参照前述实施例对本发明进行了详细的说明,对于本领域的技术人员来说,其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。
Claims (6)
1.一种降低QFP封装集成电路芯片三防漆涂覆气泡率的方法,包括QFP封装芯片,其特征在于:所述QFP封装芯片包括封装芯片本体(1)和均匀设置于封装芯片本体(1)外围的四排引脚机构,所述封装芯片本体(1)的表面形成有涂覆面(2),相邻两组所述引脚机构之间形成有排气通道(3),所述引脚机构由若干组芯片引脚(4)组成,相邻两组所述芯片引脚(4)之间等距设置,所述QFP封装芯片的三防漆涂覆方法如下:
步骤一:芯片引脚(4)间断性线路预涂覆处理;
步骤二:静置排气外流处理;
步骤三:连续性喷涂处理。
2.根据权利要求1所述的一种降低QFP封装集成电路芯片三防漆涂覆气泡率的方法,其特征在于:所述芯片引脚(4)间断性线路预涂覆处理:采用间断性线路,将QFP封装周围四边引脚预涂覆三防漆,保留QFP封装芯片的四个角作为排气通道(3)。
3.根据权利要求1所述的一种降低QFP封装集成电路芯片三防漆涂覆气泡率的方法,其特征在于:所述静置排气外流处理:静置约30s以上,此时间内可喷涂PCBA其它位置。虹吸效应会使三防漆流入芯片底部,从而可以排出芯片底部及周围气泡。
4.根据权利要求1所述的一种降低QFP封装集成电路芯片三防漆涂覆气泡率的方法,其特征在于:所述连续性喷涂处理:按照PCBA行业一般针对QFP封装芯片的三防漆涂覆方法进行连续性喷涂,此时芯片底部及周围气体已经全部排出,可有效的改善QFP封装气泡率问题。
5.根据权利要求1所述的一种降低QFP封装集成电路芯片三防漆涂覆气泡率的方法,其特征在于:所述连续性喷涂处理具体涂覆方式为将需涂覆的材料表面擦拭干净,保证被粘表面无油污、杂质,可采用刷涂、喷涂、浸涂等方法施工,涂层以不流卦、不漏涂为限,一次涂膜厚度一般在0.1-0.2mm之间为宜,最终涂膜厚度应达0.3-0.5mm,第一道涂膜表干后,即可再次涂覆,采用全自动喷涂产线进行三防漆喷涂,线路板正面可采用选择性涂覆,背面可整面涂覆,喷涂时应测试好间距,对连接器、开关等元器件进行必要的遮蔽。
6.根据权利要求1所述的一种降低QFP封装集成电路芯片三防漆涂覆气泡率的方法,其特征在于:所述连续性喷涂处理的过程中采用蛇形的涂覆方式进行上下胶体不间断涂覆处理。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110620707.2A CN113410141B (zh) | 2021-06-03 | 2021-06-03 | 一种降低qfp封装集成电路芯片三防漆涂覆气泡率的方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110620707.2A CN113410141B (zh) | 2021-06-03 | 2021-06-03 | 一种降低qfp封装集成电路芯片三防漆涂覆气泡率的方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113410141A true CN113410141A (zh) | 2021-09-17 |
CN113410141B CN113410141B (zh) | 2022-03-22 |
Family
ID=77676182
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110620707.2A Active CN113410141B (zh) | 2021-06-03 | 2021-06-03 | 一种降低qfp封装集成电路芯片三防漆涂覆气泡率的方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113410141B (zh) |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030127711A1 (en) * | 2002-01-09 | 2003-07-10 | Matsushita Electric Industrial Co., Ltd. | Lead frame, method for manufacturing the same, resin-encapsulated semiconductor device and method for manufacturing the same |
CN102150263A (zh) * | 2008-11-06 | 2011-08-10 | 松下电器产业株式会社 | 引线、布线部件、封装部件、带有树脂的金属部件和树脂封装半导体装置以及它们的制造方法 |
CN104538317A (zh) * | 2014-12-23 | 2015-04-22 | 成都九洲迪飞科技有限责任公司 | 裸管芯微组装的微波基片的防湿热、防霉菌、防盐雾方法 |
CN105144367A (zh) * | 2013-05-09 | 2015-12-09 | 德卡技术股份有限公司 | 半导体器件和制造半导体器件的方法 |
CN105552048A (zh) * | 2016-01-28 | 2016-05-04 | 珠海格力节能环保制冷技术研究中心有限公司 | 导热焊盘及具有其的qfp芯片的封装结构 |
CN208171318U (zh) * | 2018-05-21 | 2018-11-30 | 西安因诺航空科技有限公司 | 一种恒温控制的传感器模块设备 |
CN110265362A (zh) * | 2019-06-28 | 2019-09-20 | 彭小玲 | 一种无引线集成电路芯片封装结构 |
CN111586990A (zh) * | 2020-05-07 | 2020-08-25 | 中国航空无线电电子研究所 | 印制电路板陶瓷柱栅阵列器件防护处理方法 |
-
2021
- 2021-06-03 CN CN202110620707.2A patent/CN113410141B/zh active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20030127711A1 (en) * | 2002-01-09 | 2003-07-10 | Matsushita Electric Industrial Co., Ltd. | Lead frame, method for manufacturing the same, resin-encapsulated semiconductor device and method for manufacturing the same |
CN102150263A (zh) * | 2008-11-06 | 2011-08-10 | 松下电器产业株式会社 | 引线、布线部件、封装部件、带有树脂的金属部件和树脂封装半导体装置以及它们的制造方法 |
CN105144367A (zh) * | 2013-05-09 | 2015-12-09 | 德卡技术股份有限公司 | 半导体器件和制造半导体器件的方法 |
CN104538317A (zh) * | 2014-12-23 | 2015-04-22 | 成都九洲迪飞科技有限责任公司 | 裸管芯微组装的微波基片的防湿热、防霉菌、防盐雾方法 |
CN105552048A (zh) * | 2016-01-28 | 2016-05-04 | 珠海格力节能环保制冷技术研究中心有限公司 | 导热焊盘及具有其的qfp芯片的封装结构 |
CN208171318U (zh) * | 2018-05-21 | 2018-11-30 | 西安因诺航空科技有限公司 | 一种恒温控制的传感器模块设备 |
CN110265362A (zh) * | 2019-06-28 | 2019-09-20 | 彭小玲 | 一种无引线集成电路芯片封装结构 |
CN111586990A (zh) * | 2020-05-07 | 2020-08-25 | 中国航空无线电电子研究所 | 印制电路板陶瓷柱栅阵列器件防护处理方法 |
Also Published As
Publication number | Publication date |
---|---|
CN113410141B (zh) | 2022-03-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20090047797A1 (en) | Method for producing shock and tamper resistant microelectronic devices | |
KR0177138B1 (ko) | 칩 캐리어 | |
CN113410141B (zh) | 一种降低qfp封装集成电路芯片三防漆涂覆气泡率的方法 | |
CN106531858A (zh) | 紫外led封装方法 | |
WO2013063030A1 (en) | Jetting a highly reflective layer onto an led assembly | |
CN103231138A (zh) | Bga植球单点返修方法 | |
CN105977169B (zh) | 封装体电磁防护层的制造方法 | |
CN111586990B (zh) | 印制电路板陶瓷柱栅阵列器件防护处理方法 | |
CN207854263U (zh) | 柔性线路板及覆晶封装结构 | |
JP2014003176A (ja) | 半導体パッケージ及びその製造方法 | |
EP3080584A1 (en) | Corrosion sensor having double-encapsulated wire connections and manufacturing method for it | |
CN104368771A (zh) | 一种硬质合金铸造用刮水装置 | |
US4366187A (en) | Immersion curing of encapsulating material | |
CN106179888A (zh) | 一种喷漆处理的pcba板 | |
CN103247539B (zh) | 引线框架的环氧树脂流出防止方法及用其制造的引线框架 | |
CN209452100U (zh) | 三防漆涂覆治具 | |
CN101996974B (zh) | 球栅阵列印刷电路板、其封装结构及其工艺 | |
CN103065986A (zh) | 一种降低潮气等级的半导体封装工艺 | |
CN216387639U (zh) | 一种高信耐性显示屏的邦定结构 | |
KR20130047339A (ko) | 해양구조물의 부식방지를 위한 tsa 코팅방법 | |
CN220156971U (zh) | 一种提高热电器件表面防护特性的专用装置 | |
CN106255333A (zh) | 一种化金加金手指板的混合加工工艺 | |
CN212463620U (zh) | 一种提高osp单板抗腐蚀能力的pcb结构 | |
TWI785822B (zh) | 電子元件的熱熔膠包裹保護方法及裝置 | |
CN112786464A (zh) | 一种先进四方扁平无引脚封装工艺 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |