CN113258915A - 驱动电路 - Google Patents
驱动电路 Download PDFInfo
- Publication number
- CN113258915A CN113258915A CN202110174768.0A CN202110174768A CN113258915A CN 113258915 A CN113258915 A CN 113258915A CN 202110174768 A CN202110174768 A CN 202110174768A CN 113258915 A CN113258915 A CN 113258915A
- Authority
- CN
- China
- Prior art keywords
- circuit
- terminal
- switching element
- signal output
- drive
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
- H03K17/693—Switching arrangements with several input- or output-terminals, e.g. multiplexers, distributors
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/14—Modifications for compensating variations of physical values, e.g. of temperature
- H03K17/145—Modifications for compensating variations of physical values, e.g. of temperature in field-effect transistor switches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/28—Modifications for introducing a time delay before switching
- H03K17/284—Modifications for introducing a time delay before switching in field effect transistor switches
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/16—Modifications for eliminating interference voltages or currents
- H03K17/161—Modifications for eliminating interference voltages or currents in field-effect transistor switches
- H03K17/162—Modifications for eliminating interference voltages or currents in field-effect transistor switches without feedback from the output circuit to the control circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
- H03K17/6871—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor
Landscapes
- Power Conversion In General (AREA)
- Electronic Switches (AREA)
Abstract
本发明提供能够抑制驱动信号的电压下降的驱动电路。驱动电路包括:驱动信号输出电路,其将对第一场效应晶体管的栅极端子输入的脉冲信号作为驱动信号从信号输出端子输出,其中该第一场效应晶体管驱动作为进行控制的对象的装置;具有开关元件和静电电容的开关电路,其中,上述开关元件连接于上述栅极端子与上述信号输出端子之间,切换上述栅极端子与上述信号输出端子之间的通电状态,上述静电电容将与所积存的电荷相应的电压施加至上述开关元件的信号端子;延迟电路,其将上述开关元件的状态在接通状态和断开状态之间切换,使向上述栅极端子的上述驱动信号的输入延迟;以及逆流抑制部,其抑制从上述静电电容流向上述驱动信号输出电路的电流的逆流。
Description
技术领域
本发明涉及一种驱动电路。
背景技术
人们正在研究、开发使作为进行控制的对象的被控制装置驱动的驱动电路。
对此,已知有利用场效应晶体管驱动被控制装置的驱动电路(参照专利文献1)。
现有技术文献
专利文献
专利文献1:日本特开2010-051105号公报
发明内容
发明要解决的技术问题
如专利文献1所记载的驱动电路,通过向场效应晶体管的栅极端子输入脉冲信号,来驱动被控制装置。此处,该驱动电路有时包括延迟电路,以使向该栅极端子的脉冲信号的输入延迟。但是,该驱动电路在用延迟电路使该输入延迟的情况下,有时脉冲信号的电压下降,不能在希望的时刻(timing)驱动被控制装置。
本发明是考虑到这种情况而完成的,其技术问题在于,提供能够抑制驱动信号的电压下降的驱动电路。
用于解决技术问题的技术方案
本发明一方式是一种驱动电路,其包括:驱动信号输出电路,其将对第一场效应晶体管的栅极端子输入的脉冲信号作为驱动信号从信号输出端子输出,其中该第一场效应晶体管驱动作为进行控制的对象的装置;具有开关元件和静电电容的开关电路,其中,上述开关元件连接于上述栅极端子与上述信号输出端子之间,切换上述栅极端子与上述信号输出端子之间的通电状态,上述静电电容将与所积存的电荷相应的电压施加至上述开关元件的信号端子;延迟电路,其将上述开关元件的状态在接通状态和断开状态之间切换,使向上述栅极端子的上述驱动信号的输入延迟;以及逆流抑制部,其抑制从上述静电电容流向上述驱动信号输出电路的电流的逆流。
发明效果
依照本发明,能够抑制驱动信号的电压下降。
附图说明
图1是表示实施方式的驱动电路1的结构的一个例子的图。
图2是表示驱动电路1动作时的时序图的一个例子的图。
附图标记说明
1……驱动电路,C1、C2、C3……电容器,D1……逆流抑制部,DC……延迟电路,DCE1、SCE1……第一端子,DCE2、SCE2……第二端子,DCE3、SCE3……第三端子,DCE4、SCE4……第四端子,DCE5、SCE5……第五端子,G1……栅极端子,GG1、GG2、GG3……栅极电压曲线图,H1、H2、H3、H4、L1、L2、L3、L4……电压值,PS……驱动信号输出电路,PSE1……第一端子,PSE2……第二端子,R1、R2、R3……电阻元件,S1、S2……开关元件,SC……开关电路,SG……驱动信号曲线图,Vth1、Vth2……阈值。
具体实施方式
<实施方式>
下面,参照附图,对本发明的实施方式进行说明。此处,在实施方式中,将传输与直流电能相应的电信号或与交流电能相应的电信号的导体称为传输路径而进行说明。传输路径例如可以是印刷于基板上的导体,也可以是导体形成为线状的导线,还可以是其它导体。另外,实施方式中,在称作电压时,是指与作为规定的基准的电位的电位差,对作为基准的电位省略图示和说明。此处,作为基准的电位也可以是任意的电位。在实施方式中,作为一个例子,对作为基准的电位为接地电位的情况进行说明。另外,实施方式中,为了便于说明,将施加到某场效应晶体管的栅极端子的电压称为该场效应晶体管的栅极电压而进行说明。
<驱动电路的概要>
首先,对实施方式的驱动电路的概要进行说明。该驱动电路包括驱动信号输出电路、开关电路、延迟电路和逆流抑制部。驱动信号输出电路是将输入到第一场效应晶体管的栅极端子的脉冲信号作为驱动信号从信号输出端子输出的电路。第一场效应晶体管是驱动作为进行控制的对象的装置的场效应晶体管。开关电路连接于该栅极端子与该信号输出端子之间。开关电路是具有开关元件和静电电容的电路。开关元件切换该栅极端子与该信号输出端子之间的通电状态。静电电容将与所积存的电荷相应的电压施加到开关元件的信号端子。延迟电路是将开关元件的状态在接通(On)状态和断开(Off)状态之间切换,使向该栅极端子的驱动信号的输入延迟的电路。逆流抑制部抑制电流从静电电容流向驱动信号输出电路的逆流。
由此,实施方式的驱动电路能够抑制驱动信号的电压下降。在下文中,对该驱动电路的电路结构详细地进行说明。
<驱动电路的电路结构>
下面,参照图1,对实施方式的驱动电路1的电路结构进行说明。图1是表示实施方式的驱动电路1的结构的一个例子的图。
驱动电路1是上述的驱动电路的一个例子。在图1所示的例子中,驱动电路1与第一场效应晶体管的栅极端子G1连接。第一场效应晶体管是驱动被控制装置的场效应晶体管。被控制装置是作为驱动电路1控制的对象的装置。即,驱动电路1是利用所连接的第一场效应晶体管驱动被控制装置的电路。
被控制装置例如为马达。此外,被控制装置也可以不是马达,而是能够由驱动电路1驱动的其它装置。图1中,为了避免图变得复杂,对第一场效应晶体管的栅极端子G1以外的结构进行了省略。
驱动电路1例如包括驱动信号输出电路PS、开关电路SC、电阻元件R1、电阻元件R2、延迟电路DC和逆流抑制部D1。此外,驱动电路1也可以是在不破坏以下说明的驱动电路1的功能的范围内,包括其它元件、其它电路、其它装置等的结构。
驱动信号输出电路PS具有第一端子PSE1和第二端子PSE2。开关电路SC具有第一端子SCE1、第二端子SCE2、第三端子SCE3、第四端子SCE4、第五端子SCE5。延迟电路DC具有第一端子DCE1、第二端子DCE2、第三端子DCE3、第四端子DCE4、第五端子DCE5。
驱动信号输出电路PS的第一端子PSE1经由传输路径与电阻元件R1所具有的两个端子中的一者连接。此外,电阻元件R1所具有的两个端子中的另一者经由传输路径与开关电路SC的第一端子SCE1连接。
另外,延迟电路DC的第一端子DCE1经由其它传输路径与连接驱动信号输出电路PS和电阻元件R1的传输路径连接。此外,延迟电路DC的第二端子DCE2经由传输路径与电阻元件R2所具有的两个端子中的一者连接。此外,电阻元件R2所具有的两个端子中的另一者经由传输路径与逆流抑制部D1所具有的两个端子中的一者连接。此外,逆流抑制部D1所具有的两个端子中的另一者经由传输路径与开关电路SC的第二端子SCE2连接。另外,图1所示的例子中,逆流抑制部D1为二极管。因此,在该例子中,电阻元件R2与逆流抑制部D1的阳极连接。此外,该例子中,开关电路SC的第二端子SCE2与逆流抑制部D1的阴极连接。
另外,开关电路SC的第三端子SCE3经由传输路径与延迟电路DC的第三端子DCE3连接。此外,连接逆流抑制部D1和开关电路SC的第二端子SCE2的传输路径,经由其它传输路径与连接开关电路SC的第三端子SCE3和延迟电路DC的第三端子DCE3的传输路径连接。此外,开关电路SC的第四端子SCE4经由传输路径与延迟电路DC的第四端子DCE4连接。此外,延迟电路DC的第五端子DCE5经由传输路径与驱动信号输出电路PS的第二端子PSE2连接。此外,连接延迟电路DC的第五端子DCE5和驱动信号输出电路PS的第二端子PSE2的传输路径,经由其它传输路径与接地。而且,开关电路SC的第五端子SCE5经由传输路径与第一场效应晶体管的栅极端子G1连接。
此处,开关电路SC具有开关元件S1、电容器C1和电容器C2。
开关元件S1例如为场效应晶体管。此外,开关元件S1也可以不是场效应晶体管而是双极晶体管等的其它晶体管。此外,开关元件S1也可以是其它开关元件。但是,该其它开关元件具有如场效应晶体管的栅极端子、双极晶体管的基极端子那样的、施加控制该其它开关元件的开关的电压的信号端子。
开关元件S1的栅极端子经由传输路径与开关电路SC的第二端子SCE2连接。此外,开关元件S1的漏极端子经由传输路径与开关电路SC的第一端子SCE1连接。此外,开关元件S1的源极端子经由传输路径与开关电路SC的第五端子SCE5连接。此外,连接开关元件S1的源极端子和开关电路SC的第五端子SCE5的传输路径,经由其它传输路径与电容器C2所具有的两个端子中的一者连接。此外,电容器C2所具有的两个端子中的另一者经由传输路径与开关电路SC的第四端子SCE4连接。此外,连接开关元件S1和开关电路SC的第五端子SCE5的传输路径,经由其它传输路径与电容器C1所具有的两个端子中的一者连接。此外,电容器C1所具有的两个端子中的另一者经由传输路径与开关电路SC的第三端子SCE3连接。
另外,延迟电路DC具有开关元件S2、电容器C3和电阻元件R3。
开关元件S2例如为场效应晶体管。此外,开关元件S2也可以不是场效应晶体管而是双极晶体管等的其它晶体管。另外,开关元件S2也可以是其它开关元件。但是,该其它开关元件具有如场效应晶体管的栅极端子、双极晶体管的基极端子那样的、施加控制该其它开关元件的开关的电压的信号端子。
开关元件S2的栅极端子经由传输路径与电容器C3所具有的两个端子中的一者连接。此外,电容器C3所具有的两个端子中的另一者经由传输路径与延迟电路DC的第一端子DCE1连接。此外,连接延迟电路DC的第一端子DCE1和电容器C3的传输路径,经由其它传输路径与延迟电路的第二端子DCE2连接。此外,连接开关元件S2的栅极端子和电容器C3的传输路径,经由其它传输路径与电阻元件R3所具有的两个端子中的一者连接。此外,电阻元件R3所具有的两个端子中的另一者经由传输路径与延迟电路DC的第五端子DCE5连接。此外,开关元件S2的源极端子经由传输路径与延迟电路DC的第四端子DCE4连接。此外,连接延迟电路DC的第五端子DCE5和电阻元件R3的传输路径,经由其它传输路径与连接开关元件S2的源极端子和延迟电路DC的第四端子DCE4的传输路径连接。此外,开关元件S2的漏极端子经由传输路径与延迟电路DC的第三端子DCE3连接。
此处,驱动信号输出电路PS例如为输出脉冲信号的IC(Integrated Circuit:集成电路)。另外,驱动信号输出电路PS也可以不是IC,而是能够输出脉冲信号的其它电路、其它装置等。驱动信号输出电路PS将输出到的第一场效应晶体管的栅极端子G1的脉冲信号作为驱动信号从第一端子PSE1输出。
另外,如图1所示,开关元件S1连接于第一场效应晶体管的栅极端子G1与驱动信号输出电路PS的第一端子PSE1之间。因此,开关元件S1是切换栅极端子G1与第一端子PSE1之间的通电状态的开关元件。在开关元件S1的栅极电压为规定的阈值Vth1以上的情况下,开关元件S1使栅极端子G1与第一端子PSE1之间电导通。换言之,在该情况下,开关元件S1的状态为接通状态。此外,在开关元件S1的栅极电压低于阈值Vth1的情况下,开关元件S1使栅极端子G1与第一端子PSE1之间电绝缘。换言之,在该情况下,开关元件S1的状态为断开状态。此处,阈值Vth1是根据开关元件S1的特性决定的值。
电容器C1为具有规定的静电电容的电容器。电容器C1将与积存于该静电电容的电荷相应的电压施加到开关元件S1的栅极端子。此外,在开关元件S1的寄生电容为电容器C1的静电电容以上的情况下,开关电路SC也可以是不具有电容器C1的结构。这是由于,在该情况下,开关元件S1的寄生电容作为电容器C1的静电电容的替代品发挥作用。以下,为了便于说明,将电容器C1的静电电容和开关元件S1的寄生电容统称为开关电路SC的静电电容而进行说明。
电容器C2对于施加至开关元件S1的栅极端子的电压,根据开关元件S1的寄生电容和电容器C1的静电电容的电容分压,将与开关元件S1的寄生电容和电容器C1的静电电容中积存的电荷相应的电压设为规定的阈值Vth1以上。此外,在第一场效应晶体管的栅极端子与第一场效应晶体管的源极端子之间的寄生电容充分大的情况下,开关电路SC也可以为不设置电容器C2的结构。
此处,根据开关电路SC的静电电容的不同,有时开关电路SC的第三端子SCE3的电压变得比驱动信号输出电路PS的第一端子PSE1的电压高。在该情况下,产生从第三端子SCE3流向第一端子PSE1的电流的逆流。换言之,在该情况下,产生从开关电路SC的静电电容流向驱动信号输出电路PS的电流的逆流。逆流抑制部D1抑制这种从开关电路SC的静电电容流向驱动信号输出电路PS的电流的逆流。图1所示的例子中,逆流抑制部D1如上所述为二极管。此外,逆流抑制部D1也可以不是二极管,而是能够抑制从开关电路SC的静电电容流向驱动信号输出电路PS的电流的逆流的其它元件(例如,开关元件等)。
延迟电路DC将开关元件S1的状态在接通状态与断开状态之间切换。更具体而言,延迟电路DC根据开关元件S2的状态,将开关元件S1的状态在接通状态与断开状态之间切换。由此,延迟电路DC使从驱动信号输出电路PS的驱动信号向第一场效应晶体管的栅极端子G1的驱动信号的输入延迟。
像这样,延迟电路DC和逆流抑制部D1连接于第一端子PSE1与开关元件S1的栅极端子之间。
依照以上那样的电路结构,驱动电路1抑制驱动信号的电压下降。下面,参照图2,对驱动电路1的动作更详细地进行说明。此外,驱动电路1也可以是不包括电阻元件R1和电阻元件R2中的至少一者的结构。
<驱动电路的动作>
图2是表示驱动电路1动作时的时序图的一个例子的图。在图2中,驱动信号曲线图SG、栅极电压曲线图GG1、栅极电压曲线图GG2、栅极电压曲线图GG3分别从图2上向下依次排列。此处,驱动信号曲线图SG是表示作为驱动信号从驱动信号输出电路PS的第一端子PSE1输出的脉冲信号的电压值的变化的曲线图。栅极电压曲线图GG1是表示开关元件S2的栅极电压的电压值的变化的曲线图。栅极电压曲线图GG2是表示开关元件S1的栅极电压的电压值的变化的曲线图。栅极电压曲线图GG3是表示第一场效应晶体管的栅极电压的电压值的变化的曲线图。此外,驱动信号曲线图SG、栅极电压曲线图GG1、栅极电压曲线图GG2、栅极电压曲线图GG3各自的纵轴表示电压值。此外,驱动信号曲线图SG、栅极电压曲线图GG1、栅极电压曲线图GG2、栅极电压曲线图GG3各自的纵轴表示经过时间。此外,在栅极电压曲线图GG3中,为了明确地表示第一场效应晶体管的动作,对于第一场效应晶体管的栅极电压的电压值的变化中的、未超过该电压值的阈值的程度的变化,进行了省略。此处,该阈值是该栅极电压的电压值中的、使第一场效应晶体管的状态从断开状态切换成接通状态的界限的电压值。
此处,以下,为了便于说明,将驱动信号曲线图SG中的该电压值的最大值(例如,4.5[V])称为电压值H1而进行说明。此外,以下,为了便于说明,将该电压值的最小值称为电压值L1而进行说明。此外,以下,为了便于说明,将栅极电压曲线图GG1中的该电压值的最大值称为电压值H2而进行说明。此外,以下,为了便于说明,将该电压值的最小值称为电压值L2而进行说明。此外,以下,为了便于说明,将栅极电压曲线图GG2中的该电压值的最大值称为电压值H3而进行说明。此外,以下,为了便于说明,将该电压值的最小值称为电压值L3而进行说明。此外,以下,为了便于说明,将栅极电压曲线图GG3中的该电压值的最大值(例如,3.5[V]以上)称为电压值H4而进行说明。此外,以下,为了便于说明,将该电压值的最小值称为电压值L4而进行说明。
驱动电路1中,如上所述,在开关元件S1的栅极电压的电压值为阈值Vth1以上的情况下,开关元件S1的状态为接通状态。另一者面,在该电压值低于阈值Vth1的情况下,开关元件S1的状态为断开状态。此外,驱动电路1中,在开关元件S2的栅极电压的电压值为阈值Vth2以上的情况下,开关元件S2的状态为接通状态。另一者面,在该电压值低于阈值Vth2的情况下,开关元件S2的状态为断开状态。而且,驱动电路1中,驱动信号输出电路PS输出驱动信号,由此在开关电路SC的静电电容中积存电荷。
此处,在开关电路SC的静电电容中积存了电荷的情况,且开关元件S2的状态为断开状态的情况下,在驱动电路1中,不存在供积存于开关电路SC的静电电容的电荷向地流通的路径。因此,在驱动电路1中,在开关电路SC的静电电容中积存了电荷的情况下,只要开关元件S2的状态为断开状态,开关元件S1的状态除了开关元件S1的栅极电压上升时之外,就保持为接通状态。作为其结果,在图2所示的时序图中,在开关元件S2的栅极电压的电压值低于阈值Vth2的情况下,开关元件S1的栅极电压的电压值除了开关元件S1的栅极电压上升时之外,就保持为电压值H3。
另外,在驱动电路1中,延迟电路DC的开关元件S2的栅极电压的电压值随着由驱动信号输出电路PS进行的来自第一端子PSE1的驱动信号的输出的上升而开始增大。然后,当该电压值成为阈值Vth2以上时,开关元件S2的状态成为接通状态。但是,延迟电路DC的开关元件S2的栅极电压的电压值的增大,是通过如下方式产生的,即由驱动信号输出电路PS输出的驱动信号的高频成分通过电容器C3而流到电阻元件R3的电流增大,由此产生。因此,,通过电容器C3的高频成分开始减少并且流到电阻元件R3的电流减少,延迟电路DC的开关元件S2的栅极电压的电压值开始下降。出于这样的理由,在图2中,该电压值在该电压值超过阈值Vth2的期间内,以向上成凸的形状变化。在图2中,将由于这种高频成分通过电容器C3而开关元件S2的状态成为接通状态的期间,表示为“Delay Time(Dead Time)”(延迟时间(死区时间))。以下,为了便于说明,将该期间称为延迟时间进行说明。
另外,在驱动电路1中,随着开关元件S2的栅极电压的电压值的上升,开关元件S1的栅极电压的电压值减少至电压值L3。其结果是,开关元件S1的状态成为断开状态。因此,在延迟时间内,开关元件S1的状态除了开关元件S2的栅极电压的电压值上升时之外,保持为断开状态。此处,延迟时间根据由驱动信号输出电路PS进行的来自第一端子PSE1的驱动信号的输出的上升而开始。即,驱动电路1在驱动信号输出电路PS输出了驱动信号的情况下,在从输出该驱动信号的时刻至经过延迟时间为止的时间,将第一场效应晶体管的栅极电压的电压值保持为电压值L4。换言之,驱动电路1使向第一场效应晶体管的栅极端子的驱动信号的输入在从该时刻至经过延迟时间为止的时间延迟。
然后,在延迟时间后,开关元件S2的栅极电压的电压值低于阈值Vth2。因此,开关元件S1的栅极电压的电压值增大至电压值H3。其结果是,第一场效应晶体管的栅极电压的电压值超过阈值Vth1,而增大至电压值H4。其结果是,驱动电路1在经过了延迟时间后,对第一场效应晶体管的栅极端子G1输入电压值为H4的电压的脉冲信号。此外,在驱动电路1中,能够通过调整从驱动信号输出电路PS输出的驱动信号的脉冲宽度,来调整将该栅极电压的电压值保持为电压值H4的期间。即,通过调整该脉冲宽度,驱动电路1能够将脉冲宽度被调整成所希望的脉冲宽度之后的驱动信号输入至第一场效应晶体管的栅极端子G1。下面,将脉冲宽度被调整成所希望的脉冲宽度之后的驱动信号称为有效驱动信号而进行说明。
另外,当电流从开关电路SC的静电电容向驱动信号输出电路PS逆流时,有效驱动信号的电压会下降。其结果是,在对栅极端子G1输入了有效驱动信号的情况下,有时第一场效应晶体管的状态也不成为接通状态。但是,在驱动电路1中,利用逆流抑制部D1,抑制了电流从开关电路SC的静电电容向驱动信号输出电路PS逆流。即,在驱动电路1中,不会发生因电流从开关电路SC的静电电容向驱动信号输出电路PS逆流而有效驱动信号的电压下降的情况。其结果是,驱动电路1能够抑制不能在所希望的时刻将第一场效应晶体管的状态从断开状态切换成接通状态的情况。
如上所述,驱动电路1能够抑制有效驱动信号的电压下降。其结果是,例如,驱动电路1中,在驱动信号的电压的电压值较低的情况下,也能够抑制脉冲缺失,并在所希望的时刻将第一场效应晶体管的状态从断开状态切换成接通状态。
另外,在与驱动电路1不同的驱动电路中,例如,利用如驱动信号输出电路PS那样的IC来生成驱动信号。不过,IC可生成的最小的脉冲宽度根据IC的特性而按每个个体决定。因此,有时该驱动电路向由该驱动电路驱动的装置过量地供给电能。其结果是,该装置中,有时也发生不良情况。与之相对,驱动电路1如上所述能够将所希望的脉冲宽度的有效驱动信号输入至第一场效应晶体管的栅极端子G1。这是指,即,驱动电路1能够将比驱动信号输出电路PS可生成的最小的脉冲宽度的脉冲信号短的脉冲信号作为有效驱动信号输入至栅极端子G1。其结果是,驱动电路1能够抑制向由第一场效应晶体管驱动的装置过量地供给电能。此外,在图2中由“Min On Time”(最小时间)表示的期间,表示驱动信号输出电路PS可生成的最小的脉冲宽度的一个例子。因此,在图2所示的例子中,有效驱动信号的脉冲宽度成为比驱动信号输出电路PS可生成的最小的脉冲宽度短的脉冲宽度。
依照如上所述的结构和动作,驱动电路1能够抑制驱动信号的电压下降。此外,驱动电路1也能够被视为这样的电路,即:利用两个脉冲信号,进行有效驱动信号的生成及有效驱动信号的向第一场效应晶体管的栅极端子G1的供给的电路,其中该两个脉冲信号是通过连接在驱动信号输出电路PS的第一端子PSE1与开关电路SC的第一端子SCE1之间的传输路径的脉冲信号、以及通过连接在第一端子PSE1与延迟电路DC的第一端子DCE1之间的传输路径的脉冲信号。在像这样视为的情况下,实施方式的驱动电路1是使这两个脉冲信号从一个脉冲信号分支而生成的情况下的驱动电路1的一个例子。此外,在该情况下,也可以从彼此不同的信号源输出这两个脉冲信号。
此外,上述中说明的驱动电路1通过进行基于延迟电路DC的延迟时间的调整和基于驱动信号输出电路PS的驱动信号的脉冲宽度的调整,例如也能够与其它电路输出的信号同步,并且将所希望的脉冲宽度的驱动信号输出至被控制装置。
如上所述,实施方式的驱动电路(在上述中说明的例子中,驱动电路1)包括:驱动信号输出电路(在上述中说明的例子中,驱动信号输出电路PS),其将对第一场效应晶体管的栅极端子(在上述中说明的例子中,栅极端子G1)输入的脉冲信号,作为驱动信号从信号输出端子(在上述中说明的例子中,第一端子PSE1)输出,其中该第一场效应晶体管驱动作为进行控制的对象的装置(在上述中说明的例子中,被控制装置);具有开关元件(在上述中说明的例子中,开关元件S1)和静电电容(在上述中说明的例子中,开关电路SC的静电电容)的开关电路(在上述中说明的例子中,开关电路SC),其中,该开关元件连接于栅极端子与信号输出端子之间,切换栅极端子与信号输出端子之间的通电状态,该静电电容将与所积存的电荷相应的电压施加至开关元件的信号端子(在上述中说明的例子中,开关元件S1的栅极端子或者开关元件S1的基极端子);延迟电路(在上述中说明的例子中,延迟电路DC),其将开关元件的状态在接通状态与断开状态之间切换,使向栅极端子的驱动信号的输入延迟;逆流抑制部(在上述中说明的例子中,逆流抑制部D1),其抑制从静电电容流向驱动信号输出电路的电流的逆流。由此,驱动电路能够抑制驱动信号的电压下降。
另外,在驱动电路中,也可以采用开关元件是第二场效应晶体管(在上述中说明的例子中,为场效应晶体管的情况下的开关元件S1),信号端子是第二场效应晶体管的栅极端子的构成。
另外,在驱动电路中,也可以采用开关元件是晶体管(在上述中说明的例子中,为双极晶体管等的与场效应晶体管不同的晶体管的情况下的开关元件S1),信号端子是晶体管的基极端子的构成。
另外,在驱动电路中,也可以采用开关电路具有与开关元件分体的电容器(在上述中说明的例子中,电容器C1),开关电路所具有的静电电容包含电容器的静电电容的构成。
另外,在驱动电路中,也可以采用开关电路的静电电容包含开关元件的寄生电容的构成。
另外,在驱动电路中,也可以采用延迟电路和逆流抑制部连接于信号输出端子与信号端子之间,逆流抑制部是二极管的构成。
以上,参照附图,详细地说明了本发明的实施方式,但具体的结构并不限于该实施方式,只要不脱离发明的思想,也可以进行改变、替换、删除等。
Claims (10)
1.一种驱动电路,其特征在于,包括:
驱动信号输出电路,其将对第一场效应晶体管的栅极端子输入的脉冲信号作为驱动信号从信号输出端子输出,其中该第一场效应晶体管驱动作为进行控制的对象的装置;
具有开关元件和静电电容的开关电路,其中,所述开关元件连接于所述栅极端子与所述信号输出端子之间,切换所述栅极端子与所述信号输出端子之间的通电状态,所述静电电容将与所积存的电荷相应的电压施加至所述开关元件的信号端子;
延迟电路,其将所述开关元件的状态在接通状态和断开状态之间切换,使向所述栅极端子的所述驱动信号的输入延迟;以及
逆流抑制部,其抑制从所述静电电容流向所述驱动信号输出电路的电流的逆流。
2.如权利要求1所述的驱动电路,其特征在于:
所述开关元件是第二场效应晶体管,
所述信号端子是所述第二场效应晶体管的栅极端子。
3.如权利要求1所述的驱动电路,其特征在于:
所述开关元件是晶体管,
所述信号端子是所述晶体管的基极端子。
4.如权利要求1~3中任一项所述的驱动电路,其特征在于:
所述开关电路具有与所述开关元件分体的电容器,
所述开关电路所具有的静电电容包含所述电容器的静电电容。
5.如权利要求1~3中任一项所述的驱动电路,其特征在于:
所述开关电路的静电电容包含所述开关元件的寄生电容。
6.如权利要求4所述的驱动电路,其特征在于:
所述开关电路的静电电容包含所述开关元件的寄生电容。
7.如权利要求1~3中任一项所述的驱动电路,其特征在于:
所述延迟电路和所述逆流抑制部连接于所述信号输出端子与所述信号端子之间,
所述逆流抑制部为二极管。
8.如权利要求4所述的驱动电路,其特征在于:
所述延迟电路和所述逆流抑制部连接于所述信号输出端子与所述信号端子之间,
所述逆流抑制部为二极管。
9.如权利要求5所述的驱动电路,其特征在于:
所述延迟电路和所述逆流抑制部连接于所述信号输出端子与所述信号端子之间,
所述逆流抑制部为二极管。
10.如权利要求6所述的驱动电路,其特征在于:
所述延迟电路和所述逆流抑制部连接于所述信号输出端子与所述信号端子之间,
所述逆流抑制部是二极管。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2020-020756 | 2020-02-10 | ||
JP2020020756A JP7359016B2 (ja) | 2020-02-10 | 2020-02-10 | 駆動回路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN113258915A true CN113258915A (zh) | 2021-08-13 |
Family
ID=77176986
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110174768.0A Pending CN113258915A (zh) | 2020-02-10 | 2021-02-07 | 驱动电路 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11356091B2 (zh) |
JP (1) | JP7359016B2 (zh) |
CN (1) | CN113258915A (zh) |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0053709B1 (de) * | 1980-12-04 | 1985-03-06 | Siemens Aktiengesellschaft | Schaltungsanordnung zum Ansteuern mindestens eines Leistungs-FET |
US4438356A (en) * | 1982-03-24 | 1984-03-20 | International Rectifier Corporation | Solid state relay circuit employing MOSFET power switching devices |
US4777387A (en) * | 1984-02-21 | 1988-10-11 | International Rectifier Corporation | Fast turn-off circuit for photovoltaic driven MOSFET |
EP0153423B1 (en) * | 1984-02-20 | 1988-02-10 | HONEYWELL BULL ITALIA S.p.A. | Power fet driving circuit |
JP4226509B2 (ja) * | 2004-03-30 | 2009-02-18 | 株式会社タムラ製作所 | 電圧駆動型スイッチ素子のドライブ回路および電源装置 |
JP5139793B2 (ja) | 2007-12-21 | 2013-02-06 | 三菱電機株式会社 | 電力変換装置 |
JP2010051105A (ja) | 2008-08-22 | 2010-03-04 | Honda Motor Co Ltd | ゲート駆動回路 |
CN102315757B (zh) * | 2010-07-07 | 2014-07-09 | 台达能源技术(上海)有限公司 | 驱动功率开关元件的驱动器 |
JP5780489B2 (ja) | 2011-09-08 | 2015-09-16 | サンケン電気株式会社 | ゲート駆動回路 |
WO2014128942A1 (ja) | 2013-02-25 | 2014-08-28 | 株式会社 日立製作所 | 半導体素子の駆動装置 |
JP6557074B2 (ja) * | 2015-07-02 | 2019-08-07 | ローム株式会社 | ドライブ回路およびモジュール |
JP6698313B2 (ja) | 2015-10-27 | 2020-05-27 | ローム株式会社 | スイッチ駆動回路、スイッチ回路、および電源装置 |
-
2020
- 2020-02-10 JP JP2020020756A patent/JP7359016B2/ja active Active
-
2021
- 2021-02-07 CN CN202110174768.0A patent/CN113258915A/zh active Pending
- 2021-02-08 US US17/169,810 patent/US11356091B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US11356091B2 (en) | 2022-06-07 |
JP7359016B2 (ja) | 2023-10-11 |
US20210250022A1 (en) | 2021-08-12 |
JP2021129335A (ja) | 2021-09-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6819149B2 (en) | Gate drive device for reducing a surge voltage and switching loss | |
US7142202B2 (en) | Driving circuit and display device | |
US5963066A (en) | Semiconductor device which drives low-voltage driven switching device, using low-voltage direct current power source, a diode and a capacitor | |
US20060267671A1 (en) | Charge pump circuit for high side drive circuit and driver driving voltage circuit | |
US8031450B2 (en) | Power supply control circuit | |
US9595954B2 (en) | Method and circuit for recharging a bootstrap capacitor using a transfer capacitor | |
JP5341781B2 (ja) | 電力供給制御回路 | |
US9294093B2 (en) | Level shift circuit utilizing resistance in semiconductor substrate | |
JP2013013044A (ja) | ゲートドライブ回路 | |
JP5733627B2 (ja) | ゲートドライブ回路 | |
US20090315595A1 (en) | Output drive circuit | |
KR101603566B1 (ko) | 반도체 디바이스 구동회로 및 반도체 디바이스 구동장치 | |
US7009857B2 (en) | Soft-start charge pump circuit | |
JP4747932B2 (ja) | リレー駆動回路 | |
CA2773513A1 (en) | Driving circuit, semiconductor device having driving circuit, and switching regulator and electronic equipment using driving circuit and semiconductor device | |
JP2008182381A (ja) | 高速ゲート駆動回路 | |
JP5407618B2 (ja) | ゲート駆動回路及び電力変換回路 | |
US11128295B1 (en) | Semiconductor device | |
US20090309650A1 (en) | Booster circuit | |
CN113258915A (zh) | 驱动电路 | |
EP2489126A1 (en) | High voltage switch configuration | |
JP5226474B2 (ja) | 半導体出力回路 | |
JP6365424B2 (ja) | ブートストラップ・プリドライバ | |
CN110599969B (zh) | 显示装置 | |
CN117639742A (zh) | 功率开关电路防过冲方法及电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |