CN113130414A - 晶圆级3d封装结构及其制备方法 - Google Patents
晶圆级3d封装结构及其制备方法 Download PDFInfo
- Publication number
- CN113130414A CN113130414A CN201911405208.0A CN201911405208A CN113130414A CN 113130414 A CN113130414 A CN 113130414A CN 201911405208 A CN201911405208 A CN 201911405208A CN 113130414 A CN113130414 A CN 113130414A
- Authority
- CN
- China
- Prior art keywords
- layer
- rewiring
- package
- plastic
- plastic packaging
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000004806 packaging method and process Methods 0.000 title claims abstract description 111
- 238000002360 preparation method Methods 0.000 title claims abstract description 8
- 239000010410 layer Substances 0.000 claims abstract description 484
- 239000004033 plastic Substances 0.000 claims abstract description 119
- 229920003023 plastic Polymers 0.000 claims abstract description 119
- 229910052751 metal Inorganic materials 0.000 claims abstract description 101
- 239000002184 metal Substances 0.000 claims abstract description 101
- 239000011229 interlayer Substances 0.000 claims abstract description 62
- 229910000679 solder Inorganic materials 0.000 claims abstract description 28
- 238000000034 method Methods 0.000 claims description 64
- 238000000926 separation method Methods 0.000 claims description 22
- 238000004519 manufacturing process Methods 0.000 claims description 14
- 239000000758 substrate Substances 0.000 claims description 12
- 239000004065 semiconductor Substances 0.000 claims description 9
- 238000011049 filling Methods 0.000 claims description 7
- 238000009713 electroplating Methods 0.000 claims description 6
- 239000000126 substance Substances 0.000 claims description 5
- 238000007747 plating Methods 0.000 claims description 3
- 238000003466 welding Methods 0.000 claims 6
- 238000003825 pressing Methods 0.000 claims 1
- 230000010354 integration Effects 0.000 abstract description 7
- 230000008901 benefit Effects 0.000 abstract description 6
- 238000000465 moulding Methods 0.000 description 71
- 150000001875 compounds Chemical class 0.000 description 30
- 229920002120 photoresistant polymer Polymers 0.000 description 21
- 239000000463 material Substances 0.000 description 20
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 11
- 239000004642 Polyimide Substances 0.000 description 11
- 229910052802 copper Inorganic materials 0.000 description 11
- 239000010949 copper Substances 0.000 description 11
- 229920001721 polyimide Polymers 0.000 description 11
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 8
- 239000011248 coating agent Substances 0.000 description 8
- 238000000576 coating method Methods 0.000 description 8
- 239000003822 epoxy resin Substances 0.000 description 8
- 229920000647 polyepoxide Polymers 0.000 description 8
- 229910052719 titanium Inorganic materials 0.000 description 8
- 239000010936 titanium Substances 0.000 description 8
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 7
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 7
- UMIVXZPTRXBADB-UHFFFAOYSA-N benzocyclobutene Chemical compound C1=CC=C2CCC2=C1 UMIVXZPTRXBADB-UHFFFAOYSA-N 0.000 description 7
- 229920002577 polybenzoxazole Polymers 0.000 description 7
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 6
- 229910052782 aluminium Inorganic materials 0.000 description 6
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 6
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 6
- 229910052737 gold Inorganic materials 0.000 description 6
- 239000010931 gold Substances 0.000 description 6
- 229920000642 polymer Polymers 0.000 description 6
- 229910052709 silver Inorganic materials 0.000 description 6
- 239000004332 silver Substances 0.000 description 6
- 239000004593 Epoxy Substances 0.000 description 5
- 239000011521 glass Substances 0.000 description 5
- 229910052814 silicon oxide Inorganic materials 0.000 description 5
- 229920002379 silicone rubber Polymers 0.000 description 5
- YCKRFDGAMUMZLT-UHFFFAOYSA-N Fluorine atom Chemical compound [F] YCKRFDGAMUMZLT-UHFFFAOYSA-N 0.000 description 4
- 238000005530 etching Methods 0.000 description 4
- 229910052731 fluorine Inorganic materials 0.000 description 4
- 239000011737 fluorine Substances 0.000 description 4
- 229910052759 nickel Inorganic materials 0.000 description 4
- 239000005360 phosphosilicate glass Substances 0.000 description 4
- 229920001296 polysiloxane Polymers 0.000 description 4
- 238000007772 electroless plating Methods 0.000 description 3
- 239000004945 silicone rubber Substances 0.000 description 3
- 238000004528 spin coating Methods 0.000 description 3
- 239000002313 adhesive film Substances 0.000 description 2
- 239000012790 adhesive layer Substances 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 238000009826 distribution Methods 0.000 description 2
- 238000007689 inspection Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 238000005240 physical vapour deposition Methods 0.000 description 2
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 2
- 238000007517 polishing process Methods 0.000 description 2
- 239000000741 silica gel Substances 0.000 description 2
- 229910002027 silica gel Inorganic materials 0.000 description 2
- 229910000881 Cu alloy Inorganic materials 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- 238000013473 artificial intelligence Methods 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000000919 ceramic Substances 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 238000004140 cleaning Methods 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- IUYOGGFTLHZHEG-UHFFFAOYSA-N copper titanium Chemical compound [Ti].[Cu] IUYOGGFTLHZHEG-UHFFFAOYSA-N 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 238000005553 drilling Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000000227 grinding Methods 0.000 description 1
- LNEPOXFFQSENCJ-UHFFFAOYSA-N haloperidol Chemical compound C1CC(O)(C=2C=CC(Cl)=CC=2)CCN1CCCC(=O)C1=CC=C(F)C=C1 LNEPOXFFQSENCJ-UHFFFAOYSA-N 0.000 description 1
- 238000012536 packaging technology Methods 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000002210 silicon-based material Substances 0.000 description 1
- 238000005476 soldering Methods 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
- 150000003608 titanium Chemical class 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3114—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed the device being a chip scale package, e.g. CSP
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/48—Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the subgroups H01L21/06 - H01L21/326
- H01L21/4814—Conductive parts
- H01L21/4846—Leads on or in insulating or insulated substrates, e.g. metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the subgroups H01L21/06 - H01L21/326, e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/28—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
- H01L23/31—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
- H01L23/3107—Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
- H01L23/3135—Double encapsulation or coating and encapsulation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49811—Additional leads joined to the metallisation on the insulating substrate, e.g. pins, bumps, wires, flat leads
- H01L23/49816—Spherical bumps on the substrate for external connection, e.g. ball grid arrays [BGA]
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Ceramic Engineering (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
Abstract
本发明提供一种晶圆级3D封装结构及其制备方法,其中,晶圆级3D封装结构包括重新布线层、第一电连接结构、第一塑封层、第一层间金属层、第二电连接结构、第二塑封层、第二层间金属层、芯片、焊球凸块及第三塑封层。本发明可实现芯片的晶圆级3D封装,且在晶圆级3D封装结构中,用于塑封的第二塑封层将第一塑封层塑封在第二塑封层的内部,且第三塑封层将第二塑封层塑封在第三塑封层的内部,从而形成依次包覆的塑封层,可使晶圆级3D封装结构具有较好的尺寸收益、集成度及可靠性。
Description
技术领域
本发明涉及半导体封装技术领域,特别是涉及一种晶圆级3D封装结构及其制备方法。
背景技术
随着芯片与电子产品中高性能、小尺寸、高可靠性以及超低功耗的要求越来越高,促使先进封装技术不断突破发展,同时在人工智能、自动驾驶、5G网络、物联网等新兴产业的发展下,使得三维(3D)集成先进封装的需求越来越强烈。
在传统板级模组中,在尝试3D封装时,需要较复杂的工序,3D封装实现度非常低,从而难以实践正、反两面导通的封装方式。而现有的3D封装结构中,由于需要多次堆叠塑封,从而降低了3D封装结构的尺寸收益、集成度及可靠性等。
因此,在先进晶圆级封装工艺范畴中,提供一种具有较好的尺寸收益、高集成度及优异的可靠性等的晶圆级3D封装结构及其制备方法,实属必要。
发明内容
鉴于以上所述现有技术的缺点,本发明的目的在于提供一种晶圆级3D封装结构及其制备方法,用于实现3D封装,并解决现有3D封装结构存在的尺寸收益、集成度及可靠性等较低的问题。
为实现上述目的及其他相关目的,本发明一种晶圆级3D封装结构,所述晶圆级3D封装结构包括:
重新布线层,包括相对的第一表面及第二表面;
第一电连接结构,位于所述重新布线层的第一表面,且与所述重新布线层电连接;
第一塑封层,位于所述重新布线层的第一表面,将所述第一电连接结构塑封,且所述第一塑封层在所述重新布线层的第一表面的正投影位于所述重新布线层的第一表面内;
第一层间金属层,位于所述第一塑封层远离所述重新布线层的表面,且与所述第一电连接结构电连接;
第二电连接结构,位于所述第一层间金属层的表面,且与所述第一层间金属层电连接;
第二塑封层,位于所述重新布线层的第一表面,将所述重新布线层、第一塑封层、第一层间金属层及第二电连接结构塑封,且所述第二塑封层在所述重新布线层的第一表面的正投影与所述重新布线层的第一表面重合;
第二层间金属层,位于所述第二塑封层远离所述重新布线层的表面,且与所述第二电连接结构电连接;
芯片,倒装键合于所述重新布线层的第二表面,且与所述重新布线层电连接;
焊球凸块,位于所述重新布线层的第二表面,且与所述重新布线层电连接;
第三塑封层,位于所述重新布线层的第二表面,将所述重新布线层、芯片、焊球凸块及第二塑封层塑封,且显露部分所述焊球凸块。
可选地,所述第一塑封层的宽度范围包括285mm~295mm;所述第二塑封层的宽度范围包括290mm~300mm;所述第三塑封层的宽度范围包括295mm~305mm。
可选地,还包括位于所述第一塑封层远离所述重新布线层的表面的第一层间介电层。
可选地,所述第一电连接结构包括焊线或导电柱;所述第二电连接结构包括焊线或导电柱。
可选地,所述焊线或导电柱的底部还包括横截面积大于所述焊线或导电柱的金属连接件。
可选地,所述第一塑封层的内部及第二塑封层的内部中的一种或组合还包括半导体芯片。
可选地,所述芯片与所述重新布线层的第二表面之间还包括填充层。
可选地,任一上述的晶圆级3D封装结构包括晶圆级3D天线封装结构。
本发明还提供一种晶圆级3D封装结构的制备方法,包括以下步骤:
提供支撑基底,于所述支撑基底上形成分离层;
于所述分离层上形成重新布线层,所述重新布线层包括与所述分离层相接触的第二表面及相对的第一表面;
于所述重新布线层的第一表面上形成与所述重新布线层电连接的第一电连接结构;
于所述重新布线层的第一表面上形成第一塑封层,以将所述第一电连接结构塑封,且所述第一塑封层在所述重新布线层的第一表面的正投影位于所述重新布线层的第一表面内;
于所述第一塑封层远离所述重新布线层的表面形成与所述第一电连接结构电连接的第一层间金属层;
于所述第一层间金属层上形成与所述第一层间金属层电连接的第二电连接结构;
于所述重新布线层的第一表面形成第二塑封层,以将所述重新布线层、第一塑封层、第一层间金属层及第二电连接结构塑封,且所述第二塑封层在所述重新布线层的第一表面的正投影与所述重新布线层的第一表面重合;
于所述第二塑封层远离所述重新布线层的表面形成与所述第二电连接结构电连接的第二层间金属层;
去除所述分离层及支撑基底,以显露所述重新布线层的第二表面;
提供芯片,将所述芯片倒装键合于所述重新布线层的第二表面,且与所述重新布线层电连接;
于所述重新布线层的第二表面上形成与所述重新布线层电连接的焊球凸块;
于所述重新布线层的第二表面形成第三塑封层,以将所述重新布线层、芯片、焊球凸块及第二塑封层塑封,且显露部分所述焊球凸块。
可选地,形成所述第一塑封层、第二塑封层及第三塑封层的方法包括模压法;其中,形成的所述第一塑封层的宽度范围包括285mm~295nm;形成的所述第二塑封层的宽度范围包括290mm~300mm;形成的所述第三塑封层的宽度范围包括295mm~305mm。
可选地,还包括于所述第一塑封层远离所述重新布线层的表面形成第一层间介电层的步骤。
可选地,形成所述第一电连接结构的方法包括采用焊线法形成焊线或采用电镀及化学镀中的一种形成导电柱;形成所述第二电连接结构的方法包括采用焊线法形成焊线或采用电镀及化学镀中的一种形成导电柱。
可选地,还包括在所述焊线或导电柱的底部形成横截面积大于所述焊线或导电柱的金属连接件的步骤。
可选地,还包括在所述第一塑封层的内部及第二塑封层的内部中的一种或组合形成半导体芯片的步骤。
如上所述,本发明的晶圆级3D封装结构及其制备方法,其中,晶圆级3D封装结构包括重新布线层、第一电连接结构、第一塑封层、第一层间金属层、第二电连接结构、第二塑封层、第二层间金属层、芯片、焊球凸块及第三塑封层。本发明可实现芯片的晶圆级3D封装,且在晶圆级3D封装结构中,用于塑封的第二塑封层将第一塑封层塑封在第二塑封层的内部,且第三塑封层将第二塑封层塑封在第三塑封层的内部,从而形成依次包覆的塑封层,可使晶圆级3D封装结构具有较好的尺寸收益、集成度及可靠性。
附图说明
图1显示为本发明中晶圆级3D封装结构的制备工艺流程图。
图2至图16显示为本发明中晶圆级3D封装结构在制备过程中各步骤所得结构的截面结构示意图;其中,图16显示为本发明中晶圆级3D封装结构的截面结构示意图。
元件标号说明
100 支撑基底
110 分离层
120 重新布线层
121 第一布线介电层
122 第二布线介电层
123 第三布线介电层
131 第一布线金属层
1311 种子层
1312 金属层
132 第二布线金属层
133 第三布线金属层
141 第一金属连接件
142 第二金属连接件
151 第一电连接结构
152 第二电连接结构
161 第一塑封层
162 第二塑封层
163 第三塑封层
171 第一层间金属层
172 第二层间金属层
181 第一层间介电层
190 芯片
200 焊球凸块
210 填充层
具体实施方式
以下通过特定的具体实例说明本发明的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本发明的其他优点与功效。本发明还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本发明的精神下进行各种修饰或改变。
请参阅图1至图16。需要说明的是,本实施例中所提供的图示仅以示意方式说明本发明的基本构想,虽图示中仅显示与本发明中有关的组件而非按照实际实施时的组件数目、形状及尺寸绘制,其实际实施时各组件的形态、数量及比例可为一种随意的改变,且其组件布局型态也可能更为复杂。
请参阅图16,本发明提供一种晶圆级3D封装结构,所述晶圆级3D封装结构包括:重新布线层120、第一电连接结构151、第一塑封层161、第一层间金属层171、第二电连接结构152、第二塑封层162、第二层间金属层172、芯片190、焊球凸块200及第三塑封层163。
具体的,所述重新布线层120包括相对的第一表面及第二表面;所述第一电连接结构151位于所述重新布线层120的第一表面,且与所述重新布线层120电连接;所述第一塑封层161位于所述重新布线层120的第一表面,将所述第一电连接结构151塑封,且所述第一塑封层161在所述重新布线层120的第一表面的正投影位于所述重新布线层120的第一表面内;所述第一层间金属层171位于所述第一塑封层161远离所述重新布线层120的表面,且与所述第一电连接结构151电连接;所述第二电连接结构152位于所述第一层间金属层171的表面,且与所述第一层间金属层171电连接;所述第二塑封层162位于所述重新布线层120的第一表面,将所述重新布线层120、第一塑封层161、第一层间金属层171及第二电连接结构152塑封,且所述第二塑封层162在所述重新布线层120的第一表面的正投影与所述重新布线层120的第一表面重合;所述第二层间金属层172位于所述第二塑封层162远离所述重新布线层120的表面,且与所述第二电连接结构152电连接;所述芯片190倒装键合于所述重新布线层120的第二表面,且与所述重新布线层120电连接;所述焊球凸块200位于所述重新布线层120的第二表面,且与所述重新布线层120电连接;所述第三塑封层163位于所述重新布线层120的第二表面,将所述重新布线层120、芯片190、焊球凸块200及第二塑封层162塑封,且显露部分所述焊球凸块200。
本发明可实现所述芯片190的晶圆级3D封装,且在所述晶圆级3D封装结构中,用于塑封的所述第二塑封层162将所述第一塑封层161塑封在所述第二塑封层162的内部,且所述第三塑封层163将所述第二塑封层162塑封在所述第三塑封层163的内部,从而形成依次包覆的塑封层,可使所述晶圆级3D封装结构具有较好的尺寸收益、集成度及优可靠性。
作为示例,所述第一塑封层161的宽度范围包括285mm~295mm;所述第二塑封层162的宽度范围包括290mm~300mm;所述第三塑封层163的宽度范围包括295mm~305mm。所述第一塑封层161、第二塑封层162及第三塑封层163的材料可包括但不仅限于聚合物、聚酰亚胺、硅胶或环氧树脂等。
具体的,所述第一塑封层161的宽度范围可包括290mm、291mm、294mm、295mm等;所述第二塑封层162的宽度范围可包括294mm、297mm、300mm等;所述第三塑封层163的宽度范围包括295mm、300mm、305mm等。其中,所述第一塑封层161的宽度、第二塑封层162的宽度及第三塑封层163的宽度,在确保自外而内依次包覆的前提下,可根据具体的需要进行设置,如本实施中,优选所述第一塑封层161的宽度为294mm、第二塑封层162的宽度为297mm及第三塑封层163的宽度为300mm,但并非局限于此。
作为示例,所述重新布线层120包括依次叠置的第一布线介电层121、第一布线金属层131、第二布线介电层122、第二布线金属层132、第三布线介电层123及第三布线金属层133。
具体的,所述第一布线金属层131可包括种子层1311及金属层1312,同理,所述第二布线金属层132及第三布线金属层133也可包括所述种子层及金属层。其中,介电层的材料可选用如环氧树脂(Epoxy)、硅橡胶(silicone rubber)、聚酰亚胺(PI)、聚苯并恶唑(PBO)、苯并环丁烯(BCB)、氧化硅、磷硅玻璃及含氟玻璃中的任一种;所述种子层的材料可选用钛及铜中的至少一种;所述金属层的材料可采用铜、铝、镍、金、银、钛中的一种或两种以上的组合。
作为示例,还包括位于所述第一塑封层161远离所述重新布线层120的表面的第一层间介电层181。
具体的,通过所述第一层间介电层181可提高所述第二塑封层162与所述第一塑封层161的结合力,以及提高所述第二电连接结构152与所述第一层间金属层171之间的结合牢固度,从而提高产品的可靠性。其中,所述第一层间介电层181的材料可包括环氧树脂、硅橡胶、PI、PBO、BCB、氧化硅、磷硅玻璃及含氟玻璃中的一种。
作为示例,所述第一电连接结构151包括焊线或导电柱;所述第二电连接结构152包括焊线或导电柱。进一步的,所述焊线或导电柱的底部还可包括横截面积大于所述焊线或导电柱的金属连接件。所述第一电连接结构151、第二电连接结构152及金属连接件的材料可包括铜、铝、镍、金、银、钛中的一种材料或两种以上的组合。
具体的,如图16,所述金属连接件可包括位于所述第一电连接结构151底部的第一金属连接件141及位于所述第二电连接结构152底部的第二金属连接件142,通过所述金属连接件,可便于所述第一电连接结构151及第二电连接结构152的制备,且可提高所述第一电连接结构151与所述重新布线层120的结合牢固度,以及所述第二电连接结构152与所述第一层间金属层171的结合牢固度。
作为示例,所述第一塑封层161的内部及第二塑封层162的内部中的一种或组合还可包括半导体芯片(未图示)。
具体的,所述半导体芯片与所述芯片190的种类可包括有源芯片及无源芯片中的一种,具体可根据需要进行选择,如可包括主动组件及被动组件中的一种或组合,所述主动组件可包括PMIC(Power Management IC)电源管理芯片、收射器芯片、接收器芯片中的一种或组合,所述被动组件可包括电阻、电容及电感中的一种或组合。
作为示例,所述芯片190与所述重新布线层120的第二表面之间还可包括填充层210,以通过所述填充层210提高所述芯片190与所述重新布线层120的结合牢固度,并保护所述重新布线层120及所述芯片190;其中,所述底部填充层190的材料可包括环氧树脂。
作为示例,上述的晶圆级3D封装结构可包括晶圆级3D天线封装结构,如所述第一电连接结构151及第二电连接结构152可为馈电线,所述第一层间金属层171及第二层间金属层可为天线金属层。
如图1,本发明还提供一种晶圆级3D封装结构的制备方法,该方法可用以制备上述晶圆级3D封装结构,但上述晶圆级3D封装结构的制备方法并非局限于此。
如图2,首先提供支撑基底100,于所述支撑基底100上形成分离层110。
作为示例,所述支撑基底100的材料可以为硅、玻璃、氧化硅、陶瓷、聚合物以及金属中的一种或两种以上的复合材料,其形状可以为圆形、方形或其它任意所需形状。优选地,本实施例中,所述支撑基底100为具有圆形形貌的硅材料。
作为示例,所述分离层110可以包括聚合物层或带状粘附层,如所述分离层110的材料可以选自双面均具有粘性的胶膜,并通过自动贴片工艺进行贴合;或所述分离层110的材料可以选自通过旋涂工艺制作的粘合层。本实施例中,所述分离层110优选为UV胶膜,其在UV光(紫外光)照射后,可便于进行分离工艺。当然,在其他示例中,所分离层110也可以选用采用物理气相沉积法或化学气相沉积法形成的其他材料层,如环氧树脂(Epoxy)、硅橡胶(silicone rubber)、聚酰亚胺(PI)、聚苯并恶唑(PBO)、苯并环丁烯(BCB)等,并在后续的去除工艺中,可采用如研磨法进行去除。
接着,参阅图3~图7,于所述分离层110上形成重新布线层120,所述重新布线层120包括与所述分离层110相接触的第二表面及相对的第一表面。
作为示例,于所述分离层110上形成所述重新布线层120可以包括如下步骤:
如图3,于所述分离层110的表面上依次进行涂布、曝光及烘烤的工艺,以于所述分离层110上形成第一布线介电层121。
如图4,于所述第一布线介电层121的表面上形成第一布线金属层131,其中包括于所述第一布线介电层121的表面上形成种子层1311以及金属层1312的步骤。如可在所述第一布线介电层121的表面上形成所述种子层1311,而后进行涂布、曝光、显影光刻胶,以形成图形化的光刻胶(未图示),并基于图形化的光刻胶,形成所述金属层1312,之后再去除光刻胶,并对所述种子层1311进行刻蚀,以形成所述第一布线金属层131,当然还可包括电性及外观检测的步骤,以进一步提高产品性能。
如图5,于所述第一布线介电层121的表面上沉积第二布线介电层122,并进行涂布、曝光、显影及烘烤的工艺,以于所述第一布线介电层121上形成图形化的第二布线介电层122。
如图6,基于图形化的所述第二布线介电层122,于所述第二布线介电层122的表面上形成第二布线金属层132,具体可包括形成所述种子层,涂布、曝光、显影光刻胶,形成所述金属层,去除光刻胶,刻蚀所述种子层,以形成所述第二布线金属层132,当然还可包括电性及外观检测的步骤,以进一步提高产品性能。
如图7,于所述第二布线介电层122的表面上依次形成第三布线介电层123及第三布线金属133,具体可包括涂布、曝光、显影及烘烤的步骤,形成图形化的所述第三布线介电层123;而后形成所述种子层,并进行涂布、曝光、显影光刻胶,形成图形化的光刻胶,并形成所述金属层,去除光刻胶,以及刻蚀所述种子层,以形成所述第三布线金属层133,当然还可包括电性及外观检测的步骤,以进一步提高产品性能。
作为示例,所述第一布线介电层121、第二布线介电层122及第三布线介电层123的材料可以包括采用环氧树脂、硅胶、PI、PBO、BCB、氧化硅、磷硅玻璃及含氟玻璃中的任一种;制备方法可包括诸如旋涂、PVD、CVD、等离子增强CVD等工艺形成。
作为示例,可以采用但不仅限于溅射工艺形成所述种子层1311;所述种子层1311的材料可以包括钛及铜中的至少一种;具体的,所述种子层1311可以为钛层,也可以为铜层,也可以为钛层和铜层的叠层结构,还可以为钛铜合金层。
作为示例,所述第一布线金属层131、第二布线金属层132及第三布线金属层133可以包括单层金属层,也可以包括两层或多层金属层,其材料可以包括铜、铝、镍、金、银、钛中的一种或两种以上的组合。
如图9,于所述重新布线层120的第一表面上形成与所述重新布线层120电连接的第一电连接结构151。
作为示例,所述第一电连接结构151包括焊线或导电柱,其中,可以采用焊线法形成所述焊线,或采用电镀及化学镀中的一种形成所述导电柱。
具体的,所述焊线或导电柱的材料可包括金、银、铜及铝中的一种或组合;所述焊线法可包括如热压焊线工艺、超声波焊线工艺及热压超声波焊线工艺中的一种或组合。所述第一电连接结构151的数量及位置分布可以根据实际需要进行设定,图9中仅以示意出2根所述第一电连接结构151作为示例,在实际示例中,所述第一电连接结构151的数量并不以此为限。
作为示例,所述焊线或导电柱的底部还可包括横截面积大于所述焊线或导电柱的金属连接件。
如图8,在所述第三布线金属层133的表面还可包括进行涂布、曝光、显影的步骤,以形成图形化的光刻胶,并基于图形化的光刻胶形成所述金属层,并进行去胶的步骤,以形成第一金属连接件141。可以理解,当在制备所述第三布线金属层133时,位于所述第三布线金属层133下方的所述种子层,可在形成所述第一金属连接件141后,通过刻蚀去除,具体步骤此处不作过分限制。
如图9~图10,于所述重新布线层120的第一表面上形成第一塑封层161,以将所述第一电连接结构151塑封,且所述第一塑封层161在所述重新布线层120的第一表面的正投影位于所述重新布线层120的第一表面内。
作为示例,形成所述第一塑封层161的方法优选为可制备尺寸较为精准的封装结构的模压法,其中,形成的所述第一塑封层161的宽度范围包括285mm~295nm,如可包括290mm、291mm、294mm、295mm等。所述第一塑封层161的材料可以包括但不仅限于聚合物、聚酰亚胺、硅胶或环氧树脂等。本实施例中,优选所述第一塑封层161的宽度为294mm。
作为示例,初始形成的所述第一塑封层161的上表面可以高于所述第一电连接结构151,如图9所示,此时,在形成所述第一塑封层161之后,还需执行将所述第一塑封层161进行减薄的工艺,具体的,可以采用但不仅限于化学机械研磨工艺对所述第一塑封层161进行减薄,使得保留的所述第一塑封层161的表面与所述第一电连接结构151的表面相平齐。如图10所示,当然,在其他示例中,初始形成的所述第一塑封层161的表面也可与所述第一电连接结构151的表面相平齐,则可以节省对所述第一塑封层161进行减薄的工艺。
接着,如图11,于所述第一塑封层161远离所述重新布线层120的表面形成与所述第一电连接结构151电连接的第一层间金属层171。
具体的,可先于所述第一塑封层161的表面上形成所述种子层,而后采用涂布、曝光、显影的工艺,形成图形化的光刻胶,之后基于图形化的光刻胶,形成所述金属层,再去除光刻胶,并刻蚀所述种子层,从而形成所述第一层间金属层171,当然还可包括电性及外观的检测步骤。
作为示例,如图12,还可包括于所述第一塑封层161远离所述重新布线层120的表面形成第一层间介电层181的步骤,以通过所述第一层间介电层181增强所述第一塑封层161与后续形成的第二塑封层162的结合力,提高后续制备的第二电连接结构152与所述第一层间金属层171的结合力。
具体的,所述第一层间介电层181的材料可以采用环氧树脂、硅胶、PI、PBO、BCB、氧化硅、磷硅玻璃及含氟玻璃中的一种,并可以采用诸如旋涂、CVD、等离子增强CVD等工艺形成;所述第一层间金属层171的材料可以包括铜、铝、镍、金、银、钛中的一种或两种以上的组合。
如图13,于所述第一层间金属层171上形成与所述第一层间金属层171电连接的第二电连接结构152。
作为示例,所述第二电连接结构152可包括焊线或导电柱,其中,可以采用焊线法形成所述焊线,或采用电镀及化学镀中的一种形成所述导电柱。
具体的,所述焊线或导电柱的材料可包括金、银、铜及铝中的一种或组合;所述焊线法可包括如热压焊线工艺、超声波焊线工艺及热压超声波焊线工艺中的一种或组合。所述第二电连接结构152的数量及位置分布可以根据实际需要进行设定,图13中仅以示意出2根所述第二电连接结构152作为示例,在实际示例中,所述第二电连接结构152的数量并不以此为限。
作为示例,所述焊线或导电柱的底部还包括横截面积大于所述焊线或导电柱的金属连接件。
如图12,在形成所述第一层间介电层181时,可包括进行涂布、曝光、显影的步骤,以形成图形化的所述第一层间介电层181,并基于所述第一层间介电层181形成所述种子层,而后进行涂布、曝光、显影以形成图形化的光刻胶,并基于图形化的光刻胶形成所述金属层,进行去胶,以及刻蚀所述种子层的步骤,以形成第二金属连接件142。
如图13,于所述重新布线层120的第一表面形成第二塑封层162,以将所述重新布线层120、第一塑封层161、第一层间金属层171及第二电连接结构152塑封,且所述第二塑封层162在所述重新布线层120的第一表面的正投影与所述重新布线层120的第一表面重合。
作为示例,形成所述第二塑封层162的方法优选为可制备尺寸较为精准的封装结构的模压法,其中,形成的所述第二塑封层162的宽度范围包括290mm~300mm,如可包括294mm、297mm、300mm等。所述第二塑封层162的材料可以包括但不仅限于聚合物、聚酰亚胺、硅胶或环氧树脂等,本实施例中,优选所述第二塑封层162的宽度范围为297mm。
作为示例,初始形成的所述第二塑封层162的上表面可以高于所述第二电连接结构152,此时,在形成所述第二塑封层162之后,还需执行将所述第二塑封层162进行减薄的工艺,具体的,可以采用但不仅限于化学机械研磨工艺对所述第二塑封层162进行减薄,使得保留的所述第二塑封层162的表面与所述第二电连接结构152的表面相平齐。当然,在其他示例中,初始形成的所述第二塑封层162的表面也可与所述第二电连接结构152的表面相平齐,则可以节省对所述第二塑封层162进行减薄的工艺。
接着,如图14,于所述第二塑封层162远离所述重新布线层120的表面形成与所述第二电连接结构152电连接的第二层间金属层172。其中,形成所述第二层间金属层172的步骤可包括形成所述种子层,进行涂布、曝光、显影的步骤,以形成图形化的光刻胶,基于所述光刻胶,形成所述金属层,去除光刻胶,刻蚀所述种子层,以形成所述第二层间金属层172。
接着,如图15,去除所述分离层110及支撑基底100,以显露所述重新布线层120的第二表面;提供芯片190,将所述芯片190倒装键合于所述重新布线层120的第二表面,且与所述重新布线层120电连接;于所述重新布线层120的第二表面上形成与所述重新布线层120电连接的焊球凸块200。
具体的,可采用激光解胶的方法,剥离所述分离层110,以显露所述第一布线介电层121,而后采用激光钻孔的方法,以显露所述第一布线金属层131,以便于后续所述芯片190及所述焊球凸块200进行电连接。其中,优选采用倒装键合工艺,于所述第一布线介电层121上形成所述芯片190,而后进行植球、回流焊及清洗的步骤,以固定所述芯片190及所述焊球凸块200,且优先键合所述芯片190可降低对所述芯片190的接触垫的污染,以提供产品质量。
作为示例,所述芯片190可包括有源芯片及无源芯片中的一种,具体可根据需要进行选择,如可包括主动组件及被动组件中的一种或组合,所述主动组件可包括PMIC(PowerManagement IC)电源管理芯片、收射器芯片、接收器芯片中的一种或组合;所述被动组件可包括电阻、电容及电感中的一种或组合;所述焊球凸块200可包括铜及锡中的至少一种。
作为示例,还可包括在所述芯片190与所述重新布线层120的第二表面之间形成填充层210的步骤,以提高所述芯片190与所述重新布线层120的结合强度并保护所述重新布线层120及所述芯片190,所述填充层210的材料可包括环氧树脂。
最后,如图16,于所述重新布线120的第二表面形成第三塑封层163,以将所述重新布线层120、芯片190、焊球凸块200及第二塑封层162塑封,且显露部分所述焊球凸块200。
作为示例,形成所述第三塑封层163的方法优选为可制备尺寸较为精准的封装结构的模压法,其中,形成的所述第三塑封层163的宽度范围可包括295mm~305mm,如可包括295mm、300mm、305mm等。所述第三塑封层163的材料可以包括但不仅限于聚合物、聚酰亚胺、硅胶或环氧树脂等。其中形成的所述第三塑封层162的表面低于所述焊球凸块200,以便于后续通过所述焊球凸块200进行电性引出。本实施例中,优选所述第三塑封层163的宽度范围为300mm,但并非局限于此。
作为示例,还可包括在所述第一塑封层161的内部及第二塑封层162的内部中的一种或组合形成半导体芯片(未图示)的步骤。其中,所述半导体芯片的种类可同所述芯片190,此处不作赘述。
综上所述,本发明的晶圆级3D封装结构及其制备方法,其中,晶圆级3D封装结构包括重新布线层、第一电连接结构、第一塑封层、第一层间金属层、第二电连接结构、第二塑封层、第二层间金属层、芯片、焊球凸块及第三塑封层。本发明可实现芯片的晶圆级3D封装,且在晶圆级3D封装结构中,用于塑封的第二塑封层将第一塑封层塑封在第二塑封层的内部,且第三塑封层将第二塑封层塑封在第三塑封层的内部,从而形成依次包覆的塑封层,可使晶圆级3D封装结构具有较好的尺寸收益、集成度及可靠性。
上述实施方式仅例示性说明本发明的原理及其功效,而非用于限制本发明。任何熟悉此技术的人士皆可在不违背本发明的精神及范畴下,对上述实施方式进行修饰或改变。因此,举凡所属技术领域中具有通常知识者在未脱离本发明所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本发明的权利要求所涵盖。
Claims (14)
1.一种晶圆级3D封装结构,其特征在于,所述晶圆级3D封装结构包括:
重新布线层,包括相对的第一表面及第二表面;
第一电连接结构,位于所述重新布线层的第一表面,且与所述重新布线层电连接;
第一塑封层,位于所述重新布线层的第一表面,将所述第一电连接结构塑封,且所述第一塑封层在所述重新布线层的第一表面的正投影位于所述重新布线层的第一表面内;
第一层间金属层,位于所述第一塑封层远离所述重新布线层的表面,且与所述第一电连接结构电连接;
第二电连接结构,位于所述第一层间金属层的表面,且与所述第一层间金属层电连接;
第二塑封层,位于所述重新布线层的第一表面,将所述重新布线层、第一塑封层、第一层间金属层及第二电连接结构塑封,且所述第二塑封层在所述重新布线层的第一表面的正投影与所述重新布线层的第一表面重合;
第二层间金属层,位于所述第二塑封层远离所述重新布线层的表面,且与所述第二电连接结构电连接;
芯片,倒装键合于所述重新布线层的第二表面,且与所述重新布线层电连接;
焊球凸块,位于所述重新布线层的第二表面,且与所述重新布线层电连接;
第三塑封层,位于所述重新布线层的第二表面,将所述重新布线层、芯片、焊球凸块及第二塑封层塑封,且显露部分所述焊球凸块。
2.根据权利要求1所述的晶圆级3D封装结构,其特征在于:所述第一塑封层的宽度范围包括285mm~295mm;所述第二塑封层的宽度范围包括290mm~300mm;所述第三塑封层的宽度范围包括295mm~305mm。
3.根据权利要求1所述的晶圆级3D封装结构,其特征在于:还包括位于所述第一塑封层远离所述重新布线层的表面的第一层间介电层。
4.根据权利要求1所述的晶圆级3D封装结构,其特征在于:所述第一电连接结构包括焊线或导电柱;所述第二电连接结构包括焊线或导电柱。
5.根据权利要求4所述的晶圆级3D封装结构,其特征在于:所述焊线或导电柱的底部还包括横截面积大于所述焊线或导电柱的金属连接件。
6.根据权利要求1所述的晶圆级3D封装结构,其特征在于:所述第一塑封层的内部及第二塑封层的内部中的一种或组合还包括半导体芯片。
7.根据权利要求1所述的晶圆级3D封装结构,其特征在于:所述芯片与所述重新布线层的第二表面之间还包括填充层。
8.根据权利要求1~7中任一所述的晶圆级3D封装结构,其特征在于:所述晶圆级3D封装结构包括晶圆级3D天线封装结构。
9.一种晶圆级3D封装结构的制备方法,其特征在于,包括以下步骤:
提供支撑基底,于所述支撑基底上形成分离层;
于所述分离层上形成重新布线层,所述重新布线层包括与所述分离层相接触的第二表面及相对的第一表面;
于所述重新布线层的第一表面上形成与所述重新布线层电连接的第一电连接结构;
于所述重新布线层的第一表面上形成第一塑封层,以将所述第一电连接结构塑封,且所述第一塑封层在所述重新布线层的第一表面的正投影位于所述重新布线层的第一表面内;
于所述第一塑封层远离所述重新布线层的表面形成与所述第一电连接结构电连接的第一层间金属层;
于所述第一层间金属层上形成与所述第一层间金属层电连接的第二电连接结构;
于所述重新布线层的第一表面形成第二塑封层,以将所述重新布线层、第一塑封层、第一层间金属层及第二电连接结构塑封,且所述第二塑封层在所述重新布线层的第一表面的正投影与所述重新布线层的第一表面重合;
于所述第二塑封层远离所述重新布线层的表面形成与所述第二电连接结构电连接的第二层间金属层;
去除所述分离层及支撑基底,以显露所述重新布线层的第二表面;
提供芯片,将所述芯片倒装键合于所述重新布线层的第二表面,且与所述重新布线层电连接;
于所述重新布线层的第二表面上形成与所述重新布线层电连接的焊球凸块;
于所述重新布线层的第二表面形成第三塑封层,以将所述重新布线层、芯片、焊球凸块及第二塑封层塑封,且显露部分所述焊球凸块。
10.根据权利要求9所述的晶圆级3D封装结构的制备方法,其特征在于:形成所述第一塑封层、第二塑封层及第三塑封层的方法包括模压法;其中,形成的所述第一塑封层的宽度范围包括285mm~295nm;形成的所述第二塑封层的宽度范围包括290mm~300mm;形成的所述第三塑封层的宽度范围包括295mm~305mm。
11.根据权利要求9所述的晶圆级3D封装结构的制备方法,其特征在于:还包括于所述第一塑封层远离所述重新布线层的表面形成第一层间介电层的步骤。
12.根据权利要求9所述的晶圆级3D封装结构的制备方法,其特征在于:形成所述第一电连接结构的方法包括采用焊线法形成焊线或采用电镀及化学镀中的一种形成导电柱;形成所述第二电连接结构的方法包括采用焊线法形成焊线或采用电镀及化学镀中的一种形成导电柱。
13.根据权利要求12所述的晶圆级3D封装结构的制备方法,其特征在于:还包括在所述焊线或导电柱的底部形成横截面积大于所述焊线或导电柱的金属连接件的步骤。
14.根据权利要求9所述的晶圆级3D封装结构的制备方法,其特征在于:还包括在所述第一塑封层的内部及第二塑封层的内部中的一种或组合形成半导体芯片的步骤。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911405208.0A CN113130414A (zh) | 2019-12-31 | 2019-12-31 | 晶圆级3d封装结构及其制备方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201911405208.0A CN113130414A (zh) | 2019-12-31 | 2019-12-31 | 晶圆级3d封装结构及其制备方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN113130414A true CN113130414A (zh) | 2021-07-16 |
Family
ID=76768636
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201911405208.0A Pending CN113130414A (zh) | 2019-12-31 | 2019-12-31 | 晶圆级3d封装结构及其制备方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN113130414A (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114975137A (zh) * | 2021-11-02 | 2022-08-30 | 盛合晶微半导体(江阴)有限公司 | 晶圆级封装结构及其制备方法 |
WO2023236159A1 (zh) * | 2022-06-09 | 2023-12-14 | 华为技术有限公司 | 芯片封装结构及其制备方法、电子设备 |
-
2019
- 2019-12-31 CN CN201911405208.0A patent/CN113130414A/zh active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN114975137A (zh) * | 2021-11-02 | 2022-08-30 | 盛合晶微半导体(江阴)有限公司 | 晶圆级封装结构及其制备方法 |
WO2023236159A1 (zh) * | 2022-06-09 | 2023-12-14 | 华为技术有限公司 | 芯片封装结构及其制备方法、电子设备 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11855045B2 (en) | Semiconductor device with discrete blocks | |
US10515875B2 (en) | Interconnect structure for package-on-package devices | |
TWI717538B (zh) | 半導體元件及封裝方法 | |
TWI701790B (zh) | 晶片封裝結構與其形成方法 | |
CN108122861B (zh) | 具有虚设管芯的封装结构、半导体装置及其形成方法 | |
TWI713129B (zh) | 半導體元件及其形成方法 | |
CN107706521B (zh) | 扇出型天线封装结构及其制备方法 | |
US10593641B2 (en) | Package method and package structure of fan-out chip | |
TW201731048A (zh) | 半導體封裝件及形成其之方法 | |
KR101508841B1 (ko) | 패키지 온 패키지 구조물 및 이의 형성 방법 | |
CN108695175B (zh) | 半导体结构的制造方法 | |
CN215069984U (zh) | 双层堆叠的3d扇出型封装结构 | |
CN111370387A (zh) | 扇出型系统级封装结构及其制作方法 | |
CN112289743A (zh) | 一种晶圆系统级扇出型封装结构及其制作方法 | |
TW202412120A (zh) | 三維封裝結構及其製備方法 | |
CN113130414A (zh) | 晶圆级3d封装结构及其制备方法 | |
CN110148588B (zh) | 一种扇出型天线封装结构及其封装方法 | |
CN110957284A (zh) | 芯片的三维封装结构及其封装方法 | |
KR102379087B1 (ko) | 반도체 디바이스 및 제조 방법 | |
CN111029263A (zh) | 晶圆级sip模组结构及其制备方法 | |
US20230065844A1 (en) | Semiconductor package and method of manufacturing the same | |
CN114975409A (zh) | 双层塑封的3d扇出型封装结构及其封装方法 | |
CN109727934B (zh) | 封装结构及其制备方法 | |
CN211088248U (zh) | 晶圆级3d封装结构 | |
US11735564B2 (en) | Three-dimensional chip packaging structure and method thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |