CN113096540A - 显示器 - Google Patents

显示器 Download PDF

Info

Publication number
CN113096540A
CN113096540A CN202110400524.XA CN202110400524A CN113096540A CN 113096540 A CN113096540 A CN 113096540A CN 202110400524 A CN202110400524 A CN 202110400524A CN 113096540 A CN113096540 A CN 113096540A
Authority
CN
China
Prior art keywords
display
area
line
region
fan
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202110400524.XA
Other languages
English (en)
Other versions
CN113096540B (zh
Inventor
黄昆隆
梁胜渊
石秉弘
洪敏翔
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
AU Optronics Corp
Original Assignee
AU Optronics Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by AU Optronics Corp filed Critical AU Optronics Corp
Publication of CN113096540A publication Critical patent/CN113096540A/zh
Application granted granted Critical
Publication of CN113096540B publication Critical patent/CN113096540B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09FDISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
    • G09F9/00Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
    • G09F9/30Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13452Conductors connecting driver circuitry and terminals of panels
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • General Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Optics & Photonics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Theoretical Computer Science (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

一种显示器包括多条扫描线、多条数据线、像素阵列、多条第一扇出走线、多条第一信号线与多个接垫。扫描线沿着第一方向延伸,而数据线沿着第二方向延伸,其中第一方向不平行于第二方向。像素阵列连接扫描线与数据线。各个第一扇出走线电性连接一条数据线。各个第一扇出走线的延伸方向不平行于第一方向。各条第一信号线包括第一线段、第二线段与第一转接结构。第一线段连接第一扇出走线的一端,而第一转接结构连接第一线段与第二线段。第一线段与第二线段沿着第二方向而延伸。各条第一信号线的第二线段电性连接一个接垫。

Description

显示器
技术领域
本发明涉及一种显示器,且特别涉及一种具有扇出走线(fan-out trace)的显示器。
背景技术
目前有的显示器,例如液晶显示器,采用导电胶将驱动元件粘着于像素阵列基板上,并电性连接驱动元件与像素阵列基板的多个接垫,以使驱动元件能控制像素阵列基板。在显示器的实际制造过程中,驱动元件有时没有粘在正确的位置上,以至于驱动元件没有电性连接对应的接垫。此时,工作人员会将已结合在一起的驱动元件与像素阵列基板分开。然后,使用导电胶,将驱动元件重新粘着于像素阵列基板上,以使驱动元件粘在正确的位置上,从而电性连接对应的接垫。
在将驱动元件重新粘着于像素阵列基板上的过程中,须要将先前残留在像素阵列基板上的导电胶去除,以使像素阵列基板的表面清洁并恢复平整。否则,残留的导电胶会让像素阵列基板的表面变的不平整,从而妨碍驱动元件与像素阵列基板之间的电性连接。详细而言,残留的导电胶会妨碍驱动元件与接垫之间的连接,导致驱动元件无法电性连接对应的接垫而造成断路。
上述残留的导电胶通常是由工作人员用尖锐的工具,例如牙签,加以去除。然而,残留的导电胶通常会覆盖像素阵列基板的线路结构,而上述尖锐的工具容易不慎伤到线路结构的脆弱部分,严重的话甚至会造成线路结构的损毁,导致整个像素阵列基板被迫报废。
发明内容
本发明至少一实施例提供一种显示器,以减少或避免线路结构的脆弱部分被导电胶覆盖。
本发明至少一实施例所提出的一种显示器包括基板、多条并列的扫描线、多条并列的数据线、像素阵列、多条第一扇出走线、多条并列的第一信号线与多个接垫。基板具有显示区以及显示区以外的非显示区。这些扫描线设置于基板上,并沿着第一方向延伸。这些数据线设置于基板上,并沿着第二方向延伸,其中第一方向不平行于第二方向。像素阵列设置于基板上,并位于显示区内,其中像素阵列连接这些扫描线与这些数据线。这些第一扇出走线(fan-out trace)设置于基板上,并位于非显示区内,其中各个第一扇出走线电性连接这些数据线其中一条,而各个第一扇出走线的延伸方向不平行于第一方向。这些第一信号线设置于基板上,并位于非显示区内。各条第一信号线包括第一线段、第二线段与第一转接结构。第一线段连接其中一条第一扇出走线的一端,而第一转接结构连接第一线段与第二线段,其中这些第一线段与这些第二线段皆沿着第二方向而延伸。这些接垫设置于基板上,并位于非显示区内,其中各条第一信号线的第二线段电性连接其中一个接垫。
在本发明至少一实施例中,这些接垫与这些第一转接结构之间的一最短距离大于或等于300微米,而这些接垫与这些第一转接结构之间的一平均距离大于500微米。
在本发明至少一实施例中,最外侧的两个第一转接结构至少一者与这些接垫之间存有最短距离。
在本发明至少一实施例中,这些第一转接结构不沿着第一方向与第二方向排列。
在本发明至少一实施例中,最外侧的两个第一转接结构至少一者与这些接垫之间存有最短距离,而这些第一转接结构任一者与这些接垫之间的距离大于或等于最短距离。
在本发明至少一实施例中,上述非显示区具有第一区域与第二区域。第一区域邻接第二区域,且第一区域与第二区域皆沿着第一方向排列。这些第一信号线位于第一区域内与第二区域内。位于第一区域内的这些第一转接结构沿着第一直线排列,而位于第二区域内的这些第一转接结构沿着第二直线排列。第一直线与第二直线不平行,且第一直线与第二直线皆不平行于第一方向与第二方向。
在本发明至少一实施例中,上述非显示区具有第一区域、第二区域以及中央区域。中央区域位于第一区域与第二区域之间,且第一区域、中央区域与第二区域皆沿着第一方向排列。这些第一信号线位于第一区域内、第二区域内与中央区域内,其中位于第一区域内的这些第一转接结构沿着第一直线排列,而位于第二区域内的这些第一转接结构沿着第二直线排列,其中第一直线与第二直线不平行,且第一直线与第二直线皆不平行于第一方向与第二方向。此外,位于中央区域内的这些第一转接结构沿着第一方向排列。
在本发明至少一实施例中,上述显示器还包括多条第二扇出走线与多条并列的第二信号线。这些第二扇出走线设置于基板上,并位于非显示区内,其中各条第二扇出走线电性连接这些数据线其中一条。这些第二信号线设置于基板上,并位于非显示区内,其中这些第二信号线分别连接这些第二扇出走线的一端,且各条第二信号线电性连接其中一个接垫。
在本发明至少一实施例中,上述非显示区具有第一区域、第二区域以及中央区域。中央区域位于第一区域与第二区域之间,且第一区域、中央区域与第二区域皆沿着第一方向排列。这些第一信号线位于第一区域内、第二区域内与中央区域内,其中位于中央区域内的至少一条第一线段具有第一阻抗调控弓线。
在本发明至少一实施例中,这些第二信号线位于第一区域内、第二区域内与中央区域内,其中位于中央区域内的至少一条第二信号线具有第二阻抗调控弓线。
在本发明至少一实施例中,上述显示器还包括多个第二转接结构与多条第三信号线。这些第二转接结构分别连接这些第二线段与这些第二信号线。这些第三信号线分别连接在这些第二转接结构与这些接垫之间。
在本发明至少一实施例中,上述显示器还包括驱动元件,其中驱动元件装设于这些接垫。
在本发明至少一实施例中,上述显示器还包括导电胶,其中导电胶分布于这些第一转接结构与这些接垫之间的一区域,并且覆盖各条第二线段的至少一部分与这些接垫。
利用上述本发明至少一实施例的显示器设计,可以帮助减少或避免线路结构的脆弱部分(例如第一转接结构)被导电胶覆盖,以使在工作人员使用尖锐的工具去除残留导电胶的过程中,降低或避免上述线路结构的脆弱部分被尖锐的工具所损伤。
附图说明
图1A是本发明至少一实施例的显示器的俯视示意图。
图1B是图1A中的显示器在非显示区处的局部俯视示意图。
图1C是图1B中沿线1C-1C剖面而示出的剖面示意图。
图2是本发明另一实施例的显示器的局部俯视示意图。
图3是本发明另一实施例的显示器的局部俯视示意图。
附图标记说明:
100、200、300:显示器
101、102、103、104:绝缘层
110:基板
111:显示区
112、212:非显示区
112a、212a:第一区域
112b、212b:第二区域
120:扫描线
130:数据线
140:像素阵列
141:控制元件
142:像素元件
151:第一扇出走线
152:第二扇出走线
161、361:第一信号线
162、362:第二信号线
163:第三信号线
170:接垫
180:驱动元件
190:导电胶
212c:中央区域
362a:第二阻抗调控弓线
L1:第一直线
L2:第二直线
L3:第三直线
D1:第一方向
D2:第二方向
G1:最短距离
S1、S31:第一线段
S2:第二线段
S31a:第一阻抗调控弓线
V1:第一转接结构
V2:第二转接结构
V11、V12:导电柱
V13:桥接线
Z1:区域
具体实施方式
在以下的内文中,为了清楚呈现本公开的技术特征,附图中的元件(例如层、膜、基板以及区域等)的尺寸(例如长度、宽度、厚度与深度)会以不等比例的方式放大。因此,下文实施例的说明与解释不受限于附图中的元件所呈现的尺寸与形状,而应涵盖如实际工艺及/或公差所导致的尺寸、形状以及两者的偏差。例如,附图所示的平坦表面可以具有粗糙及/或非线性的特征,而附图所示的锐角可以是圆的。所以,本公开附图所呈示的元件主要是用于示意,并非旨在精准地描绘出元件的实际形状,也非用于限制本公开的权利要求。
其次,本公开内容中所出现的“约”、“近似”或“实质上”等这类用字不仅涵盖明确记载的数值与数值范围,而且也涵盖发明所属技术领域中技术人员所能理解的可允许偏差范围,其中此偏差范围可由测量时所产生的误差来决定,而此误差例如是起因于测量系统或工艺条件两者的限制。举例而言,两物件(例如基板的平面或走线)“实质上平行”或“实质上垂直”,其中“实质上平行”与“实质上垂直”分别代表这两物件之间的平行与垂直可包括允许偏差范围所导致的不平行与不垂直。
此外,“约”可表示在上述数值的一个或多个标准偏差内,例如±30%、±20%、±10%或±5%内。本公开文中所出现的“约”、“近似”或“实质上”等这类用字可依光学性质、蚀刻性质、机械性质或其他性质来选择可以接受的偏差范围或标准偏差,并非单以一个标准偏差来套用以上光学性质、蚀刻性质、机械性质以及其他性质等所有性质。
图1A是本发明至少一实施例的显示器的俯视示意图。请参阅图1A,显示器100包括基板110、多条并列的扫描线120、多条并列的数据线130以及像素阵列140。这些扫描线120、这些数据线130以及像素阵列140皆设置于基板110上,其中基板110可以是透明板材,例如玻璃板或透明塑胶板。
这些扫描线120沿着第一方向D1延伸,而这些数据线130沿着第二方向D2延伸。换句话说,各条扫描线120的主体(main body)实质上是平行于第一方向D1,而各条数据线130的主体实质上是平行于第二方向D2。另外,第一方向D1不平行于第二方向D2。以图1A为例,第一方向D1为水平方向,而第二方向D2为垂直方向,所以第一方向D1与第二方向D2可以彼此实质上垂直。因此,这些扫描线120与这些数据线130彼此交错,并呈网状排列,如图1A所示。
基板110具有显示区111以及显示区111以外的非显示区112,其中像素阵列140位于显示区111内,并连接这些扫描线120与这些数据线130。像素阵列140包括多个控制元件141与多个像素元件142,其中这些控制元件141分别电性连接这些像素元件142。在图1A所示的实施例中,控制元件141可以是晶体管,例如薄膜晶体管(Thin-Film Transistor,TFT,TFT)。此外,图1A中的控制元件141是以晶体管的电路符号来表示。
显示器100可以是多种类型显示器其中一者。例如,显示器100可以是液晶显示器(Liquid Crystal Display,LCD)、有机发光二极管显示器(Organic Light-EmittingDiode Display,OLED Display)或微型发光二极管显示器(micro LED Display,μLEDDisplay)。端视显示器100的种类,像素元件142可以有多种实施方式。
当显示器100为液晶显示器时,显示器100可以还包括液晶层(未示出)与对向基板(未示出),而像素元件142可以是像素电极,其例如是由透明导电膜所形成,其中透明导电膜的主要材料可以是金属氧化物,例如氧化铟锡(Indium Tin Oxide,ITO)或氧化铟锌(Indium Zinc Oxide,IZO)。对向基板相对于基板110而设置,而液晶层夹置于基板110与对向基板之间,其中对向基板可以是彩色滤光基板。当显示器100为有机发光二极管显示器或微型发光二极管显示器时,像素元件142可以是有机发光二极管或微型发光二极管。
在图1A所示的实施例中,控制元件141为晶体管(例如薄膜晶体管),而各个控制元件141具有栅极、源极与漏极(图1A未标示栅极、源极与漏极)。这些扫描线120电性连接这些控制元件141的栅极,而这些数据线130电性连接这些控制元件141的源极,其中这些控制元件141的漏极分别电性连接这些像素元件142。
由此可知,这些扫描线120所传输的电压能开启与关闭这些控制元件141,以控制这些数据线130从这些控制元件141输入像素信号至这些像素元件142。如此,根据像素信号,这些像素元件142能使显示器100产生带有多种灰阶的多个像素,以使显示器100得以显示影像。此外,由于像素阵列140位于显示区111内,因此影像会显示于显示区111,但不显示于非显示区112。
显示器100还包括多条第一扇出走线151、多条第二扇出走线152、多条并列的第一信号线161与多条并列的第二信号线162。第一扇出走线151、第二扇出走线152、第一信号线161以及第二信号线162皆设置在基板110上,而且也皆位于非显示区112内。这些第一扇出走线151与这些第二扇出走线152分别电性连接这些数据线130。也就是说,各条第一扇出走线151电性连接其中一条数据线130,而各条第二扇出走线152电性连接另一条数据线130。
各条第一扇出走线151与各条第二扇出走线152两者的延伸方向皆明显不平行于第一方向D1。以图1A为例,各条第一扇出走线151与各条第二扇出走线152皆不平行于第一方向D1,即不平行于水平方向。所以,第一扇出走线151与第二扇出走线152不会完全沿着第一方向D1(例如水平方向)延伸。
这些第一信号线161分别连接这些第一扇出走线151的一端,而这些第二信号线162分别连接这些第二扇出走线152的一端,其中各条第一信号线161与各条第二信号线162两者的延伸方向可以皆实质上平行于第二方向D2(例如垂直方向)。所以,第一信号线161与第二信号线162两者的延伸方向可相同于数据线130的延伸方向。此外,各条第一信号线161包括第一转接结构V1,但第二信号线162不包括第一转接结构V1。
显示器100可以还包括多个第二转接结构V2、多条第三信号线163与多个接垫170,其中这些第二转接结构V2、这些第三信号线163与这些接垫170皆设置在基板110上,并且皆位于非显示区112内。这些第二转接结构V2分别连接这些第一信号线161与这些第二信号线162,其中各个第二转接结构V2连接一条第一信号线161或一条第二信号线162。这些第三信号线163分别连接在这些第二转接结构V2与这些接垫170之间。
各个第二转接结构V2连接于相邻的第一信号线161与第三信号线163之间,或是连接于相邻的第二信号线162与第三信号线163之间。利用这些第二转接结构V2与这些第三信号线163,各条第一信号线161或各条第二信号线162能电性连接其中一个接垫170。如此,这些接垫170能经由这些第一信号线161、这些第二信号线162、这些第一扇出走线151与这些第二扇出走线152而电性连接这些数据线130。
显示器100可以还包括驱动元件180与导电胶190(图1A中网点分布的区域),其中导电胶190可以是异方向性导电胶(Anisotropic Conductive Film,ACF)。驱动元件180可以是芯片或是已装设芯片的线路基板,其中前述线路基板可以是柔性线路板。导电胶190分布于这些第一转接结构V1与这些接垫170之间的区域Z1,并且更超过区域Z1的范围而覆盖这些接垫170。
导电胶190能将驱动元件180粘着及固定于基板110上,以使驱动元件180能装设于非显示区112内的这些接垫170,并且能电性连接这些接垫170。如此,驱动元件180可以从这些接垫170传输像素信号至这些数据线130,以使这些数据线130能输入像素信号至这些像素元件142,从而让显示器100显示影像。
图1B是图1A中的显示器在非显示区处的局部俯视示意图,而图1C是图1B中沿线1C-1C剖面而示出的剖面示意图。事先说明的是,前述图1A粗略地示出第一信号线161、第二信号线162、第一扇出走线151以及第二扇出走线152,以简单呈现这些线路的整体延伸方向与位置,其中图1A是以电路图(circuit diagram)的方式简化示出上述线路,并未具体示出这些线路。
然而,图1B具体示出第一信号线161、第二信号线162、第一扇出走线151以及第二扇出走线152,并且公开这些线路的布线(layout)。因此,图1A与图1B之间存有差异。不过,这些差异并不影响发明所属技术领域中技术人员对本实施例技术特征与手段的理解,即发明所属技术领域中技术人员仍可依据本公开说明书内容、图1A至图1C而据以实现显示器100。
请参阅图1B与图1C,第一扇出走线151与第二扇出走线152明显不在同一平面上,其中第一扇出走线151位于第二扇出走线152的上方。也就是说,第一扇出走线151相对于基板110的高度明显大于第二扇出走线152相对于基板110的高度。此外,这些第一扇出走线151可分别与这些第二扇出走线152重叠,其中第二扇出走线152至少一部分是沿着第一扇出走线151而延伸,所以在图1B中,有些第二扇出走线152,特别是位于左半边的第二扇出走线152,会被第一扇出走线151遮盖。
在图1C所示的实施例中,显示器100可以还包括多层彼此堆叠的绝缘层101、102、103以及104,其中绝缘层101形成于基板110上,而绝缘层102与103皆位于绝缘层101与104之间,其中绝缘层102堆叠在绝缘层101上,而绝缘层103堆叠在绝缘层102上,所以绝缘层102位于绝缘层101与103之间,而绝缘层103位于绝缘层102与104之间。
第一扇出走线151形成在绝缘层103上,并且被绝缘层104所覆盖,所以第一扇出走线151夹置在绝缘层103与104之间。第二扇出走线152形成在绝缘层102上,并且被绝缘层103所覆盖,所以第二扇出走线152夹置在绝缘层102与103之间。因此,第一扇出走线151会位于第二扇出走线152的上方,即第一扇出走线151与基板110之间的距离会大于第二扇出走线152与基板110之间的距离,如图1C所示。
特别说明的是,图1A所示的第一扇出走线151与第二扇出走线152皆以单一实线来表示,其中图1A示出彼此分开的第一扇出走线151与第二扇出走线152,以清楚呈现这些第一扇出走线151与这些第二扇出走线152的整体延伸方向。因此,虽然图1A未示出彼此重叠的第一扇出走线151与第二扇出走线152,但图1A仅用于清楚呈现第一扇出走线151与第二扇出走线152的整体延伸方向,并不是要限制第一扇出走线151与第二扇出走线152不能彼此重叠。
各条第一信号线161还包括第一线段S1与第二线段S2。第一线段S1连接其中一条第一扇出走线151的一端,而第一转接结构V1连接第一线段S1与第二线段S2,以使第一线段S1能通过第一转接结构V1而电性连接第二线段S2。此外,这些第一线段S1与这些第二线段S2皆沿着第二方向D2而延伸,而且这些第一信号线161与这些第二信号线162可以交错排列,如图1B所示。
第一线段S1与第二线段S2明显不在同一平面上。以图1C为例,第一线段S1形成在绝缘层103上,并且被绝缘层104所覆盖,所以第一线段S1夹置在绝缘层103与104之间,其中第一线段S1与第一扇出走线151可以实质上在同一平面上。第二线段S2形成在绝缘层102上,并且被绝缘层103所覆盖,所以第二线段S2夹置在绝缘层102与103之间,其中第二线段S2与第二扇出走线152可以实质上在同一平面上。由此可知,第一线段S1会位于第二线段S2的上方,即第一线段S1相对于基板110的高度明显大于第二线段S2相对于基板110的高度,如图1C所示。
这些第一线段S1与这些第一扇出走线151可以是由单一层导电层经光刻而形成,而这些第二线段S2与这些第二扇出走线152可以是由另一层导电层经光刻而形成,其中导电层可以是金属层或前述透明导电膜。因此,彼此相连的第一线段S1与第一扇出走线151可以是一体成型。此外,这些数据线130(请参阅图1A)、这些第二线段S2与这些第二扇出走线152也可以是由同一层导电层经光刻而形成,而且数据线130、第二线段S2与第二扇出走线152可以实质上在同一平面上。
由于第一线段S1位于第二线段S2的上方,因此第一信号线161包括两层不在同一平面上的线路(即第一线段S1与第二线段S2),而且明显不是由单一层导电层经光刻而形成。第一转接结构V1能将不在同一平面上的第一线段S1以及第二线段S2连接,以使第一线段S1电性连接第二线段S2。
以图1C为例,各个第一转接结构V1包括两个导电柱V11、V12以及桥接线V13,其中桥接线V13形成于绝缘层104上,并连接导电柱V11与V12。因此,导电柱V11与V12可以通过桥接线V13而彼此电性连接。导电柱V11贯穿绝缘层104,并连接第一信号线161的第一线段S1,而导电柱V12贯穿绝缘层104与103,并连接第一信号线161的第二线段S2。如此,通过第一转接结构V1,第一线段S1电性连接第二线段S2。此外,导电柱V11、V12与桥接线V13可以是由透明导电材料或金属材料经光刻而形成,其中透明导电材料可为前述金属氧化物,例如氧化铟锡(ITO)或氧化铟锌(IZO)。
第二信号线162与第二线段S2可以实质上在同一平面上。也就是说,第二信号线162也形成在绝缘层102上,并且被绝缘层103所覆盖,以使第二信号线162夹置在绝缘层102与103之间。因此,这些数据线130(请参阅图1A)、这些第二线段S2、这些第二扇出走线152与这些第二信号线162可由同一层导电层经光刻而形成,其中彼此相连的第二信号线162与第二扇出走线152可以是一体成型,而导电层可以是上述透明导电膜或金属层。
这些第三信号线163形成在绝缘层101上,并且被绝缘层102覆盖,所以这些第三信号线163夹置在绝缘层101与102之间。第三信号线163位于第二线段S2的下方,而第二线段S2位于第三信号线163与第一线段S1之间,如图1C所示。当然,由于第二信号线162与第二线段S2可实质上在同一平面上,因此第二信号线162也位于第三信号线163与第一线段S1之间。
在图1C所示的实施例中,各个第二转接结构V2可为导电柱,并且贯穿绝缘层102。这些第二转接结构V2分别连接这些第二线段S2与这些第二信号线162,其中各个第二转接结构V2连接于相邻的第二线段S2与第三信号线163之间,或是连接于相邻的第二信号线162与第三信号线163之间,以使这些第一信号线161与这些第二信号线162分别电性连接这些第三信号线163。
由于这些第三信号线163分别电性连接这些接垫170,因此利用这些第二转接结构V2与这些第三信号线163,各条第一信号线161的第二线段S2能电性连接其中一个接垫170,而各条第二信号线162能电性连接另一个接垫170。如此,驱动元件180可以从这些接垫170传输像素信号至这些数据线130,以使这些像素元件142接收像素信号,从而让显示器100显示影像。
特别一提的是,在本实施例中,各个第一转接结构V1包括两个导电柱V11、V12以及桥接线V13。然而,在其他实施例中,第一转接结构V1也可以为贯穿绝缘层103的导电柱,并且电性连接于第一线段S1与第二线段S2之间。因此,图1C仅供举例说明,并不限制第一转接结构V1包括两个导电柱V11、V12以及桥接线V13。
这些接垫170与这些第一转接结构V1之间的最短距离G1可大于或等于300微米,例如可以介于300微米至1760微米之间,其中最短距离G1可沿着第二方向D2。换句话说,这些第一转接结构V1任一者与这些接垫170之间的距离(沿着第二方向D2)可大于或等于最短距离G1,例如300微米。此外,这些接垫170与这些第一转接结构V1之间的平均距离可以大于500微米,其中此平均距离也可以沿着第二方向D2。
请参阅图1A与图1B,导电胶190主要是将驱动元件180粘着于与电性连接这些接垫170。在导电胶190将驱动元件180粘着于这些接垫170的过程中,导电胶190会被驱动元件180与基板110挤压而溢流,以至于导电胶190不仅覆盖这些接垫170,而且会从这些接垫170溢流到这些第三信号线163、这些第二转接结构V2以及这些第二线段S2,从而覆盖各条第三信号线163、各个第二转接结构V2与各条第二线段S2。
一般而言,导电胶190从接垫170沿着平行第二方向D2的方向朝显示区111溢流的最远距离大约是500微米。由于接垫170与这些第一转接结构V1之间的最短距离G1大于或等于300微米,例如介于300微米至1760微米之间,而这些接垫170与这些第一转接结构V1之间的平均距离大于500微米,因此大多数第一转接结构V1会在导电胶190溢流范围以外。也就是说,导电胶190覆盖各条第二线段S2至少一部分以及少数第一转接结构V1,但大多数第一转接结构V1不会被导电胶190覆盖,甚至这些第一转接结构V1任一者可能不会被导电胶190覆盖。
请参阅图1C,第一转接结构V1位于显示器100的最外侧,而第二转接结构V2的上方设置绝缘层103与104。因此,相较于第二转接结构V2,第一转接结构V1很容易被外物(例如牙签)损伤,甚至损毁,以至于可能造成显示器100被迫报废。换句话说,第一转接结构V1为显示器100线路结构的脆弱部分。
然而,在本实施例的显示器100中,大多数,甚至全部第一转接结构V1,不会被导电胶190所覆盖。因此,在显示器100的生产过程中,大部分残留的导电胶190不会覆盖第一转接结构V1,以减少或避免被尖锐的工具所损伤的第一转接结构V1,从而提升显示器100的良率。
请参阅图1B,最外侧的两个第一转接结构V1至少一者与这些接垫170之间存有最短距离G1,而在本实施例中,最外侧的两个第一转接结构V1,即图1B中在最左边与最右边的两个第一转接结构V1,与这些接垫170之间的距离皆为最短距离G1。此外,导电胶190可以完全覆盖最外侧的第二线段S2。
非显示区112具有第一区域112a与第二区域112b,其中第一区域112a邻接第二区域112b,而且第一区域112a与第二区域112b皆沿着第一方向D1排列。这些第一信号线161与这些第二信号线162皆位于第一区域112a内与第二区域112b内,而这些第一转接结构V1不沿着第一方向D1与第二方向D2排列。
以图1B为例,位于第一区域112a内的这些第一转接结构V1沿着第一直线L1排列,而位于第二区域112b内的这些第一转接结构V1沿着第二直线L2排列,其中第一直线L1与第二直线L2皆为虚拟的参考直线。第一直线L1与第二直线L2不平行,而且第一直线L1与第二直线L2皆不平行于第一方向D1与第二方向D2。此外,此第一直线L1与第二直线L2两者会相交,并形成如图1B所示的倒V字形。
由于第一转接结构V1与接垫170之间的最短距离G1是在最外侧的第一转接结构V1与接垫170之间,因此第一直线L1与第二直线L2两者的交点与这些接垫170之间的距离会大于最短距离G1,而且此交点可以落在中间的第一转接结构V1或其附近。此外,第一转接结构V1与接垫170之间的距离变化可以是从中间的第一转接结构V1朝向最外两侧的第一转接结构V1递减,所以位于中间以及中间附近的第一转接结构V1难以被导电胶190覆盖。如此,可减少或避免被尖锐的工具所损伤的第一转接结构V1,以提升显示器100的良率。
特别一提的是,在本实施例中,显示器100包括第一信号线161、第二信号线162、第一扇出走线151以及第二扇出走线152。然而,在其他实施例中,显示器100可以包括第一信号线161与第一扇出走线151,但不包括任何第二信号线162与第二扇出走线152。也就是说,图1A至图1C所示的第二信号线162与第二扇出走线152可以省略。因此,显示器100不限制要包括第二信号线162以及第二扇出走线152。
图2是本发明另一实施例的显示器的局部俯视示意图。请参阅图2,本实施例的显示器200相似于前述实施例的显示器100。例如,显示器200的整体电路架构实质上相同于图1A所示的显示器100,且显示器200也包括多条扫描线120、多条数据线130以及像素阵列140。显示器100与200之间的唯一差异仅在于:两者在非显示区内的布线不同。以下主要叙述上述差异,其中图2仅示出显示器200在其非显示区212内的布线。显示器100与200两者相同特征原则上不再重复叙述与示出。
显示器200所包括的基板(例如基板110)具有显示区111(请参阅图1A)与非显示区212,其中非显示区212具有第一区域212a、第二区域212b以及中央区域212c,而这些第一扇出走线151、这些第二扇出走线152、这些第一信号线161、这些第二信号线162以及这些第三信号线163皆位于第一区域212a内、第二区域212b内以及中央区域212c内。
中央区域212c位于第一区域212a与第二区域212b之间,且第一区域212a、中央区域212c与第二区域212b皆沿着第一方向D1排列。相似于图1B中的显示器100,位于第一区域212a内的这些第一转接结构V1沿着第一直线L1排列,而位于第二区域212b内的这些第一转接结构V1沿着第二直线L2排列。其次,第一转接结构V1与接垫170之间的最短距离G1(可以大于或等于300微米)是在最外侧的第一转接结构V1与接垫170之间。也就是说,最短距离G1会在第一区域212a与第二区域212b其中至少一者内。
有别于图1B中的显示器100,位于中央区域212c内的这些第一转接结构V1沿着第三直线L3排列,其中第三直线L3为虚拟的参考直线,并且平行于第一方向D1,因此位于中央区域212c内的这些第一转接结构V1是沿着第一方向D1排列。
由于最短距离G1是在第一区域212a与第二区域212b其中至少一者内,所以位于中央区域212c内的这些第一转接结构V1与这些接垫170之间的距离会超过最短距离G1。因此,在显示器200的生产过程中,残留的导电胶190基本上不会覆盖位于中央区域212c内的第一转接结构V1,以减少或避免被尖锐的工具所损伤的第一转接结构V1,从而提升显示器200的良率。
图3是本发明另一实施例的显示器的局部俯视示意图。请参阅图3,本实施例的显示器300相似于前述实施例的显示器200。例如,显示器300也包括基板(例如基板110)、多条第一扇出走线151、多条第二扇出走线152、多条第一信号线361、多条第二信号线362、多条第三信号线163以及多个第二转接结构V2。
基板的非显示区也具有第一区域、第二区域以及中央区域,例如图2所示的第一区域212a、第二区域212b以及中央区域212c。这些第一信号线361、这些第二信号线362与这些第三信号线163皆位于第一区域内、第二区域内与以及中央区域内。各条第一信号线361包括第一线段S31、第二线段S2以及第一转接结构V1,其中各个第一转接结构V1电性连接相邻的第一线段S31与第二线段S2,以使这些第一线段S31分别电性连接这些第二线段S2。此外,这些第一转接结构V1也是沿着第一直线L1、第二直线L2与第三直线L3排列,如同图2所示。
显示器300与显示器200之间的主要差异示出于图3,其中图3所示的显示器300是在其中央区域的俯视图。具体而言,有别于前述实施例的显示器200,在显示器300的中央区域内,至少一条第一线段S31具有第一阻抗调控弓线S31a,而至少一条第二信号线362具有第二阻抗调控弓线362a。
以图3为例,多条第一线段S31分别具有多条第一阻抗调控弓线S31a,而多条第二信号线362分别具有多条第二阻抗调控弓线362a。此外,在其他实施例中,可以仅一条第一线段S31具有第一阻抗调控弓线S31a,仅一条第二信号线362具有第二阻抗调控弓线362a,所以图3不限制第一阻抗调控弓线S31a与第二阻抗调控弓线362a的数量。
第一阻抗调控弓线S31a与第二阻抗调控弓线362a能分别增加第一信号线361与第二信号线362两者的路径长度,进而增加第一信号线361与第二信号线362两者的阻抗。具体而言,靠近非显示区外侧的第一扇出走线与第二扇出走线皆具有较长的长度,但位于非显示区中央处与中央处附近的第一扇出走线与第二扇出走线却具有较短的长度(如图1A所示)。
因此,靠近非显示区外侧的第一信号线361与第二信号线362通常会具有较大的阻抗,而位于非显示区中央处与中央处附近的第一信号线361与第二信号线362通常会具有较小的阻抗。因此,不仅这些第一信号线361之间的阻抗差距甚大,而且这些第二信号线362之间的阻抗也是差距甚大。如此,这些数据线130会接收到失真的像素信号,造成影像品质下降。
然而,位于中央区域的第一阻抗调控弓线S31a与第二阻抗调控弓线362a能分别增加第一信号线361与第二信号线362两者的阻抗,以使这些第一信号线361与这些第二信号线彼此之间的阻抗差距缩小。如此,第一信号线361与第二信号线362两者所传输的像素信号不会差异过大,从而有助于维持或提升显示器300的影像品质。
特别一提的是,图3所示的第一阻抗调控弓线S31a与第二阻抗调控弓线362a皆可应用于图1B所示的显示器100。详细而言,图1B中位于中央处的至少一条第一信号线161与至少一条第二信号线162可以替换成具有第一阻抗调控弓线S31a的第一信号线361以及具有第二阻抗调控弓线362a的第二信号线362。
换句话说,在图2所示的显示器200中,中央区域212c内的这些第一转接结构V1可以排列成如图2所示的倒V字形,不沿着第三直线L3排列,而图3所示的第一阻抗调控弓线S31a与第二阻抗调控弓线362a皆可形成于中央区域212c内的至少一条第一信号线161与至少一条第二信号线162。因此,第一阻抗调控弓线S31a与第二阻抗调控弓线362a也适用于前述实施例中,不限制仅使用于本实施例的显示器300。
虽然本发明已以实施例公开如上,然其并非用以限定本发明,本发明所属技术领域中技术人员,在不脱离本发明构思和范围内,当可作些许变动与润饰,因此本发明保护范围当视权利要求所界定者为准。

Claims (13)

1.一种显示器,包括:
一基板,具有一显示区以及该显示区以外的一非显示区;
多条并列的扫描线,设置于该基板上,并沿着一第一方向延伸;
多条并列的数据线,设置于该基板上,并沿着一第二方向延伸,其中该第一方向不平行于该第二方向;
一像素阵列,设置于该基板上,并位于该显示区内,其中该像素阵列连接该些扫描线与该些数据线;
多条第一扇出走线,设置于该基板上,并位于该非显示区内,其中各该第一扇出走线电性连接该些数据线其中一条,而各该第一扇出走线的延伸方向不平行于该第一方向;
多条并列的第一信号线,设置于该基板上,并位于该非显示区内,其中各该第一信号线包括:
一第一线段,连接其中一该第一扇出走线的一端;
一第二线段;
一第一转接结构,连接该第一线段与该第二线段,其中该些第一线段与该些第二线段皆沿着该第二方向而延伸;
多个接垫,设置于该基板上,并位于该非显示区内,其中各该第一信号线的该第二线段电性连接其中一该接垫。
2.如权利要求1所述的显示器,其中该些接垫与该些第一转接结构之间的一最短距离大于或等于300微米,而该些接垫与该些第一转接结构之间的一平均距离大于500微米。
3.如权利要求2所述的显示器,其中最外侧的两该第一转接结构至少一者与该些接垫之间存有该最短距离。
4.如权利要求1所述的显示器,其中该些第一转接结构不沿着该第一方向与该第二方向排列。
5.如权利要求1所述的显示器,其中最外侧的两该第一转接结构至少一者与该些接垫之间存有一最短距离,而该些第一转接结构任一者与该些接垫之间的距离大于或等于该最短距离。
6.如权利要求5所述的显示器,其中该非显示区具有一第一区域与一第二区域,该第一区域邻接该第二区域,且该第一区域与该第二区域皆沿着该第一方向排列,该些第一信号线位于该第一区域内与该第二区域内,其中位于该第一区域内的该些第一转接结构沿着一第一直线排列,而位于该第二区域内的该些第一转接结构沿着一第二直线排列,其中该第一直线与该第二直线不平行,且该第一直线与该第二直线皆不平行于该第一方向与该第二方向。
7.如权利要求5所述的显示器,其中该非显示区具有一第一区域、一第二区域以及一中央区域,该中央区域位于该第一区域与该第二区域之间,且该第一区域、该中央区域与该第二区域皆沿着该第一方向排列,该些第一信号线位于该第一区域内、该第二区域内与该中央区域内,其中位于该第一区域内的该些第一转接结构沿着一第一直线排列,位于该第二区域内的该些第一转接结构沿着一第二直线排列,位于该中央区域内的该些第一转接结构沿着该第一方向排列,其中该第一直线与该第二直线不平行,且该第一直线与该第二直线皆不平行于该第一方向与该第二方向。
8.如权利要求1所述的显示器,还包括:
多条第二扇出走线,设置于该基板上,并位于该非显示区内,其中各该第二扇出走线电性连接该些数据线其中一条;以及
多条并列的第二信号线,设置于该基板上,并位于该非显示区内,其中该些第二信号线分别连接该些第二扇出走线的一端,且各该第二信号线电性连接其中一该接垫。
9.如权利要求8所述的显示器,其中该非显示区具有一第一区域、一第二区域以及一中央区域,该中央区域位于该第一区域与该第二区域之间,且该第一区域、该中央区域与该第二区域皆沿着该第一方向排列,该些第一信号线位于该第一区域内、该第二区域内与该中央区域内,其中位于该中央区域内的至少一第一线段具有一第一阻抗调控弓线。
10.如权利要求9所述的显示器,其中该些第二信号线位于该第一区域内、该第二区域内与该中央区域内,其中位于该中央区域内的至少一第二信号线具有一第二阻抗调控弓线。
11.如权利要求8所述的显示器,还包括:
多个第二转接结构,分别连接该些第二线段与该些第二信号线;以及
多个第三信号线,分别连接在该些第二转接结构与该些接垫之间。
12.如权利要求1至11其中任一项所述的显示器,还包括一驱动元件,其中该驱动元件装设于该些接垫。
13.如权利要求1至11其中任一项所述的显示器,还包括一导电胶,其中该导电胶分布于该些第一转接结构与该些接垫之间的一区域,并且覆盖各该第二线段的至少一部分与该些接垫。
CN202110400524.XA 2020-10-08 2021-04-14 显示器 Active CN113096540B (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
TW109135043A TWI744030B (zh) 2020-10-08 2020-10-08 顯示器
TW109135043 2020-10-08

Publications (2)

Publication Number Publication Date
CN113096540A true CN113096540A (zh) 2021-07-09
CN113096540B CN113096540B (zh) 2023-01-06

Family

ID=76677694

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110400524.XA Active CN113096540B (zh) 2020-10-08 2021-04-14 显示器

Country Status (2)

Country Link
CN (1) CN113096540B (zh)
TW (1) TWI744030B (zh)

Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070273802A1 (en) * 2006-05-23 2007-11-29 Casio Computer Co., Ltd. Display device with static electricity protecting circuit
CN101847638A (zh) * 2009-03-25 2010-09-29 华映视讯(吴江)有限公司 主动组件阵列基板以及液晶显示面板
CN102243383A (zh) * 2010-05-10 2011-11-16 瀚宇彩晶股份有限公司 扇出信号线结构及显示面板
CN106707646A (zh) * 2017-02-07 2017-05-24 厦门天马微电子有限公司 一种阵列基板和显示面板
CN107342293A (zh) * 2016-04-28 2017-11-10 三星显示有限公司 显示设备
CN107463045A (zh) * 2017-08-10 2017-12-12 友达光电股份有限公司 阵列基板
TWI635568B (zh) * 2017-10-18 2018-09-11 友達光電股份有限公司 元件基板
CN210323695U (zh) * 2019-06-11 2020-04-14 滁州惠科光电科技有限公司 一种显示面板和显示装置
TW202024738A (zh) * 2018-12-26 2020-07-01 友達光電股份有限公司 顯示面板

Patent Citations (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070273802A1 (en) * 2006-05-23 2007-11-29 Casio Computer Co., Ltd. Display device with static electricity protecting circuit
CN101847638A (zh) * 2009-03-25 2010-09-29 华映视讯(吴江)有限公司 主动组件阵列基板以及液晶显示面板
CN102243383A (zh) * 2010-05-10 2011-11-16 瀚宇彩晶股份有限公司 扇出信号线结构及显示面板
CN107342293A (zh) * 2016-04-28 2017-11-10 三星显示有限公司 显示设备
CN106707646A (zh) * 2017-02-07 2017-05-24 厦门天马微电子有限公司 一种阵列基板和显示面板
CN107463045A (zh) * 2017-08-10 2017-12-12 友达光电股份有限公司 阵列基板
TWI635568B (zh) * 2017-10-18 2018-09-11 友達光電股份有限公司 元件基板
TW202024738A (zh) * 2018-12-26 2020-07-01 友達光電股份有限公司 顯示面板
CN210323695U (zh) * 2019-06-11 2020-04-14 滁州惠科光电科技有限公司 一种显示面板和显示装置

Also Published As

Publication number Publication date
TW202215119A (zh) 2022-04-16
TWI744030B (zh) 2021-10-21
CN113096540B (zh) 2023-01-06

Similar Documents

Publication Publication Date Title
US9535302B2 (en) Display device
KR102450705B1 (ko) 보강된 부분을 갖는 배선을 포함하는 플렉서블 디스플레이 디바이스 및 이의 제조 방법
KR102468366B1 (ko) 유기발광 표시장치
KR20180005313A (ko) 표시 장치
JP6967371B2 (ja) アクティブマトリクス基板
US11742357B2 (en) Display device
US10288959B2 (en) Display device comprising first and second oxide conductive films that cover a terminal wire
JP6427360B2 (ja) 表示装置
KR100686345B1 (ko) 평판표시소자 및 그 제조방법
JP2008090147A (ja) 接続端子基板及びこれを用いた電子装置
CN113096540B (zh) 显示器
JP2016224297A (ja) 表示装置
WO2017130851A1 (ja) 端子接続構造及び表示装置
KR102120817B1 (ko) 구동 집적회로 패드부 및 이를 포함하는 평판 표시 패널
KR102008324B1 (ko) 가요성 표시장치
KR102513388B1 (ko) 협 베젤 구조를 갖는 평판 표시 장치
KR20170080298A (ko) 표시장치
KR102500559B1 (ko) 어레이 기판 및 이를 구비하는 표시장치
US20220344378A1 (en) Electronic device
CN114503182B (zh) 显示装置
JP2019008106A (ja) アレイ基板およびアレイ基板を備える表示パネル
KR20180025523A (ko) 표시장치
KR102409603B1 (ko) 표시패널 및 이를 구비하는 표시장치
KR20210008221A (ko) 표시 장치
JP2006278985A (ja) 回路基板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant