CN113053940B - 一种Mini LED背光板的制作方法及Mini LED背光板 - Google Patents
一种Mini LED背光板的制作方法及Mini LED背光板 Download PDFInfo
- Publication number
- CN113053940B CN113053940B CN202110231750.XA CN202110231750A CN113053940B CN 113053940 B CN113053940 B CN 113053940B CN 202110231750 A CN202110231750 A CN 202110231750A CN 113053940 B CN113053940 B CN 113053940B
- Authority
- CN
- China
- Prior art keywords
- substrate
- areas
- cutting
- display
- mask
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 52
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 29
- 239000000758 substrate Substances 0.000 claims abstract description 128
- 238000000576 coating method Methods 0.000 claims abstract description 66
- 239000011248 coating agent Substances 0.000 claims abstract description 63
- 238000002161 passivation Methods 0.000 claims abstract description 60
- 239000000463 material Substances 0.000 claims abstract description 49
- 230000002209 hydrophobic effect Effects 0.000 claims abstract description 23
- 229910052751 metal Inorganic materials 0.000 claims abstract description 19
- 239000002184 metal Substances 0.000 claims abstract description 19
- 238000005520 cutting process Methods 0.000 claims description 68
- 239000010408 film Substances 0.000 claims description 21
- 239000010409 thin film Substances 0.000 claims description 11
- 229920003229 poly(methyl methacrylate) Polymers 0.000 claims description 4
- 239000004926 polymethyl methacrylate Substances 0.000 claims description 4
- 239000003550 marker Substances 0.000 abstract description 12
- 229920002120 photoresistant polymer Polymers 0.000 description 25
- 238000010586 diagram Methods 0.000 description 16
- 229910021417 amorphous silicon Inorganic materials 0.000 description 11
- 239000004065 semiconductor Substances 0.000 description 4
- 238000005507 spraying Methods 0.000 description 4
- 238000002310 reflectometry Methods 0.000 description 3
- 238000005530 etching Methods 0.000 description 2
- 239000011521 glass Substances 0.000 description 2
- 230000003287 optical effect Effects 0.000 description 2
- 238000000059 patterning Methods 0.000 description 2
- 230000000149 penetrating effect Effects 0.000 description 2
- 239000007921 spray Substances 0.000 description 2
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 238000005336 cracking Methods 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000004544 sputter deposition Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1259—Multistep manufacturing methods
- H01L27/1288—Multistep manufacturing methods employing particular masking sequences or specially adapted masks, e.g. half-tone mask
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/15—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission
- H01L27/153—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars
- H01L27/156—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components having potential barriers, specially adapted for light emission in a repetitive configuration, e.g. LED bars two-dimensional arrays
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/16—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits
- H01L25/167—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof the devices being of types provided for in two or more different main groups of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. forming hybrid circuits comprising optoelectronic devices, e.g. LED, photodiodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/1248—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition or shape of the interlayer dielectric specially adapted to the circuit arrangement
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof
- H01L25/03—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/075—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00
- H01L25/0753—Assemblies consisting of a plurality of individual semiconductor or other solid state devices ; Multistep manufacturing processes thereof all the devices being of a type provided for in the same subgroup of groups H01L27/00 - H01L33/00, or in a single subclass of H10K, H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H01L33/00 the devices being arranged next to each other
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2933/00—Details relating to devices covered by the group H01L33/00 but not provided for in its subgroups
- H01L2933/0008—Processes
- H01L2933/0025—Processes relating to coatings
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L33/00—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof
- H01L33/44—Semiconductor devices having potential barriers specially adapted for light emission; Processes or apparatus specially adapted for the manufacture or treatment thereof or of parts thereof; Details thereof characterised by the coatings, e.g. passivation layer or anti-reflective coating
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Planar Illumination Modules (AREA)
Abstract
本申请实施例提供一种Mini LED背光板的制作方法及Mini LED背光板,包括如下步骤:提供基板,基板上划分有至少一个显示区,非显示区内划分有至少一个标记区,标记区上设置有金属标记物;在基板上罩上面罩,至少一个标记区裸露在外,采用亲水性材料在至少一个标记区上形成一层薄膜;移开面罩,在基板整个表面上涂布疏水性的钝化涂层。本申请实施例的制作方法中至少一个标记区上形成的亲水性薄膜可使疏水性的钝化涂层在涂布时难以成膜而将金属标记物露出,从而可以对曝光机准确定位,能够形成设定图案的钝化涂层;同时,基板的其他区域均可涂布钝化涂层,能够实现基板最大利用率,降低产品成本。
Description
技术领域
本申请涉及显示技术领域,特别涉及一种Mini LED背光板的制作方法及Mini LED背光板。
背景技术
在Mini LED背光板制作中为保证薄膜晶体管器件工作稳定性,而且尽可能增大光利用率和光学品味,有一道钝化涂层制程,钝化涂层膜厚<30um,反射率>80%。为使钝化涂层能够在设定的位置形成图案,需要在基板的表面上设置金属标记物进行曝光机对位,曝光机在利用设置的金属标记物进行对位时,光源穿透钝化涂层,在金属标记物上进行反射,进而输入具有检测反射光功能的CCD(电荷耦合器件)镜头,从而完成钝化涂层在曝光机里的对位过程,从而使得钝化涂层可以按照设定的位置及尺寸,形成相应的图案。现有一种钝化涂层的形成方式是将基板的表面涂满钝化涂层,对于反射率较高的钝化涂层材料来说,光源经过钝化涂层后大部分光都被直接反射出去,而很难到达金属标记物表面,无法对曝光机进行准确对位,导致钝化涂层无法形成设定的图案;另外,在钝化涂层制程完成后续进行切割成相应的尺寸时,由于钝化涂层膜厚较高,且材料固有特性,在切割时容易出现切割区域的钝化涂层呈锯齿状,严重时会导致出现边缘龟裂脱落状况。现有另一种钝化涂层的形成方式是,在基板的表面上设置金属标记物的整个边缘上不涂布钝化涂层,便于CCD镜头读取金属标记物的位置以对曝光机准确定位,但是浪费了基板边缘区域,无法实现基板最大利用率,会导致产品成本急剧升高。
发明内容
本申请实施例提供一种Mini LED背光板的制作方法及Mini LED背光板,能够形成设定图案的钝化涂层,同时实现基板最大利用率,降低产品成本。
本申请实施例提供一种Mini LED背光板的制作方法,包括如下步骤:
提供基板,所述基板一侧的表面上划分有至少一个显示区,所述基板一侧的表面上除去所述至少一个显示区的其他区域为非显示区,所述非显示区内划分有至少一个标记区,所述标记区上设置有金属标记物;
在所述基板一侧的表面上罩上面罩,所述面罩覆盖所述基板一侧的表面的所述至少一个显示区和部分所述非显示区,以使所述至少一个标记区裸露在外,采用亲水性材料在所述至少一个标记区上形成一层薄膜;
移开所述面罩,在所述基板一侧的整个表面上涂布疏水性的材料形成钝化涂层。
进一步地,提供基板,所述基板一侧的表面上划分有至少一个显示区,所述基板一侧的表面上除去所述至少一个显示区的其他区域为非显示区,所述非显示区内划分有至少一个标记区,所述标记区上设置有金属标记物的步骤包括:
所述基板一侧的表面上划分有呈矩形阵列排布的多个显示区,所述非显示区内划分有多个标记区,所述多个标记区分别与所述多个显示区一一对应设置,所述非显示区内还划分有将任意相邻两个所述显示区分隔开的多条切割区;
在所述基板一侧的表面上罩上面罩,所述面罩覆盖所述基板一侧的表面的所述至少一个显示区和部分所述非显示区,以使所述至少一个标记区裸露在外,采用亲水性材料在所述至少一个标记区上形成一层薄膜的步骤包括:
所述面罩覆盖所述基板一侧的表面的所述多个显示区和部分所述非显示区,所述多个标记区和多条切割区裸露在外,采用亲水性材料在所述多个标记区和多条切割区上形成一层薄膜;
移开所述面罩,在所述基板一侧的表面上涂布疏水性的材料形成钝化涂层的步骤之后还包括如下步骤:
将所述基板沿着所述多条切割区切割形成单片的背光板。
进一步地,所述钝化涂层的材料为WPR;
移开所述面罩,在所述基板一侧的表面上涂布疏水性的材料形成钝化涂层的步骤与将所述基板沿着所述多条切割区切割形成单片的背光板的步骤之间还包括如下步骤:
对所述基板依次进行第一次烘烤、曝光、显影和第二次烘烤处理。
进一步地,所述钝化涂层的厚度小于10微米。
进一步地,所述亲水性材料为聚甲基丙烯酸甲酯。
进一步地,采用蒸汽喷雾方式或喷淋方式将所述亲水性材料在所述多个标记区和多条切割区上形成所述薄膜。
本申请实施例还提供一种Mini LED背光板的制作方法,包括如下步骤:
提供基板,所述基板一侧的表面上划分有多个显示区,所述基板一侧的表面上除去所述多个显示区的其他区域为非显示区,所述非显示区内划分有将任意相邻两个所述显示区分隔开的多条切割区;
在所述基板一侧的表面上罩上面罩,所述面罩覆盖所述基板一侧的表面的所述多个显示区和部分所述非显示区,以使所述多条切割区裸露在外,采用亲水性材料在所述多条切割区上形成一层薄膜;
移开所述面罩,在所述基板一侧的整个表面上涂布疏水性的材料形成钝化涂层;
将所述基板沿着所述多条切割区切割形成单片的背光板。
进一步地,提供基板,所述基板一侧的表面上划分有多个显示区,所述基板一侧的表面上除去所述多个显示区的其他区域为非显示区,所述非显示区内划分有将任意相邻两个所述显示区分隔开的多条切割区的步骤包括:
所述非显示区内还划分有多个标记区,所述多个标记区分别与所述多个显示区一一对应设置,所述标记区上设置有金属标记物;
在所述基板一侧的表面上罩上面罩,所述面罩覆盖所述基板一侧的表面的所述多个显示区和部分所述非显示区,以使所述多条切割区裸露在外,采用亲水性材料在所述多条切割区上形成一层薄膜的步骤包括:
所述面罩覆盖所述基板一侧的表面的所述多个显示区和部分所述非显示区,以使所述多个标记区和多条切割区裸露在外,采用亲水性材料在所述多个标记区和多条切割区上形成一层薄膜。
进一步地,所述钝化涂层的材料为WPR;
移开所述面罩,在所述基板一侧的表面上涂布疏水性的材料形成钝化涂层的步骤与将所述基板沿着所述多条切割区切割形成单片的背光板的步骤之间还包括如下步骤:
对所述基板依次进行第一次烘烤、曝光、显影和第二次烘烤处理。
本申请实施例还提供一种MINILED背光板,采用如上所述制作方法制成。
本申请实施例的Mini LED背光板的制作方法中,通过在基板一侧的表面上罩上面罩来覆盖基板一侧的表面上除去至少一个标记区的其他区域,采用亲水性材料在裸露在外的至少一个标记区上形成一层薄膜,移开面罩并在基板一侧的整个表面上涂布疏水性的钝化涂层,由于至少一个标记区上形成的亲水性薄膜可使疏水性的钝化涂层在涂布时难以成膜而将金属标记物露出,从而可以对曝光机准确定位,能够形成设定图案的钝化涂层;同时,基板的表面除去至少一个标记区的其他区域均可涂布钝化涂层,能够实现基板最大利用率,降低产品成本。
附图说明
为了更清楚地说明本申请实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍。显而易见地,下面描述中的附图仅仅是本申请的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本申请实施例提供的一种Mini LED背光板的制作方法的流程框图。
图2为本申请实施例提供的第一种工艺流程图。
图3为本申请实施例提供的Mini LED背光板的结构示意图。
图4为本申请实施例提供的形成驱动电路结构的流程框图。
图5为本申请实施例提供的第二种工艺流程图。
图6为本申请实施例提供的第三种工艺流程图。
图7为本申请实施例提供的第四种工艺流程图。
图8为本申请实施例提供的第五种工艺流程图。
图9为本申请实施例提供的第六种工艺流程图。
图10为本申请实施例提供的第七种工艺流程图。
图11为本申请实施例提供的第八种工艺流程图。
图12为本申请实施例提供的第九种工艺流程图。
图13为本申请实施例提供的第十种工艺流程图。
图14为本申请实施例提供的第十一种工艺流程图。
图15为本申请实施例提供的另一种Mini LED背光板的制作方法的流程框图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
请参阅图1-14,图1为本申请实施例提供的一种Mini LED背光板的制作方法的流程框图,图2为本申请实施例提供的第一种工艺流程图,图3为本申请实施例提供的MiniLED背光板的结构示意图,图4为本申请实施例提供的形成驱动电路结构的流程框图,图5为本申请实施例提供的第二种工艺流程图,图6为本申请实施例提供的第三种工艺流程图,图7为本申请实施例提供的第四种工艺流程图,图8为本申请实施例提供的第五种工艺流程图,图9为本申请实施例提供的第六种工艺流程图,图10为本申请实施例提供的第七种工艺流程图,图11为本申请实施例提供的第八种工艺流程图,图12为本申请实施例提供的第九种工艺流程图,图13为本申请实施例提供的第十种工艺流程图,图14为本申请实施例提供的第十一种工艺流程图。本申请实施例中,Mini LED背光板的制作方法包括如下步骤:
步骤10,如图2所示,提供基板100,基板100一侧的表面上划分有呈矩形阵列排布的多个显示区110,基板100一侧的表面上除去多个显示区110的其他区域为非显示区120,非显示区120内划分有多个标记区130,多个标记区130分别与多个显示区110一一对应设置,每个标记区130上设置有金属标记物140,非显示区120内还划分有将任意相邻两个显示区110分隔开的多条切割区150。
步骤10中,基板100可以为玻璃基板,应当理解的是根据应用需求,基板100也可以用其他合适的刚性材质或柔性材质制作。显示区110用于设置驱动电路和发光器件以提供显示功能,显示区110优选地设置为呈矩形阵列排布的多个显示区110,从而便于在一块基板100上加工制作多个背光板以提高生产效率。多个标记区130分别与多个显示区110一一对应设置,每个标记区130上设置有金属标记物140,通过金属标记物140来对曝光机准确定位,从而形成设定图案的钝化涂层。背光板制作完成后,可以沿着多条切割区150切割成多个小片。应当理解的是,基板100上也可以仅设置一个显示区110和一个与之相对应的标记区130,此时背光板制备完成后无需切割成小片,因此基板100的一侧表面上不用划分切割区150。
步骤20,如图3所示,在基板100的显示区上形成驱动电路200结构。
驱动电路200包括栅极210、第一电极220、第二电极230、第三电极270、源漏电极240、有源层250以及第一绑定电极260,栅极210与第一电极220同层设置,栅极210、源漏电极240和有源层250构成薄膜晶体管,第一电极220、第二电极230和第三电极270位于薄膜晶体管的一侧,第一绑定电极260位于薄膜晶体管的另一侧,第二电极230与第一电极220电连接,第三电极270与第二电极230电连接,第三电极270用于与覆晶薄膜电连接,第一绑定电极260用于与发光二极管电连接。
一些实施例中,如图4所示,在基板100的显示区上形成驱动电路200结构的步骤包括如下步骤:
步骤21,在基板100上形成栅极210以及第一电极220。
可选的,如图5、6所示,步骤21中,在基板100上形成第一导电层300,对第一导电层300图案化处理,得到同层设置的栅极210以及第一电极220。
具体的,在基板100上形成整面的第一导电层300,形成覆盖第一导电层300的整面光阻层,利用光罩对光阻层进行曝光,且利用显影液对光阻层进行显影处理,蚀刻未被光阻层覆盖的第一导电层300,去除剩余的光阻层,得栅极210以及第一电极220。
步骤22,形成第二电极230、源漏电极240、有源层250以及第一绑定电极260,第二电极230与第一电极220电连接。
可选的,如图7-10所示,步骤22中,形成覆盖栅极210、第一电极220以及基板100的第一绝缘层400,在第一绝缘层400远离基板100的一侧形成半导体层500,形成贯穿第一绝缘层400以及半导体层500并连通至第一电极220的第一过孔280;在第一过孔280中以及半导体层500上形成第二导电层600,对第二导电层600以及半导体层500图案化处理,得到第二电极230、源漏电极240、有源层250以及第一绑定电极260,第二电极230通过第一过孔280与第一电极220电连接。
具体的,采用化学气相沉积形成覆盖栅极210、第一电极220以及基板100的第一绝缘层400,第一绝缘层400为栅极绝缘层,再依次形成覆盖第一绝缘层400的非晶硅层510以及n型掺杂非晶硅层520。在n型掺杂非晶硅层520上形成整面的光阻层,利用光罩对光阻层进行曝光,经过显影液显影处理后,蚀刻对应第一电极220的n型掺杂非硅层520、非晶硅层510以及第一绝缘层400,以形成贯穿第一绝缘层400、n型掺杂非晶硅层520以及非晶硅层510的第一过孔280。采用溅射沉积于第一过孔280中以及n型掺杂非晶硅层520上形成整面的第二导电层600。在第二导电层600上形成整面的光阻层,采用半色调灰阶掩膜板对光阻层进行曝光,以定义光阻完全去除区、光阻半保留区以及光阻完全保留区,显影液处理光阻完全去除区的光阻后,蚀刻去除光阻完全去除区的第二导电层600、非晶硅层510以及n型掺杂非晶硅层520,得第二电极230以及第一绑定电极260,第二电极230通过第一过孔280与第一电极220电性连接;显影液处理光阻半保留区的光阻后,蚀刻去除光阻半保留区的n型掺杂非晶硅层520以及第二导电层600,得源漏电极240以及有源层250,源漏电极240对应有源层250设置且与有源层250电性连接,去除光阻完全保留区的光阻层。
步骤23,形成第三电极270,第三电极270与第二电极230电连接。
可选的,如图11-13所示,步骤23中,形成覆盖第一绑定电极260、第二电极230、源漏电极240、有源层250以及第一绝缘层400的第二绝缘层700,形成贯穿第二绝缘层700并连通至第二电极230的第二过孔290,形成贯穿第二绝缘层700并连通至第一绑定电极260的第三过孔295。在第二过孔290中以及第二绝缘层700上形成第三导电层800,对第三导电层800图案化处理,得到第三电极270,第三电极270通过第二过孔290与第二电极230电连接。
具体的,在第二过孔290中、第三过孔295中以及第二绝缘层700上形成整面的第三导电层800,在第三导电层800上形成整面的光阻层,利用光罩对光阻层进行曝光以及显影液显影后,蚀刻第三导电层800,去除剩余的光阻层800,使第一绑定电极260暴露,得第三电极270。第三导电层800的制备材料为氧化铟锡。第三电极270通过第二过孔290与第二电极230电连接。
应当理解的是,本方法中,步骤10中提供的基板100可以是已经包含了设置在显示区110的驱动电路200,而无需包括专门在基板100形成驱动电路200的工艺步骤。
步骤30,如图14所示,在基板100一侧的表面上罩上面罩900,面罩900覆盖基板100一侧的表面的多个显示区110和部分非显示区120,以使多个标记区130和多条切割区150裸露在外,采用亲水性材料在多个标记区130和多条切割区150上形成一层薄膜。
步骤30中,面罩900用于遮挡基板100一侧除去多个标记区130和多条切割区150的其他区域,并且露出多个标记区130和多条切割区150,便于亲水性材料在多个标记区130和多条切割区150上形成薄膜,同时亲水性材料不会涂布到其他区域影响其他区域上形成钝化涂层。
一些实施例中,亲水性材料为聚甲基丙烯酸甲酯。
一些实施例中,采用蒸汽喷雾方式或喷淋方式将亲水性材料在多个标记区130和多条切割区150上形成薄膜。
步骤40,移开面罩900,在基板100一侧的整个表面上涂布疏水性的材料形成钝化涂层。
步骤40中,移开面罩900后,在基板100一侧的整个表面上涂布疏水性的钝化涂层时,由于基板100一侧的多个标记区130和多条切割区150上形成有亲水性的薄膜,疏水性的钝化涂层在多个标记区130和多条切割区150上无法成膜,而将多个标记区130上的金属标记物140和多条切割区150露出,基板100一侧的表面上除去多个标记区130和多条切割区150的其他区域可以形成钝化涂层。
步骤50,将基板100沿着多条切割区150切割成单片的背光板。
步骤50中,由于疏水性的钝化涂层在切割区150上无法成膜,而将多条切割区150露出,能够避免切割到钝化涂层,不会出现背光板边缘的钝化涂层出线龟裂脱落的状况。应当理解的是,如果基板100一侧的表面仅设置一个显示区110时,无需对基板100进行切割。
一些实施例中,疏水性的钝化涂层的材料为WPR;移开面罩900,在基板100一侧的表面上涂布疏水性的材料形成钝化涂层的步骤与将基板100沿着多条切割区150切割形成单片的背光板的步骤之间还包括如下步骤:对基板100依次进行第一次烘烤、曝光、显影和第二次烘烤处理。
WPR为来自捷时雅迈科公司(JSR Micro,Inc.)(加利福亚州桑尼维尔)的商标为WPR的正型色调或负型色调光致抗蚀剂材料。WPR系列光致抗蚀剂材料为具有低固化温度的正型或负型光致抗蚀剂且能够以约5微米到约20微米的厚度形成。WPR材料的RGB负型色阻工艺,可以通过涂布/曝光/显影形成图形,能很好与TFT-LCD(薄膜晶体管液晶显示器)厂很好衔接,无需在涂布钝化涂层工艺之前将玻璃基板切成小片进行作业,能够极大提升生产效率。
优选的,钝化涂层的厚度小于10微米。较小厚度的钝化涂层可减少成本,同时具有80%以上较高的反射率,能够提高背光板的光学品味。
本申请实施例的Mini LED背光板的制作方法中,通过在基板100一侧的表面上罩上面罩900来覆盖基板100一侧的表面上除去多个标记区130的其他区域,采用亲水性材料在裸露在外的多个标记区130上形成一层薄膜,移开面罩900并在基板100一侧的整个表面上涂布疏水性的钝化涂层,由于多个标记区130上形成的亲水性薄膜可使疏水性的钝化涂层在涂布时难以成膜而将金属标记物140露出,从而可以对曝光机准确定位,能够形成设定图案的钝化涂层;同时,基板100的表面除去多个标记区130的其他区域均可涂布钝化涂层,能够实现基板100最大利用率,降低产品成本。
请参阅图15,图15为本申请实施例提供的另一种Mini LED背光板的制作方法的流程框图。本申请实施例中,Mini LED背光板的制作方法包括如下步骤:
步骤10’,结合图2所示,提供基板100,基板100一侧的表面上划分有多个显示区110,基板110一侧的表面上除去多个显示区110的其他区域为非显示区120,非显示区120内划分有将任意相邻两个显示区110分隔开的多条切割区150。
步骤20’,结合图14所示,在基板100一侧的表面上罩上面罩900,面罩900覆盖基板100一侧的表面的多个显示区110和部分非显示区120,以使多条切割区150裸露在外,采用亲水性材料在多条切割区150上形成一层薄膜。
步骤30’,移开面罩900,在基板100一侧的整个表面上涂布疏水性的材料形成钝化涂层。
步骤40’,将基板100沿着多条切割区150切割形成单片的背光板。
本申请实施例的Mini LED背光板的制作方法中,由于疏水性的钝化涂层在切割区150上无法成膜,而将多条切割区150露出,能够避免将基板100切割形成单片的背光板时切割到钝化涂层,不会出现背光板边缘的钝化涂层出线龟裂脱落的状况。
一些实施例中,亲水性材料为聚甲基丙烯酸甲酯。
一些实施例中,采用蒸汽喷雾方式或喷淋方式将亲水性材料在多条切割区150上形成薄膜。
一些实施例中,步骤10’中,非显示区120内还划分有多个标记区130,多个标记区130分别与多个显示区110一一对应设置,每个标记区130上设置有金属标记物140;步骤20’中,面罩覆盖基板100一侧的表面的多个显示区110和部分非显示区120,以使多个标记区130和多条切割区150裸露在外,采用亲水性材料在多个标记区130和多条切割区150上形成一层薄膜。
一些实施例中,疏水性的钝化涂层的材料为WPR;步骤30’与步骤40’之间还包括如下步骤:对基板100依次进行第一次烘烤、曝光、显影和第二次烘烤处理。
本申请实施例还提供一种MINILED背光板,采用如上所述制作方法制成。
以上对本申请实施例提供的Mini LED背光板的制作方法及Mini LED背光板进行了详细介绍。本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请。同时,对于本领域的技术人员,依据本申请的思想,在具体实施方式及应用范围上均会有改变之处,综上,本说明书内容不应理解为对本申请的限制。
Claims (9)
1.一种Mini LED背光板的制作方法,其特征在于,包括如下步骤:提供基板,所述基板一侧的表面上划分有多个显示区,所述基板一侧的表面上除去所述多个显示区的其他区域为非显示区,所述非显示区内划分有多个标记区,所述多个标记区分别与所述多个显示区一一对应设置,所述标记区上设置有金属标记物,所述非显示区内还划分有任意相邻两个所述显示区分隔开的多条切割区;
在所述基板一侧的表面上罩上面罩,所述面罩覆盖所述基板一侧的表面的所述多个显示区和部分所述非显示区,以使所述多个标记区和所述多条切割区裸露在外,采用亲水性材料在所述多个标记区和所述多条切割区上形成一层薄膜;
移开所述面罩,在所述基板一侧的整个表面上涂布疏水性的材料形成钝化涂层;
将所述基板沿着所述多条切割区切割形成单片的背光板。
2.根据权利要求1所述的MiniLED背光板的制作方法,其特征在于,所述钝化涂层的材料为WPR;
移开所述面罩,在所述基板一侧的表面上涂布疏水性的材料形成钝化涂层的步骤与将所述基板沿着所述多条切割区切割形成单片的背光板的步骤之间还包括如下步骤:
对所述基板依次进行第一次烘烤、曝光、显影和第二次烘烤处理。
3.根据权利要求2所述的MiniLED背光板的制作方法,其特征在于,所述钝化涂层的厚度小于10微米。
4.根据权利要求2所述的MiniLED背光板的制作方法,其特征在于,所述亲水性材料为聚甲基丙烯酸甲酯。
5.根据权利要求4所述的MiniLED背光板的制作方法,其特征在于,采用蒸汽喷雾方式或喷淋方式将所述亲水性材料在所述多个标记区和多条切割区上形成所述薄膜。
6.一种Mini LED背光板的制作方法,其特征在于,包括如下步骤:提供基板,所述基板一侧的表面上划分有多个显示区,所述基板一侧的表面上除去所述多个显示区的其他区域为非显示区,所述非显示区内划分有将任意相邻两个所述显示区分隔开的多条切割区;
在所述基板一侧的表面上罩上面罩,所述面罩覆盖所述基板一侧的表面的所述多个显示区和部分所述非显示区,以使所述多条切割区裸露在外,采用亲水性材料在所述多条切割区上形成一层薄膜;
移开所述面罩,在所述基板一侧的整个表面上涂布疏水性的材料形成钝化涂层;
将所述基板沿着所述多条切割区切割形成单片的背光板。
7.根据权利要求6所述的MiniLED背光板的制作方法,其特征在于,提供基板,所述基板一侧的表面上划分有多个显示区,所述基板一侧的表面上除去所述多个显示区的其他区域为非显示区,所述非显示区内划分有将任意相邻两个所述显示区分隔开的多条切割区的步骤包括:
所述非显示区内还划分有多个标记区,所述多个标记区分别与所述多个显示区一一对应设置,所述标记区上设置有金属标记物;
在所述基板一侧的表面上罩上面罩,所述面罩覆盖所述基板一侧的表面的所述多个显示区和部分所述非显示区,以使所述多条切割区裸露在外,采用亲水性材料在所述多条切割区上形成一层薄膜的步骤包括:
所述面罩覆盖所述基板一侧的表面的所述多个显示区和部分所述非显示区,以使所述多个标记区和多条切割区裸露在外,采用亲水性材料在所述多个标记区和多条切割区上形成一层薄膜。
8.根据权利要求6所述的Mini LED背光板的制作方法,其特征在于,所述钝化涂层的材料为WPR;
移开所述面罩,在所述基板一侧的表面上涂布疏水性的材料形成钝化涂层的步骤与将所述基板沿着所述多条切割区切割形成单片的背光板的步骤之间还包括如下步骤:
对所述基板依次进行第一次烘烤、曝光、显影和第二次烘烤处理。
9.一种Mini LED背光板,其特征在于,采用如权利要求1-8中任一项所述制作方法制成。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110231750.XA CN113053940B (zh) | 2021-03-02 | 2021-03-02 | 一种Mini LED背光板的制作方法及Mini LED背光板 |
US17/419,297 US20230154940A1 (en) | 2021-03-02 | 2021-05-25 | Manufacturing method of mini-led backlight plate and mini-led backlight plate |
PCT/CN2021/095712 WO2022183602A1 (zh) | 2021-03-02 | 2021-05-25 | 一种Mini LED背光板的制作方法及Mini LED背光板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202110231750.XA CN113053940B (zh) | 2021-03-02 | 2021-03-02 | 一种Mini LED背光板的制作方法及Mini LED背光板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN113053940A CN113053940A (zh) | 2021-06-29 |
CN113053940B true CN113053940B (zh) | 2022-07-12 |
Family
ID=76509540
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202110231750.XA Active CN113053940B (zh) | 2021-03-02 | 2021-03-02 | 一种Mini LED背光板的制作方法及Mini LED背光板 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20230154940A1 (zh) |
CN (1) | CN113053940B (zh) |
WO (1) | WO2022183602A1 (zh) |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113871526B (zh) * | 2021-09-17 | 2023-07-25 | Tcl华星光电技术有限公司 | 显示面板的制作方法及显示面板 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100515160C (zh) * | 2006-05-23 | 2009-07-15 | 中华映管股份有限公司 | 去除基板外围金属残余的方法 |
US8568182B2 (en) * | 2010-09-27 | 2013-10-29 | Hewlett-Packard Development Company, L.P. | Display |
JP5813607B2 (ja) * | 2012-09-27 | 2015-11-17 | 株式会社東芝 | パターン形成方法及びリソグラフィ原版の製造方法 |
KR102113622B1 (ko) * | 2013-12-24 | 2020-05-21 | 엘지디스플레이 주식회사 | 표시 장치 및 그 제조 방법 |
CN104808377B (zh) * | 2015-05-13 | 2017-07-11 | 合肥鑫晟光电科技有限公司 | 显示对位标记位置的方法,阵列基板及其制备方法 |
US20180190672A1 (en) * | 2017-01-03 | 2018-07-05 | Innolux Corporation | Display device |
CN108488693A (zh) * | 2018-03-28 | 2018-09-04 | 武汉华星光电技术有限公司 | Mini LED背光模组及荧光膜层的制作方法 |
CN108919582A (zh) * | 2018-08-07 | 2018-11-30 | 深圳市华星光电技术有限公司 | 黑色矩阵的制作方法及boa基板 |
CN111063693A (zh) * | 2019-12-05 | 2020-04-24 | 深圳市华星光电半导体显示技术有限公司 | 一种显示面板及其制备方法、显示装置 |
CN211125656U (zh) * | 2020-02-27 | 2020-07-28 | 京东方科技集团股份有限公司 | 显示母板、显示基板和显示装置 |
CN111627952B (zh) * | 2020-06-19 | 2022-04-08 | 武汉华星光电技术有限公司 | 显示面板及其制备方法、显示装置 |
CN112114717B (zh) * | 2020-09-22 | 2024-01-26 | 京东方科技集团股份有限公司 | 微型发光二极管的阵列基板、显示面板及显示装置 |
-
2021
- 2021-03-02 CN CN202110231750.XA patent/CN113053940B/zh active Active
- 2021-05-25 US US17/419,297 patent/US20230154940A1/en active Pending
- 2021-05-25 WO PCT/CN2021/095712 patent/WO2022183602A1/zh active Application Filing
Also Published As
Publication number | Publication date |
---|---|
CN113053940A (zh) | 2021-06-29 |
WO2022183602A1 (zh) | 2022-09-09 |
US20230154940A1 (en) | 2023-05-18 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US9709864B2 (en) | Array substrate and its manufacturing method and display device | |
JP4594292B2 (ja) | フォトマスク及びこれを利用した液晶表示装置用アレイ基板の製造方法 | |
JP5777153B2 (ja) | アレイ基板のマザーボードの製造方法 | |
US6667792B2 (en) | Array substrate with identification mark on semiconductor layer and identification mark forming method thereof | |
CN101271235B (zh) | 液晶显示器件及其制造方法 | |
KR101467710B1 (ko) | Tft 어레이 기판, 그 제조방법 및 디스플레이 장치 | |
US10578784B2 (en) | Color-filter on array (COA) display panel, manufacturing method thereof and COA display device | |
WO2022183822A1 (zh) | 阵列基板的制备方法及阵列基板 | |
CN113053940B (zh) | 一种Mini LED背光板的制作方法及Mini LED背光板 | |
CN110828476B (zh) | 阵列基板及其制备方法、显示装置 | |
US20070236648A1 (en) | Method for manufacturing lower substrate of liquid crystal display device | |
KR101024651B1 (ko) | 표시 소자용 박막 트랜지스터 모기판 및 그 제조 방법 | |
KR101294691B1 (ko) | 액정표시장치용 어레이 기판 및 그 제조방법 | |
CN102637698B (zh) | 一种阵列基板及其制备方法 | |
CN110244496A (zh) | 显示面板及其制作方法 | |
CN103187366B (zh) | 形成tft阵列基板的方法 | |
KR101166620B1 (ko) | 더미 패턴이 포함된 마스크를 이용하여 제조되는액정표시소자 및 이를 이용한 액정표시소자 제조방법 | |
KR101268388B1 (ko) | 액정표시소자 제조방법 | |
KR20040025450A (ko) | 액정표시장치용 어레이 기판 제조방법 | |
KR100850379B1 (ko) | 고개구율 액정표시장치의 제조방법 | |
CN111613576A (zh) | 一种阵列基板及其制造方法 | |
KR20090095988A (ko) | 표시 기판 및 이의 제조 방법 | |
KR100663288B1 (ko) | 박막 트랜지스터 액정표시장치의 제조방법 | |
KR20020002051A (ko) | 박막 트랜지스터 액정표시장치의 제조방법 | |
KR20050117846A (ko) | 액정표시장치용 어레이 기판 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |