CN112838847B - 信号接收器、集成电路芯片、信号传输系统及电子设备 - Google Patents

信号接收器、集成电路芯片、信号传输系统及电子设备 Download PDF

Info

Publication number
CN112838847B
CN112838847B CN202011626145.4A CN202011626145A CN112838847B CN 112838847 B CN112838847 B CN 112838847B CN 202011626145 A CN202011626145 A CN 202011626145A CN 112838847 B CN112838847 B CN 112838847B
Authority
CN
China
Prior art keywords
reference voltage
signal
offset
result
digital signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011626145.4A
Other languages
English (en)
Other versions
CN112838847A (zh
Inventor
梁岩
王文根
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chengdu Haiguang Microelectronics Technology Co Ltd
Original Assignee
Chengdu Haiguang Microelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chengdu Haiguang Microelectronics Technology Co Ltd filed Critical Chengdu Haiguang Microelectronics Technology Co Ltd
Priority to CN202011626145.4A priority Critical patent/CN112838847B/zh
Publication of CN112838847A publication Critical patent/CN112838847A/zh
Application granted granted Critical
Publication of CN112838847B publication Critical patent/CN112838847B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K7/00Modulating pulses with a continuously-variable modulating signal
    • H03K7/02Amplitude modulation, i.e. PAM

Landscapes

  • Dc Digital Transmission (AREA)

Abstract

本申请涉及一种信号接收器、集成电路芯片、信号传输系统及电子设备。信号接收器中,第一采样模块用于对三电平脉冲幅度调制信号和第一参考电压的第一比较结果进行采样,获得第一目标信号,第二采样模块用于对三电平脉冲幅度调制信号和第二参考电压的第二比较结果进行采样,获得第二目标信号,第三采样模块用于对接三电平脉冲幅度调制信号和第三参考电压的第三比较结果进行采样,获得第三目标信号,第三参考电压高于第二参考电压,且低于第一参考电压,偏移结果获取模块用于根据第一目标信号、第二目标信号和第三目标信号,获得实时性的偏移结果,后续根据偏移结果校准第一参考电压、第二参考电压和第三参考电压时,便能够保证校准结果的准确性。

Description

信号接收器、集成电路芯片、信号传输系统及电子设备
技术领域
本申请涉及集成电路芯片设计及制作领域,具体而言,涉及一种信号接收器、集成电路芯片、信号传输系统及电子设备。
背景技术
三电平脉冲幅度调制信号具体有高、中、低三个电平。现有技术中,信号接收器接收三电平脉冲幅度调制信号,并通过两个参考电压分别与三电平脉冲幅度调制信号进行比较,获得对应的比较结果,用于表征信号接收器接收到的三电平脉冲幅度调制信号。此后,通过第一采样电路对第一条比较结果进行采样,将其转换为数字信号形式的第一目标信号,同时,通过第二采样电路对第二条比较结果进行采样,将其转换为数字信号形式的第二目标信号,再通过时序电路对第一目标信号和第二目标信号进行解码,获得三电平脉冲幅度调制信号信息。
但是,现有技术中,在信号接收器的启动阶段,由于参考电压通常是信号接收器的电源通过电阻分压获得的,其与信号发射器传输过来的三电平脉冲幅度调制信号共模电压之间有一定误差,因此,需要获取参考电压的偏移情况,并根据偏移情况,对参考电压进行校准,以减少参考电压与信号发射器传输过来的三电平脉冲幅度调制信号共模电压之间的误差。目前,对参考电压进行校准的方法是在信号接收器的启动阶段,通过扫描参考电压,获得三电平脉冲幅度调制信号的眼图,再将眼图中表征的参考电压作为实际的参考电压,以实现对参考电压的校准。
由于上述校准方法需要预先采集专门的训练样本用于产生三电平脉冲幅度调制信号的眼图,因此,无法在三电平脉冲幅度调制信号的实际传输过程中,实时获取参考电压的偏移情况,使得参考电压无法根据信号接收器所在集成电路芯片的实际工作电压变化情况和温度变化情况,实现实时校准,而保证校准结果的准确性。
发明内容
本申请的目的在于,提供一种信号接收器、集成电路芯片、信号传输系统及电子设备,以解决上述问题。
第一方面,本申请提供的信号接收器包括第一采样模块、第二采样模块、第三采样模块和偏移结果获取模块;
第一采样模块用于接入第一参考电压,以对接收到的三电平脉冲幅度调制信号和第一参考电压进行比较,获得第一比较结果,并对第一比较结果进行采样,获得第一目标信号;
第二采样模块用于接入第二参考电压,以对接收到的三电平脉冲幅度调制信号和第二参考电压进行比较,获得第二比较结果,并对第二比较结果进行采样,获得第二目标信号,第二参考电压低于第一参考电压;
第三采样模块用于接入第三参考电压,以对接收到的三电平脉冲幅度调制信号和第三参考电压进行比较,获得第三比较结果,并对第三比较结果进行采样,获得第三目标信号,第三参考电压高于第二参考电压,且低于第一参考电压;
偏移结果获取模块分别与第一采样模块、第二采样模块和第三采样模块连接,用于根据第一目标信号、第二目标信号和第三目标信号,获得偏移结果,偏移结果用于表征第一参考电压、第二参考电压和第三参考电压的偏移情况。
结合第一方面,本申请实施例还提供了第一方面的第一种可选的实施方式,第一采样模块包括第一比较单元和通过上升沿触发的第一采样电路,第一目标信号包括第一数字信号,第二采样模块包括第二比较单元和通过上升沿触发的第二采样电路,第二目标信号包括第二数字信号,第三采样模块包括第三比较单元和通过上升沿触发的第三采样电路,第三目标信号包括第三数字信号;
第一比较单元的第一信号输入端口接入三电平脉冲幅度调制信号,第一比较单元的第二信号输入端口接入第一参考电压,第一比较单元的结果输出端口用于输出第一比较结果;
第一采样电路用于根据第一控制时钟对第一比较结果进行采样,获得第一数字信号;
第二比较单元的第一比较信号输入端口接入三电平脉冲幅度调制信号,第二比较单元的第二比较信号输入端口接入第二参考电压,第二比较单元的结果输出端口用于输出第二比较结果;
第二采样电路用于根据第一控制时钟对第二比较结果进行采样,获得第二数字信号;
第三比较单元的第一比较信号输入端口接入三电平脉冲幅度调制信号,第三比较单元的第二比较信号输入端口接入第三参考电压,第三比较单元的结果输出端口用于输出第三比较结果;
第三采样电路用于根据第一控制时钟对第三比较结果进行采样,获得第三数字信号。
结合第一方面的第一种可选的实施方式,本申请实施例还提供了第一方面的第二种可选的实施方式,第一采样电路包括通过上升沿触发的第一触发器,第二采样电路包括上升沿触发的第二触发器,第三采样电路包括上升沿触发的第三触发器;
第一触发器的时钟端口接入第一控制时钟,第一触发器的数据输入端口与第一比较单元的结果输出端口连接,第一触发器的数据输出端口用于输出第一数字信号;
第二触发器的时钟端口接入第一控制时钟,第二触发器的数据输入端口与第二比较单元的结果输出端口连接,第二触发器的数据输出端口用于输出第二数字信号;
第三触发器的时钟端口接入第一控制时钟,第三触发器的数据输入端口与第一比较单元的结果输出端口连接,第一触发器的数据输出端口用于输出第三数字信号。
结合第一方面的第一种可选的实施方式,本申请实施例还提供了第一方面的第三种可选的实施方式,偏移结果获取模块用于在第一数字信号为低电平、第二数字信号为高电平,且第三数字信号为低电平时,获得用于表征第一参考电压、第二参考电压和第三参考电压的偏移情况为向上偏移的偏移结果;
偏移结果获取模块还用于在第一数字信号为低电平、第二数字信号为高电平,且第三数字信号为高电平时,获得用于表征第一参考电压、第二参考电压和第三参考电压的偏移情况为向下偏移的偏移结果。
结合第一方面的第一种可选的实施方式,本申请实施例还提供了第一方面的第四种可选的实施方式,第一采样模块还包括下降沿触发的第四采样电路,第一目标信号还包括第四数字信号,第二采样模块还包括下降沿触发的第五采样电路,第二目标信号包括第五数字信号,第三采样模块还包括下降沿触发的第六采样电路,第三目标信号包括第六数字信号;
第四采样电路用于根据第一控制时钟对第一比较结果进行采样,获得第四数字信号;
第五采样电路用于根据第一控制时钟对第二比较结果进行采样,获得第五数字信号;
第六采样电路用于根据第一控制时钟对第三比较结果进行采样,获得第六数字信号。
结合第一方面的第四种可选的实施方式,本申请实施例还提供了第一方面的第五种可选的实施方式,第四采样电路包括下降沿触发的第四触发器,第五采样电路包括下降沿触发的第五触发器,第六采样电路包括下降沿触发的第六触发器;
第四触发器的时钟端口接入第一控制时钟,第四触发器的数据输入端口与第一比较单元的结果输出端口连接,第四触发器的数据输出端口用于输出第四数字信号;
第五触发器的时钟端口接入第一控制时钟,第五触发器的数据输入端口与第二比较单元的结果输出端口连接,第五触发器的数据输出端口用于输出第五数字信号;
第六触发器的时钟端口接入第一控制时钟,第六触发器的数据输入端口与第三比较单元的结果输出端口连接,第六触发器的数据输出端口用于输出第六数字信号。
结合第一方面的第四种可选的实施方式,本申请实施例还提供了第一方面的第六种可选的实施方式,偏移结果获取模块用于在第一数字信号和第四数字信号为低电平、第二数字信号和第五数字信号为高电平,且第三数字信号和第六数字信号为低电平时,获得用于表征第一参考电压、第二参考电压和第三参考电压的偏移情况为向上偏移的偏移结果;
偏移结果获取模块还用于在第一数字信号和第四数字信号为低电平、第二数字信号和第五数字信号为高电平,且第三数字信号和第六数字信号为高电平时,获得用于表征第一参考电压、第二参考电压和第三参考电压的偏移情况为向下偏移的偏移结果。
结合第一方面的第一种到第六种可选的实施方式中的任意一种实施方式,本申请实施例还提供了第一方面的第七种可选的实施方式,第一比较单元包括第一比较器或第一放大器;
若第一比较单元包括第一比较器,则第一比较器的第一信号输入端口接入三电平脉冲幅度调制信号,第一比较器的第二信号输入端口接入第一参考电压,第一比较器的结果输出端口用于输出第一比较结果;
若第一比较单元包括第一放大器,则第一放大器的第一放大信号输入端口接入三电平脉冲幅度调制信号,第一放大器的第二放大信号输入端口接入第一参考电压,第一放大器的结果输出端口用于输出第一比较结果。
结合第一方面的第一种到第六种可选的实施方式中的任意一种实施方式,本申请实施例还提供了第一方面的第八种可选的实施方式,第二比较单元包括第二比较器或第二放大器;
若第二比较单元包括第二比较器,则第二比较器的第一信号输入端口接入三电平脉冲幅度调制信号,第二比较器的第二信号输入端口接入第二参考电压,第二比较器的结果输出端口用于输出第二比较结果;
若第二比较单元包括第二放大器,则第二放大器的第一放大信号输入端口接入三电平脉冲幅度调制信号,第二放大器的第二放大信号输入端口接入第二参考电压,第二放大器的结果输出端口用于输出第二比较结果。
结合第一方面的第一种到第六种可选的实施方式中的任意一种实施方式,本申请实施例还提供了第一方面的第九种可选的实施方式,第三比较单元包括第三比较器或第三放大器;
若第三比较单元包括第三比较器,则第三比较器的第一信号输入端口接入三电平脉冲幅度调制信号,第三比较器的第二信号输入端口接入第三参考电压,第三比较器的结果输出端口用于输出第三比较结果,第三比较器的结果输出端口用于输出第三比较结果;
若第三比较单元包括第三放大器,则第三放大器的第一放大信号输入端口接入三电平脉冲幅度调制信号,第三放大器的第二放大信号输入端口接入第三参考电压,第三放大器的结果输出端口用于输出第三比较结果。
结合第一方面,本申请实施例还提供了第一方面的第十种可选的实施方式,信号接收器还包括用于调整第一参考电压、第二参考电压和第三参考电压的参考电压调整模块;
参考电压调整模块与偏移结果获取模块连接,用于在偏移结果表征第一参考电压、第二参考电压和第三参考电压的偏移情况为向上偏移时,将第一参考电压、第二参考电压和第三参考电压向下调整,以及用于在偏移结果表征第一参考电压、第二参考电压和第三参考电压的偏移情况为向下偏移时,将第一参考电压、第二参考电压和第三参考电压向上调整。
结合第一方面的第十种可选的实施方式,本申请实施例还提供了第一方面的第十一种可选的实施方式,信号接收器还包括数字滤波器;
偏移结果获取模块和参考电压调整模块通过数字滤波器连接,数字滤波器用于对接收到的多条连续的偏移结果进行抖动滤除,获得周期性偏移结果,用于表征第一参考电压、第二参考电压和第三参考电压在目标时间周期内的整体偏移情况;
参考电压调整模块用于在周期性偏移结果表征第一参考电压、第二参考电压和第三参考电压在目标时间周期内的整体偏移情况为向上偏移时,将第一参考电压、第二参考电压和第三参考电压向下调整,以及用于在周期性偏移结果表征第一参考电压、第二参考电压和第三参考电压在目标时间周期内的整体偏移情况为向下偏移时,将第一参考电压、第二参考电压和第三参考电压向上调整。
第二方面,本申请实施例提供了一种集成电路芯片,包括上述第一方面,或第一方面的任意一种可选的实施方式所提供的信号接收器。
第三方面,本申请实施例提供了一种信号传输系统,包括信号发射芯片和上述第二方面所提供的集成电路芯片;
信号发射芯片包括信号发射器;
信号发射芯片通过信号发射器将三电平脉冲幅度调制信号发送至信号接收器,以供集成电路芯片通过信号接收器接收三电平脉冲幅度调制信号。
第四方面,本申请实施例提供了一种电子设备,包括所述第三方面所提供的信号传输系统。
本申请实施例提供的信号接收器能够根据接收到的三电平脉冲幅度调制信号获得第一目标信号、第二目标信号和第三目标信号,而第一目标信号、第二目标信号和第三目标信号均为实时获取的数字信号,也即,第一目标信号、第二目标信号和第三目标信号均为信号接收器所在集成电路芯片的工作过程中实时采集的,因此,偏移结果获取模块通过第一目标信号、第二目标信号和第三目标信号获得的偏移结果也具有实时性,那么,后续根据偏移结果对第一参考电压、第二参考电压和第三参考电压进行校准时,便能够考虑到信号接收器所在集成电路芯片在工作过程中,其实际工作电压变化情况和温度变化情况,实现实时校准,而保证校准结果的准确性。
本申请实施例提供的集成电路芯片、信号传输系统及电子设备具有与上述信号接收器相同的有益效果,此处不作赘述。
附图说明
为了更清楚地说明本申请实施例的技术方案,下面将对本申请实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本申请的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。
图1为三电平脉冲幅度调制信号的示意图。
图2为现有技术中,一种信号接收器的电路结构示意图。
图3为现有技术中,一种用于产生第一参考电压和第二参考电压的分压电路的电路图。
图4为一种三电平脉冲幅度调制信号的眼图。
图5为本申请实施例提供的一种信号接收器的示意性结构框图。
图6为本申请实施例提供的一种表征第一参考电压、第二参考电压和第三参考电压第一种偏移情况的示意图。
图7为本申请实施例提供的一种表征第一参考电压、第二参考电压和第三参考电压第二种偏移情况的示意图。
图8为本申请实施例提供的一种表征第一参考电压、第二参考电压和第三参考电压第三种偏移情况的示意图。
图9为本申请实施例提供的信号接收器(全速率三电平脉冲幅度调制信号接收器)的另一种示意性结构框图。
图10为图9所示信号接收器(全速率三电平脉冲幅度调制信号接收器)的电路结构示意图。
图11为图9或图10中偏移结果获取模块的电路结构示意图。
图12为本申请实施例提供的信号接收器(半速率三电平脉冲幅度调制信号接收器)的另一种示意性结构框图。
图13为图12所示信号接收器(半速率三电平脉冲幅度调制信号接收器)的电路结构示意图。
图14为图12或图13中偏移结果获取模块的电路结构示意图。
图15为本申请实施例提供的信号接收器的另一种示意性结构框图。
图16为本申请实施例提供的一种参考电压调整模块的电路结构示意图。
图17为本申请实施例提供的信号接收器的另一种示意性结构框图。
图18A为本申请实施例提供的一种信号接收器(全速率三电平脉冲幅度调制信号接收器)的参考电压调整过程辅助性说明图。
图18B为图17所示信号接收器(全速率三电平脉冲幅度调制信号接收器)的参考电压调整过程辅助性说明图的另一部分。
具体实施方式
为使本申请实施例的目的、技术方案和优点更加清楚,下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行描述。此外,应注意到:相似的标号和字母在下面的附图中表示类似项,因此,一旦某一项在一个附图中被定义,则在随后的附图中不需要对其进行进一步定义和解释。
请参阅图1,三电平脉冲幅度调制(3-Level Pulse Amplitude Modulation,PAM3)信号具体有高(H)、中(M)、低(L)三个电平。
请结合图2所示的全速率PAM3信号接收器,如背景技术描述的,现有技术中,信号接收器100接收PAM3信号,并通过两个参考电压分别与PAM3信号进行比较,获得对应的比较结果,为方便描述,将其分别定义为第一比较结果和第二比较结果,其中,第一比较结果记作amp_h1,第二比较结果记作amp_l1,第一比较结果amp_h1和第二比较结果amp_l1用于表征信号接收器100接收到的PAM3信号。
为方便描述,还可以定义两个参考电压分别为第一参考电压和第二参考电压,其中,第一参考电压记作vref_h1,用于与PAM3信号进行比较,获得第一比较结果amp_h1,第二参考电压记作vref_l1,用于与PAM3信号进行比较,获得第二比较结果amp_l1。此后,通过第一采样电路对第一比较结果amp_h1进行采样,将其转换为数字信号形式的第一目标信号rx_data_h1,同时,通过第二采样电路对第二比较结果amp_l1进行采样,将其转换为数字信号形式的第二目标信号rx_data_l1,再通过时序电路对第一目标信号rx_data_h1和第二目标信号rx_data_l1进行解码,获得PAM3信号信息。
现有技术中,第一参考电压vref_h1和第二参考电压vref_l1,其通常是信号接收器100的电源通过电阻分压获得的,具体的分压电路200如图3所示。分压电路200包括依次串联的分压电阻R0、分压电阻R1……分压电阻Rn1,n1≥4,且为整数,分压电阻R0、分压电阻R1……分压电阻Rn1这(n1-1)个分压电阻的电阻值相等,但具体数值不作限制。分压电阻R0的输入端接入信号接收器100的电源,分压电阻R0、分压电阻R1……分压电阻Rn1-1的输出端分别连接至多路选择器Mux1,且与多路选择器Mux1的数据输入端一一对应,分压电阻Rn1的输出端接地,多路选择器Mux11的选择控制端在接收到选择控制信号A<m1:0>之后,从分压电阻R0、分压电阻R1……分压电阻Rn1-1对应的n1路输出电压中,选择对应的两路输出电压,分别作为第一参考电压vref_h1和第二参考电压vref_l1,并从多路选择器Mux1的两个数据输出端口输出。
此外,需要说明的是,第一参考电压vref_h1和第二参考电压vref_l1理论上应当根据信号接收器100接收到的PAM3信号幅度去控制多路选择器Mux1而确定,具体地,第一参考电压vref_h1应当为PAM3信号幅度的75%,而第二参考电压vref_l1应当为PAM3信号幅度的25%,但是,在信号接收器100的启动阶段,由于PAM3信号还未产生,因此,通常会通过图3所示的分压电路200,直接将第一参考电压vref_h1先设定为信号接收器100电源的75%,第二参考电压vref_l1则先设定为信号接收器100电源的25%。
对于图2所示的信号接收器100,其在通过第一比较器C11对接收到的PAM3信号和第一参考电压vref_h1进行比较,获得第一比较结果amp_h1,同时,通过第二比较器C12对接收到的PAM3信号和第二参考电压vref_l1进行比较,获得第二比较结果amp_l1之后,可以根据第一控制时钟rx_clk1将第一比较结果amp_h1通过第一采样电路110,例如,第一触发器D11输出之后,获得数字信号形式的第一目标信号rx_data_h1,同时,可以根据第一控制时钟rx_clk1将第二比较结果amp_l1通过第二采样电路120,例如,第二触发器D12输出之后,获得数字信号形式的第二目标信号rx_data_l1。此后,时序电路(图中未示出)对第一目标信号rx_data_h1和第二目标信号rx_data_l1进行解码,获得PAM3信号信息。
第一目标信号rx_data_h1和第二目标信号rx_data_l1与PAM3信号中,高(H)、中(M)、低(L)三个电平的对应关系表1所示。
表1
Figure BDA0002879273650000111
Figure BDA0002879273650000121
由于信号接收器100的启动阶段,第一参考电压vref_h1和第二参考电压vref_l1是信号接收器100的电源通过电阻分压获得的,其与信号发射器传输过来的PAM3信号共模电压之间有一定误差,也即,第一参考电压vref_h1与PAM3信号幅度的75%之间有一定误差,第二参考电压vref_l1与PAM3信号幅度的25%之间也有一定误差,因此,需要获取第一参考电压vref_h1和第二参考电压vref_l1的偏移情况,并根据偏移情况对第一参考电压vref_h1和第二参考电压vref_l1进行校准,以减少第一参考电压vref_h1和第二参考电压vref_l1与信号发射器传输过来的PAM3信号共模电压之间的误差。
目前,对第一参考电压vref_h1和第二参考电压vref_l1进行校准的方法是在信号接收器100的启动阶段,通过扫描参考电压,获得PAM3信号的眼图,再将眼图中表征的参考电压作为实际的参考电压,以实现对参考电压的校准。以图4所示的眼图为例,假设其表征PAM3信号和第一参考电压vref_h1的比较情况,也即,表征第一比较结果amp_h1,则可以通过该信号眼图获得实际的第一参考电压vref_h1,例如,与时间轴线上76位置处对应的第一参考电压vref_h1为(v1+v2)/2。
由于上述校准方法需要预先采集专门的训练样本产生PAM3信号的眼图,因此,无法在PAM3信号的实际传输过程中,实时获取第一参考电压vref_h1和第二参考电压vref_l1的偏移情况,使得第一参考电压vref_h1和第二参考电压vref_l1无法根据信号接收器100所在集成电路芯片的实际工作电压变化情况和温度变化情况,实现实时校准,而保证校准结果的准确性。
为解决上述问题,本申请实施例提供了一种信号接收器300。请参阅图5,本申请实施例提供的信号接收器300包括第一采样模块310、第二采样模块320、第三采样模块330和偏移结果获取模块340。
其中,第一采样模块310用于接入第一参考电压vref_h2,以对接收到的PAM3信号和第一参考电压vref_h2进行比较,获得第一比较结果,并对第一比较结果进行采样,获得第一目标信号rx_data_h2,第二采样模块320用于接入第二参考电压vref_l2,以对接收到的PAM3信号和第二参考电压vref_l2进行比较,获得第二比较结果,并对第二比较结果进行采样,获得第二目标信号rx_data_l2,第二参考电压vref_l2低于第一参考电压vref_h2,第三采样模块330用于接入第三参考电压vref_m2,以对接收到的PAM3信号和第三参考电压vref_m2进行比较,获得第三比较结果,并对第三比较结果进行采样,获得第三目标信号rx_data_m2,第三参考电压vref_m2高于第二参考电压vref_l2,且低于第一参考电压vref_h2,而偏移结果获取模块340分别与第一采样模块310、第二采样模块320和第三采样模块330连接,用于根据第一目标信号rx_data_h2、第二目标信号rx_data_l2和第三目标信号rx_data_m2,获得偏移结果,偏移结果用于表征第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2的偏移情况。
如上所述,本申请实施例中,第二参考电压vref_l2低于第一参考电压vref_h2,而第三参考电压vref_m2高于第二参考电压vref_l2,且低于第一参考电压vref_h2,此外,第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2理论上应当根据接收到的PAM3信号幅度确定,且三者之间的差值通常是固定不变的。例如,理想情况下,第一参考电压vref_h2为PAM3信号幅度的75%,也即,PAM3信号高电平和低电平之间幅度的75%,或说PAM3信号高电平和中间电平之间幅度的50%,第二参考电压vref_l2为PAM3信号幅度的25%,也即,PAM3信号高电平和低电平中间幅度的25%,或说PAM3信中间电平和低电平之间幅度的50%,第三参考电压vref_m2为PAM3信号幅度的50%,也即,为PAM3信号高电平和低电平之间幅度的50%。
对于第一参考电压vref_h2等于PAM3信号幅度的75%,也即,第二参考电压vref_l2等于PAM3信号幅度的25%,第三参考电压vref_m2等于PAM3信号幅度的50%的情况,集成电路芯片设计及制作领域将其称之为参考电压不存在偏移。这种情况下,PAM3信号中高(H)、中(M)、低(L)三个电平与第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2的关系如图6所示。对于第一参考电压vref_h2大于PAM3信号幅度的75%,也即,第二参考电压vref_l2大于PAM3信号幅度的25%,第三参考电压vref_m2大于PAM3信号幅度的50%的情况,集成电路芯片设计及制作领域将其称之为参考电压向上偏移。这种情况下,PAM3信号中高(H)、中(M)、低(L)三个电平与第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2的关系如图7所示。相反的,对于第一参考电压vref_h2小于PAM3信号幅度的75%,也即,第二参考电压vref_l2小于PAM3信号幅度的25%,第三参考电压vref_m2小于PAM3信号幅度的50%的情况,集成电路芯片设计及制作领域将其称之为参考电压向下偏移。这种情况下,PAM3信号中高(H)、中(M)、低(L)三个电平与第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2的关系如图8所示。
但是,具体到本申请实施例提供的信号接收器300,在其启动阶段,由于PAM3信号还未产生,因此,通常会直接将第一参考电压vref_h2先设定为信号接收器300电源的75%,第二参考电压vref_l2先设定为信号接收器300电源的25%,第三参考电压vref_m2先设定为信号接收器300电源的50%,同样,由于信号接收器300电源与信号发射器传输过来的PAM3信号共模电压之间有一定误差,也即,第一参考电压vref_h2与PAM3信号幅度的75%之间有一定误差,第二参考电压vref_l2与PAM3信号幅度的25%之间有一定误差,第三参考电压vref_m2与PAM3信号幅度的50%之间也有一定误差,也就是说,第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2是存在偏移情况的。
又由于在信号接收器100所在集成电路芯片的实际工作电压变化情况和温度变化情况的影响下,第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2会发生变化,且变化情况是一致的,同时,PAM3信号也会发生变化,但PAM信号的变化情况与第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2的变化情况却不一致。例如,若第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2集体向上偏移,其中,第一参考电压vref_h2比PAM3信号高电平和低电平之间幅度的75%高10mV,那么,第二参考电压vref_l2同样比PAM3信号高电平和低电平间之间幅度的50%高10mV,第三参考电压vref_m2同样比PAM3信号高电平和低电平间之间幅度的25%高10mV,但PAM3信号却不一定增加10mV,最终,又增加了第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2偏移情况的严重性。
对于上述情况,若采取上述对现有技术中的信号接收器100进行描述时,所提供的对第一参考电压vref_h1和第二参考电压vref_l1进行校准的方法实现对第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2的校准,那么将依旧存在无法参考电压的实时校准。
回到图5,本申请实施例提供的信号接收器300,正是针对以上参考电压偏移情况严重的问题而提出的。本申请实施例中,第一参考电压vref_h2相当于上述对现有技术中的信号接收器100进行描述时,提及的第一参考电压vref_h1,第一比较结果amp_h2相当于上述对现有技术中的信号接收器100进行描述时,提及的第一比较结果amp_h1,第一目标信号rx_data_h2相当于上述对现有技术中的信号接收器100进行描述时,提及的第一目标信号rx_data_h1,对应的,第二参考电压vref_l2相当于上述对现有技术中的信号接收器100进行描述时,提及的第二参考电压vref_l1,第二比较结果amp_l2相当于上述对现有技术中的信号接收器100进行描述时,提及的第二比较结果amp_l1,第二目标信号rx_data_l2相当于上述对现有技术中的信号接收器100进行描述时,提及的第二目标信号rx_data_l1。
基于第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2的以上描述,可以理解的是,本申请实施例中,在信号接收器300包括第一采样模块310、第二采样模块320、第三采样模块330的情况下,第一目标信号rx_data_h2、第二目标信号rx_data_l2和第三目标信号rx_data_m2与PAM3信号中,高(H)、中(M)、低(L)三个电平的对应关系如表2所示。
表2
PAM3信号 rx_data_h2 rx_data_l2 rx_data_m2
H 1 1 1
M 0 1 `x
L 0 0 0
在获得第一目标信号rx_data_h2、第二目标信号rx_data_l2和第三目标信号rx_data_m2之后,偏移结果获取模块340能够根据第一目标信号rx_data_h2、第二目标信号rx_data_l2和第三目标信号rx_data_m2,获得偏移结果,而该偏移结果正用于表征第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2的偏移情况。由于第一目标信号rx_data_h2、第二目标信号rx_data_l2和第三目标信号rx_data_m2均为实时获取的数字信号,也即,第一目标信号rx_data_h2、第二目标信号rx_data_l2和第三目标信号rx_data_m2均为信号接收器300所在集成电路芯片的工作过程中实时采集的,因此,偏移结果获取模块340通过第一目标信号rx_data_h2、第二目标信号rx_data_l2和第三目标信号rx_data_m2获得的偏移结果也具有实时性,那么,后续根据偏移结果对第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2进行校准时,便能够考虑到信号接收器300所在集成电路芯片在工作过程中,其实际工作电压变化情况和温度变化情况,实现实时校准,而保证校准结果的准确性。
此外,需要说明的是,本申请实施例中,信号接收器300可以设计为全速率PAM3信号接收器,也可以设计为半速率PAM3信号接收器。
请结合图9,本申请实施例中,若将信号接收器300设计为全速率PAM3信号接收器,则第一采样模块310可以包括第一比较单元311和通过上升沿触发的第一采样电路312,第一目标信号rx_data_h2包括第一数字信号rx_data_h21,第二采样模块320可以包括第二比较单元321和通过上升沿触发的第二采样电路322,第二目标信号rx_data_l2包括第二数字信号rx_data_l21,第三采样模块330可以包括第三比较单元331和通过上升沿触发的第三采样电路332,第三目标信号rx_data_m2包括第三数字信号rx_data_m21。
对于第一采样模块310,实际实施时,其包括第一比较单元311的第一信号输入端口接入PAM3信号,第一比较单元311的第二信号输入端口接入第一参考电压vref_h2,第一比较单元311的结果输出端口用于输出第一比较结果,记作amp_h2。例如,若PAM3信号大于第一参考电压vref_h2,则第一比较单元311的结果输出端口输出高电平,作为第一比较结果amp_h2,若PAM3信号小于第一参考电压vref_h2,则第一比较单元311的结果输出端口输出低电平,作为第一比较结果amp_h2,而第一采样电路312则用于根据第一控制时钟对第一比较结果amp_h2进行采样,获得第一数字信号rx_data_h21。
对于第二采样模块320,实际实施时,其包括的第二比较单元321的第一比较信号输入端口接入PAM3信号,第二比较单元321的第二比较信号输入端口接入第二参考电压vref_l2,第二比较单元321的结果输出端口用于输出第二比较结果,记作amp_l2。例如,若PAM3信号大于第二参考电压vref_l2,则第二比较单元321的结果输出端口输出高电平,作为第二比较结果amp_l2,若PAM3信号小于第二参考电压vref_l2,则第二比较单元321的结果输出端口输出低电平,作为第二比较结果amp_l2,而第二采样电路322则用于根据第一控制时钟对第二比较结果amp_l2进行采样,获得第二数字信号rx_data_l21。
对于第三采样模块330,实际实施时,其包括的第三比较单元331的第一比较信号输入端口接入PAM3信号,第三比较单元331的第二比较信号输入端口接入第三参考电压vref_m2vref,第三比较单元331的结果输出端口用于输出第三比较结果,记作amp_m2。例如,若PAM3信号大于第三参考电压vref_m2,则第三比较单元331的结果输出端口输出高电平,作为第三比较结果amp_m2,若PAM3信号小于第三参考电压vref_m2,则第三比较单元331的结果输出端口输出低电平,作为第三比较结果amp_m2,而第三采样电路332则用于根据第一控制时钟对第三比较结果amp_m2进行采样,获得第三数字信号rx_data_m21。
请结合图10,本申请实施例中,第一比较单元311可以是第一比较器C21(如图10所示),也可以是第一放大器(图中未示出)。
若第一比较单元311包括第一比较器C21,则实际实施时,第一比较器C21的第一信号输入端口接入PAM3信号,第一比较器C21的第二信号输入端口接入第一参考电压vref_h2,第一比较器C21的结果输出端口用于输出第一比较结果amp_h2。若第一比较单元311包括第一放大器,则实际实施时,第一放大器的第一放大信号输入端口接入PAM3信号,第一放大器的第二放大信号输入端口接入第一参考电压vref_h2,第一放大器的结果输出端口用于输出第一比较结果amp_h2。
同样,本申请实施例中,第二比较单元321可以是第二比较器C22(如图10所示),也可以是第二放大器(图中未示出)。
若第二比较单元321包括第二比较器C22,则实际实施时,第二比较器C22的第一信号输入端口接入PAM3信号,第二比较器C22的第二信号输入端口接入第二参考电压vref_l2,第二比较器C22的结果输出端口用于输出第二比较结果amp_l2。若第二比较单元321包括第二放大器,则实际实施时,第二放大器的第一放大信号输入端口接入PAM3信号,第二放大器的第二放大信号输入端口接入第二参考电压vref_l2,第二放大器的结果输出端口用于输出第二比较结果amp_l2。
同样,本申请实施例中,第三比较单元331可以是第三比较器C23(如图10所示),也可以是第三放大器(图中未示出)。
若第三比较单元331包括第三比较器C23,则实际实施时,第三比较器C23的第一信号输入端口接入PAM3信号,第三比较器C23的第二信号输入端口接入第三参考电压vref_m2,第三比较器C23的结果输出端口用于输出第三比较结果amp_m2,第三比较器C23的结果输出端口用于输出第三比较结果amp_m2。若第三比较单元331包括第三放大器,则实际实施时,第三放大器的第一放大信号输入端口接入PAM3信号,第三放大器的第二放大信号输入端口接入第三参考电压vref_m2,第三放大器的结果输出端口用于输出第三比较结果amp_m2。
如图10所示,实际实施时,第一采样电路312可以包括通过上升沿触发的第一触发器D21,第二采样电路322可以包括上升沿触发的第二触发器D22,第三采样电路332可以包括上升沿触发的第三触发器D23,其中,第一触发器D21可以是D触发器,第二触发器D22也可以是D触发器,第三触发器D23还可以是D触发器。
第一触发器D21的时钟端口接入第一控制时钟rx_clk2,第一触发器D21的数据输入端口与第一比较单元311的结果输出端口连接,第一触发器D21的数据输出端口用于输出第一数字信号rx_data_h21,第二触发器D22的时钟端口接入第一控制时钟rx_clk2,第二触发器D22的数据输入端口与第二比较单元321的结果输出端口连接,第二触发器D22的数据输出端口用于输出第二数字信号rx_data_l21,第三触发器D23的时钟端口接入第一控制时钟rx_clk2,第三触发器D23的数据输入端口与第一比较单元311的结果输出端口连接,第一触发器D21的数据输出端口用于输出第三数字信号rx_data_hm1。
在上述情况下,偏移结果获取模块340用于在第一数字信号rx_data_h21为低电平、第二数字信号rx_data_l21为高电平,且第三数字信号rx_data_hm1为低电平时,获得用于表征第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2的偏移情况为向上偏移的偏移结果,记作update1,同时,偏移结果获取模块340还用于在第一数字信号rx_data_h21为低电平、第二数字信号rx_data_l21为高电平,且第三数字信号rx_data_hm1为高电平时,获得用于表征第一参考电压vref_h2vref、第二参考电压vref_l2vref和第三参考电压vref_m2vref的偏移情况为向下偏移的偏移结果,记作update1,具体如表3所示。
表3
rx_data_h21 rx_data_l21 rx_data_m21 update1
0 1 0 向上偏移
0 1 1 向下偏移
与表3对应的,偏移结果获取模块340对应的Verilog HDL程序可以为:
If({rx_data_h2,rx_data_l2}==2’b01)
up=rx_data_m2;
down=~rx_data_m2;
具体到硬件电路的实现上,偏移结果获取模块340具体可以有多种搭建方式,例如,偏移结果获取模块340可以包括第一非门Not1、第二非门Not2、第一与门And1和第二与门And2。
请结合图11,在偏移结果获取模块340包括第一非门Not1、第二非门Not2、第一与门And1和第二与门And2的情况下,第一非门Not1的输入端接入第一数字信号rx_data_h21,第二非门Not2的输入端接入第三数字信号rx_data_hm1,第一与门And1的第一输入端与第一非门Not1的输出端连接,第一与门And1的第二输入端与第二非门Not2的输出端连接,第一与门And1的第三输入端接入第二数字信号rx_data_l21,第二与门And2的第一输入端与第一非门Not1的输出端连接,第二与门And2的第二输入端接入第三数字信号rx_data_hm1,第二与门And2的第三输入端接接入第二数字信号rx_data_l21。
图11所示的偏移结果获取模块340中,第一与门And1的输出端和第二与门And2的输出端将共同作为偏移结果获取模块340的输出端,用于输出偏移结果。例如,若第一与门And1的输出端所输出的偏移结果表征信号up为1,而第二与门And2的输出端所输出的偏移结果表征信号dwon为0时,获得用于表征第一参考电压vref_h2vref_h2、第二参考电压vref_l2vref_l2和第三参考电压vref_m2vref_m2的偏移情况为向上偏移的偏移结果。再例如,若第一与门And1的输出端所输出的偏移结果表征信号up为0,而第二与门And2的输出端所输出的偏移结果表征信号dwon为1时,获得用于表征第一参考电压vref_h2vref、第二参考电压vref_l2vref和第三参考电压vref_m2vref的偏移情况为向下偏移的偏移结果。
请参阅图12,本申请实施例中,若将信号接收器300设计为半速率PAM3信号接收器,则第一采样模块310除可以包括第一比较单元311和通过上升沿触发的第一采样电路312之外,还可以包括下降沿触发的第四采样电路313,第一目标信号rx_data_h2还包括第四数字信号rx_data_h2_odd,同样,第二采样模块320除可以包括第二比较单元321和通过上升沿触发的第二采样电路322之外,还可以包括下降沿触发的第五采样电路323,第二目标信号rx_data_l2包括第五数字信号rx_data_h2_odd,第三采样模块330除可以包括第三比较单元331和通过上升沿触发的第三采样电路332之外,还可以包括下降沿触发的第六采样电路333,第三目标信号rx_data_m2包括第六数字信号rx_data_m2_odd。
第四采样电路313用于根据第一控制时钟rx_clk2对第一比较结果amp_h2进行采样,获得第四数字信号rx_data_h2_odd。第五采样电路323用于根据第一控制时钟rx_clk2对第二比较结果amp_l2进行采样,获得第五数字信号rx_data_h2_odd。第六采样电路333用于根据第一控制时钟rx_clk2对第三比较结果amp_m2进行采样,获得第六数字信号rx_data_m2_odd。
请参阅图13,实际实施时,第四采样电路313可以包括下降沿触发的第四触发器D24,第二采样电路322可以包括下降沿触发的第五触发器D25,第三采样电路332可以包括下降沿触发的第六触发器D26,其中,第四触发器D24可以是D触发器,第五触发器D25也可以是D触发器,第六触发器D26还可以是D触发器。
第四触发器D24的时钟端口接入第一控制时钟rx_clk2,第四触发器D24的数据输入端口与第一比较单元311的结果输出端口连接,第四触发器D24的数据输出端口用于输出第四数字信号rx_data_h2_odd。第五触发器D25的时钟端口接入第一控制时钟rx_clk2,第五触发器D25的数据输入端口与第二比较单元321的结果输出端口连接,第五触发器D25的数据输出端口用于输出第五数字信号rx_data_h2_odd。第六触发器D26的时钟端口接入第一控制时钟rx_clk2,第六触发器D26的数据输入端口与第三比较单元331的结果输出端口连接,第六触发器D26的数据输出端口用于输出第六数字信号rx_data_m2_odd。此外,为方便与上述关于图10所示信号接收器300相关描述中的部分数字信号区分,将第一触发器D21的数据输出端口所输出的第一数字信号rx_data_h21记作rx_data_h2_even,将第二触发器D22的数据输出端口所输出的第二数字信号rx_data_l21记作rx_data_l2_even,将第三触发器D23的数据输出端口所输出的第三数字信号rx_data_m21记作rx_data_m2_even。
在上述情况下,偏移结果获取模块340用于在第一数字信号rx_data_h2_even和第四数字信号rx_data_h2_odd为低电平、第二数字信号rx_data_l2_even和第五数字信号rx_data_h2_odd为高电平,且第三数字信号rx_data_m2_even和第六数字信号rx_data_m2_odd为低电平时,获得用于表征第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2的偏移情况为向上偏移的偏移结果,记作update5,同时,偏移结果获取模块340还用于在第一数字信号rx_data_h2_even和第四数字信号rx_data_h2_odd为低电平、第二数字信号rx_data_l2_even和第五数字信号rx_data_h2_odd为高电平,且第三数字信号rx_data_m2_even和第六数字信号rx_data_m2_odd为高电平时,获得用于表征第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2的偏移情况为向下偏移的偏移结果,记作update5,具体如表4所示。
表4
Figure BDA0002879273650000231
与表4对应的,偏移结果获取模块340对应的Verilog HDL程序可以为:
If({rx_data_h2_even,rx_data_l2_even}==2’b01)
up=rx_data_m2_even;
down=~rx_data_m2_even;
Else If({rx_data_h2_odd,rx_data_l2_odd}==2’b01)
up=rx_data_m2_odd;
down=~rx_data_m2_odd;
具体到硬件电路的实现上,偏移结果获取模块340具体可以有多种搭建方式,例如,偏移结果获取模块340可以包括第三非门Not3、第四非门Not4、第五非门Not5、第六非门Not6、第三与门And3、第四与门And4、第五与门And5、第六与门And6、第一或门Or1和第二或门Or2。
请结合图14,在偏移结果获取模块340包括第三非门Not3、第四非门Not4、第五非门Not5、第六非门Not6、第三与门And3、第四与门And4、第五与门And5、第六与门And6、第一或门Or1和第二或门Or2的情况下,第三非门Not3的输入端接入第一数字信号rx_data_h21rx_data_h2_even,第四非门Not4的输入端接入第三数字信号rx_data_m21rx_data_m2_even,第三与门And3的第一输入端与第三非门Not3的输出端连接,第三与门And3的第二输入端与第四非门Not4的输出端连接,第三与门And3的第三输入端接入第二数字信号rx_data_l21rx_data_l2_even,第四与门And4的第一输入端与第三非门Not3的输出端连接,第四与门And4的第二输入端接入第三数字信号rx_data_m21rx_data_m2_even,第四与门And4的第三输入端接接入第二数字信号rx_data_l21rx_data_l2_even,同时,第五非门Not5的输入端接入第四数字信号rx_data_h2_odd,第六非门Not6的输入端接入第六数字信号rx_data_m2_odd,第五与门And5的第一输入端与第六非门Not6的输出端连接,第六与门And6的第二输入端与第六非门Not6的输出端连接,第五与门And5的第三输入端接入第五数字信号rx_data_h2_odd,第六与门And6的第一输入端与第五三非门的输出端连接,第六与门And6的第二输入端接入第六数字信号rx_data_m2_odd,第六与门And6的第三输入端接接入第五数字信号rx_data_h2_odd。此外,第一或门Or1的第一输入端与第三与门And3的输出端连接,第一或门Or1的第二输入端与第四或门的输出端连接,第二或门Or2的第一输入端与第五与门And5的输出端连接,第二或门Or2的第二输入端与第六或门的输出端连接。
图14所示的偏移结果获取模块340中,第一或门Or1的输出端和第二或门Or2的输出端将共同作为偏移结果获取模块340的输出端,用于输出偏移结果。例如,若第一或门Or1的输出端所输出的偏移结果表征信号up为1,而第二或门Or2的输出端所输出的偏移结果表征信号dwon为0时,获得用于表征第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2的偏移情况为向上偏移的偏移结果。再例如,若第一或门Or1的输出端所输出的偏移结果表征信号up为0,而第二或门Or2的输出端所输出的偏移结果表征信号dwon为1时,获得用于表征第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2的偏移情况为向下偏移的偏移结果。
基于以上描述,可以理解的是,本申请实施例中,无论是将信号接收器300设计为全速率PAM3信号接收器,还将信号接收器300设计为半速率PAM3信号接收器,其偏移结果获取模块340均可以包括两个输出端。
本申请实施例中,为方便描述,可以将偏移结果获取模块340包括的两个输出端分别记作第一偏移结果输出端和第二偏移结果输出端,其中,第一偏移结果输出端用于输出偏移结果表征信号up,第二偏移结果输出端用于输出偏移结果表征信号dwon,也即,偏移结果获取模块340输出的偏移结果,可以通过偏移结果表征信号up和偏移结果表征信号dwon表征。如上所述,若偏移结果表征信号up为1,且偏移结果表征信号dwon为0,则获得用于表征第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2的偏移情况为向上偏移的偏移结果,若偏移结果表征信号up为0,且偏移结果表征信号dwon为1,则获得用于表征第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2的偏移情况为向下偏移的偏移结果。
进一步地,为了提高信号接收器300功能的全面性和自动化程度,本申请实施例中,其还可以包括用于调整第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2的参考电压调整模块350。具体到本申请实施例中,参考电压调整模块350也可以理解为能够根据偏移结果,产生相应第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2的电路模块,而产生相应第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2的过程,本身也属于对第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2进行调整的过程。
请参阅图15,本申请实施例中,参考电压调整模块350与偏移结果获取模块340直接或间接连接,用于在偏移结果表征第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2的偏移情况为向上偏移时,将第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2向下调整,以及用于在偏移结果表征第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2的偏移情况为向下偏移时,将第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2向上调整。
请结合图16,实际实施时,参考电压调整模块350可以包括依次串联的分压电阻R'0、分压电阻R'1……分压电阻R'n2,n2≥4,且为整数,分压电阻R'0、分压电阻R'1……分压电阻R'n2这(n2-1)个分压电阻的电阻值相等,但具体数值不作限制。此外,参考电压调整模块350还包括第一多路选择器Mux2、第二多路选择器Mux3和第三多路选择器Mux4。分压电阻R'1的输入端接入信号接收器300的电源,分压电阻R'1、分压电阻R'2……分压电阻R'n2-1中,第一部分分压电阻的输出端分别连接至第一多路选择器Mux2,且与第一多路选择器Mux2包括的(n2/3)个数据输入端一一对应,第二部分分压电阻的输出端分别连接至第二多路选择器Mux3,且与第二多路选择器Mux3包括的(n2/3)个数据输入端一一对应,第三部分分压电阻的输出端分别连接至第三多路选择器Mux4,且与第三多路选择器Mux4包括的(n2/3)个数据输入端一一对应,分压电阻R'n2的输出端接地。
第一多路选择器Mux2的选择控制端作为参考电压调整模块350的第一控制端,在接收到选择控制信号vref_update<m2:0>(3*2(m2+1)+1=n2)之后,从分压电阻R'0、分压电阻R'1……分压电阻R'[(n2/3)-1]对应的(n2/3)路输出电压中,选择对应的一路输出电压,作为第一参考电压vref_h2,并从第一多路选择器Mux2的数据输出端口输出。
第二多路选择器Mux3的选择控制端作为参考电压调整模块350的第二控制端,在接收到选择控制信号vref_update<m2:0>(3*2(m2+1)+1=n2)之后,从分压电阻R'(n2/3)、分压电阻R'[(n2/3)+1]……分压电阻R'[2*(n2/3)-1]对应的(n2/3)路输出电压中,选择对应的一路输出电压,作为第三参考电压vref_m2,并从第二多路选择器Mux3的数据输出端口输出。
第三多路选择器Mux4的选择控制端作为参考电压调整模块350的第三控制端,在接收到选择控制信号vref_update<m2:0>(3*2(m2+1)=n2)之后,从分压电阻R'[2*(n2/3)]、分压电阻R'[2*(n2/3)+1]……分压电阻R'(n2-1)对应的(n2/3)路输出电压中,选择对应的一路输出电压,作为第二参考电压vref_l2,并从第三多路选择器Mux4的数据输出端口输出。
进一步地,对于偏移结果获取模块340和参考电压调整模块350的连接方式,本申请实施例中,作为一种可选的实施方式,其可以通过数字滤波器360间接连接,具体如图17所示。基于此,可以理解的是,本申请实施例中,信号接收器300还可以包括数字滤波器360。
数字滤波器360用于对接收到的多条连续的偏移结果进行抖动滤除,获得周期性偏移结果,用于表征第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2在目标时间周期内的整体偏移情况。基于此,本申请实施例中,参考电压调整模块350用于在周期性偏移结果表征第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2在目标时间周期内的整体偏移情况为向上偏移时,将第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2向下调整,以及用于在周期性偏移结果表征第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2在目标时间周期内的整体偏移情况为向下偏移时,将第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2向上调整。
请结合图18A和图18B(图18A和图18B所示为全速率PAM3接收器的参考电压调整过程,半速率PAM3接收器同理),实际实施时,数字滤波器360可以包括可逆计数器C、加法器Add和寄存器Reg。其中,可逆计数器C的第一输入端与偏移结果获取模块340的第一偏移结果输出端连接,可逆计数器C的第二输入端与偏移结果获取模块340的第二偏移结果输出端连接,可逆计数器C的计数输出端与加法器Add的第一输入端连接,加法器Add的输出端与寄存器Reg的数据输入端连接,寄存器Reg的时钟端口接入第二控制时钟,寄存器Reg的数据输出端与加法器Add的第二输入端连接,同时,与参考电压调整模块350的控制端连接。
以下,将结合图18A和图18B,以参考电压调整模块350可以包括依次串联的分压电阻R'0、分压电阻R'1……分压电阻R'768,而选择控制信号为vref_update<7:0>,也即,n2=3*28=768,m2=7为例,对本申请实施例提供的信号接收器300中,参考电压调整模块350根据对第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2进行调整的过程进行说明。
可逆计数器C对接收到的偏移结果表征信号up和偏移结果表征信号down进行计数,例如,可逆计数器C在预设初始值的基础上,每接收到一条用于表征第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2的偏移情况为向上偏移的偏移结果时,计数值减一,每接收到一条用于表征第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2的偏移情况为向下偏移的偏移结果时,计数值加一,并从计数输出端输出,假设计数值的位宽为8bit,则加法器Add将计数值作为第一待累加数据,与同样为8bit位宽的第二待累加数据进行加法运算,获得12bit位宽的加法值,从加法器Add的输出端输出,此后,从12bit位宽的加法值中,提取高位的8bit数据,作为选择控制信号vref_update<7:0>,同时,将高位的8bit数据作为新的第二待累加数据,输入到加法器Add的第二输入端。
在上述基础上,第一多路选择器Mux2的选择控制端作为参考电压调整模块350的第一控制端,在接收到选择控制信号vref_update<7:0>之后,从分压电阻R'0、分压电阻R'1……分压电阻R'255对应的256路输出电压中,选择对应的一路输出电压,作为第一参考电压vref_h2,并从第一多路选择器Mux2的数据输出端口输出。
第二多路选择器Mux3的选择控制端作为参考电压调整模块350的第二控制端,在接收到选择控制信号vref_update<7:0>之后,从分压电阻R'256、分压电阻R'257……分压电阻R511对应的256路输出电压中,选择对应的一路输出电压,作为第三参考电压vref_m2,并从第二多路选择器Mux3的数据输出端口输出。
第三多路选择器Mux4的选择控制端作为参考电压调整模块350的第三控制端,在接收到选择控制信号vref_update<7:0>之后,从分压电阻R'512、分压电阻R'513……分压电阻R'767对应的256路输出电压中,选择对应的一路输出电压,作为第二参考电压vref_l2,并从第三多路选择器Mux4的数据输出端口输出。
从第一多路选择器Mux2的数据输出端口输出的第一参考电压vref_h2输入到第一采样模块310中第一比较单元311的第二信号输入端口,从第二多路选择器Mux3的数据输出端口输出的第三参考电压vref_l2输入到第三采样模块330中第三比较单元331的第二信号输入端口,从第三多路选择器Mux4的数据输出端口输出的第二参考电压vref_l2输入到第二采样模块320中第二比较单元321的第二信号输入端口。
此后,便循环上述过程,以实现对第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2的不断校准。
进一步地,本申请实施例还提供了一种集成电路芯片,包括上述信号接收器。
集成电路芯片能够通过信号接收器接收PAM3信号,而PAM3信号为信号发射芯片通过PAM3发射器发送。
进一步地,本申请实施例还提供了一种信号传输系统,包括信号发射芯片和上述集成电路芯片。
信号发射芯片包括信号发射器。
信号发射芯片通过信号发射器将PAM3信号发送至信号接收器,以供集成电路芯片通过信号接收器接收PAM3信号。
进一步地,本申请实施例还提供了一种电子设备,包括上述信号传输系统。
本申请实施例中,电子设备可以是终端设备,例如,电脑、个人数字助理(PersonalDigital Assistant,PAD)、移动上网设备(Mobile Internet Device,MID)等,还可以是服务器,本申请实施例对此不作具体限制。
综上所述,本申请实施例提供的信号接收器300包括第一采样模块310、第二采样模块320、第三采样模块330和偏移结果获取模块340。其中,第一采样模块用于接入第一参考电压vref_h2,以对接收到的PAM3信号和第一参考电压vref_h2进行比较,获得第一比较结果,并对第一比较结果进行采样,获得第一目标信号rx_data_h2,第二采样模块320用于接入第二参考电压vref_l2,以对接收到的PAM3信号和第二参考电压vref_l2进行比较,获得第二比较结果,并对第二比较结果进行采样,获得第二目标信号rx_data_l2,第二参考电压vref_l2低于第一参考电压vref_h2,第三采样模块330用于接入第三参考电压vref_m2,以对接收到的PAM3信号和第三参考电压vref_m2进行比较,获得第三比较结果,并对第三比较结果进行采样,获得第三目标信号rx_data_m2,第三参考电压vref_m2高于第二参考电压vref_l2,且低于第一参考电压rx_data_h2,而偏移结果获取模块340则分别与第一采样模块310、第二采样模块320和第三采样模块330连接,用于根据第一目标信号rx_data_h2、第二目标信号rx_data_l2和第三目标信号rx_data_m2,获得偏移结果,偏移结果用于表征第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2的偏移情况。显然,本申请实施例中,第一目标信号rx_data_h2、第二目标信号rx_data_l2和第三目标信号rx_data_m2均为实时获取的数字信号,也即,第一目标信号rx_data_h2、第二目标信号rx_data_l2和第三目标信号rx_data_m2均为信号接收器300所在集成电路芯片的工作过程中实时采集的,因此,偏移结果获取模块340通过第一目标信号rx_data_h2、第二目标信号rx_data_l2和第三目标信号rx_data_m2获得的偏移结果也具有实时性,那么,后续根据偏移结果对第一参考电压vref_h2、第二参考电压vref_l2和第三参考电压vref_m2进行校准时,便能够考虑到信号接收器300所在集成电路芯片在工作过程中,其实际工作电压变化情况和温度变化情况,实现实时校准,而保证校准结果的准确性。
本申请实施例提供的集成电路芯片、信号传输系统及电子设备具有与上述信号接收器300相同的有益效果,本申请实施例对此不作赘述。
在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“连接”、“设置”应做广义理解,例如,可以是机械上的固定连接、可拆卸连接或一体地连接,可以是电学上的电连接、通信连接,其中,通信连接又可以是有线通信连接或无线通信连接,此外,可以是直接相连,也可以通过中间媒介间接相连,还可以是两个元件内部的连通,对于本领域的技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。此外,术语“第一”、“第二”、“第三”等仅用于区分描述,而不能理解为指示或暗示相对重要性。
以上所述仅为本申请的部分实施例而已,并不用于限制本申请,对于本领域的技术人员来说,本申请可以有各种更改和变化。凡在本申请的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本申请的保护范围之内。

Claims (15)

1.一种信号接收器,其特征在于,包括第一采样模块、第二采样模块、第三采样模块和偏移结果获取模块;
所述第一采样模块用于接入第一参考电压,以对接收到的三电平脉冲幅度调制信号和所述第一参考电压进行比较,获得第一比较结果,并对所述第一比较结果进行采样,获得第一目标信号;
所述第二采样模块用于接入第二参考电压,以对接收到的三电平脉冲幅度调制信号和所述第二参考电压进行比较,获得第二比较结果,并对所述第二比较结果进行采样,获得第二目标信号,所述第二参考电压低于所述第一参考电压;
所述第三采样模块用于接入第三参考电压,以对接收到的三电平脉冲幅度调制信号和所述第三参考电压进行比较,获得第三比较结果,并对所述第三比较结果进行采样,获得第三目标信号,所述第三参考电压高于所述第二参考电压,且低于所述第一参考电压;
所述偏移结果获取模块分别与所述第一采样模块、所述第二采样模块和所述第三采样模块连接,用于根据所述第一目标信号、所述第二目标信号和所述第三目标信号,获得偏移结果,所述偏移结果用于表征所述第一参考电压、所述第二参考电压和所述第三参考电压的偏移情况。
2.根据权利要求1所述的信号接收器,其特征在于,所述第一采样模块包括第一比较单元和通过上升沿触发的第一采样电路,所述第一目标信号包括第一数字信号,所述第二采样模块包括第二比较单元和通过上升沿触发的第二采样电路,所述第二目标信号包括第二数字信号,所述第三采样模块包括第三比较单元和通过上升沿触发的第三采样电路,所述第三目标信号包括第三数字信号;
所述第一比较单元的第一信号输入端口接入所述三电平脉冲幅度调制信号,所述第一比较单元的第二信号输入端口接入所述第一参考电压,所述第一比较单元的结果输出端口用于输出所述第一比较结果;
所述第一采样电路用于根据第一控制时钟对所述第一比较结果进行采样,获得所述第一数字信号;
所述第二比较单元的第一比较信号输入端口接入所述三电平脉冲幅度调制信号,所述第二比较单元的第二比较信号输入端口接入所述第二参考电压,所述第二比较单元的结果输出端口用于输出所述第二比较结果;
所述第二采样电路用于根据所述第一控制时钟对所述第二比较结果进行采样,获得所述第二数字信号;
所述第三比较单元的第一比较信号输入端口接入所述三电平脉冲幅度调制信号,所述第三比较单元的第二比较信号输入端口接入所述第三参考电压,所述第三比较单元的结果输出端口用于输出所述第三比较结果;
所述第三采样电路用于根据所述第一控制时钟对所述第三比较结果进行采样,获得所述第三数字信号。
3.根据权利要求2所述的信号接收器,其特征在于,所述第一采样电路包括通过上升沿触发的第一触发器,所述第二采样电路包括上升沿触发的第二触发器,所述第三采样电路包括上升沿触发的第三触发器;
所述第一触发器的时钟端口接入所述第一控制时钟,所述第一触发器的数据输入端口与所述第一比较单元的结果输出端口连接,所述第一触发器的数据输出端口用于输出所述第一数字信号;
所述第二触发器的时钟端口接入所述第一控制时钟,所述第二触发器的数据输入端口与所述第二比较单元的结果输出端口连接,所述第二触发器的数据输出端口用于输出所述第二数字信号;
所述第三触发器的时钟端口接入所述第一控制时钟,所述第三触发器的数据输入端口与所述第一比较单元的结果输出端口连接,所述第一触发器的数据输出端口用于输出所述第三数字信号。
4.根据权利要求2所述的信号接收器,其特征在于,所述偏移结果获取模块用于在所述第一数字信号为低电平、所述第二数字信号为高电平,且所述第三数字信号为低电平时,获得用于表征所述第一参考电压、所述第二参考电压和所述第三参考电压的偏移情况为向上偏移的偏移结果;
所述偏移结果获取模块还用于在所述第一数字信号为低电平、所述第二数字信号为高电平,且所述第三数字信号为高电平时,获得用于表征所述第一参考电压、所述第二参考电压和所述第三参考电压的偏移情况为向下偏移的偏移结果。
5.根据权利要求2所述的信号接收器,其特征在于,所述第一采样模块还包括下降沿触发的第四采样电路,所述第一目标信号还包括第四数字信号,所述第二采样模块还包括下降沿触发的第五采样电路,所述第二目标信号包括第五数字信号,所述第三采样模块还包括下降沿触发的第六采样电路,所述第三目标信号包括第六数字信号;
所述第四采样电路用于根据第一控制时钟对所述第一比较结果进行采样,获得所述第四数字信号;
所述第五采样电路用于根据所述第一控制时钟对所述第二比较结果进行采样,获得所述第五数字信号;
所述第六采样电路用于根据所述第一控制时钟对所述第三比较结果进行采样,获得所述第六数字信号。
6.根据权利要求5所述的信号接收器,其特征在于,所述第四采样电路包括下降沿触发的第四触发器,所述第五采样电路包括下降沿触发的第五触发器,所述第六采样电路包括下降沿触发的第六触发器;
所述第四触发器的时钟端口接入所述第一控制时钟,所述第四触发器的数据输入端口与所述第一比较单元的结果输出端口连接,所述第四触发器的数据输出端口用于输出所述第四数字信号;
所述第五触发器的时钟端口接入所述第一控制时钟,所述第五触发器的数据输入端口与所述第二比较单元的结果输出端口连接,所述第五触发器的数据输出端口用于输出所述第五数字信号;
所述第六触发器的时钟端口接入所述第一控制时钟,所述第六触发器的数据输入端口与所述第三比较单元的结果输出端口连接,所述第六触发器的数据输出端口用于输出所述第六数字信号。
7.根据权利要求5所述的信号接收器,其特征在于,所述偏移结果获取模块用于在所述第一数字信号和所述第四数字信号为低电平、所述第二数字信号和所述第五数字信号为高电平,且所述第三数字信号和所述第六数字信号为低电平时,获得用于表征所述第一参考电压、所述第二参考电压和所述第三参考电压的偏移情况为向上偏移的偏移结果;
所述偏移结果获取模块还用于在所述第一数字信号和所述第四数字信号为低电平、所述第二数字信号和所述第五数字信号为高电平,且所述第三数字信号和所述第六数字信号为高电平时,获得用于表征所述第一参考电压、所述第二参考电压和所述第三参考电压的偏移情况为向下偏移的偏移结果。
8.根据权利要求2~7中任意一项所述的信号接收器,其特征在于,所述第一比较单元包括第一比较器或第一放大器;
若所述第一比较单元包括第一比较器,则所述第一比较器的第一信号输入端口接入所述三电平脉冲幅度调制信号,所述第一比较器的第二信号输入端口接入所述第一参考电压,所述第一比较器的结果输出端口用于输出所述第一比较结果;
若所述第一比较单元包括第一放大器,则所述第一放大器的第一放大信号输入端口接入所述三电平脉冲幅度调制信号,所述第一放大器的第二放大信号输入端口接入所述第一参考电压,所述第一放大器的结果输出端口用于输出所述第一比较结果。
9.根据权利要求2~7中任意一项所述的信号接收器,其特征在于,所述第二比较单元包括第二比较器或第二放大器;
若所述第二比较单元包括第二比较器,则所述第二比较器的第一信号输入端口接入所述三电平脉冲幅度调制信号,所述第二比较器的第二信号输入端口接入所述第二参考电压,所述第二比较器的结果输出端口用于输出所述第二比较结果;
若所述第二比较单元包括第二放大器,则所述第二放大器的第一放大信号输入端口接入所述三电平脉冲幅度调制信号,所述第二放大器的第二放大信号输入端口接入所述第二参考电压,所述第二放大器的结果输出端口用于输出所述第二比较结果。
10.根据权利要求2~7中任意一项所述的信号接收器,其特征在于,所述第三比较单元包括第三比较器或第三放大器;
若所述第三比较单元包括第三比较器,则所述第三比较器的第一信号输入端口接入所述三电平脉冲幅度调制信号,所述第三比较器的第二信号输入端口接入所述第三参考电压,所述第三比较器的结果输出端口用于输出所述第三比较结果;
若所述第三比较单元包括第三放大器,则所述第三放大器的第一放大信号输入端口接入所述三电平脉冲幅度调制信号,所述第三放大器的第二放大信号输入端口接入所述第三参考电压,所述第三放大器的结果输出端口用于输出所述第三比较结果。
11.根据权利要求1所述的信号接收器,其特征在于,所述信号接收器还包括用于调整所述第一参考电压、所述第二参考电压和所述第三参考电压的参考电压调整模块;
所述参考电压调整模块与所述偏移结果获取模块连接,用于在所述偏移结果表征所述第一参考电压、所述第二参考电压和所述第三参考电压的偏移情况为向上偏移时,将所述第一参考电压、所述第二参考电压和所述第三参考电压向下调整,以及用于在所述偏移结果表征所述第一参考电压、所述第二参考电压和所述第三参考电压的偏移情况为向下偏移时,将所述第一参考电压、所述第二参考电压和所述第三参考电压向上调整。
12.根据权利要求11所述的信号接收器,其特征在于,所述信号接收器还包括数字滤波器;
所述偏移结果获取模块和所述参考电压调整模块通过所述数字滤波器连接,所述数字滤波器用于对接收到的多条连续的所述偏移结果进行抖动滤除,获得周期性偏移结果,用于表征所述第一参考电压、所述第二参考电压和所述第三参考电压在目标时间周期内的整体偏移情况;
所述参考电压调整模块用于在所述周期性偏移结果表征所述第一参考电压、所述第二参考电压和所述第三参考电压在目标时间周期内的整体偏移情况为向上偏移时,将所述第一参考电压、所述第二参考电压和所述第三参考电压向下调整,以及用于在所述周期性偏移结果表征所述第一参考电压、所述第二参考电压和所述第三参考电压在目标时间周期内的整体偏移情况为向下偏移时,将所述第一参考电压、所述第二参考电压和所述第三参考电压向上调整。
13.一种集成电路芯片,其特征在于,包括权利要求1~12中任意一项所述的信号接收器。
14.一种信号传输系统,其特征在于,包括信号发射芯片和权利要求13所述的集成电路芯片;
所述信号发射芯片包括信号发射器;
所述信号发射芯片通过所述信号发射器将三电平脉冲幅度调制信号发送至所述信号接收器,以供所述集成电路芯片通过所述信号接收器接收所述三电平脉冲幅度调制信号。
15.一种电子设备,其特征在于,包括权利要求14所述的信号传输系统。
CN202011626145.4A 2020-12-31 2020-12-31 信号接收器、集成电路芯片、信号传输系统及电子设备 Active CN112838847B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202011626145.4A CN112838847B (zh) 2020-12-31 2020-12-31 信号接收器、集成电路芯片、信号传输系统及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011626145.4A CN112838847B (zh) 2020-12-31 2020-12-31 信号接收器、集成电路芯片、信号传输系统及电子设备

Publications (2)

Publication Number Publication Date
CN112838847A CN112838847A (zh) 2021-05-25
CN112838847B true CN112838847B (zh) 2023-05-09

Family

ID=75924543

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011626145.4A Active CN112838847B (zh) 2020-12-31 2020-12-31 信号接收器、集成电路芯片、信号传输系统及电子设备

Country Status (1)

Country Link
CN (1) CN112838847B (zh)

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103259512A (zh) * 2012-01-31 2013-08-21 阿尔特拉公司 多电平幅度信号传输接收器
US9699009B1 (en) * 2016-06-30 2017-07-04 International Business Machines Corporation Dual-mode non-return-to-zero (NRZ)/ four-level pulse amplitude modulation (PAM4) receiver with digitally enhanced NRZ sensitivity

Family Cites Families (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7099400B2 (en) * 2003-01-22 2006-08-29 Agere Systems Inc. Multi-level pulse amplitude modulation receiver
US8594262B2 (en) * 2010-06-17 2013-11-26 Transwitch Corporation Apparatus and method thereof for clock and data recovery of N-PAM encoded signals using a conventional 2-PAM CDR circuit
US9317353B2 (en) * 2013-12-26 2016-04-19 Intel Corporation Method, apparatus and system for performing voltage margining
WO2016099846A1 (en) * 2014-12-17 2016-06-23 Rambus Inc. Sampler reference level, dc offset, and afe gain adaptation for pam-n receiver
CN104660227B (zh) * 2015-03-07 2017-04-19 浙江大学 适用于多电平脉冲幅度调制的自适应连续时间线性均衡器
US9237047B1 (en) * 2015-04-17 2016-01-12 Xilinx, Inc. Circuits for and methods of receiving data in an integrated circuit
KR102349415B1 (ko) * 2017-08-07 2022-01-11 삼성전자주식회사 펄스 진폭 변조 송신기 및 펄스 진폭 변조 수신기
US11276443B2 (en) * 2018-10-16 2022-03-15 Micron Technology, Inc. Offset cancellation
CN111416600B (zh) * 2020-03-25 2022-09-23 哈尔滨工业大学 基于电流模整流器结构的自适应阈值pam4解码器

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103259512A (zh) * 2012-01-31 2013-08-21 阿尔特拉公司 多电平幅度信号传输接收器
US9699009B1 (en) * 2016-06-30 2017-07-04 International Business Machines Corporation Dual-mode non-return-to-zero (NRZ)/ four-level pulse amplitude modulation (PAM4) receiver with digitally enhanced NRZ sensitivity

Also Published As

Publication number Publication date
CN112838847A (zh) 2021-05-25

Similar Documents

Publication Publication Date Title
KR101452281B1 (ko) 주파수 변환 디바이스를 가지는 수신기의 주파수 응답 보정
EP2852061A1 (en) Duty cycle adjustment for a local oscillator signal
US7786785B2 (en) Peaking control circuit
EP0107050A2 (en) Signal generator for digital spectrum analyzer
CN104145460B (zh) 在频率下转换的数据信号中维持直流偏移校正的系统和方法
EP1786163A1 (en) Filter equalization using magnitude measurement data
CN112838847B (zh) 信号接收器、集成电路芯片、信号传输系统及电子设备
US7778319B2 (en) Jitter measuring apparatus, jitter measuring method and test apparatus
US20050240367A1 (en) Method of mapping linearly spaced spectrum points to logarithmically spaced frequency and a measuring apparatus using the method
US20050118970A1 (en) Method of measuring and calibrating frequency down converter
JP2006017658A (ja) 周波数変換装置を測定する方法、周波数変換装置を測定するためのプログラム、周波数変換装置を測定するためのシステム
CN102724000A (zh) 占用带宽测试系统及方法
CN107819442A (zh) 用于校准输入电路的方法和用于校准输入电路的系统
CN111026232A (zh) 时钟校准方法、芯片、电子设备
CN112769416B (zh) 信号接收器、集成电路芯片、信号传输系统及电子设备
US11664788B2 (en) Chip, self-calibration circuit and method for chip parameter offset upon power-up
TWI761229B (zh) 功率偵測裝置與偵測功率範圍校正方法
US20130195231A1 (en) Automatic gain control
CN214205481U (zh) 阻抗校准电路
KR100363233B1 (ko) 인터넷을 이용한 디지털계측기의 원격검교정 시스템 및 방법
CN108900181B (zh) 时钟延时调节装置和时钟延时调节系统
EP3696763B1 (en) Method of creating and optimizing customized data sheets, customer portal and non-transitory computer-readable recording medium
JP2008104178A (ja) 周波数変換装置の周波数応答の特徴付け方法
CN117411471A (zh) 延时电路、电子装置及延时电路控制方法
WO2018224538A1 (en) Parallel adc circuit

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant