CN112769431B - 双模分频器、锁相环模块和无线通信装置 - Google Patents

双模分频器、锁相环模块和无线通信装置 Download PDF

Info

Publication number
CN112769431B
CN112769431B CN201911073814.7A CN201911073814A CN112769431B CN 112769431 B CN112769431 B CN 112769431B CN 201911073814 A CN201911073814 A CN 201911073814A CN 112769431 B CN112769431 B CN 112769431B
Authority
CN
China
Prior art keywords
output end
signal
input end
circuit
divide
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201911073814.7A
Other languages
English (en)
Other versions
CN112769431A (zh
Inventor
孙浩
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Semiconductor Manufacturing International Shanghai Corp
Semiconductor Manufacturing International Beijing Corp
Original Assignee
Semiconductor Manufacturing International Shanghai Corp
Semiconductor Manufacturing International Beijing Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Semiconductor Manufacturing International Shanghai Corp, Semiconductor Manufacturing International Beijing Corp filed Critical Semiconductor Manufacturing International Shanghai Corp
Priority to CN201911073814.7A priority Critical patent/CN112769431B/zh
Publication of CN112769431A publication Critical patent/CN112769431A/zh
Application granted granted Critical
Publication of CN112769431B publication Critical patent/CN112769431B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/16Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop
    • H03L7/18Indirect frequency synthesis, i.e. generating a desired one of a number of predetermined frequencies using a frequency- or phase-locked loop using a frequency divider or counter in the loop
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/38Transceivers, i.e. devices in which transmitter and receiver form a structural unit and in which at least one part is used for functions of transmitting and receiving
    • H04B1/40Circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本发明公开了一种双模分频器、锁相环模块和无线通信装置,该双模分频器仅包括除2/3电路、两个D触发器及与门和与非门两个逻辑组合,与门接收两个D触发器的数据锁存反相输出端的输出信号并经过逻辑与运算后生成与门的输出信号;第二与非门接收第二控制信号和与门的输出信号并经过逻辑与非运算后生成第一控制信号;除2/3电路用于接收第一控制信号,并根据第一控制信号来对高频信号进行2分频或3分频,再经过两个D触发器实现对高频信号的8分频或9分频。电路结构简单,大大缩小了芯片面积,和降低了功耗。相应的,采用上述功耗低的双模分频器模块,实现了锁相环模块和蓝牙收发装置的性能优化,大大降低了这两者的电路成本及功耗。

Description

双模分频器、锁相环模块和无线通信装置
技术领域
本发明涉及半导体集成电路领域,尤其涉及一种双模分频器、锁相环模块和无线通信装置。
背景技术
近年来,随着5G和物联网(loT)等无线通讯技术的崛起,射频集成电路的不断发展,一些手持式无线通信设备被引入到公众平台,无线通信产业发生了爆炸式增长。低功耗蓝牙技术作为无线设备的重要功能之一,由于其结构简单,成本低,通信可靠性高,已越来越受移动设备开发商的青睐,这相应促进了射频集成电路产品的发展。
在蓝牙收发系统中,频率综合器是关键电路模块,其主要功能是产生一定频率的振荡信号并以此提供给收发机作为本振信号。分频器的功能是将压控振荡器VCO(指输出频率与输入控制电压有对应关系的振荡电路)的高频信号按一定的分频比分频到较低频率,并反馈到输入以便和参考时钟比较。
发明内容
本发明解决的问题是提供一种双模分频器、锁相环模块和无线通信装置,以简化电路结构。
为解决上述问题,本发明提供一种双模分频器,所述双模分频器用于在第二控制信号的控制下对高频信号进行分频,包括:
第二与非门,所述第二与非门的第一输入端用来接收所述第二控制信号,所述第二与非门的输出端用来输出第一控制信号;
除2/3电路,所述除2/3电路的第一输入端接所述第二与非门的输出端、用来接收所述第一控制信号,所述除2/3电路的第二输入端与其输出端相接,所述除2/3电路的信号端为所述双模分频器的总输入端、用于接收所述高频信号;
第三D触发器,所述第三D触发器的时钟输入端接所述除2/3电路的输出端,所述第三D触发器的数据输入端和数据锁存反相输出端相连;
第四D触发器,所述第四D触发器的时钟输入端接所述第三D触发器的数据锁存输出端,所述第四D触发器的数据锁存输出端为所述双模分频器的总输出端、用于输出分频后的信号;
与门,所述与门的两个输入端分别接收所述第三D触发器的数据锁存反相输出端和所述第四D触发器的数据锁存反相输出端,所述与门的输出端接所述第二与非门的第二输入端。
可选地,所述除2/3电路包括:
或门,所述或门的第一输入端接所述除2/3电路的第一输入端;所述或门的第二输入端接所述除2/3电路的第二输入端;
第一与非门,所述第一与非门的第二输入端接所述或门的输出端;
第一D触发器,所述第一D触发器的数据输入端接所述第一与非门的输出端,所述第一D触发器的数据锁存输出端接所述第一与非门的第一输入端;
第二D触发器,所述第二D触发器的数据输入端接所述第一D触发器的数据锁存输出端,所述第二D触发器的数据锁存输出端为所述除2/3电路的输出端;
所述第一D触发器的时钟差分信号端、所述第二D触发器的时钟差分信号端分别为第一D触发器的时钟信号端、第二D触发器的时钟信号端的反相信号;所述除2/3电路的信号端包括所述第一D触发器的时钟信号端、所述第二D触发器的时钟信号端。
可选地,所述第三D触发器和所述第四D触发器均为动态D触发器。
可选地,所述第一D触发器和所述第二D触发器均为动态D触发器。
可选地,所述第二控制信号是可编程逻辑控制信号1或0。
可选的,所述第二控制信号为时钟信号。
相应的,本发明还提供一种锁相环模块,用于处理参考频率源发出的信号,包括:
鉴相器,与所述参考频率源的输出端相连;
滤波器,与所述鉴相器的输出端相连;
压控振荡器,与所述滤波器的输出端相连,用于输出高频信号;
上面所述的双模分频器,用于接收所述高频信号,所述双模分频器的总输出端与所述鉴相器的输入端相连。
相应的,本发明还提供一种无线通信装置,用于实现天线与数字基带之间的信号传输,所述无线通信装置包括:
上面所述的锁相环模块,用于提供本振信号;
接收机,用于接收并处理天线发出的射频信号,并将处理后的射频信号与所述锁相环模块提供的本振信号进行混频,形成混频后的射频信号,并发送给数字基带;
发射机,用于接收并处理数字基带提供的射频信号,并将处理后的射频信号与所述锁相环模块提供的本振信号进行混频,形成混频后的射频信号,并发送给天线。
可选地,所述接收机包括:
第一带通滤波器,所述第一带通滤波器的输入端经射频开关与所述天线相连;
低噪声放大器,所述低噪声放大器的输入端与所述第一带通滤波器的输出端相连;
下变频混频器,所述下变频混频器的输入端与所述低噪声放大器的输出端相连;
第二带通滤波器,所述第二带通滤波器的输入端与所述下变频混频器的输出端相连,所述第二带通滤波器的输出端经模数转换器连接所述数字基带;
所述发射机包括:
第四带通滤波器,所述第四带通滤波器的输入端经数模转换器接所述数字基带;
上变频混频器,所述上变频混频器的输入端接所述第四带通滤波器的输出端;
第三带通滤波器,所述第三带通滤波器的输入端接所述上变频混频器的输出端;
功率放大器,所述功率放大器的输入端接所述第三带通滤波器的输出端,所述功率放大器的输出端经所述射频开关与所述天线相连。
可选地,所述无线通信装置为蓝牙收发装置。
与现有技术相比,本发明的技术方案具有以下优点:
本发明实施例的双模分频器,仅包括除2/3电路、两个D触发器及与门和与非门两个逻辑组合,由除2/3电路实现2分频或3分频,结合D触发器和与门、与非门即可实现8分频或9分频。本发明实施例的双模分频器电路结构简单,可以大大缩小芯片面积。此外,本发明实施例的双模分频器,仅包括几个电路单元,结构简单,相应地功耗也比较低。
可选方案中,选用动态D触发器,相对比常规D触发器,精度更高,最大程度地降低了误差。
相应的,采用上述电路结构简单且功耗低的双模分频器模块,实现了锁相环模块和无线通信装置的性能优化,大大降低了这两者的电路面积和电路成本及功耗。
附图说明
图1为一种双模分频器的示意性电路图;
图2为本发明一实施例公开的双模分频器的示意性电路图;
图3为本发明另一实施例公开的双模分频器的示意性电路图;
图4为本发明实施例公开的锁相环的示意性电路图;
图5为本发明实施例公开的蓝牙收发装置的示意性电路图;
图6为本发明另一实施例公开的双模分频器在不同模式时输出信号频率和数字时钟信号频率的仿真曲线图;
图7为本发明另一实施例公开的双模分频器在不同模式时静态功耗电流仿真图。
具体实施方式
由背景技术可知,无线技术的快速发展,亟需开发出电路结构简洁、功耗低的双模分频器、锁相环模块和蓝牙收发装置。现结合一种双模分频器分析。
如图1所示,为一种双模分频器的示意性电路图。可以看出,该双模分频器包括六级动态锁存器、一级反相器以及一级分频模式控制器。其中第一级、第二级和第三级动态锁存器构成第一级D触发器DFF1;第四级、第五级、第六级动态锁存器、分频模式控制器和反相器构成第二级D触发器DFF2。
第一级动态锁存器~第六级动态锁存器都包含动态锁存器单元,所述的动态锁存器单元包括一个PMOS管与一个NMOS管;PMOS管的源极接电源,NMOS管的源极接地;第一级、第三级、第四级动态锁存器的PMOS管的漏极、NMOS管的漏极与下一级动态锁存器的PMOS管的栅极相连,第二级、第五级动态锁存器的PMOS管的漏极、NMOS管的漏极与下一级动态锁存器的NMOS管的栅极相连,第六级动态锁存器的PMOS管的漏极、NMOS管的漏极与反相器的NMOS管的栅极和PMOS管的栅极相连,第一级、第二级、第四级和第五级动态锁存器的NMOS管的栅极、第三级与第六级动态锁存器的PMOS管的栅极与输入时钟信号CK相连。
所述反相器包括:一个PMOS管与一个NMOS管;PMOS管的源极接电源,NMOS管的源极接地,PMOS管的漏极、NMOS管的漏极与第一级动态锁存器的PMOS管的栅极相连。
所述分频模式控制器包括两个NMOS管;分频模式控制器的一个NMOS管的漏极与第六级动态锁存器的NMOS管的栅极相连,栅极与第三级动态锁存器的NMOS管的栅极相连,源极与分频模式控制器的另一个NMOS管的漏极相连;分频模式控制器的另一个NMOS管的源极接地,栅极接模式控制信号MC。
图1所示的双模分频器需要六级动态锁存器、一级反相器以及一级分频模式控制器来实现分频,电路仍然复杂,存在占用芯片面积大且功耗较高的问题。
为了解决所述技术问题,本发明提供了一种双模分频器,通过简洁的电路结构来实现除8/9分频,大大减小了芯片面积且降低了功耗。
为使本发明的上述目的、特征和优点能够更为明显易懂,下面结合附图对本发明的具体实施例做详细的说明。
本发明实施例提供了一种双模分频器(Dual-Mode Divider)电路设计,用于在第二控制信号的控制下对高频信号进行分频。请参见图2,双模分频器100包括:除2/3电路101、与门102、第二与非门103、第三D触发器104、第四D触发器105;与门102的两个输入端接收第三D触发器104的数据锁存反相输出端和第四D触发器105的数据锁存反相输出端的输出信号并进行逻辑与运算后生成与门102的输出信号;
第二与非门103的第一输入端接收第二控制信号MC第二与非门1032,第二与非门103的第二输入端接收与门102的输出信号,对第二控制信号MC2和与门102的输出信号进行逻辑与非运算后生成第一控制信号MC1;
除2/3电路101具有两个输入端:第一输入端in1和第二输入端in2,第一输入端in1接第二与非门103的输出端,即第一输入端in1接收第一控制信号MC1,第二输入端in2接除2/3电路的输出端out1,除2/3电路101的信号端为双模分频器100的总输入端、用于接收高频信号;
第三D触发器104的时钟输入端CK接除2/3电路的输出端out1,第三D触发器104的数据输入端D和数据锁存反相输出端_Q相连,第三D触发器104的数据锁存输出端Q接第四D触发器105的时钟输入端CK,第四D触发器105的数据锁存输出端Q为双模分频器100的总输出端OUT、用于输出分频后的信号;
除2/3电路101用于接收第一控制信号MC1,并根据第一控制信号MC1来对压控振荡器的高频信号进行2分频或3分频,再经过第三D触发器104和第四D触发器105进一步实现对压控振荡器的高频信号的8分频或9分频。
由此可见,本发明实施例提供的双模分频器,仅包括除2/3电路、两个D触发器及与门和与非门两个逻辑组合,通过外部一路控制信号,由除2/3电路实现2分频或3分频,结合D触发器和与门、与非门即可实现8分频或9分频,电路结构简单,可以大大缩小芯片面积。此外,本发明实施例的双模分频器,仅包括几个电路单元,结构简单,相应地功耗也比较低。
需要说明的是,第二控制信号MC2是可编程逻辑控制信号1或0。进一步地,第二控制信号MC2可以由外部clock提供,或者其他类似功能的可编程逻辑模块来提供。
当第二控制信号MC2=0时,无论与门102的输出信号是1还是0,第二与非门103生成的第一控制信号MC1均为1。
当第二控制信号MC2=1时,若与门102的输出信号为1,第二与非门103生成的第一控制信号MC1为0;若与门102的输出信号为0,第二与非门103生成的第一控制信号MC1为1。本领域技术人员很容易推导出,当第二控制信号MC2为1时,第二与非门103相当于反相器。
需要说明的是,本发明实施例中所描述的除2/3电路是指2分频或3分频电路。除8/9电路是指8分频或9分频电路。
进一步地,请参见图3,为本发明另一实施例提供的双模分频器200,包括:除2/3电路201、与门202、第二与非门203、第三D触发器204、第四D触发器205;双模分频器200接收第二控制信号MC2并经过第二与非门203生成第一控制信号MC1,除2/3电路201用于接收第一控制信号MC1,并根据第一控制信号MC1来对压控振荡器的高频信号进行2分频或3分频,再经过第三D触发器204和第四D触发器205实现对压控振荡器的高频信号的除8或除9分频。其中除2/3电路201包括或门2011、第一与非门2012、第一D触发器2013、第二D触发器2014;
其中,或门2011的第一输入端为除2/3电路201的第一输入端in1,用来接收第一控制信号MC1;或门2011的第二输入端in2连接除2/3电路201的输出端out1,或门2011的输出端接第一与非门2012的第二输入端;
第一D触发器2013的数据输入端D接第一与非门2012的输出端,第一D触发器2013的数据锁存输出端Q接第一与非门2012的第一输入端和第二D触发器2014的数据输入端D;
第二D触发器2014的数据锁存输出端Q为除2/3电路201的输出端,用来接或门2011的第二输入端;第一D触发器2013的时钟差分信号端_CK、第二D触发器2014的时钟差分信号端_CK分别为第一D触发器2013的时钟信号端CK、第二D触发器2014的时钟信号端CK的反相信号。
除2/3电路201的信号端包括第一D触发器2013的时钟信号端CK和第二D触发器2014的时钟信号端CK,第一D触发器2013的时钟信号端CK、第二D触发器2014的时钟信号端CK用来接收压控振荡器的高频信号。
优选地,第一D触发器2013、第二D触发器2014、第三D触发器104、第四D触发器105均选用动态D触发器。相对比常规D触发器,精度更高,最大程度地降低了误差。
下面简述本发明实施例公开的双模分频器的工作原理:
先来分析除2/3电路的分频系数的原理:
(1)当第一控制信号MC1=1时,无论第一D触发器2013的数据锁存输出端Q是1还是0,或门2011均输出1,第二D触发器2014可以忽略不考虑,第二与非门2012等效于一个反相器,即第二与非门2012将第一D触发器2013的数据锁存输出端Q的信号进行反相后提供给第一D触发器2013的数据输入端D;相当于第一D触发器2013的数据输入端D的信号为1时,第一D触发器2013的数据锁存输出端Q的信号为0;而第一D触发器2013的数据输入端D的信号为0时,第一D触发器2013的数据锁存输出端Q的信号为1。也就是说,第一D触发器2013的数据锁存输出端Q的信号相比于第一D触发器2013的数据输入端D的信号,滞后了一个周期。又由于此时除2/3电路201中只有第二与非门2012和第一D触发器2013起到分频作用,因此,分频系数为2,即形成2分频电路。
(2)当第一控制信号MC1=0时,若第二D触发器2014的数据锁存输出端Q的信号为1,或门2011的输出为1;若第二D触发器2014的数据锁存输出端Q的信号为0,或门2011的输出为0;此时,或门2011可以忽略不计,第二与非门2012、第一D触发器2013、第二D触发器2014构成3分频电路。第一D触发器2013的数据输入端D的信号由第一D触发器2013的数据锁存输出端Q的信号和第二D触发器2014的数据锁存输出端Q的信号进行逻辑与非后得到的。为了描述起来简洁,将第一D触发器2013的数据输入端D的信号简称2013D、第一D触发器2013的数据锁存输出端Q的信号简称2013Q、第二D触发器2014的数据锁存输出端Q的信号简称为2014Q,这三个信号之间的关系若下:
由此看出,2013D要等到2013Q和2014Q都为1时才置为0,比2分频时需要多等一个clock周期,形成3分频。
接着进一步来分析除8/9电路的分频系数的原理:
由上文分析可知,当MC2=0时,此时可等效于MC1=1,除2/3电路的分频系数为2,第二D触发器2014忽略不计,再加上第三D触发器204、第四D触发器205两级2分频,因此,除8/9电路的分频系数为M=2×2×2=8,即形成8分频电路;当MC2=1时,只有当第三D触发器204的数据锁存反相输出端_Q和第四D触发器205的数据锁存反相输出端_Q同时为1时(此时与门202的输出信号为1),才有MC1=0,即除2/3电路的分频系数为3;在其他三个状态(当第三D触发器204的数据锁存反相输出端_Q和第四D触发器205的数据锁存反相输出端_Q同时为0时,或者其中一个为1而另一个为0时)中都是MC1=1,即除2/3电路的分频系数为2。也就是说,当MC2=1时,除2/3电路的3分频与2分频占比比率为1:3。因此,除8/9电路的分频系数M=3×1+2×3=9,即形成9分频电路。
对本发明实施例提供的除8/9双模分频器的性能进行仿真,其在不同模式下输出信号的频率与数字时钟(Clock)信号频率的仿真曲线如图6所示,以图4中标注的上升沿和下降沿记为一个周期。可以看出数字时钟的周期为10ns、分频系数M=8时,输出信号的周期=210.0941ns-130.094ns=80.0001ns,高度近似于数字时钟周期10ns的8倍;分频系数M=9时,输出信号的周期=230.0892ns-140.0894ns=89.9998ns,高度近似于数字时钟周期10ns的9倍;由于周期和频率成反比,可以看出,分频的精度非常高。不同模式下静态功耗电流仿真如图7所示,分频系数M=8时,平均静态功耗电流约为1.031uA,分频系数M=9时,平均静态功耗电流约为1.082uA,可以看出,功耗很低。
本发明实施例提供的双模分频器,仅包括除2/3电路、两个D触发器及与门和与非门两个逻辑组合,由除2/3电路实现2分频电路或3分频电路,结合D触发器和与门、与非门即可实现8分频电路或除9分频电路。电路结构简单,大大缩小了芯片面积,并且功耗低且精度高。
请参见图4,本发明实施例还公开了一种锁相环模块10,包括鉴相器11、滤波器12、压控振荡器13和双模分频器14,鉴相器11与参考频率源的输出端相连;滤波器12与鉴相器11的输出端相连;压控振荡器13与滤波器12的输出端相连,用于输出高频信号;双模分频器14采用的是前文所述的本发明实施例所提供的双模分频器,用于接收高频信号,双模分频器14的总输出端与鉴相器11的输入端相连。鉴相器11接收外部参考频率源的输入频率信号fr,经滤波器12、压控振荡器13后得到输出频率fout,双模分频器14将输出频率fout(即上文中的高频信号)进行除8分频或者除9分频并反馈至鉴相器11,以保证所述输入频率信号fr与锁相环模块10内部振荡频率的同步。
请参见图5,本发明实施例还公开了一种无线通信装置1,用于实现天线与数字基带之间的信号传输,包括接收机2、发射机3、数字基带5以及前文实施例所述的锁相环模块4。锁相环模块4用来给发射机3和接收机2提供本振信号,接收机2用来接收并处理天线发来的射频信号,并将处理后的射频信号与锁相环模块4提供的本振信号进行混频,形成混频后的射频信号,并发给数字基带5;发射机3用来接收并处理数字基带5提供的射频信号,将处理后的射频信号与锁相环模块4提供的本振信号进行混频,形成混频后的射频信号后,发给天线并通过天线发送出去。
具体地,在接收射频信号RFin状态,射频信号RF(外界经天线发送)经过射频开关传送给接收机2再发送给数字基带5;在发送射频信号RFout状态,射频信号RF从数字基带5经发射机3再经射频开关从天线发射出去。
进一步地,接收机2包括:第一带通滤波器,所述第一带通滤波器的输入端经射频开关与所述天线相连;低噪声放大器,所述低噪声放大器的输入端与所述第一带通滤波器的输出端相连;下变频混频器,所述下变频混频器的输入端与所述低噪声放大器的输出端相连;第二带通滤波器,所述第二带通滤波器的输入端与所述下变频混频器的输出端相连,所述第二带通滤波器的输出端经模数转换器连接所述数字基带。
所述发射机3包括:第四带通滤波器,所述第四带通滤波器的输入端经数模转换器接所述数字基带;上变频混频器,所述上变频混频器的输入端接所述第四带通滤波器的输出端;第三带通滤波器,所述第三带通滤波器的输入端接所述上变频混频器的输出端;功率放大器,所述功率放大器的输入端接所述第三带通滤波器的输出端,所述功率放大器的输出端经所述射频开关与所述天线相连。
进一步地,在接收射频信号RFin状态,射频信号RF经天线发送、再经过射频开关传送给第一带通滤波器、低噪声放大器处理后,与锁相环模块4提供的本振信号在下变频混频器进行混频,再通过第二带通滤波器、模数转换器(图5中未示出)处理后发送给数字基带5。
进一步地,在发送射频信号RFout状态,射频信号从数字基带5发出,经过数模转换器(图5中未示出)、第四带通滤波器处理后与锁相环模块4提供的本振信号在上变频混频器进行混频,再通过第三带通滤波器、功率放大器发送给天线,从天线发射出去。
本发明实施例提供的锁相环模块和蓝牙收发装置均采用了上述实施例所述的双模分频器模块,双模分频器模块是锁相环的重要组成部分,而锁相环是蓝牙收发装置的关键部件,因此,采用本发明实施例提供的电路简洁、芯片面积小且功耗低的双模分频器模块,实现了锁相环模块和蓝牙收发装置的性能优化,大大降低了这两者的电路面积和电路成本及功耗。
本说明书中各个部分采用递进的方式描述,每个部分重点说明的都是与其他部分的不同之处,各个部分之间相同相似部分互相参见即可。
对所公开的实施例的上述说明,使本领域专业技术人员能够实现或使用本发明。对这些实施例的多种修改对本领域的专业技术人员来说将是显而易见的,本文中所定义的一般原理可以在不脱离本发明的精神或范围的情况下,在其它实施例中实现。因此,本发明将不会被限制于本文所示的这些实施例,而是要符合与本文所公开的原理和新颖特点相一致的最宽的范围。

Claims (9)

1.一种双模分频器,其特征在于,所述双模分频器用于在第二控制信号的控制下对高频信号进行分频,包括:
第二与非门,所述第二与非门的第一输入端用来接收所述第二控制信号,所述第二与非门的输出端用来输出第一控制信号;
除2/3电路,所述除2/3电路的第一输入端接所述第二与非门的输出端、用来接收所述第一控制信号,所述除2/3电路的第二输入端与其输出端相接,所述除2/3电路的信号端为所述双模分频器的总输入端、用于接收所述高频信号;
第三D触发器,所述第三D触发器的时钟输入端接所述除2/3电路的输出端,所述第三D触发器的数据输入端和数据锁存反相输出端相连;
第四D触发器,所述第四D触发器的时钟输入端接所述第三D触发器的数据锁存输出端,所述第四D触发器的数据锁存输出端为所述双模分频器的总输出端、用于输出分频后的信号;
与门,所述与门的两个输入端分别接收所述第三D触发器的数据锁存反相输出端和所述第四D触发器的数据锁存反相输出端,所述与门的输出端接所述第二与非门的第二输入端;
所述除2/3电路包括:
或门,所述或门的第一输入端接所述除2/3电路的第一输入端;所述或门的第二输入端接所述除2/3电路的第二输入端;
第一与非门,所述第一与非门的第二输入端接所述或门的输出端;
第一D触发器,所述第一D触发器的数据输入端接所述第一与非门的输出端,所述第一D触发器的数据锁存输出端接所述第一与非门的第一输入端;
第二D触发器,所述第二D触发器的数据输入端接所述第一D触发器的数据锁存输出端,所述第二D触发器的数据锁存输出端为所述除2/3电路的输出端;
所述第一D触发器的时钟差分信号端、所述第二D触发器的时钟差分信号端分别为第一D触发器的时钟信号端、第二D触发器的时钟信号端的反相信号;所述除2/3电路的信号端包括所述第一D触发器的时钟信号端和所述第二D触发器的时钟信号端。
2.根据权利要求1所述的双模分频器,其特征在于,所述第三D触发器和所述第四D触发器均为动态D触发器。
3.根据权利要求1所述的双模分频器,其特征在于,所述第一D触发器和所述第二D触发器均为动态D触发器。
4.根据权利要求1所述的双模分频器,其特征在于,所述第二控制信号是可编程逻辑控制信号1或0。
5.根据权利要求4所述的双模分频器,其特征在于,所述第二控制信号为时钟信号。
6.一种锁相环模块,用于处理参考频率源发出的信号,其特征在于,包括:
鉴相器,与所述参考频率源的输出端相连;
滤波器,与所述鉴相器的输出端相连;
压控振荡器,与所述滤波器的输出端相连,用于输出高频信号;
如权利要求1至5中任一项所述的双模分频器,用于接收所述高频信号,所述双模分频器的总输出端与所述鉴相器的输入端相连。
7.一种无线通信装置,其特征在于,用于实现天线与数字基带之间的信号传输,所述无线通信装置包括:
如权利要求6所述的锁相环模块,用于提供本振信号;
接收机,用于接收并处理天线发出的射频信号,并将处理后的射频信号与所述锁相环模块提供的本振信号进行混频,形成混频后的射频信号,并发送给数字基带;
发射机,用于接收并处理所述数字基带提供的射频信号,并将处理后的射频信号与所述锁相环模块提供的本振信号进行混频,形成混频后的射频信号,并发送给所述天线。
8.根据权利要求7所述的无线通信装置,其特征在于,
所述接收机包括:
第一带通滤波器,所述第一带通滤波器的输入端经射频开关与所述天线相连;
低噪声放大器,所述低噪声放大器的输入端与所述第一带通滤波器的输出端相连;
下变频混频器,所述下变频混频器的输入端与所述低噪声放大器的输出端相连;
第二带通滤波器,所述第二带通滤波器的输入端与所述下变频混频器的输出端相连,所述第二带通滤波器的输出端经模数转换器连接所述数字基带;
所述发射机包括:
第四带通滤波器,所述第四带通滤波器的输入端经数模转换器接所述数字基带;
上变频混频器,所述上变频混频器的输入端接所述第四带通滤波器的输出端;
第三带通滤波器,所述第三带通滤波器的输入端接所述上变频混频器的输出端;
功率放大器,所述功率放大器的输入端接所述第三带通滤波器的输出端,所述功率放大器的输出端经所述射频开关与所述天线相连。
9.如权利要求7或8所述的无线通信装置,其特征在于,所述无线通信装置为蓝牙收发装置。
CN201911073814.7A 2019-11-06 2019-11-06 双模分频器、锁相环模块和无线通信装置 Active CN112769431B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201911073814.7A CN112769431B (zh) 2019-11-06 2019-11-06 双模分频器、锁相环模块和无线通信装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201911073814.7A CN112769431B (zh) 2019-11-06 2019-11-06 双模分频器、锁相环模块和无线通信装置

Publications (2)

Publication Number Publication Date
CN112769431A CN112769431A (zh) 2021-05-07
CN112769431B true CN112769431B (zh) 2024-04-02

Family

ID=75692666

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201911073814.7A Active CN112769431B (zh) 2019-11-06 2019-11-06 双模分频器、锁相环模块和无线通信装置

Country Status (1)

Country Link
CN (1) CN112769431B (zh)

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010107134A (ko) * 2000-05-25 2001-12-07 대표이사 서승모 고주파 주파수합성기용 듀얼 모듈러스 프리스케일러
KR20080057852A (ko) * 2006-12-21 2008-06-25 동부일렉트로닉스 주식회사 이동통신용 위상고정루프의 분주회로
CN101309082A (zh) * 2007-05-16 2008-11-19 中国科学院电子学研究所 基于时钟借用频率控制的相位切换多模分频方法及分频器
CN101399540A (zh) * 2008-10-10 2009-04-01 东南大学 一种50%占空比的高速宽范围多模可编程分频器
CN102394642A (zh) * 2011-10-17 2012-03-28 重庆西南集成电路设计有限责任公司 一种锁相环型频率合成器及射频程控分频器
CN102739239A (zh) * 2012-06-15 2012-10-17 江苏物联网研究发展中心 高速低功耗真单相时钟2d型2/3双模分频器
CN103684425A (zh) * 2012-09-12 2014-03-26 比亚迪股份有限公司 双模分频器电路
CN107565965A (zh) * 2017-09-13 2018-01-09 东南大学 一种高速8分频和9分频双模预分频电路

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010107134A (ko) * 2000-05-25 2001-12-07 대표이사 서승모 고주파 주파수합성기용 듀얼 모듈러스 프리스케일러
KR20080057852A (ko) * 2006-12-21 2008-06-25 동부일렉트로닉스 주식회사 이동통신용 위상고정루프의 분주회로
CN101309082A (zh) * 2007-05-16 2008-11-19 中国科学院电子学研究所 基于时钟借用频率控制的相位切换多模分频方法及分频器
CN101399540A (zh) * 2008-10-10 2009-04-01 东南大学 一种50%占空比的高速宽范围多模可编程分频器
CN102394642A (zh) * 2011-10-17 2012-03-28 重庆西南集成电路设计有限责任公司 一种锁相环型频率合成器及射频程控分频器
CN102739239A (zh) * 2012-06-15 2012-10-17 江苏物联网研究发展中心 高速低功耗真单相时钟2d型2/3双模分频器
CN103684425A (zh) * 2012-09-12 2014-03-26 比亚迪股份有限公司 双模分频器电路
CN107565965A (zh) * 2017-09-13 2018-01-09 东南大学 一种高速8分频和9分频双模预分频电路

Non-Patent Citations (2)

* Cited by examiner, † Cited by third party
Title
Design and Synthesis of Restoring Technique Based Dual Mode Floating Point Divider for Fast Computing Applications;Salman Faraz Shaikh;《 International Journal of Engineering & Technology》;第48-52页 *
一种低功耗相位切换型分频器;吉新村;夏晓娟;徐严;胡伟;《南京邮电大学学报(自然科学版)》;第90-96页 *

Also Published As

Publication number Publication date
CN112769431A (zh) 2021-05-07

Similar Documents

Publication Publication Date Title
JP5837617B2 (ja) オクターブ境界を越えて拡張された同期範囲を有する分周器
US6847239B2 (en) Frequency divider system
US7924069B2 (en) Multi-modulus divider retiming circuit
CN101485090B (zh) 低功率模量分频级
US6411669B1 (en) Dual-modulus prescaler for RF synthesizer
TW200937839A (en) Dual-modulus prescaler circuit operating at a very high frequency
KR101611814B1 (ko) 분수 분주형 주파수 합성기의 광범위 멀티-모듈러스 분할기
US8406371B1 (en) Programmable divider circuitry for improved duty cycle consistency and related systems and methods
US7653168B2 (en) Digital clock dividing circuit
EP1487108A1 (en) Frequency divider for RF transceiver
CN112769431B (zh) 双模分频器、锁相环模块和无线通信装置
CN107493101B (zh) 用于低功率信号发生器的设备和相关联的方法
Peng et al. A 16-GHz Triple-Modulus Phase-Switching Prescaler and Its Application to a 15-GHz Frequency Synthesizer in 0.18-$\mu $ m CMOS
Guo et al. Design and optimization of dual modulus prescaler using the extended true-single-phase-clock
US11349483B1 (en) Prescaler for a frequency divider
JP4249526B2 (ja) 全域チャージ・ポンプ回路
CN109936364B (zh) 一种除三分频器电路
CN116405025B (zh) 本振信号产生电路、产生方法及无线通信系统
Kang et al. A 20-GHz integer-N frequency synthesizer for 60-GHz transceivers in 90nm CMOS
CN112260682B (zh) Tspc触发器、双模预分频器和分频器相关器件
Ajjikuttira et al. A 5.5 GHz prescaler in 0.18/spl mu/m CMOS technology
Wang et al. Low-power high-speed dual-modulus prescaler for Gb/s applications
JP2004201169A (ja) 可変分周回路及びpll回路
Yu et al. A low power CMOS phase-switching prescaler for 1.8–2.4 GHz wireless communications
JPH1013227A (ja) Pll周波数シンセサイザ

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant