CN112397571A - 一种氮化镓衬底及半导体复合衬底 - Google Patents

一种氮化镓衬底及半导体复合衬底 Download PDF

Info

Publication number
CN112397571A
CN112397571A CN202110061226.2A CN202110061226A CN112397571A CN 112397571 A CN112397571 A CN 112397571A CN 202110061226 A CN202110061226 A CN 202110061226A CN 112397571 A CN112397571 A CN 112397571A
Authority
CN
China
Prior art keywords
threading dislocation
substrate
gan
gallium nitride
nitride substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202110061226.2A
Other languages
English (en)
Other versions
CN112397571B (zh
Inventor
不公告发明人
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suzhou Nanowin Science And Technology Co ltd
Original Assignee
Suzhou Nanowin Science And Technology Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suzhou Nanowin Science And Technology Co ltd filed Critical Suzhou Nanowin Science And Technology Co ltd
Priority to CN202110061226.2A priority Critical patent/CN112397571B/zh
Publication of CN112397571A publication Critical patent/CN112397571A/zh
Application granted granted Critical
Publication of CN112397571B publication Critical patent/CN112397571B/zh
Priority to JP2022560495A priority patent/JP2023519639A/ja
Priority to EP21918921.4A priority patent/EP4220728A1/en
Priority to PCT/CN2021/112383 priority patent/WO2022151728A1/zh
Priority to US18/030,641 priority patent/US11881679B2/en
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • CCHEMISTRY; METALLURGY
    • C30CRYSTAL GROWTH
    • C30BSINGLE-CRYSTAL GROWTH; UNIDIRECTIONAL SOLIDIFICATION OF EUTECTIC MATERIAL OR UNIDIRECTIONAL DEMIXING OF EUTECTOID MATERIAL; REFINING BY ZONE-MELTING OF MATERIAL; PRODUCTION OF A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; SINGLE CRYSTALS OR HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; AFTER-TREATMENT OF SINGLE CRYSTALS OR A HOMOGENEOUS POLYCRYSTALLINE MATERIAL WITH DEFINED STRUCTURE; APPARATUS THEREFOR
    • C30B29/00Single crystals or homogeneous polycrystalline material with defined structure characterised by the material or by their shape
    • C30B29/10Inorganic compounds or compositions
    • C30B29/40AIIIBV compounds wherein A is B, Al, Ga, In or Tl and B is N, P, As, Sb or Bi
    • C30B29/403AIII-nitrides
    • C30B29/406Gallium nitride
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/02521Materials
    • H01L21/02538Group 13/15 materials
    • H01L21/0254Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02002Preparing wafers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02367Substrates
    • H01L21/0237Materials
    • H01L21/02387Group 13/15 materials
    • H01L21/02389Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02439Materials
    • H01L21/02455Group 13/15 materials
    • H01L21/02458Nitrides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02436Intermediate layers between substrates and deposited layers
    • H01L21/02494Structure
    • H01L21/02496Layer structure
    • H01L21/02505Layer structure consisting of more than two layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02612Formation types
    • H01L21/02617Deposition types
    • H01L21/0262Reduction or decomposition of gaseous compounds, e.g. CVD
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • H01L22/10Measuring as part of the manufacturing process
    • H01L22/12Measuring as part of the manufacturing process for structural parameters, e.g. thickness, line width, refractive index, temperature, warp, bond strength, defects, optical inspection, electrical measurement of structural dimensions, metallurgic measurement of diffusions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/20Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only AIIIBV compounds
    • H01L29/2003Nitride compounds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/02Structural details or components not essential to laser action
    • H01S5/0206Substrates, e.g. growth, shape, material, removal or bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S5/00Semiconductor lasers
    • H01S5/02Structural details or components not essential to laser action
    • H01S5/0206Substrates, e.g. growth, shape, material, removal or bonding
    • H01S5/0207Substrates having a special shape
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/02104Forming layers
    • H01L21/02365Forming inorganic semiconducting materials on a substrate
    • H01L21/02518Deposited layers
    • H01L21/0257Doping during depositing
    • H01L21/02573Conductivity type
    • H01L21/02579P-type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01SDEVICES USING THE PROCESS OF LIGHT AMPLIFICATION BY STIMULATED EMISSION OF RADIATION [LASER] TO AMPLIFY OR GENERATE LIGHT; DEVICES USING STIMULATED EMISSION OF ELECTROMAGNETIC RADIATION IN WAVE RANGES OTHER THAN OPTICAL
    • H01S2304/00Special growth methods for semiconductor lasers
    • H01S2304/04MOCVD or MOVPE
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Optics & Photonics (AREA)
  • Electromagnetism (AREA)
  • Ceramic Engineering (AREA)
  • Materials Engineering (AREA)
  • Inorganic Chemistry (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Metallurgy (AREA)
  • Organic Chemistry (AREA)
  • Crystals, And After-Treatments Of Crystals (AREA)
  • Testing Or Measuring Of Semiconductors Or The Like (AREA)

Abstract

本发明提出了一种氮化镓衬底,所述氮化镓衬底具有直径不小于50mm的表面,在该氮化镓衬底表面取9个直径1mm范围内的圆形区域,以多光子激发光致发光图谱对所述9个圆形区计算穿透位错密度与穿透位错倾斜角,该9个圆形区域中的穿透位错密度与穿透位错倾斜角的正切值的积的平均值不大于1E6cm‑2,该9个圆形区域内穿透位错密度与穿透位错倾斜角的正切值的积的最大值与最小值的差值除以平均值的商不大于50%。本发明能降低氮化镓衬底的应力,使其在支撑其它外延层时,具有抑制开裂和碎片的效果。

Description

一种氮化镓衬底及半导体复合衬底
技术领域
本发明涉及半导体技术领域,尤其涉及一种具有较低应力的氮化镓衬底。
背景技术
GaN作为第三代半导体产业的核心关键材料,具备极高的电-光转换效率、低功耗等优异性能,是未来新一代光电子、功率电子和高频微电子的核心基础。
目前主流的制备自支撑GaN衬底的方法是氢化物气相外延法(HVPE),该方法的所有反应是在HVPE设备的石英管中进行的,该反应设备中分为两个不同温度区域。
首先,将金属Ga放置在石英管的850℃温度区,衬底放置在1050℃温度区,之后将作为反应物的氨气NH3和氯化氢气体HCl从石英管的左端先通入850℃温度区,该区域发生以下化学反应:
2Ga(l)+2HCl(g)=2GaCl(g)+H2(g) (1-1)
上述得到的反应物GaCl气体通过混合适量H2的N2作为载气引导进入1050℃高温区,与NH3发生反应:
GaCl(g)+NH3(g)=GaN(s)+HCl(g)+H2(g) (1-2)
这两个反应生成了GaN材料,构成了HVPE外延GaN的生长机制,产生的废气从石英管的一端排放到尾气管中。在高温区内放置适当的异质衬底(例如蓝宝石等),GaN就可以实现在衬底上外延生长,生长到一定厚度后取出,再经过对衬底分离、外形加工、研磨抛光后获得自支撑衬底。
然而,异质外延生长过程中由于异质衬底与GaN之间存在晶格常数和热膨胀系数的差别(晶格失配和热失配),因此在GaN衬底中产生多种晶体缺陷,这些缺陷将导致后续GaN加工或者在使用GaN衬底作为基底外延时,容易产生碎片和开裂,带来不利。
为了解决上述问题,在CN106536794中,对氮化镓衬底限定了其微拉曼散射映射的波峰处的波数差值表征,并且认为当氮化镓衬底满足该专利中的限定参数时,能够降低氮化镓衬底的应力,有效减少后续外延工艺的开裂和碎片。
然而,采用图案化周期性外延生长制备GaN衬底时才会出现应力的周期起伏,才会要求控制微拉曼散射映射的波峰处的波数差值在一定范围内波动。对于非周期性结构外延生长制备的GaN衬底而言,一定是要控制其应力在某个特定的比较小的范围内。最新的研究显示,外延后的GaN衬底中的大量缺陷主要以刃位错、螺位错、混合位错的形式存在,其中刃位错或混合位错在水平方向上的分量(或者称为横向位错)与GaN内部应力有关(详细参见非专利文献1)。因此,通过控制位错密度和位错在水平方向上的分量,可以有效控制GaN内部应力,而单纯的使用微拉曼散射映射参数来表征氮化镓衬底,并不能完全代表氮化镓衬底中的缺陷形式,而且由于其分辨率有限(一般为0.1cm-1),也不能很好的表征其内部比较小的应力。尤其是在一些器件外延过程中会产生很大应力的使用场合,比如GaN蓝光或绿光激光器的外延中,对于GaN衬底的要求更高,必须寻求更好的检测方法来控制GaN衬底内部应力,以适应更高的外延要求。
引用非专利文献:
[1] Foronda, H. M.; Romanov, A. E.; Young, E. C.; Roberston, C. A.;Beltz, G. E.; Speck, J. S. Curvature and bow of bulk GaN substrates. Journalof Applied Physics 2016, 120 (3) 035104.
[2] Tanikawa, T.; Ohnishi, K.; Kanoh, M.; Mukai, T.; Matsuoka, T. Three-dimensional imaging of threading dislocations in GaN crystals using two-photon excitation photoluminescence. Applied Physics Express 2018, 11 (3)031004. 。
发明内容
有鉴于此,本发明的目的在于提出一种氮化镓衬底,通过限定制备需要控制横向位错(即控制2个方面:1、刃位错或混合位错密度,2、刃位错或混合位错的倾斜角度),降低应力,从而降低GaN衬底加工过程或在其上外延制备相关器件过程中开裂和碎片。
为实现上述发明目的,本发明提供一种氮化镓衬底,所述氮化镓衬底具有直径不小于50mm的表面,在该氮化镓衬底表面取9个直径1mm范围内的圆形区域,所述9个圆形区域的位置分布再所述氮化镓衬底表面的中心位置和8个四周位置,以光子激发光致发光图谱对所述9个圆形区计算穿透位错密度与穿透位错倾斜角,该9个圆形区域中的穿透位错密度与穿透位错倾斜角的正切值的积的平均值不大于1E6cm-2,该9个圆形区域内穿透位错密度与穿透位错倾斜角的正切值的积的最大值与最小值的差值除以平均值的商不大于50%。
优选的,所述氮化镓衬底具有直径不小于100mm的表面,所述9个圆形区域中的穿透位错密度与穿透位错倾斜角的正切值的积的平均值不大于5E5cm-2
优选的,所述氮化镓衬底具有直径不小于100mm的表面,所述9个圆形区域内穿透位错密度与穿透位错倾斜角的正切值的积的最大值与最小值的差值除以平均值的商不大于40%。
优选的,所述8个四周位置位于同一个圆周上,且沿该圆周8等分。
根据本发明的目的还提出了一种以上所述的氮化镓衬底作为支撑衬底的半导体复合衬底。
与现有技术相比,本发明的有益效果是:降低氮化镓衬底的应力,使其在支撑其它外延层时,具有抑制开裂和碎片的效果,从而提升半导体复合衬底的良率,降低成本。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明中记载的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1所示为双光子荧光显微镜的结构图。
图2是典型的自支撑GaN衬底的双光子激发光致发光图。
图3给出了第一实施例的自支撑GaN衬底表面示意图。
图4是 2层晶体之间形成倾斜位错的示意图。
图5a-5d是制备第一实施例的自支撑GaN衬底的方法示意图。
图6是外延生长激光器结构示意图。
具体实施方式
下面结合各实施方式对本发明进行详细说明,但应当说明的是,这些实施方式并非对本发明的限制,本领域普通技术人员根据这些实施方式所作的功能、方法、或者结构上的等效变换或替代,均属于本发明的保护范围之内。
为了便于本发明的创新方案,先对本发明中的穿透位错密度表征方法做原理介绍。
通常,穿透位错是指GaN衬底中存在的C轴方向的刃位错、螺位错或者混合位错,该位错是穿过GaN晶体内部,到达GaN表面的位错。
穿透位错密度是在一定表面面积范围内穿透到GaN表面的位错数量,单位是个cm-2(简写为cm-2),可以通过如下方法来评估:
将GaN衬底浸泡在酸性(H3PO4)或碱性(熔融KOH)溶液中腐蚀,位错的地方容易被腐蚀出坑,获得GaN表面腐蚀坑密度即为穿透位错密度;
现有的技术普遍采用阴极荧光(CL)来测试GaN表面图像,由于位错位置不发光,图像上表现为暗点,计算暗点密度即为穿透位错密度;
在本发明中,采用双光子或多光子激发光致发光图来测试GaN表面图像(参见非专利文献2),它的基本原理是:在满足一定的高光子密度情况下,GaN中的电子能在极短时间内(约10-18s)同时吸收两个长波长的光子,从而由基态跃迁到激发态,经过能量弛豫后,又从激发态再回到基态,并辐射出一个波长较短的光子。如图1所示为双光子荧光显微镜的结构图,由于需要满足高光子密度的条件,双光子荧光显微镜所用的激光器一般都是高瞬时功率、低平均功率的飞秒脉冲激光器。双光子荧光显微镜成像过程如下:飞秒脉冲激光器101发出激光后,经扩束镜102扩束,通过二向色反射镜103后,被物镜104聚焦到样品105表面。样品105被激发出荧光后,再经物镜104,由二向色反射镜103反射,通过滤光片106过滤后,携带样品信息的荧光信号最终被探测器107检测到,实现对物体的成像。利用双光子成像技术,来研究GaN内部位错演变的情况。由于GaN内部的位错是非辐射复合中心,样品中存在穿透位错时,非平衡载流子由于非辐射复合而大量减少,位错中心无光子发出。因此,位错线在双光子所成图像上表现为黑线。通过计算单位面积上黑线的个数可以定量得出GaN材料的位错密度。此外,通过探测GaN材料内部不同深度下的双光子成像图还可构建三维立体图,这对我们直观观察GaN内位错的产生和演变开辟了道路。
图2是典型的自支撑GaN衬底的双光子激发光致发光图。如图所示,图2中,(a)图是其最表面的激发光致发光图,图中的黑线是穿透位错,通过计算黑线密度,可以获得穿透位错密度。(b)图是30μm深度下的激发光致发光图。(c)图是三维合成图,对不同深度测试的图像进行合成,构建其三维立体图像,可以清晰地看出GaN衬底中的穿透位错分布情况,主要穿透位错为具有一定倾斜角度的混合位错,由此可以计算穿透位错倾斜角度。
穿透位错倾斜角αФ1、穿透位错密ρTDФ1、穿透位错密度与穿透位错倾斜角正切值的积的平均值Ave[ρTDФ1*tan(αФ1)]、穿透位错密度与穿透位错倾斜角正切值的积的均匀性∆/Ave[ρTDФ1*tan(αФ1)]计算方法:
图3给出了第一实施例的自支撑GaN衬底表面示意图。该自支撑GaN衬底2直径D为50mm(直径是图3中没用参考边23时的虚线圆24的直径),与虚线圆24的同心圆25是自支撑GaN衬底2外周虚线圆24向内5mm的圆。在虚线圆24上等分取8个点1-8,该8个点与第9点(虚线圆24的中心)组合,其中,点5、9、1所在的直线和点3、9、7所在的直线分别形成相互正交的直线,并且点5、9、1组成的直线垂直于参考边23。以这9个点为圆心,构建直径1mm的圆,在该圆内进行多光子激发光致发光图,测定一定长宽深范围内三维位错成像图。
在Ф1内部(直径1mm的圆内),首先获得穿透位错密度ρTDФ1;然后对获得的每一根穿透位错计算其倾斜角α,获得所有穿透位错倾斜角平均值αФ1
在ФD内部(直径50mm的圆内),对9个位置做测试,分别获得9个点位置穿透位错密度与穿透位错倾斜角正切值的积ρTDФ1*tan(αФ1),从而得到其平均值Ave[ρTDФD*tan(αФD)],并进一步得到穿透位错密度与穿透位错倾斜角的正切值的积的最大值与最小值的差值除以平均值的商(9个积值的均匀性):
Figure 758984DEST_PATH_IMAGE002
非专利文献1详细阐述了穿透位错对GaN晶体应力的影响:如图4所示,一个直的穿透位错在界面处发生弯折,弯折的角度为α,则在X方向上投影的位错长度为L=htan(α),其中h是上层GaN的厚度,α是穿透位错倾斜角度。GaN晶体整体平均应力
Figure 348228DEST_PATH_IMAGE003
pl=1/4*bρTDhtan(α)。其中b是位错伯克斯矢量,ρTD是穿透位错密度。由此可见GaN中的应力与穿透位错密度存在线性正比例关系,与穿透位错倾斜角存在正切函数关系(即角度增加,应力大幅度增加)。当GaN中局部存在穿透位错密度比较大或者穿透位错倾斜角比较大时,该局部区域就存在比较大的应力,当对HVPE生长的GaN晶体进行衬底分离、外形加工或研磨抛光过程中或者在该衬底上外延制备相关器件过程中,局部应力比较大的区域很可能出现GaN衬底开裂。当GaN中整体存在穿透位错密度比较大或者穿透位错倾斜角比较大时,整个样品存在比较大的应力,当对HVPE生长的GaN晶体进行衬底分离、外形加工或研磨抛光时或者在该衬底上外延生长器件结构时,整体应力比较大的情况下,很可能出现GaN衬底碎片。
因此在本发明中,使用穿透位错密度与穿透位错倾斜角正切值的积的平均值Ave[ρTDФ1*tan(αФ1)]和穿透位错密度与穿透位错倾斜角正切值的积的最大值与最小值的差值除以平均值的商∆/Ave[ρTDФ1*tan(αФ1)]这两个参数,对氮化镓衬底的缺陷进行表征,能够更加接近氮化镓衬底内部应力的真实情况,尤其是,经过发明人的研究,当生产得到的氮化镓衬底在上述两个参数的取值限定在一定范围内时,具有良好的外延性能,以此获得的GaN衬底或在GaN衬底上制备的外延片,不易开裂和破碎。
具体的,在本发明的一个实施例的一种GaN衬底,该氮化镓衬底具有直径不小于50mm表面,在表面上取9个直径1mm范围内的圆形区域,这9个圆形区域位于GaN衬底表面中心位置和8个四周位置。该9个圆形区域的多光子激发光致发光图谱中计算得到的穿透位错密度与穿透位错倾斜角的正切值的积的平均值不大于1E6cm-2,穿透位错密度与穿透位错倾斜角的正切值的积的最大值与最小值的差值除以平均值的商不大于50%。
作为一种优选的实施方式,本发明的氮化镓衬底进一步具有直径不小于100mm的表面,在表面上取9个直径1mm范围内的圆形区域,该9个圆形区域内的多光子激发光致发光图谱中计算得到的穿透位错密度与穿透位错倾斜角的正切值的积的平均值不大于5E5cm-2。进一步的,该9个圆形区域的穿透位错密度与穿透位错倾斜角的正切值的积的最大值与最小值的差值除以平均值的商不大于40%。
其中,该9个圆形区域中,位于边缘的8个圆形区域以8等分的方式分布于同一圆周上。
本发明还提出以上述氮化镓衬底作为支撑衬底,通过外延工艺制备得到的半导体复合衬底。
下面就本发明的GaN衬底的获取例举一种实施方式。需要注意的是,下述的制作方法,仅仅是得到该GaN衬底的一种较优方式,但并非本发明限定的制作该GaN的唯一方法,对于本领域技术人员而言,应当理解,通过其它技术手段得到的具有上述本发明限定的氮化镓衬底的特性的方案,也应当属于本发明的发明精神范围内。
参照图5a-5d的示意图,用于描述制备第一实施例的自支撑GaN衬底的示意方法:
如图5a所示,先在衬底1采用HVPE法生长一定厚度的GaN厚膜22,此过程是直接在衬底上非周期性结构外延生长,即该生长过程中采用一种配方持续一段时间外延生长。衬底1选择GaN模板、蓝宝石、碳化硅、硅等。其中优选的方案为采用GaN模板作为同质衬底进行外延,这样可以获得较优品质的氮化镓衬底。该GaN模板可以是采用金属有机化学气相沉积系统在蓝宝石上生长厚度>2μm的GaN薄膜21衬底来获取,并且对该衬底仅做位错密度筛选或通过电化学腐蚀形成了微米或纳米柱的表面,而不做周期性掩膜结构。
接下来,如图5b所示,将衬底1与GaN晶体20(包括GaN薄膜21和GaN厚膜22)分离,具体方案可以是激光剥离、机械研磨、化学腐蚀等;
接下来,如图5c所示,将分离后的自支撑GaN晶体20通过外形加工成具有参考边23的特定圆形,再平面研磨实现表面平坦化,然后进行表面抛光,从而获得第一实施例的自支撑GaN衬底2。
此外,如图5d所示,可以将自支撑GaN衬底2结合到异质衬底3表面,从而产生复合衬底32,异质衬底可以是蓝宝石、碳化硅、硅、氮化铝等。其结合的方法不受限制,可以采用金属键合、熔融键合等,优选金属键合。
在蓝宝石上外延生长GaN,属于异质外延,必须采用先生长低温缓冲层,然后再生长高温层。在有GaN层的衬底上外延生长GaN,属于同质外延,可以直接高温生长。而上述实施方式中的制备方法的优异点在于:
1、由于HVPE法相对于MOCVD最大的优势是生长速度快,一般情况下HVPE生长速度50-200um/h,MOCVD生长速度0.5-5um/h,因此异质外延生长过程中,HVPE生长界面生长模式相对MOCVD不容易控制,导致穿透位错弯曲程度比MOCVD严重。因此,采用MOCVD生长的GaN模板作为衬底,更有利于HVPE生长GaN中穿透位错的倾斜角度的控制。
2、采用不同位错密度的MOCVD生长的GaN模板,可以有效控制HVPE生长GaN的穿透位错密度。
3、高的生长速度有利于GaN厚膜的产出效率,但是其也导致了GaN中穿透位错更容易出现倾斜。
4、将MOCVD生长的GaN模板通过电化学腐蚀方法,可以有效降低生长HVPE生长的GaN厚膜的穿透位错密度。其原理是电化学腐蚀时,首先从有位错缺陷的地方开始腐蚀,因此,腐蚀后GaN模板上形成了微米或纳米柱,该微米或纳米柱中基本没有位错,在没有位错的衬底上HVPE生长GaN厚膜穿透位错密度低。
综上所述,将1-4这4个技术手段结合到一起,有利用HVPE生长低穿透位错密度、小倾斜角度穿透位错的GaN厚膜,这样制备的自支撑GaN衬底应力比较小。从而抑制其加工过程或在其上外延制备相关器件过程中开裂和碎片。
第二实施例:
第二实施例与第一实施例不同点在于:
自支撑GaN衬底2具有不小于100mm的直径。
在Ф1内部(直径1mm的圆内),首先获得穿透位错密度ρTDФ1;然后对获得的每一根穿透位错计算其倾斜角α,获得所有穿透位错倾斜角平均值αФ1
在ФD内部(直径100mm的圆内),对9个位置做测试,分别获得9个点位置穿透位错密度与穿透位错倾斜角正切值的积ρTDФ1*tan(αФ1),其平均值Ave[ρTDФD*tan(αФD)]设置不大于5E5cm-2;穿透位错密度与穿透位错倾斜角的正切值的积的最大值与最小值的差值除以平均值的商(9个积值的均匀性)∆/Ave[ρTDФD*tan(αФD)]设置不大于40%。
在第二实施例中,相比第一实施例,自支撑GaN衬底2的直径D较大,因此更容易出现开裂或碎片。在这种情况下,通过将Ave[ρTDФD*tan(αФD)]控制在不大于5E5 cm-2、∆/Ave[ρTDФD*tan(αФD)]控制在不大于40%,这样可以有效抑制GaN衬底开裂或碎片。除了以上不同之外,第二实施例与第一实施例相同,不再赘述。
对比实施例1:
采用直径55mm的蓝宝石作为衬底,直接采用HVPE法生长GaN,具体方法如下:首先将蓝宝石衬底放置在管式电阻炉高温恒温区内,HCl气体通过一定比例的N2/H2混合气体作为载气,进入管式电阻炉低温恒温区(850度),与金属镓反应生成GaCl气体,然后进入高温恒温区与NH3气体反应后在衬底上生成GaN。首先设置高温恒温区为650度,生长约50-100nm的低温GaN缓冲层,然后再升高温度到1040度进一步生长约10小时,控制生长速率为低速率条件生长(<100um/h),获得厚度约800μm的GaN厚膜。
然后通过激光剥离技术将衬底与GaN厚膜分离,将分离后的自支撑GaN晶体通过外形加工成具有参考边的特定圆形,再平面研磨实现表面平坦化,然后进行表面抛光,从而获得对比实施例1的自支撑GaN衬底,该衬底直径控制在50mm,厚度控制在400μm。
接来下,对该自支撑GaN衬底执行双光子激发光致发光测试。选用波长为700nm的脉冲飞秒激光器,脉冲持续时间100fs,频率10ns,具有较高的瞬时功率,物镜使用放大倍率为40倍水镜。测试一定范围内成像图。通过探测表面到内部几十μm深度范围的同一位置,并以每1μm采集一张图的测试步长,即可构建其三维立体图像。为方便观察,我们对三维图像的对比度进行反转。成功构建的自支撑GaN衬底三维立体图,其中实际测得的暗线会显示为亮线,亮线即为穿透位错。由此可以清晰地看出GaN衬底中的穿透位错分布情况,主要穿透位错为具有一定倾斜角度的混合位错,由此可以计算穿透位错密度和倾斜角度。
然后对该自支撑GaN衬底上9个点位置分别都测试双光子激发光致发光图,获得9个三维位错成像图。对每一个三维位错成像图进行计算,如表1.1至表1.4所示,首先获得穿透位错密度ρTDФ1;然后,获得每一根穿透位错倾斜角α,计算所有穿透位错倾斜角平均值αФ1;再对9个三维位错成像图数据进行统计分析,分别获得9个点位置穿透位错密度与穿透位错倾斜角正切值的积ρTDФ1*tan(αФ1),获得平均值Ave[ρTDФD*tan(αФD)]和穿透位错密度与穿透位错倾斜角的正切值的积的最大值与最小值的差值除以平均值的商(9个积值的均匀性)∆/Ave[ρTDФD*tan(αФD)]。在表一中出示了其结果。
对比实施例2:
对比实施例2与对比实施例1不同点在于:HVPE生长GaN厚膜的生长速率控制为高速率条件生长(>150um/h),1040度高温生长5小时获得厚度约800μm的GaN厚膜。除了以上不同之外,对比实施例2与对比实施例1相同,不再赘述。
对比实施例3:
对比实施例3与对比实施例1不同点在于:
(1)采用位错密度5E8cm-2的GaN模板作为衬底1;
(2)生长过程中直接采用高温1040度生长GaN厚膜,没有650度低温GaN缓冲层生长过程。除了以上不同之外,对比实施例3与对比实施例1相同,不再赘述。
对比实施例4与对比实施例2不同点在于:
(1)采用位错密度5E8cm-2的GaN模板作为衬底1;
(2)生长过程中直接采用高温1040度生长GaN厚膜,没有650度低温GaN缓冲层生长过程。除了以上不同之外,对比实施例4与对比实施例2相同,不再赘述。
对比实施例5与对比实施例3不同点在于:采用位错密度7E7cm-2的GaN模板作为衬底1,除了以上不同之外,对比实施例5与对比实施例3相同,不再赘述。
对比实施例6与对比实施例4不同点在于:采用位错密度7E7cm-2的GaN模板作为衬底1,除了以上不同之外,对比实施例6与对比实施例4相同,不再赘述。
对比实施例7与对比实施例3不同点在于:对衬底1先进行电化学腐蚀,详细见本公司原有专利CN102163545A,由于腐蚀是先从GaN模板的位错开始的,因此,腐蚀后形成的GaN微米柱(纳米柱)中的位错密度极低,可以获得相对较低的穿透位错密度的GaN厚膜。除了以上不同之外,对比实施例7与对比实施例3相同,不再赘述。
对比实施例8与对比实施例4不同点在于:对衬底先进行电化学腐蚀,详细见本公司原有专利CN102163545A,由于腐蚀是先从GaN模板的位错开始的,因此,腐蚀后形成的GaN微米柱(纳米柱)中的位错密度极低,可以获得相对较低的穿透位错密度的GaN厚膜。除了以上不同之外,对比实施例8与对比实施例4相同,不再赘述。
对比实施例9与对比实施例5不同点在于:对衬底先进行电化学腐蚀,详细见本公司原有专利CN102163545A,由于腐蚀是先从GaN模板的位错开始的,因此,腐蚀后形成的GaN微米柱(纳米柱)中的位错密度极低,可以获得相对较低的穿透位错密度的GaN厚膜。除了以上不同之外,对比实施例9与对比实施例5相同,不再赘述。
对比实施例10与对比实施例6不同点在于:对衬底先进行电化学腐蚀,详细见本公司原有专利CN102163545A,由于腐蚀是先从GaN模板的位错开始的,因此,腐蚀后形成的GaN微米柱(纳米柱)中的位错密度极低,可以获得相对较低的穿透位错密度的GaN厚膜。除了以上不同之外,对比实施例10与对比实施例6相同,不再赘述。
衬底分离、外形加工或研磨抛光等加工过程及外延制备相关器件过程评估:
对上述实施例1-10进行评估,其中实施例1、2、4在加工过程中已经出现碎裂;实施例3、6在加工过程中已经出现开裂(出现碎裂或开裂不影响测试,但不再投入到外延制备相关器件)。这里,开裂是指裂纹数量小于3条,碎裂是指裂纹数量大于等于3条。
对实施例5、7、8、9、10采用MOCVD进行外延生长激光器结构,具体结构如图6所示。该生长条件采用三甲基镓、三甲基铝、三甲基铟和二茂镁作为镓、铝、铟、镁源材料;采用NH3作为氮源材料;采用硅烷气体作为掺杂源,以H2为载气,通入冷壁加热系统中,在自支撑GaN衬底上外延生长器件结构。然后观察外延生长后实施例的表面情况,其结果如表1.1至表1.4所示。其中实施例8表面出现开裂现象。从以上结果来看,Ave[ρTDФD*tan(αФD)]>1E6 cm-2的自支撑GaN衬底2整体应力比较大,容易在加工过程中就出现碎裂;∆/Ave[ρTDФD*tan(αФD)]>50%的自支撑GaN衬底2局部应力比较大,容易在加工过程中出现开裂,即使加工过程不开裂,进一步外延相关器件后也容易出现开裂。
对比实施例11:
基于对直径50mm的GaN衬底的控制情况(对比实施例1-10),制备不小于直径100mm的GaN衬底时,不再采取1-4,6,8方案。本实施例采用直径105mm、位错密度7E7cm-2的GaN模板作为衬底1,直接采用HVPE法生长GaN厚膜,其生长方法与对比实施例5类似,不同点是生长厚度控制约1000μm的GaN厚膜。然后通过激光剥离技术将衬底与GaN厚膜分离,将分离后的自支撑GaN晶体通过外形加工成具有参考边的特定圆形,再平面研磨实现表面平坦化,然后进行表面抛光,从而获得对比实施例11的自支撑GaN衬底,该衬底直径控制在100mm,厚度控制在600μm。
接来下,对该自支撑GaN衬底执行双光子激发光致发光测试。测试方法与对比实施例1相同,然后对该自支撑GaN衬底上9个点位置分别都测试双光子激发光致发光图,获得9个三维位错成像图。对每一个三维位错成像图进行计算,如表2.1至表2.2所示,首先获得穿透位错密度ρTDФ1;然后,获得每一根穿透位错倾斜角α,计算所有穿透位错倾斜角平均值αФ1;再对9个三维位错成像图数据进行统计分析,分别获得9个点位置穿透位错密度与穿透位错倾斜角正切值的积ρTDФ1*tan(αФ1),获得平均值Ave[ρTDФD*tan(αФD)]和穿透位错密度与穿透位错倾斜角的正切值的积的最大值与最小值的差值除以平均值的商(9个积值的均匀性)∆/Ave[ρTDФD*tan(αФD)]。表2.1至表2.2出示实施例11-14的结果。
对比实施例12:
对比实施例12与对比实施例11不同点在于:采用位错密度5E8cm-2的GaN模板作为衬底1,对衬底1先进行电化学腐蚀,详细见本公司原有专利CN102163545A,由于腐蚀是先从GaN模板的位错开始的,因此,腐蚀后形成的GaN微米柱(纳米柱)中的位错密度极低,可以获得相对较低的穿透位错密度的GaN厚膜。除了以上不同之外,对比实施例12与对比实施例11相同,不再赘述。
对比实施例13:
对比实施例13与对比实施例12不同点在于:采用位错密度7E7cm-2的GaN模板作为衬底1,除了以上不同之外,对比实施例13与对比实施例12相同,不再赘述。
对比实施例14:
对比实施例14与对比实施例13不同点在于:HVPE生长GaN厚膜的生长速率控制为高速率条件生长(>150um/h),1040度高温生长6小时多,获得厚度约1000μm的GaN厚膜。除了以上不同之外,对比实施例14与对比实施例13相同,不再赘述。
衬底分离、外形加工或研磨抛光等加工过程及外延制备相关器件过程评估:
对上述实施例11-14进行评估,其中实施例11在加工过程中已经出现碎裂;实施例14在加工过程中已经出现开裂(出现碎裂或开裂不影响测试,但不再投入到外延制备相关器件)。
对实施例12、13采用MOCVD进行外延生长激光器结构,具体结构如图6所示。该生长条件采用三甲基镓、三甲基铝、三甲基铟和二茂镁作为镓、铝、铟、镁源材料;采用NH3作为氮源材料;采用硅烷气体作为掺杂源,以H2为载气,通入冷壁加热系统中,在自支撑GaN衬底上外延生长器件结构。然后观察外延生长后实施例的表面情况,其结果如表2.1至表2.2所示。其中实施例12表面出现开裂现象。从以上结果来看,Ave[ρTDФD*tan(αФD)]>5E5 cm-2的自支撑GaN衬底2整体应力比较大,容易在加工过程中就出现碎裂;∆/Ave[ρTDФD*tan(αФD)]>40%的自支撑GaN衬底2局部应力比较大,容易在加工过程中出现开裂,即使加工过程不开裂,进一步外延相关器件后也容易出现开裂。
Figure 862386DEST_PATH_IMAGE005
表 1.1
Figure 54333DEST_PATH_IMAGE006
表 1.2
Figure 524497DEST_PATH_IMAGE007
表 1.3
Figure 81381DEST_PATH_IMAGE008
表 1.4
Figure 145152DEST_PATH_IMAGE009
表 2.1
Figure DEST_PATH_IMAGE010
表 2.2
上述实施例中,开裂是指自支撑GaN衬底内部出现裂纹,但没有达到将衬底分成2块或多块的情况,该裂纹可以是自支撑GaN衬底内部没有上下表面穿透的裂纹,也可以是上下表面穿透的裂纹,定义为裸眼可见裂纹;
碎片是指自支撑GaN衬底出现裂纹,且将自支撑GaN衬底分成至少2块以上的情况。
可见,在第一实施例中,自支撑GaN衬底的9个点位置穿透位错密度与穿透位错倾斜角正切值的积ρTDФ1*tan(αФ1),其平均值Ave[ρTDФD*tan(αФD)]设置不大于1E6 cm-2,因此,自支撑GaN衬底2穿透位错所导致的宏观应力比较小,可以有效抑制衬底分离、外形加工或研磨抛光过程中或者在该衬底上外延制备相关器件过程中出现的GaN衬底碎片。穿透位错密度与穿透位错倾斜角的正切值的积的最大值与最小值的差值除以平均值的商(9个积值的均匀性)∆/Ave[ρTDФD*tan(αФD)]设置不大于50%。因此,自支撑GaN衬底2穿透位错所导致的微观应力比较小,从而可以实现更加均匀的微观应力分布。可以有效抑制衬底分离、外形加工或研磨抛光过程中或者在该衬底上外延制备相关器件过程中出现的GaN衬底开裂。应该注意,更优选的是,在1mm圆内的αФ1的值比较小。局部微区范围内的α在较小的情况下,局部区域微观应力就小,否则局部范围内应力随α角呈正切函数上升,局部的微观应力大容易造成GaN局部开裂。另外,本发明人在长期的研究中发现,穿透位错密度与穿透位错倾斜角的正切值的积的最大值与最小值的差值除以平均值的商(9个积值的均匀性)必须控制在50%以内,这样才能有效抑制GaN衬底开裂。否则,即使衬底分离、外形加工或研磨抛光过程中没有问题,在该衬底上外延制备相关器件过程中,例如制备激光器外延片过程中,仍然会出现GaN衬底开裂。
对于本领域技术人员而言,显然本发明不限于上述示范性实施例的细节,而且在不背离本发明的精神或基本特征的情况下,能够以其他的具体形式实现本发明。因此,无论从哪一点来看,均应将实施例看作是示范性的,而且是非限制性的,本发明的范围由所附权利要求而不是上述说明限定,因此旨在将落在权利要求的等同要件的含义和范围内的所有变化囊括在本发明内。
此外,应当理解,虽然本说明书按照实施方式加以描述,但并非每个实施方式仅包含一个独立的技术方案,说明书的这种叙述方式仅仅是为清楚起见,本领域技术人员应当将说明书作为一个整体,各实施例中的技术方案也可以经适当组合,形成本领域技术人员可以理解的其他实施方式。

Claims (5)

1.一种氮化镓衬底,其特征在于:所述氮化镓衬底通过非周期性结构外延生长所得,所述氮化镓衬底具有直径不小于50mm的表面,在该氮化镓衬底表面取9个直径1mm范围内的圆形区域,9个所述圆形区域的位置分别分布在所述氮化镓衬底表面的中心位置和8个四周位置,以多光子激发光致发光图谱对所述9个圆形区域计算穿透位错密度与穿透位错倾斜角,该9个圆形区域中的穿透位错密度与穿透位错倾斜角的正切值的积的平均值不大于1E6cm-2,该9个圆形区域内穿透位错密度与穿透位错倾斜角的正切值的积的最大值与最小值的差值除以平均值的商不大于50%。
2.如权利要求1所述的氮化镓衬底,其特征在于:所述氮化镓衬底具有直径不小于100mm的表面,所述9个圆形区域中的穿透位错密度与穿透位错倾斜角的正切值的积的平均值不大于5E5cm-2
3.如权利要求1所述的氮化镓衬底,其特征在于:所述氮化镓衬底具有直径不小于100mm的表面,所述9个圆形区域内穿透位错密度与穿透位错倾斜角的正切值的积的最大值与最小值的差值除以平均值的商不大于40%。
4.如权利要求1所述的氮化镓衬底,其特征在于:所述8个四周位置位于同一个圆周上,且沿该圆周8等分。
5.一种以权利要求 1-4 任意一项所述的氮化镓衬底作为支撑衬底的半导体复合衬底。
CN202110061226.2A 2021-01-18 2021-01-18 一种氮化镓衬底及半导体复合衬底 Active CN112397571B (zh)

Priority Applications (5)

Application Number Priority Date Filing Date Title
CN202110061226.2A CN112397571B (zh) 2021-01-18 2021-01-18 一种氮化镓衬底及半导体复合衬底
JP2022560495A JP2023519639A (ja) 2021-01-18 2021-08-13 窒化ガリウム基板及び半導体複合基板
EP21918921.4A EP4220728A1 (en) 2021-01-18 2021-08-13 Gallium nitride substrate and semiconductor composite substrate
PCT/CN2021/112383 WO2022151728A1 (zh) 2021-01-18 2021-08-13 一种氮化镓衬底及半导体复合衬底
US18/030,641 US11881679B2 (en) 2021-01-18 2021-08-13 Gallium nitride substrate and semiconductor composite substrate

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110061226.2A CN112397571B (zh) 2021-01-18 2021-01-18 一种氮化镓衬底及半导体复合衬底

Publications (2)

Publication Number Publication Date
CN112397571A true CN112397571A (zh) 2021-02-23
CN112397571B CN112397571B (zh) 2021-04-23

Family

ID=74625310

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110061226.2A Active CN112397571B (zh) 2021-01-18 2021-01-18 一种氮化镓衬底及半导体复合衬底

Country Status (5)

Country Link
US (1) US11881679B2 (zh)
EP (1) EP4220728A1 (zh)
JP (1) JP2023519639A (zh)
CN (1) CN112397571B (zh)
WO (1) WO2022151728A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114220740A (zh) * 2022-02-22 2022-03-22 苏州浪潮智能科技有限公司 一种氮化镓衬底剥离方法
WO2022151728A1 (zh) * 2021-01-18 2022-07-21 苏州纳维科技有限公司 一种氮化镓衬底及半导体复合衬底

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106536794A (zh) * 2014-07-24 2017-03-22 住友电气工业株式会社 氮化镓衬底
CN110042471A (zh) * 2014-07-24 2019-07-23 住友电气工业株式会社 氮化镓衬底
WO2020171147A1 (ja) * 2019-02-22 2020-08-27 三菱ケミカル株式会社 GaN結晶および基板

Family Cites Families (16)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4145437B2 (ja) * 1999-09-28 2008-09-03 住友電気工業株式会社 単結晶GaNの結晶成長方法及び単結晶GaN基板の製造方法と単結晶GaN基板
JP4432180B2 (ja) * 1999-12-24 2010-03-17 豊田合成株式会社 Iii族窒化物系化合物半導体の製造方法、iii族窒化物系化合物半導体素子及びiii族窒化物系化合物半導体
JP2001313259A (ja) * 2000-04-28 2001-11-09 Toyoda Gosei Co Ltd Iii族窒化物系化合物半導体基板の製造方法及び半導体素子
JP4229005B2 (ja) * 2003-06-26 2009-02-25 住友電気工業株式会社 GaN基板及びその製造方法、並びに窒化物半導体素子
US7323256B2 (en) * 2003-11-13 2008-01-29 Cree, Inc. Large area, uniformly low dislocation density GaN substrate and process for making the same
JP5082278B2 (ja) * 2005-05-16 2012-11-28 ソニー株式会社 発光ダイオードの製造方法、集積型発光ダイオードの製造方法および窒化物系iii−v族化合物半導体の成長方法
JP4525743B2 (ja) * 2007-11-30 2010-08-18 住友電気工業株式会社 発光デバイス用iii族窒化物結晶基板ならびに発光デバイスおよびその製造方法
JP2010184833A (ja) * 2009-02-12 2010-08-26 Denso Corp 炭化珪素単結晶基板および炭化珪素単結晶エピタキシャルウェハ
JP4786730B2 (ja) * 2009-05-28 2011-10-05 シャープ株式会社 電界効果型トランジスタおよびその製造方法
CN102163545B (zh) 2011-03-18 2013-04-03 苏州纳维科技有限公司 微柱阵列的制备方法、阵列结构及生长晶体材料的方法
JP6106932B2 (ja) * 2012-03-19 2017-04-05 株式会社リコー 13族窒化物結晶、及び13族窒化物結晶基板
KR102140789B1 (ko) * 2014-02-17 2020-08-03 삼성전자주식회사 결정 품질 평가장치, 및 그것을 포함한 반도체 발광소자의 제조 장치 및 제조 방법
EP2947045B1 (en) * 2014-05-19 2019-08-28 IMEC vzw Low defect-density vertical nanowire semiconductor structures and method for making such structures
JP7063736B2 (ja) * 2018-06-13 2022-05-09 株式会社サイオクス 窒化物結晶基板の製造方法
JP6984571B2 (ja) * 2018-09-25 2021-12-22 豊田合成株式会社 半導体装置の製造方法
CN112397571B (zh) * 2021-01-18 2021-04-23 苏州纳维科技有限公司 一种氮化镓衬底及半导体复合衬底

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106536794A (zh) * 2014-07-24 2017-03-22 住友电气工业株式会社 氮化镓衬底
CN110042471A (zh) * 2014-07-24 2019-07-23 住友电气工业株式会社 氮化镓衬底
WO2020171147A1 (ja) * 2019-02-22 2020-08-27 三菱ケミカル株式会社 GaN結晶および基板

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
TOMOYUKI TANIKAWA, ET AL: "Three-dimensional imaging of threading dislocations in GaN crystals using two-photon excitation photoluminescence", 《APPLIED PHYSICS EXPRESS》 *

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022151728A1 (zh) * 2021-01-18 2022-07-21 苏州纳维科技有限公司 一种氮化镓衬底及半导体复合衬底
US11881679B2 (en) 2021-01-18 2024-01-23 Suzhou Nanowin Science And Technology Co., Ltd. Gallium nitride substrate and semiconductor composite substrate
CN114220740A (zh) * 2022-02-22 2022-03-22 苏州浪潮智能科技有限公司 一种氮化镓衬底剥离方法
WO2023159951A1 (zh) * 2022-02-22 2023-08-31 苏州浪潮智能科技有限公司 一种氮化镓衬底剥离方法

Also Published As

Publication number Publication date
CN112397571B (zh) 2021-04-23
JP2023519639A (ja) 2023-05-11
WO2022151728A1 (zh) 2022-07-21
EP4220728A1 (en) 2023-08-02
US11881679B2 (en) 2024-01-23
US20230327393A1 (en) 2023-10-12

Similar Documents

Publication Publication Date Title
CN107407008B (zh) 第iii族氮化物半导体晶体衬底的制造方法
EP1528591B1 (en) Method of manufacturing gallium nitride substrate for semiconductors, and gallium nitride semiconductor substrate
JP5827674B2 (ja) 高品質ホモエピタキシ用微傾斜窒化ガリウム基板
CN102656297B (zh) SiC外延晶片及其制造方法
CN112397571B (zh) 一种氮化镓衬底及半导体复合衬底
KR20070058465A (ko) Ga 함유 질화물 반도체 단결정, 그 제조 방법, 그리고 그결정을 사용한 기판 및 디바이스
JP2006327862A (ja) 単結晶の製造方法
JP7107951B2 (ja) Iii族窒化物単結晶基板
US10822718B2 (en) Method for producing aluminum nitride single crystal substrate
US10837124B2 (en) Gallium nitride substrate
WO2021132491A1 (ja) Iii族窒化物単結晶基板およびその製造方法
JP2021147264A (ja) 窒化物結晶基板の製造方法、積層構造体の製造方法、窒化物結晶基板および積層構造体
Zhang et al. Morphology and crystalline property of an AlN single crystal grown on AlN seed
JP2013082611A (ja) Iii族窒化物半導体結晶とその製造方法、およびiii族窒化物基板
JP2005039111A (ja) シリコンエピタキシャルウェーハ及びその製造方法
JPH0687691A (ja) ダイヤモンドの製造方法およびダイヤモンドの製造方法に使用するダイヤモンド単結晶基材
JP2004035360A (ja) GaN単結晶基板、窒化物系半導体エピタキシャル基板及びその製造方法
WO2019163081A1 (ja) ヒ化ガリウム結晶基板
CN112639178A (zh) 氮化物半导体基板、氮化物半导体基板的制造方法和层叠结构体
Krylyuk et al. Faceting control in core-shell GaN micropillars using selective epitaxy
Pan et al. Effect of grain coalescence on dislocation and stress in GaN films grown on nanoscale patterned sapphire substrates
CN114423891A (zh) 氮化物半导体衬底、层叠结构体和氮化物半导体衬底的制造方法
Wei et al. The influence of substrate nucleation on HVPE-grown GaN thick films

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant