CN112349786B - 介质共用的电阻场板场效应mos器件及其制备方法 - Google Patents

介质共用的电阻场板场效应mos器件及其制备方法 Download PDF

Info

Publication number
CN112349786B
CN112349786B CN202011233504.XA CN202011233504A CN112349786B CN 112349786 B CN112349786 B CN 112349786B CN 202011233504 A CN202011233504 A CN 202011233504A CN 112349786 B CN112349786 B CN 112349786B
Authority
CN
China
Prior art keywords
trench
layer
field plate
semi
groove
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202011233504.XA
Other languages
English (en)
Other versions
CN112349786A (zh
Inventor
谭开洲
肖添
张嘉浩
李孝权
王鹏飞
裴颖
李光波
杨永晖
蒋和全
张培健
邱盛
陈良
崔伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
CETC 24 Research Institute
Original Assignee
CETC 24 Research Institute
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by CETC 24 Research Institute filed Critical CETC 24 Research Institute
Priority to CN202011233504.XA priority Critical patent/CN112349786B/zh
Publication of CN112349786A publication Critical patent/CN112349786A/zh
Priority to PCT/CN2021/127968 priority patent/WO2022095834A1/zh
Priority to US18/035,758 priority patent/US20230411464A1/en
Application granted granted Critical
Publication of CN112349786B publication Critical patent/CN112349786B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/405Resistive arrangements, e.g. resistive or semi-insulating field plates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0603Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by particular constructional design considerations, e.g. for preventing surface leakage, for controlling electric field concentration or for internal isolations regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0684Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape, relative sizes or dispositions of the semiconductor regions or junctions between the regions
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/401Multistep manufacturing processes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/40Electrodes ; Multistep manufacturing processes therefor
    • H01L29/402Field plates
    • H01L29/407Recessed field plates, e.g. trench field plates, buried field plates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/66007Multistep manufacturing processes
    • H01L29/66075Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
    • H01L29/66227Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
    • H01L29/66409Unipolar field-effect transistors
    • H01L29/66477Unipolar field-effect transistors with an insulated gate, i.e. MISFET
    • H01L29/66674DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/66712Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/66734Vertical DMOS transistors, i.e. VDMOS transistors with a step of recessing the gate electrode, e.g. to form a trench gate electrode
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices adapted for rectifying, amplifying, oscillating or switching, or capacitors or resistors with at least one potential-jump barrier or surface barrier, e.g. PN junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof  ; Multistep manufacturing processes therefor
    • H01L29/66Types of semiconductor device ; Multistep manufacturing processes therefor
    • H01L29/68Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
    • H01L29/76Unipolar devices, e.g. field effect transistors
    • H01L29/772Field effect transistors
    • H01L29/78Field effect transistors with field effect produced by an insulated gate
    • H01L29/7801DMOS transistors, i.e. MISFETs with a channel accommodating body or base region adjoining a drain drift region
    • H01L29/7802Vertical DMOS transistors, i.e. VDMOS transistors
    • H01L29/7813Vertical DMOS transistors, i.e. VDMOS transistors with trench gate electrode, e.g. UMOS transistors

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Manufacturing & Machinery (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Electrodes Of Semiconductors (AREA)

Abstract

本发明提供了一种介质共用的电阻场板场效应MOS器件及其制备方法,本发明提供的介质共用的电阻场板场效应MOS器件,在槽栅MOS器件的基础上,于漂移区中增设一个同时与槽栅结构和漏极结构电连接的半绝缘电阻场板,在槽栅结构控制MOS沟道的通断的同时,通过半绝缘电阻场板调节漂移区中的杂质浓度,进而调制导通态漂移区电导和截止态高压阻断电场分布,可以获得更低的导通电阻特性;同时,本发明提供的介质共用的电阻场板场效应MOS器件制备方法,在工艺上采用了基于深槽刻蚀的现代2.5维立体加工工艺,利于结构小型化设计和高密度化设计,更适应现代集成半导体器件超越摩尔的发展方向。

Description

介质共用的电阻场板场效应MOS器件及其制备方法
技术领域
本发明属于半导体器件及集成电路技术领域,尤其是涉及一种介质共用的电阻场板场效应MOS器件及其制备方法。
背景技术
半导体器件,尤其是高压硅功率器件,其承受耐压的漂移区击穿电压和导通电阻的优化设计是互相影响和相互矛盾的,获得高击穿电压一般就很难获得低的导通电阻,当然这不包括承受耐压的漂移区在器件导通时存在少子或非平衡双载流子大注入调制的情况,如绝缘栅双极型晶体管(IGBT)、P-I-N二极管(PIN)和门控晶闸管(GTO)等器件。一般在300V以上的高压半导体硅器件中,有一部分导通电阻都由该器件高压漂移区占据,这种情况随着工作电压的增加也越来越严重,这就是非少子调制型功率器件最著名的击穿电压2.5次方与漂移区导通电阻成正比的硅理论限制。
为了降低高压情况下非少子调制型功率器件漂移区导通电阻,近十几年来,业界针对传统的器件元胞结构提出了一些在保持击穿电压不变条件下降低导通电阻的方法和器件元胞结构,最著名的是基于半导体PN结RESURF二维电场原理和电荷平衡原则改进的超结(Super Junction)结构的器件。
目前已知的超结或者类似超结效果的结构有三类:第一类是基于PN结的结构;第二类是在第一类PN结结构基础上,替换其中的P型或N型区为极高介电常数介质材料,此极高介电常数介质材料可以包括沿替换P型或N型区界面一层薄的普通常用介电常数介质材料;第三类也是在第一类PN结结构基础上,替换其中的P型或N型区为沿替换P型或N型区界面一层薄的普通常用介电常数介质材料及半绝缘材料层结构,起到电阻场板作用的结构。
但是,第二类类似超结效果的结构还没有大的研究进展,无论是高介电常数介质材料方案还是半绝缘材料层结构都还没有实验结果或者具体的实现方案,如何在现有超结结构的基础上实现高耐压和更低导通电阻的高压硅功率器件如MOS器件是目前急需解决的问题。
发明内容
鉴于以上所述现有技术的缺点,本发明的目的在于提供一种介质共用的电阻场板场效应MOS器件的技术方案,用于解决上述技术问题。
为实现上述目的及其他相关目的,本发明提供一种介质共用的电阻场板场效应MOS器件,包括:
衬底;
外延层,设置在所述衬底上;
MOS源极区,设置在所述外延层中且位于所述外延层的顶部;
MOS沟道区,设置在所述外延层中且位于所述MOS源极区之下;
槽栅结构,设置在所述外延层的顶部,且垂直覆盖所述MOS源极区与所述MOS沟道区;
半绝缘电阻场板结构,设置在所述外延层中且与所述衬底电连接,位于所述槽栅结构之下且与所述槽栅结构电连接;
其中,所述槽栅结构与所述半绝缘电阻场板结构共用隔离介质层;
所述外延层中形成有沟槽,所述沟槽垂直穿过所述MOS源极区、所述MOS沟道区以及所述外延层至所述衬底;所述半绝缘电阻场板结构和所述槽栅结构沿着所述沟槽的底部到顶部方向依次设置在所述沟槽中。
进一步地,沿着所述沟槽的槽壁向内,所述半绝缘电阻场板结构包括所述隔离介质层和半绝缘电阻场板层,所述槽栅结构包括所述隔离介质层及第一槽栅层;所述第一槽栅层与所述半绝缘电阻场板层电连接;在所述沟槽的底部,所述半绝缘电阻场板层与所述衬底电连接。
进一步地,沿着所述沟槽的槽壁向内,所述半绝缘电阻场板结构包括所述隔离介质层和半绝缘电阻场板层,所述槽栅结构包括所述隔离介质层、第二槽栅层及第三槽栅层;所述第三槽栅层与所述半绝缘电阻场板层电连接;在所述沟槽的底部,所述半绝缘电阻场板层与所述衬底电连接。
进一步地,所述介质共用的电阻场板场效应MOS器件还包括:
MOS沟道接触区,设置在所述外延层的顶部中,与所述MOS沟道区接触。
进一步地,所述介质共用的电阻场板场效应MOS器件还包括:
源极电极,设置在所述MOS沟道接触区上,与所述MOS源极区电连接;
栅极电极,设置在所述槽栅结构上且所述槽栅结构电连接;
漏极电极,设置在所述衬底远离所述外延层的一侧。
此外,为实现上述目的及其他相关目的,本发明还提供一种介质共用的电阻场板场效应MOS器件的制备方法,包括步骤:
提供衬底,并在所述衬底上形成外延层;
在所述外延层的顶部内形成MOS沟道区、MOS源极区及MOS沟道接触区;
形成沟槽,所述沟槽垂直穿过所述MOS源极区、所述MOS沟道区以及所述外延层至所述衬底;
沿着所述沟槽的底部到顶部方向,在所述沟槽中依次形成半绝缘电阻场板结构和槽栅结构,所述半绝缘电阻场板结构与所述槽栅结构电连接,且所述半绝缘电阻场板结构远离所述槽栅结构的一端与所述衬底电连接;
形成源极电极、栅极电极及漏极电极;
其中,所述槽栅结构与所述半绝缘电阻场板结构共用隔离介质层。
进一步地,在所述外延层的顶部内形成所述MOS沟道区、所述MOS源极区及所述MOS沟道接触区的步骤包括:
进行第一次离子注入和第一次离子扩散,在所述外延层的顶部内形成所述MOS沟道区;
进行第二次离子注入,形成所述MOS源极区,所述MOS源极区位于所述MOS沟道区之上;
进行第三次离子注入,形成所述MOS沟道接触区,所述MOS沟道接触区与所述MOS沟道区接触。
进一步地,沿着所述沟槽的底部到顶部方向,在所述沟槽中依次形成所述半绝缘电阻场板结构和所述槽栅结构的步骤包括:
对所述沟槽的底部及侧壁进行氧化,形成所述隔离介质层;
刻蚀去除所述沟槽底部的所述隔离介质层;
在所述沟槽中填充形成半绝缘电阻场板层,所述沟槽的顶部未完全填满,所述沟槽的顶部剩余部分至少穿过所述MOS沟道区;
在所述沟槽的顶部剩余部分中形成第一槽栅层,所述第一槽栅层的底部与所述半绝缘电阻场板层电连接;
其中,所述半绝缘电阻场板层和所述隔离介质层构成所述半绝缘电阻场板结构,所述第一槽栅层和所述隔离介质层构成所述槽栅结构。
进一步地,沿着所述沟槽的底部到顶部方向,在所述沟槽中依次形成所述半绝缘电阻场板结构和所述槽栅结构的步骤包括:
对所述沟槽的底部及侧壁进行氧化,形成所述隔离介质层;
刻蚀去除所述沟槽底部的所述隔离介质层;
在所述沟槽中填充形成半绝缘电阻场板层,所述沟槽的顶部未完全填满,所述沟槽的顶部剩余部分至少穿过所述MOS沟道区;
沿着所述沟槽的槽壁向内,在所述沟槽的顶部剩余部分中依次形成第二槽栅层及第三槽栅层,且所述第二槽栅层的底部与所述半绝缘电阻场板层电连接;
其中,所述半绝缘电阻场板层和所述隔离介质层构成所述半绝缘电阻场板结构,所述第二槽栅层、所述第三槽栅层及所述隔离介质层构成所述槽栅结构。
进一步地,在所述沟槽中形成所述半绝缘电阻场板层的步骤包括:
向所述沟槽中填充半绝缘多晶硅材料;
刻蚀去除所述沟槽中填充的部分半绝缘多晶硅材料,暴露出所述沟槽的部分,所述沟槽的暴露部分至少穿过所述MOS沟道区;
其中,所述沟槽的暴露部分即为所述沟槽的顶部剩余部分。
进一步地,在所述沟槽的顶部剩余部分中形成所述第一槽栅层的步骤包括:
形成第一掺杂多晶硅材料,所述第一掺杂多晶硅材料至少覆盖所述沟槽顶部剩余部分的底部及侧壁;
刻蚀所述第一掺杂多晶硅材料,形成所述第一槽栅层。
进一步地,沿着所述沟槽的槽壁向内,在所述沟槽的顶部剩余部分中依次形成所述第二槽栅层及所述第三槽栅层的步骤包括:
形成第二掺杂多晶硅材料,所述第二掺杂多晶硅材料至少覆盖所述沟槽顶部剩余部分的底部及侧壁;
在所述第二掺杂多晶硅材料上形成第三掺杂多晶硅材料,所述第三掺杂多晶硅材料至少填满所述沟槽顶部剩余部分;
刻蚀所述第三掺杂多晶硅材料和所述二掺杂多晶硅材料,分别形成所述第三槽栅层及所述第二槽栅层。
如上所述,本发明的介质共用的电阻场板场效应MOS器件及其制备方法具有以下有益效果:
1)、在槽栅MOS器件的基础上,于漂移区中增设一个同时与槽栅结构和漏极结构电连接的半绝缘电阻场板,在槽栅结构控制MOS沟道的通断的同时,通过半绝缘电阻场板调节漂移区中的杂质浓度,进而调制导通态漂移区电导和截止态高压阻断电场分布,可以获得更低的导通电阻特性;
2)、在工艺上采用了基于深槽刻蚀的现代2.5维立体加工工艺,利于结构小型化设计和高密度化设计,更适应现代集成半导体器件More than Moore(超越摩尔)的发展方向。
附图说明
图1显示为本发明实施例一中介质共用的电阻场板场效应MOS器件的结构示意图。
图2显示为本发明中介质共用的电阻场板场效应MOS器件的制备方法的步骤示意图。
图3-图17显示为本发明实施例一中介质共用的电阻场板场效应MOS器件的制备方法的工艺流程图。
图18显示为本发明实施例二中介质共用的电阻场板场效应MOS器件的结构示意图。
图19-图22显示为本发明实施例二中介质共用的电阻场板场效应MOS器件的制备方法的工艺流程图。
附图标号说明
1—衬底,2—外延层,20、20'—氧化层,21—MOS沟道区,22—MOS源极区,23—MOS沟道接触区,3—半绝缘电阻场板结构,4—槽栅结构,30—半绝缘多晶硅材料,300—隔离介质层,31—半绝缘电阻场板层,401—第一掺杂多晶硅材料,402—第二掺杂多晶硅材料,403—第三掺杂多晶硅材料,41—第一槽栅层,42—第二槽栅层,43—第三槽栅层,50—隔离介质层,5—源极电极,T—沟槽。
具体实施方式
发明人研究发现:在目前的超结结构器件或者类超结结构器件中,器件的击穿电压与导通电阻的矛盾关系的优化已经陷入了瓶颈,在保持击穿电压不变条件下进一步降低导通电阻变得越来越困难。
基于此,本发明提出一种介质共用的电阻场板场效应MOS器件的技术方案:在槽栅MOS器件的基础上,于漂移区中增设一个同时与槽栅结构和漏极结构电连接的半绝缘电阻场板,通过该半绝缘电阻场板调制导通态漂移区电导和截止态高压阻断电场分布,获得更低的导通电阻。
以下通过特定的具体实例说明本发明的实施方式,本领域技术人员可由本说明书所揭露的内容轻易地了解本发明的其他优点与功效。本发明还可以通过另外不同的具体实施方式加以实施或应用,本说明书中的各项细节也可以基于不同观点与应用,在没有背离本发明的精神下进行各种修饰或改变。
请参阅图1至图22。需要说明的是,本实施例中所提供的图示仅以示意方式说明本发明的基本构想,遂图式中仅显示与本发明中有关的组件而非按照实际实施时的组件数目、形状及尺寸绘制,其实际实施时各组件的型态、数量及比例可为一种随意的改变,且其组件布局型态也可能更为复杂。本说明书所附图式所绘示的结构、比例、大小等,均仅用以配合说明书所揭示的内容,以供熟悉此技术的人士了解与阅读,并非用以限定本发明可实施的限定条件,故不具技术上的实质意义,任何结构的修饰、比例关系的改变或大小的调整,在不影响本发明所能产生的功效及所能达成的目的下,均应仍落在本发明所揭示的技术内容得能涵盖的范围内。
实施例一
如图1所示,本发明实施例提供一种介质共用的电阻场板场效应MOS器件,其包括:
衬底1;
外延层2,设置在衬底1上;
MOS源极区22,设置在外延层2中且位于外延层2的顶部;
MOS沟道区21,设置在外延层2中且位于MOS源极区22之下;
槽栅结构4,设置在外延层2的顶部,且垂直覆盖MOS源极区22与MOS沟道区21;
半绝缘电阻场板结构3,设置在外延层2中且与衬底1电连接,位于槽栅结构4之下且与槽栅结构4电连接;
其中,槽栅结构4与半绝缘电阻场板结构3共用隔离介质层300;
外延层2中形成有沟槽,沟槽垂直穿过MOS源极区22、MOS沟道区21以及外延层2至衬底1;半绝缘电阻场板结构3和槽栅结构4沿着沟槽的底部到顶部方向依次设置在沟槽中。
详细地,如图1所示,沿着沟槽的槽壁向内,半绝缘电阻场板结构3包括隔离介质层300和半绝缘电阻场板层31,槽栅结构4包括隔离介质层300及第一槽栅层41;第一槽栅层41与半绝缘电阻场板层31电连接;在沟槽的底部,半绝缘电阻场板层31与衬底1电连接。
更详细地,如图1所示,所述介质共用的电阻场板场效应MOS器件还包括:
MOS沟道接触区23,设置在外延层2的顶部中,与MOS沟道区21接触。
更详细地,如图1所示,所述介质共用的电阻场板场效应MOS器件还包括:
源极电极5,设置在MOS沟道接触区23上,与MOS源极区22电连接;
栅极电极(图中未示出),设置在槽栅结构4上且槽栅结构4电连接;
漏极电极(图中未示出),设置在衬底1远离外延层2的一侧。
同时,如图2所示,本发明实施例还提供一种上述介质共用的电阻场板场效应MOS器件的制备方法,其包括步骤:
S1、提供衬底1,并在衬底1上形成外延层2;
S2、在外延层2的顶部内形成MOS沟道区21、MOS源极区22及MOS沟道接触区23;
S3、形成沟槽T,沟槽T垂直穿过MOS源极区22、MOS沟道区21以及外延层2至衬底1;
S4、沿着沟槽T的底部到顶部方向,在沟槽T中依次形成半绝缘电阻场板结构3和槽栅结构4,半绝缘电阻场板结构3与槽栅结构4电连接,且半绝缘电阻场板结构3远离槽栅结构4的一端与衬底1电连接;
S5、形成源极电极5、栅极电极及漏极电极;
其中,槽栅结构4与半绝缘电阻场板结构3共用隔离介质层300。
下面以N沟道高压MOS器件为例来说明本技术方案的实施,且其它能实现本发明内容的方式不应被认为与本方案是不同的方案,相对应的P沟道高压MOS器件与N沟道MOS器件结构上是等同的,掺杂不同,工艺需要根据P型、N型杂质工艺特性不同做一定调整即可实现,对本行业一般技术员是熟知的,不应认为是不受本发明约束。以下例子描述所述工艺皆为现有成熟工艺,不做非常详细的细节描述,本行业一般技术员是理解和明白的。
详细地,如图3所示,在步骤S1中,提供衬底1作为MOS器件的漏极区,其为N型掺杂的半导体材料(如硅、碳化硅、砷化镓等);在衬底1上形成外延层2,作为MOS器件的漂移区,外延层2同样为N型掺杂的半导体材料。
其中,衬底1为重掺杂,外延层2为轻掺杂;外延层2的厚度可视情况灵活设计,如针对300V的击穿电压,外延片2的厚度可设计为20μm。
详细地,在步骤S1与步骤S2之间,所述介质共用的电阻场板场效应MOS器件的制备方法还包括步骤:采用行业通行方法在外延层2上形成光刻对位标识,便于后续工艺步骤的对准。
详细地,如图4所示,在步骤S1与步骤S2之间,所述介质共用的电阻场板场效应MOS器件的制备方法还包括步骤:采用通用工艺对外延层2的顶部进行氧化获得氧化层20,如采用950℃、20min湿氧化获得约60nm±10nm厚的氧化层20。
详细地,如图5-图7所示,在外延层2的顶部内形成MOS沟道区21、MOS源极区22及MOS沟道接触区23的步骤S2进一步包括:
S21、如图5所示,进行第一次离子注入和第一次离子扩散,在外延层2的顶部内形成MOS沟道区21;
S22、如图6所示,第二次离子注入,形成MOS源极区22,MOS源极区22位于MOS沟道区21之上;
S23、如图7所示,进行第三次离子注入,形成MOS沟道接触区23,MOS沟道接触区23与MOS沟道区21接触。
更详细地,如图5所示,在步骤S21中,先进行第一次离子注入,如100Kev、5×1013cm-2的硼离子注入,而后在惰性气体的保护下进行第一次离子扩散,如1050℃、90min的离子扩散,在外延层2的顶部内形成P型掺杂的MOS沟道区21。
更详细地,如图6所示,在步骤S22中,先进行源区光刻,使用光刻胶做屏蔽掩膜,再进行第二次离子注入,如170Kev、5×1015cm-2的砷离子注入,形成MOS源极区22。
更详细地,如图7所示,在步骤S23中,先进行沟道接触区光刻,使用光刻胶做屏蔽掩膜,再进行第三次离子注入,如80Kev、3×1015cm-2的硼离子注入,形成MOS沟道接触区23,MOS沟道接触区23与MOS沟道区21接触。
其中,当MOS沟道区21的杂质浓度足够形成电连接(欧姆接触)时,MOS沟道接触区23可以省略,在此不再赘述。
详细地,如图8所示,在步骤S2与步骤S3之间,所述介质共用的电阻场板场效应MOS器件的制备方法还包括步骤:为保持较浅的结深位置,充分利用外延层2,采用低压力化学气相沉积工艺(LPCVD)在氧化层20上形成一层450nm±50nm的氧化层,以增加氧化层20的厚度,最终形成的氧化层命名为氧化层20',为后面沟槽T的刻蚀硬掩蔽层做准备。
详细地,在步骤S3中,先使用光刻机和对应光刻板曝光出沟槽T的位置,再进行干法刻蚀,刻蚀形成沟槽T,沟槽T垂直穿过氧化层20'、MOS源极区22、MOS沟道区21以及外延层2至衬底1,如图9所示。
其中,沟槽T具体的参数(包括沟槽T的数目、深度及宽度)需要根据高压MOS器件的工作电压,并根据工艺实施能力而设计,设计过程中需同时考虑同一沟槽T内后续形成的半绝缘电阻场板结构3和槽栅结构4的尺寸以及MOS需要的最佳面积;在本发明的一可选实施例中,沟槽T的深度为22μm,宽度为1.5~2μm。
详细地,如图10-图16所示,沿着沟槽T的底部到顶部方向,在沟槽T中依次形成半绝缘电阻场板结构3和槽栅结构4的步骤S4进一步包括:
S41、如图10所示,对沟槽T的底部及侧壁进行氧化,形成隔离介质层300;
S42、如图11所示,刻蚀去除沟槽T底部的隔离介质层300;
S43、如图12-图13所示,在沟槽T中填充形成半绝缘电阻场板层31,沟槽T的顶部未完全填满,沟槽T的顶部剩余部分至少穿过MOS沟道区21;
S44、如图14-图15所示,在沟槽T的顶部剩余部分中形成第一槽栅层41,且第一槽栅层41的底部与半绝缘电阻场板层31电连接;
其中,半绝缘电阻场板层31和隔离介质层300构成半绝缘电阻场板结构3,第一槽栅层41和隔离介质层300构成槽栅结构4。
更详细地,如图10所示,在步骤S41中,采用通用工艺对沟槽T的底部及侧壁进行氧化,获得隔离介质层300,隔离介质层300作为半绝缘电阻场板结构3和槽栅结构4的氧化介质层,如采用1050℃、150min的掺氯干氧化形成120-140nm的优质的隔离介质层300。
更详细地,如图11所示,在步骤S42中,采用各向异性的干法刻蚀去除沟槽T底部的隔离介质层300,但保留沟槽T侧壁的隔离介质层300。
更详细地,如图12-图13所示,在沟槽T中形成半绝缘电阻场板层31的步骤S43进一步包括:
S431、如图12所示,向沟槽T中填充半绝缘多晶硅材料30,如采用低压化学气相沉积工艺,沉积厚度为1.1μm±0.1μm;
S432、如图13所示,先反向刻蚀半绝缘多晶材料30,露出半绝缘多晶材料30下面的氧化层20',再继续刻蚀去除沟槽T中填充的部分半绝缘多晶硅材料30,暴露出沟槽T的顶部部分,且沟槽T的顶部暴露部分至少穿过MOS沟道区21;
其中,沟槽T的顶部暴露部分即为沟槽T的剩余部分,沟槽T中剩余的半绝缘多晶硅材料30即为半绝缘电阻场板层31;在刻蚀沟槽T中填充的部分半绝缘多晶硅材料30时,需要控制好刻蚀深度,正好或略过一点,使得后续形成的槽栅结构4在垂直方向上能覆盖双扩散形成的MOS沟道区21,保证MOS沟道区21受槽栅结构4控制导通和关断。
更详细地,如图14-图15所示,在沟槽T的剩余部分中形成第一槽栅层41的步骤S44进一步包括:
S441、如图14所示,形成第一掺杂多晶硅材料401,第一掺杂多晶硅材料401至少覆盖沟槽T顶部剩余部分的底部及侧壁;
S442、如图15所示,刻蚀第一掺杂多晶硅材料401,形成与半绝缘电阻场板层31电连接的第一槽栅层41。
进一步地,如图14所示,在步骤S441中,沉积形成第一掺杂多晶硅材料401,第一掺杂多晶硅材料401至少分布覆盖在沟槽T顶部剩余部分的底部及侧壁上,如可采用低压化学气相原位磷掺杂沉积形成厚度为1.1μm±0.1μm的第一掺杂多晶硅材料401,若没有原位掺杂设备,可以沉积完多晶硅材料后进行一次磷扩散掺杂。
进一步地,如图15所示,在步骤S442中,对沉积形成的第一掺杂多晶硅材料401进行光刻和干法刻蚀,刻蚀形成槽栅结构4的图形,得到第一槽栅层41,第一槽栅层41与半绝缘电阻场板层31电连接。
详细地,在步骤S5中,先在氧化层20'及槽栅结构4上沉积形成隔离介质层,后在隔离介质层中开出源极接触孔和栅极接触孔,再沉积金属层并光刻金属层,形成源极电极和栅极电极;在衬底1远离外延层2的一侧上沉积金属层,形成漏极电极。
更详细地,如图16-图17所示,先在氧化层20'及槽栅结构4上沉积形成隔离介质层50,后在隔离介质层50中开出源极接触孔,再沉积金属层并光刻金属层,形成源极电极5。可以理解的是,栅极电极的形成工艺与此类似,在此不再赘述。
最终,得到如图1或图17所示的介质共用的电阻场板场效应MOS器件,本发明的介质共用的电阻场板场效应MOS器件在槽栅MOS器件的基础上,于漂移区中增设一个同时与槽栅结构和漏极结构电连接的半绝缘电阻场板,在槽栅结构控制MOS沟道的通断的同时,通过半绝缘电阻场板调制导通态漂移区电导和截止态高压阻断电场分布,能获得更低的导通电阻,数值计算表明,在同等工艺及设计参数条件下,相对于第一代PN结型超结器件,本发明的介质共用的电阻场板场效应MOS器件的电流输出能力可以提升70%~105%;同时,在工艺上采用了基于深槽刻蚀的现代2.5维立体加工工艺,利于结构小型化设计和高密度化设计。
此外,需要说明的是,上述实施例的步骤中省略了众所周知的、明显的行业通用清洗等简单过程与条件,这对于本领域的一般技术人员是周知的,这里不再具体详细进行说明;对于一般本专业技术人员来说,该结构的适应性改变,也可以应用于少子小注入情况下的二极管、肖特基二极管及三极管的集电区等耐压漂移区的设计。
实施例二
本发明实施例一中的槽栅结构4仅包括第一槽栅层41和隔离介质层300,为一次掺杂多晶硅栅极结构,外界电压加载在第一槽栅层41上对隔离介质层300一侧MOS沟道区21中的导电沟道进行导通或者关断控制,在此基础上,为进一步改善槽栅结构4的电学控制性能,本发明实施例将提供一种基于二次掺杂多晶硅栅极结构的介质共用的电阻场板场效应MOS器件。
详细地,如图18所示,本发明实施例提供一种介质共用的电阻场板场效应MOS器件,其包括:
衬底1;
外延层2,设置在衬底1上;
MOS源极区22,设置在外延层2中且位于外延层2的顶部;
MOS沟道区21,设置在外延层2中且位于MOS源极区22之下;
槽栅结构4,设置在外延层2的顶部,且垂直覆盖MOS源极区22与MOS沟道区21;
半绝缘电阻场板结构3,设置在外延层2中且与衬底1电连接,位于槽栅结构4之下且与槽栅结构4电连接;
其中,槽栅结构4与半绝缘电阻场板结构3共用隔离介质层300。
同样地,如图18所示,外延层2中形成有沟槽,沟槽垂直穿过MOS源极区22、MOS沟道区21以及外延层2至衬底1;半绝缘电阻场板结构3和槽栅结构4沿着沟槽的底部到顶部方向依次设置在沟槽中。
更详细地,如图18所示,沿着沟槽的槽壁向内,半绝缘电阻场板结构3包括隔离介质层300和半绝缘电阻场板层31,槽栅结构4包括隔离介质层300、第二槽栅层42及第三槽栅层43;第二槽栅层42与半绝缘电阻场板层31电连接;在沟槽的底部,半绝缘电阻场板层31与衬底1电连接。
其中,除了隔离介质层300之外,槽栅结构4还包括第二槽栅层42及第三槽栅层43,槽栅结构4为基于二次掺杂多晶硅的栅极结构。
同时,本发明实施例提供的介质共用的电阻场板场效应MOS器件的制备方法同实施例一类似,区别仅在于,在沟槽T中形成槽栅结构4的步骤S44:
S44、如图19-图21所示,沿着沟槽T的槽壁向内,在沟槽T的顶部剩余部分中依次形成第二槽栅层42及第三槽栅层43,且第二槽栅层42的底部与半绝缘电阻场板层31电连接;
其中,半绝缘电阻场板层31和隔离介质层300构成半绝缘电阻场板结构3,第二槽栅层42、第三槽栅层43及隔离介质层300构成槽栅结构4。
详细地,如图19-图21所示,沿着沟槽T的槽壁向内,在沟槽T的顶部剩余部分中依次形成第二槽栅层42及第三槽栅层43的步骤S44进一步包括:
S441、如图19所示,形成第二掺杂多晶硅材料402,第二掺杂多晶硅材料402至少覆盖沟槽T顶部剩余部分的底部及侧壁;
S442、如图20所示,在第二掺杂多晶硅材料402上形成第三掺杂多晶硅材料403,第三掺杂多晶硅材料403至少填满沟槽T顶部剩余部分;
S443、如图21所示,刻蚀第三掺杂多晶硅材料403和二掺杂多晶硅材料402,分别形成第三槽栅层43及第二槽栅层42。
更详细地,如图19所示,在步骤S441中,沉积形成第二掺杂多晶硅材料402,第二掺杂多晶硅材料402至少分布覆盖在沟槽T顶部剩余部分的底部及侧壁上,如可采用低压化学气相原位磷掺杂沉积形成厚度为450-600nm的第二掺杂多晶硅材料402,若没有原位掺杂设备,可以沉积完多晶硅材料后进行一次磷扩散掺杂。
更详细地,如图20所示,在步骤S442中,在第二掺杂多晶硅材料402上沉积形成第三掺杂多晶硅材料403,第三掺杂多晶硅材料403至少填满沟槽T的顶部剩余部分,如可采用低压化学气相原位磷掺杂沉积形成厚度为500-650nm的第三多晶硅材料403,若没有原位掺杂设备也没有关系,可以将沟槽T的顶部剩余部分封闭起来,进行100KeV、5×1015cm-2磷离子注入。
更详细地,如图21所示,在步骤S443中,对沉积形成的第三掺杂多晶硅材料403和第二掺杂多晶硅材料402进行光刻和干法刻蚀,刻蚀形成槽栅结构4的图形,得到第三槽栅层43及第二槽栅层42。
其中,刻蚀第三掺杂多晶硅材料403,形成第三槽栅层43;刻蚀第二掺杂多晶硅材料402,形成第二槽栅层42;第二槽栅层42与半绝缘电阻场板层31电连接。
同样地,如图22所示,先在氧化层20'及槽栅结构4上沉积形成隔离介质层50,后在隔离介质层50中开出源极接触孔,再沉积金属层并光刻金属层,形成源极电极5。可以理解的是,栅极电极的形成工艺与此类似,在此不再赘述。
综上所述,本发明提供的介质共用的电阻场板场效应MOS器件及其制备方法中,在槽栅MOS器件的基础上,于漂移区中增设一个同时与槽栅结构和漏极结构电连接的半绝缘电阻场板,在槽栅结构控制MOS沟道的通断的同时,通过半绝缘电阻场板调节漂移区中的杂质浓度,进而调制导通态漂移区电导和截止态高压阻断电场分布,可以获得更低的导通电阻特性;同时,在工艺上采用了基于深槽刻蚀的现代2.5维立体加工工艺,利于结构小型化设计和高密度化设计,更适应现代集成半导体器件More than Moore(超越摩尔)的发展方向。
上述实施例仅例示性说明本发明的原理及其功效,而非用于限制本发明。任何熟悉此技术的人士皆可在不违背本发明的精神及范畴下,对上述实施例进行修饰或改变。因此,举凡所属技术领域中具有通常知识者在未脱离本发明所揭示的精神与技术思想下所完成的一切等效修饰或改变,仍应由本发明的权利要求所涵盖。

Claims (8)

1.一种介质共用的电阻场板场效应MOS器件的制备方法,其特征在于,包括步骤:
提供衬底,并在所述衬底上形成外延层;
在所述外延层的顶部内形成MOS沟道区、MOS源极区及MOS沟道接触区;
形成沟槽,所述沟槽垂直穿过所述MOS源极区、所述MOS沟道区以及所述外延层至所述衬底;
沿着所述沟槽的底部到顶部方向,在所述沟槽中依次形成半绝缘电阻场板结构和槽栅结构,所述半绝缘电阻场板结构与所述槽栅结构电连接,且所述半绝缘电阻场板结构远离所述槽栅结构的一端与所述衬底电连接;
形成源极电极、栅极电极及漏极电极;
其中,所述槽栅结构与所述半绝缘电阻场板结构共用隔离介质层;
沿着所述沟槽的底部到顶部方向,在所述沟槽中依次形成所述半绝缘电阻场板结构和所述槽栅结构的步骤包括:
对所述沟槽的底部及侧壁进行氧化,形成所述隔离介质层;
刻蚀去除所述沟槽底部的所述隔离介质层;
在所述沟槽中填充形成半绝缘电阻场板层,所述沟槽的顶部未完全填满,所述沟槽的顶部剩余部分至少穿过所述MOS沟道区;
在所述沟槽的顶部剩余部分中形成槽栅层,所述槽栅层的底部与所述半绝缘电阻场板层电连接;
其中,所述半绝缘电阻场板层和所述隔离介质层构成所述半绝缘电阻场板结构,所述槽栅层和所述隔离介质层构成所述槽栅结构。
2.根据权利要求1所述的介质共用的电阻场板场效应MOS器件的制备方法,其特征在于,在所述外延层的顶部内形成所述MOS沟道区、所述MOS源极区及所述MOS沟道接触区的步骤包括:
进行第一次离子注入和第一次离子扩散,在所述外延层的顶部内形成所述MOS沟道区;
进行第二次离子注入,形成所述MOS源极区,所述MOS源极区位于所述MOS沟道区之上;
进行第三次离子注入,形成所述MOS沟道接触区,所述MOS沟道接触区与所述MOS沟道区接触。
3.根据权利要求2所述的介质共用的电阻场板场效应MOS器件的制备方法,其特征在于,所述槽栅层包括第一槽栅层,所述在所述沟槽的顶部剩余部分中形成槽栅层,所述槽栅层的底部与所述半绝缘电阻场板层电连接的步骤,包括:
在所述沟槽的顶部剩余部分中形成所述第一槽栅层,所述第一槽栅层的底部与所述半绝缘电阻场板层电连接;
其中,所述第一槽栅层和所述隔离介质层构成所述槽栅结构。
4.根据权利要求2所述的介质共用的电阻场板场效应MOS器件的制备方法,其特征在于,所述槽栅层包括第二槽栅层和第三槽栅层,所述在所述沟槽的顶部剩余部分中形成槽栅层,所述槽栅层的底部与所述半绝缘电阻场板层电连接的步骤,包括:
沿着所述沟槽的槽壁向内,在所述沟槽的顶部剩余部分中依次形成所述第二槽栅层及所述第三槽栅层,且所述第二槽栅层的底部与所述半绝缘电阻场板层电连接;
其中,所述第二槽栅层、所述第三槽栅层及所述隔离介质层构成所述槽栅结构。
5.根据权利要求3或4所述的介质共用的电阻场板场效应MOS器件的制备方法,其特征在于,在所述沟槽中形成所述半绝缘电阻场板层的步骤包括:
向所述沟槽中填充半绝缘多晶硅材料;
刻蚀去除所述沟槽中填充的部分半绝缘多晶硅材料,暴露出所述沟槽的部分,所述沟槽的暴露部分至少穿过所述MOS沟道区;
其中,所述沟槽的暴露部分即为所述沟槽的顶部剩余部分。
6.根据权利要求3所述的介质共用的电阻场板场效应MOS器件的制备方法,其特征在于,在所述沟槽的顶部剩余部分中形成所述第一槽栅层的步骤包括:
形成第一掺杂多晶硅材料,所述第一掺杂多晶硅材料至少覆盖所述沟槽顶部剩余部分的底部及侧壁;
刻蚀所述第一掺杂多晶硅材料,形成所述第一槽栅层。
7.根据权利要求4所述的介质共用的电阻场板场效应MOS器件的制备方法,其特征在于,沿着所述沟槽的槽壁向内,在所述沟槽的顶部剩余部分中依次形成所述第二槽栅层及所述第三槽栅层的步骤包括:
形成第二掺杂多晶硅材料,所述第二掺杂多晶硅材料至少覆盖所述沟槽顶部剩余部分的底部及侧壁;
在所述第二掺杂多晶硅材料上形成第三掺杂多晶硅材料,所述第三掺杂多晶硅材料至少填满所述沟槽顶部剩余部分;
刻蚀所述第三掺杂多晶硅材料和所述二掺杂多晶硅材料,分别形成所述第三槽栅层及所述第二槽栅层。
8.一种介质共用的电阻场板场效应MOS器件,其特征在于,所述介质共用的电阻场板场效应MOS器件根据权利要求1-7中任一项所述的介质共用的电阻场板场效应MOS器件的制备方法制备得到。
CN202011233504.XA 2020-11-06 2020-11-06 介质共用的电阻场板场效应mos器件及其制备方法 Active CN112349786B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202011233504.XA CN112349786B (zh) 2020-11-06 2020-11-06 介质共用的电阻场板场效应mos器件及其制备方法
PCT/CN2021/127968 WO2022095834A1 (zh) 2020-11-06 2021-11-01 介质共用的电阻场板场效应mos器件及其制备方法
US18/035,758 US20230411464A1 (en) 2020-11-06 2021-11-01 Shared-dielectric mosfet device with resistive-field-plate and preparation method thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202011233504.XA CN112349786B (zh) 2020-11-06 2020-11-06 介质共用的电阻场板场效应mos器件及其制备方法

Publications (2)

Publication Number Publication Date
CN112349786A CN112349786A (zh) 2021-02-09
CN112349786B true CN112349786B (zh) 2022-07-29

Family

ID=74430071

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202011233504.XA Active CN112349786B (zh) 2020-11-06 2020-11-06 介质共用的电阻场板场效应mos器件及其制备方法

Country Status (3)

Country Link
US (1) US20230411464A1 (zh)
CN (1) CN112349786B (zh)
WO (1) WO2022095834A1 (zh)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112349786B (zh) * 2020-11-06 2022-07-29 中国电子科技集团公司第二十四研究所 介质共用的电阻场板场效应mos器件及其制备方法
CN115863416B (zh) * 2023-01-19 2023-05-02 北京智芯微电子科技有限公司 空气介质场板隔离的ldmosfet器件及制造方法

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107046062A (zh) * 2017-03-16 2017-08-15 西安电子科技大学 一种具有半绝缘多晶硅层的纵向双扩散金属氧化物半导体场效应管
CN107093622A (zh) * 2017-03-16 2017-08-25 西安电子科技大学 一种具有半绝缘多晶硅层的纵向超结双扩散金属氧化物半导体场效应管
CN107644913A (zh) * 2017-09-22 2018-01-30 西安电子科技大学 一种具有高k电荷补偿纵向双扩散金属氧化物元素半导体场效应晶体管

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
EP1170803A3 (en) * 2000-06-08 2002-10-09 Siliconix Incorporated Trench gate MOSFET and method of making the same
EP1525621B1 (en) * 2002-05-31 2011-10-12 Nxp B.V. Method of operating a trench gate semiconductor device
JP2006128506A (ja) * 2004-10-29 2006-05-18 Sharp Corp トレンチ型mosfet及びその製造方法
US9396997B2 (en) * 2010-12-10 2016-07-19 Infineon Technologies Ag Method for producing a semiconductor component with insulated semiconductor mesas
CN102184856B (zh) * 2011-03-28 2012-08-29 电子科技大学 一种槽型纵向半导体器件的制造方法
US8999769B2 (en) * 2012-07-18 2015-04-07 Globalfoundries Singapore Pte. Ltd. Integration of high voltage trench transistor with low voltage CMOS transistor
CN107437566B (zh) * 2017-07-27 2020-06-16 西安电子科技大学 一种具有复合介质层宽带隙半导体纵向双扩散金属氧化物半导体场效应管及其制作方法
CN108258050B (zh) * 2017-12-26 2020-08-21 西安电子科技大学 高k介质沟槽横向超结双扩散金属氧化物元素半导体场效应管及其制作方法
CN108091696B (zh) * 2017-12-28 2020-12-29 电子科技大学 一种逆阻型vdmos器件
CN112349786B (zh) * 2020-11-06 2022-07-29 中国电子科技集团公司第二十四研究所 介质共用的电阻场板场效应mos器件及其制备方法

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN107046062A (zh) * 2017-03-16 2017-08-15 西安电子科技大学 一种具有半绝缘多晶硅层的纵向双扩散金属氧化物半导体场效应管
CN107093622A (zh) * 2017-03-16 2017-08-25 西安电子科技大学 一种具有半绝缘多晶硅层的纵向超结双扩散金属氧化物半导体场效应管
CN107644913A (zh) * 2017-09-22 2018-01-30 西安电子科技大学 一种具有高k电荷补偿纵向双扩散金属氧化物元素半导体场效应晶体管

Also Published As

Publication number Publication date
WO2022095834A1 (zh) 2022-05-12
US20230411464A1 (en) 2023-12-21
CN112349786A (zh) 2021-02-09

Similar Documents

Publication Publication Date Title
US10050126B2 (en) Apparatus and method for power MOS transistor
CN112349785B (zh) 电阻场板电导调制场效应mos器件及其制备方法
US20150179764A1 (en) Semiconductor device and method for manufacturing same
US8753935B1 (en) High frequency switching MOSFETs with low output capacitance using a depletable P-shield
US9184261B2 (en) Semiconductor device having field plate electrode and method for manufacturing the same
CN112713184B (zh) 具有屏蔽栅的沟槽栅mosfet及其制造方法
US10147814B2 (en) Lateral MOSFET
US11652166B2 (en) Power device having super junction and Schottky diode
US9159786B2 (en) Dual gate lateral MOSFET
US20100065908A1 (en) Alignment of trench for mos
CN112349786B (zh) 介质共用的电阻场板场效应mos器件及其制备方法
CN108447911B (zh) 一种深浅沟槽半导体功率器件及其制备方法
CN111668312A (zh) 一种低导通电阻的沟槽碳化硅功率器件及其制造工艺
CN112825327A (zh) 半导体结构及其形成方法
CN112397591B (zh) 包含ldmos晶体管的半导体器件及制作方法
US11658239B2 (en) Semiconductor device and fabrication method thereof
US20220344505A1 (en) Integrated planar-trench gate power mosfet
CN110164957B (zh) 高压半导体介质耐压终端
CN113284944A (zh) 嵌埋式柵极顶面接触的场效晶体管结构及其制造方法
CN112397590A (zh) 功率半导体器件及用于制造功率半导体器件的方法
TWI804234B (zh) 半導體結構及其形成方法
US20240128350A1 (en) Semiconductor device and method of manufacturing semiconductor device
US20220130969A1 (en) Power device with a contact hole on a sloped ild region
CN115513285A (zh) 半导体器件及其制造方法
TW202414832A (zh) 半導體結構及其形成方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant