CN112164364B - 显示面板的驱动电路、显示面板及其驱动方法 - Google Patents
显示面板的驱动电路、显示面板及其驱动方法 Download PDFInfo
- Publication number
- CN112164364B CN112164364B CN202011157631.6A CN202011157631A CN112164364B CN 112164364 B CN112164364 B CN 112164364B CN 202011157631 A CN202011157631 A CN 202011157631A CN 112164364 B CN112164364 B CN 112164364B
- Authority
- CN
- China
- Prior art keywords
- module
- signal
- scanning
- transistor
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2007—Display of intermediate tones
- G09G3/2077—Display of intermediate tones by a combination of two or more gradation control methods
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0267—Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Abstract
本发明实施例公开了一种显示面板的驱动电路、显示面板及其驱动方法。所述显示面板的驱动电路包括:级联连接的至少两个扫描模块,所述扫描模块用于输出扫描信号;至少两个发光控制模块,所述发光控制模块用于输出发光控制信号;所述发光控制模块包括起始控制信号端和终止控制信号端;其中,所述起始控制信号端与前级扫描模块的输出端电连接,前级扫描信号复用为所述发光控制模块的起始控制信号;所述发光控制模块的终止控制信号端与后级扫描模块的输出端电连接;后级扫描信号复用为所述发光控制模块的终止控制信号。本发明实施例简化了驱动电路的结构,有利于实现显示面板的窄边框设计。
Description
技术领域
本发明实施例涉及显示技术领域,尤其涉及一种显示面板的驱动电路、显示面板及其驱动方法。
背景技术
随着显示技术的不断发展,消费者对显示面板的要求也越来越高。其中,当前显示面板的一个发展趋势是全面屏。在现有技术中,需要在显示面板的边框区域设置驱动电路,以驱动显示面板中的像素电路,进而驱动发光器件进行发光显示。然而,现有的驱动电路的结构较为复杂,占用的显示面板的边框区域较大,不利于实现显示面板的窄边框设计。
发明内容
本发明实施例提供一种显示面板的驱动电路、显示面板及其驱动方法,以简化驱动电路的结构,实现显示面板的窄边框设计。
为实现上述技术目的,本发明实施例提供了如下技术方案:
一种显示面板的驱动电路,包括:
级联连接的至少两个扫描模块,所述扫描模块用于输出扫描信号;
至少两个发光控制模块,所述发光控制模块用于输出发光控制信号;所述发光控制模块包括起始控制信号端和终止控制信号端;
其中,所述起始控制信号端与前级扫描模块的输出端电连接,前级扫描信号复用为所述发光控制模块的起始控制信号;所述发光控制模块的终止控制信号端与后级扫描模块的输出端电连接;后级扫描信号复用为所述发光控制模块的终止控制信号。
可选地,第n级所述发光控制模块的起始控制信号端与第n-1级所述扫描模块的输出端电连接;第n级所述发光控制模块的终止控制信号端与第n+1级所述扫描模块的输出端电连接;其中,n为正整数。
可选地,所述发光控制模块包括:
第一输入模块,用于响应所述前级扫描信号而导通,将所述前级扫描信号传输至第一节点,以控制所述第一节点的电位;
第一输出模块,用于响应所述第一节点的电位而导通,将第一电平信号输出至所述发光控制模块的输出端;
第二输入模块,用于响应所述后级扫描信号而导通,将所述后级扫描信号传输至第二节点,以控制所述第二节点的电位;
第二输出模块,用于响应所述第二节点的电位而导通,将第二电平信号输出至所述发光控制模块的输出端;
第一互锁模块,用于在所述第一输出模块导通时,控制所述第二输出模块断开;以及在所述第二输出模块导通时,控制所述第一输出模块断开。
可选地,所述第一输入模块包括第一晶体管,所述第一晶体管的栅极和第一极短接,并接入所述前级扫描信号;
所述第一输出模块包括第二晶体管,所述第二晶体管的栅极与所述第一晶体管的第二极电连接,所述第二晶体管的第一极接入第一电平信号,所述第二晶体管的第二极与所述发光控制模块的输出端电连接;
所述第二输入模块包括第三晶体管,所述第三晶体管的栅极和第一极短接,并接入所述后级扫描信号;
所述第二输出模块包括第四晶体管,所述第四晶体管的栅极与所述第三晶体管的第二极电连接,所述第四晶体管的第一极接入第二电平信号,所述第四晶体管的第二极与所述发光控制模块的输出端电连接;
所述第一互锁模块包括第五晶体管和第六晶体管,所述第五晶体管的栅极与所述第一晶体管的栅极电连接,所述第五晶体管的第一极接入所述第一电平信号,所述第五晶体管的第二极与所述第四晶体管的栅极电连接;所述第六晶体管的栅极与所述第三晶体管的栅极电连接,所述第六晶体管的第一极接入所述第一电平信号,所述第六晶体管的第二极与所述第二晶体管的栅极电连接。
可选地,所述扫描模块包括:
第一输出控制模块,用于响应第一时钟信号而导通,将前级扫描信号传输至第三节点,以控制所述第三节点的电位;
第二输出控制模块,用于根据所述前级扫描信号和第二时钟信号的电位,控制第四节点的电位;
第三输出模块,用于响应所述第三节点的电位而导通,将第三时钟信号输出至所述扫描模块的输出端;
第四输出模块,用于响应所述第四节点的电位而导通,将第一电平信号输出至所述扫描模块的输出端;
第二互锁模块,用于响应所述第四节点的电位而导通,控制所述第三节点的电位与所述第四节点的电位相反。
可选地,所述扫描模块包括:
输入模块,用于响应第一时钟信号而导通,将前级扫描信号传输至第五节点,以控制所述第五节点的电位;
第三输出控制模块,用于根据所述第五节点和所述第一时钟信号的电位,控制第六节点的电位;
第四输出控制模块,用于根据所述第六节点和第二时钟信号的电位,控制所述第五节点的电位;
第五输出模块,用于响应所述第五节点的电位而导通,将所述第二时钟信号输出至所述扫描模块的输出端;
第六输出模块,用于响应所述第六节点的电位而导通,将第一电平信号输出至所述扫描模块的输出端。
可选地,所述扫描模块包括第一扫描子模块和第二扫描子模块;
所述第一扫描子模块包括第一移位信号输入端和第一扫描输出端,所述第一移位信号输入端与前级扫描模块的第一扫描输出端电连接;所述第一扫描子模块用于将前级扫描模块输出的第一扫描信号移位输出;
所述第二扫描子模块包括第二移位信号输入端和第二扫描输出端,所述第二移位信号输入端与本级扫描模块的第一扫描输出端电连接;所述第二扫描子模块用于将本级扫描模块输出的第一扫描信号移位输出。
可选地,所述发光控制模块的起始控制信号端与前级扫描模块的第一扫描输出端或第二扫描输出端电连接;
所述发光控制模块的终止控制信号端与后级扫描模块的第一扫描输出端或第二扫描输出端电连接。
相应地,本发明实施例还提供了一种显示面板,包括:如本发明任意实施例所提供的驱动电路,所述驱动电路位于所述显示面板的非显示区。
相应地,本发明实施例还提供了一种显示面板的驱动方法,该驱动方法可适用于本发明任意实施例所述的驱动电路,所述驱动方法包括:
向所述扫描模块发送控制信号,以控制所述至少两个扫描模块逐级输出扫描信号;
所述扫描信号作为所述发光控制模块的控制信号,控制所述发光控制模块逐级输出发光控制信号。
本发明实施例提供的显示面板的驱动电路,包括级联连接的至少两个扫描模块,并在此基础上设置了至少两个发光控制模块。其中,发光控制模块的起始控制信号端与前级扫描模块的输出端电连接,终止控制信号端与后级扫描模块的输出端电连接。即本发明实施例直接将扫描模块输出的不同级扫描信号用作发光控制模块的输入信号,通过扫描信号来控制发光控制模块输出的发光控制信号的开始和停止。与现有技术中,发光控制模块自身级联连接,并通过设置多组时钟信号来控制移位的方案相比,本发明实施例提供的发光控制模块仅需要起始控制信号和终止控制信号两路信号控制,且这两路信号由扫描模块提供,从而简化了控制逻辑、减少了时钟信号线的数量,有利于实现显示面板的窄边框设计。
附图说明
图1为本发明实施例提供的一种显示面板的驱动电路的结构示意图;
图2为本发明实施例提供的一种发光控制模块的结构示意图;
图3为本发明实施例提供的一种发光控制模块的驱动时序示意图;
图4为本发明实施例提供的另一种发光控制模块的电路示意图;
图5为本发明实施例提供的一种扫描模块的结构示意图;
图6为本发明实施例提供的一种扫描模块的驱动时序示意图;
图7为本发明实施例提供的另一种扫描模块的结构示意图;
图8为本发明实施例提供的另一种扫描模块的驱动时序示意图;
图9为本发明实施例提供的又一种扫描模块的结构示意图;
图10为本发明实施例提供的又一种扫描模块的结构示意图;
图11为本发明实施例提供的另一种显示面板的驱动电路的结构示意图;
图12为本发明实施例提供的又一种显示面板的驱动电路的结构示意图;
图13为本发明实施例提供的又一种显示面板的驱动电路的结构示意图;
图14为本发明实施例提供的一种显示面板的驱动电路的驱动时序示意图;
图15为本发明实施例提供的一种显示面板的结构示意图;
图16为本发明实施例提供的一种显示面板的驱动方法的流程示意图。
具体实施方式
下面结合附图和实施例对本发明作进一步的详细说明。可以理解的是,此处所描述的具体实施例仅仅用于解释本发明,而非对本发明的限定。另外还需要说明的是,为了便于描述,附图中仅示出了与本发明相关的部分而非全部结构。
本发明实施例提供了一种显示面板的驱动电路。图1为本发明实施例提供的一种显示面板的驱动电路的结构示意图。参见图1,该显示面板的驱动电路包括:级联连接的至少两个扫描模块110和至少两个发光控制模块120。
扫描模块110用于输出扫描信号;发光控制模块120用于输出发光控制信号;发光控制模块120包括起始控制信号端121和终止控制信号端122。起始控制信号端121与前级扫描模块110的输出端112电连接,前级扫描信号复用为发光控制模块120的起始控制信号。图1中示例性地,对于第n级发光控制模块120而言,前级扫描模块110为第n-1级扫描模块110,相应地,前级扫描信号为第n-1级扫描模块110输出的扫描信号G1(n-1)。发光控制模块120的终止控制信号端122与后级扫描模块110的输出端112电连接;后级扫描信号复用为发光控制模块120的终止控制信号。图1中示例性地,对于第n级发光控制模块120而言,后级扫描模块110为第n+1级扫描模块110,相应地,后级扫描信号为第n+1级扫描模块110输出的扫描信号G1(n+1)。
其中,扫描模块110是指输出扫描信号的移位寄存器电路,扫描模块110的输出信号为像素电路中的扫描信号(Scan信号),以通过控制像素电路中的晶体管的导通和断开来控制像素电路的工作状态。扫描模块110包括输入端111和输出端112,扫描模块110级联连接是指,本级扫描模块110(比如第n级)的输入端111与前级扫描模块110(比如第n-1级)的输出端112电连接。本实施方式中,将前级输出的扫描信号G1(n-1)作为本级扫描模块110的输入信号,使本级扫描信号G1(n)相比于前级扫描信号G1(n-1)延迟一个时钟周期输出,即实现扫描信号的移位输出,使该驱动电路实现逐行点亮像素的作用。
发光控制模块120是指输出发光控制信号的移位寄存器电路,发光控制模块120的输出信号为像素电路中的发光控制信号(EM信号),以通过控制像素电路中的晶体管的导通和断开来控制发光器件的工作状态。每一级发光控制模块120与每一级扫描模块110对应设置,即同一级的发光控制模块120和扫描模块110向同一行的像素电路发送信号。发光控制模块120包括起始控制信号端121、终止控制信号端122和输出端123。当起始控制信号端121输入有效电平信号(前级扫描信号有效)时,输出端123开始输出无效的电平信号;当终止控制信号端122输入有效电平信号(后级扫描信号有效)时,输出端123开始输出有效电平信号;即前级扫描信号和后级扫描信号之间的宽度决定了输出端123输出的发光控制信号的脉冲宽度。
本发明实施例提供的显示面板的驱动电路,包括级联连接的至少两个扫描模块110,并在此基础上设置了至少两个发光控制模块120。其中,发光控制模块120的起始控制信号端121与前级扫描模块的输出端112电连接,终止控制信号端122与后级扫描模块的输出端112电连接。即本发明实施例直接将扫描模块110输出的不同级扫描信号用作发光控制模块120的输入信号,通过扫描信号来控制发光控制模块120输出的发光控制信号的开始和停止。与现有技术中,发光控制模块自身级联连接,并通过设置多组时钟信号来控制移位的方案相比,本发明实施例提供的发光控制模块120仅需要起始控制信号和终止控制信号两路信号控制,且这两路信号由扫描模块110提供,从而简化了控制逻辑、减少了时钟信号线的数量,有利于实现显示面板的窄边框设计。
需要说明的是,在上述各实施例中,示例性地示出了第n级发光控制模块120的起始控制信号端121与第n-1级扫描模块110的输出端112电连接;第n级发光控制模块120的终止控制信号端122与第n+1级扫描模块110的输出端112电连接,并非对本发明的限定。在其他实施例中,还可以设置第n级发光控制模块120的起始控制信号端121与第n-x级扫描模块110的输出端112电连接;第n级发光控制模块120的终止控制信号端122与第n+y级扫描模块110的输出端112电连接;其中,x和y为正整数,x<n,x和y可以相等也可以不相等,在实际应用中可以根据需要进行设定。
优选地,第n级发光控制模块120的起始控制信号端121与第n-1级扫描模块110的输出端112电连接;第n级发光控制模块120的终止控制信号端122与第n+1级扫描模块110的输出端112电连接。
具体地,图1中自上至下示例性地示出了第n+1级、第n级与第n-1级驱动电路的连接方式。扫描模块110的级联方式如下:第n+1级扫描模块110的输入端111与第n级扫描模块110的输出端112电连接,将第n级的扫描信号G1(n)作为第n+1级扫描模块110的输入信号;第n级扫描模块110的输入端111与第n-1级扫描模块110的输出端112电连接,将第n-1级的扫描信号G1(n-1)作为第n级扫描模块110的输入信号;以及第n-1级扫描模块110的输入信号为第n-2级扫描信号G1(n-2)。这样,可以使每级扫描模块110依次输出扫描信号,实现逐行点亮的驱动方式。
以第n级为例,发光控制模块120与扫描模块110的连接方式如下:第n级发光控制模块120的起始控制信号端121与第n-1级扫描模块110的输出端112电连接,将第n-1级的扫描信号G1(n-1)作为第n级发光控制模块120的起始控制信号。第n级发光控制模块120的终止控制信号端122与第n+1级扫描模块110的输出端112电连接,将第n+1级的扫描信号G1(n+1)作为第n级发光控制模块120的终止控制信号。相应地,第n-1级发光控制模块120的起始控制信号端121接入第n-2级扫描信号G1(n-2),终止控制信号端122接入第n级扫描信号G1(n),输出端123输出第n-1级发光控制信号EM(n-1)。第n+1级发光控制模块120的起始控制信号端121接入第n级扫描信号G1(n),终止控制信号端122接入第n+2级扫描信号G1(n+2),输出端123输出第n+1级发光控制信号EM(n+1)。
这样设置的原因在于,该驱动电路可以应用于显示领域较为通用的7T1C像素电路。示例性地,对于第n级扫描模块110和发光控制模块120对应的7T1C像素电路,其需要三路扫描信号,第一路扫描信号接入上一级扫描信号,第二路扫描信号接入本级扫描信号,第三路扫描信号接入下一级扫描信号;当上一级扫描信号有效时,像素电路进入初始化阶段,此时发光控制信号无效,从而断开驱动晶体管和发光器件之间的连接;当本级扫描信号有效时,像素电路进入数据写入阶段,此时发光控制信号仍然无效;当下一级扫描信号有效时,像素电路进入发光阶段,此时发光控制信号有效,从而导通驱动晶体管和发光器件之间的连接,发光器件发光。
在上述各实施例的基础上,可选地,发光控制模块120的设置方式有多种,但无论设置为何种电路形式,与现有技术相比,本发明实施例提供的发光控制模块120均能够简化电路结构。下面就其中的几种具体设置方式进行说明,但不作为对本发明的限定。
图2为本发明实施例提供的一种发光控制模块的结构示意图。参见图2,在本发明的一种实施方式中,可选地,发光控制模块包括:第一输入模块210、第一输出模块220、第二输入模块230、第二输出模块240和第一互锁模块250。第一输入模块210用于响应前级扫描信号G1(n-1)而导通,将前级扫描信号G1(n-1)传输至第一节点N1,以控制第一节点N1的电位。第一输出模块220用于响应第一节点N1的电位而导通,将第一电平信号VGH输出至发光控制模块的输出端。第二输入模块230用于响应后级扫描信号G1(n+1)而导通,将后级扫描信号G1(n+1)传输至第二节点N2,以控制第二节点N2的电位。第二输出模块240用于响应第二节点N2的电位而导通,将第二电平信号VGL输出至发光控制模块的输出端。第一互锁模块250用于在第一输出模块220导通时,控制第二输出模块240断开;以及在第二输出模块240导通时,控制第一输出模块220断开。
示例性地,各模块之间的连接关系为:第一输入模块210的输入端接入前级扫描信号G1(n-1),并与第一互锁模块250的第一输入端电连接;第一输入模块210的输出端分别与第一输出模块220的第一输入端和第一互锁模块250的第一输出端电连接。第二输入模块230的输入端接入后级扫描信号G1(n+1),并与第一互锁模块250的第二输入端电连接;第二输入模块230的输出端分别与第二输出模块240的第一输入端和第一互锁模块250的第二输出端电连接。第一互锁模块的第三输入端接入第一电平信号VGH。第一输出模块220的第二输入端接入第一电平信号VGH。第二输出模块240的第二输入端接入第二电平信号VGL。第一输出模块220和第二输出模块240的输出端共同作为发光控制模块的输出端。
图3为本发明实施例提供的一种发光控制模块的驱动时序示意图。结合图2和图3,示例性地,低电位为有效信号,高电位为无效信号,该发光控制模块的驱动过程如下:
在阶段T11,前级扫描信号G1(n-1)为低电位,后级扫描信号G1(n+1)为高电位。第一输入模块210响应前级扫描信号G1(n-1)而导通,控制第一节点N1的电位为低电位;第一输出模块220响应第一节点N1的低电位而导通,将第一电平信号VGH输出至发光控制模块的输出端;第二输入模块230响应后级扫描信号G1(n+1)而断开;第一互锁模块250响应前级扫描信号G1(n-1)和后级扫描信号G1(n+1),控制第二节点N2为高电位;第二输出模块240响应第二节点N2的电位而断开。发光控制模块的输出端输出的发光控制信号EM(n)为第一电平信号VGH。
在阶段T12,前级扫描信号G1(n-1)与后级扫描信号G1(n+1)均为高电位。第一节点N1的电位保持阶段T11的电位,第一输出模块220响应第一节点N1的电位而导通,将第一电平信号VGH输出至发光控制模块的输出端;第二节点N2的电位保持阶段T11的电位,第二输出模块240响应第二节点N2的电位而断开。发光控制模块的输出端输出的发光控制信号EM(n)等于第一电平信号VGH。
在阶段T13,前级扫描信号G1(n-1)为高电位,后级扫描信号G1(n+1)为低电位。第二输入模块230响应后级扫描信号G1(n+1)而导通,控制第二节点N2的电位;第二输出模块240响应第二节点N2的电位而导通,将第二电平信号VGL输出至发光控制模块的输出端;第一互锁模块250响应前级扫描信号G1(n-1)和后级扫描信号G1(n+1),控制第一节点N1为高电位;第一输出模块220响应第一节点N1的高电位而断开。发光控制模块的输出端输出的发光控制信号EM(n)等于第二电平信号VGL。
在阶段T14,前级扫描信号G1(n-1)与后级扫描信号G1(n+1)均为高电位。第一节点N1的电位保持阶段T13的电位,第一输出模块220响应第一节点N1的电位而断开;第二节点N2的电位保持阶段T13的电位,第二输出模块240响应第二节点N2的电位而导通,将第二电平信号VGL输出至发光控制模块的输出端。发光控制模块的输出端输出的发光控制信号EM(n)等于第二电平信号VGL。直至再次回到前级扫描信号G1(n-1)为低电位,后级扫描信号G1(n+1)为高电位的状态。
本发明实施例提供的发光控制模块,可以根据前级扫描信号和后级扫描信号的时序,输出稳定可靠的发光控制信号,其控制逻辑和结构简单,从而有利于减少晶体管的设置数量,减小边框;且无需输入时钟信号,从而有利于减少边框区域的信号线的数量,减小边框。
图4为本发明实施例提供的另一种发光控制模块的电路示意图。在图2的基础上,本实施方式进行了进一步地细化。参见图4,可选地,第一输入模块210包括第一晶体管M1,第一晶体管M1的栅极和第一极短接,并接入前级扫描信号G1(n-1);第一输出模块220包括第二晶体管M2,第二晶体管M2的栅极与第一晶体管M1的第二极电连接,第二晶体管M2的第一极接入第一电平信号VGH,第二晶体管M2的第二极与发光控制模块的输出端电连接;第二输入模块230包括第三晶体管M3,第三晶体管M3的栅极和第一极短接,并接入后级扫描信号G1(n+1);第二输出模块240包括第四晶体管M4,第四晶体管M4的栅极与第三晶体管M3的第二极电连接,第四晶体管M4的第一极接入第二电平信号VGL,第四晶体管M4的第二极与发光控制模块的输出端电连接;第一互锁模块250包括第五晶体管M5和第六晶体管M6,第五晶体管M5的栅极与第一晶体管M1的栅极电连接,第五晶体管M5的第一极接入第一电平信号VGH,第五晶体管M5的第二极与第四晶体管M4的栅极电连接;第六晶体管M6的栅极与第三晶体管M3的栅极电连接,第六晶体管M6的第一极接入第一电平信号VGH,第六晶体管M6的第二极与第二晶体管M2的栅极电连接。本发明实施例这样设置,电路结构简单,采用的晶体管的数量较少,有利于进一步减少边框。
可选地,第一输出模块220还包括第一电容C1,第一电容C1的第一端接入第一电平信号VGH,第二端与第二晶体管M2的栅极电连接;第二输出模块240还包括第二电容C2,第二电容C2的第一端接入第二电平信号VGL,第二端与第四晶体管M4的栅极电连接。
结合图3和图4,示例性地,各晶体管均为P型晶体管,该发光控制模块的驱动过程如下:
在阶段T11,前级扫描信号G1(n-1)为低电位,后级扫描信号G1(n+1)为高电位。第一晶体管M1导通,前级扫描信号G1(n-1)通过第一晶体管M1传输至第一节点N1,控制第一节点N1为低电位,从而控制第二晶体管M2导通,与此同时,低电位写入第一电容C1,第一电平信号VGH通过第二晶体管M2输出至发光控制模块的输出端;第五晶体管M5在前级扫描信号G1(n-1)的控制下导通,第一电平信号VGH通过第五晶体管M5输出至第二节点N2,从而控制第四晶体管M4断开,第一电平信号VGH写入第二电容C2;第三晶体管M3与第六晶体管M6在前级扫描信号G1(n-1)的控制下断开。发光控制模块的输出端输出的发光控制信号EM(n)为第一电平信号VGH。
在阶段T12,前级扫描信号G1(n-1)与后级扫描信号G1(n+1)均为高电位。第一晶体管M1、第三晶体管M3、第五晶体管M5与第六晶体管M6均断开;第一电容C1保持阶段T11写入的低电位,控制第二晶体管M2导通,第一电平信号VGH通过第二晶体管M2输出至发光控制模块的输出端;第二电容C2保持阶段T11写入的高电位,控制第四晶体管M4断开。发光控制模块的输出端输出的发光控制信号EM(n)为第一电平信号VGH。
在阶段T13,前级扫描信号G1(n-1)为高电位,后级扫描信号G1(n+1)为低电位。第一晶体管M1和第五晶体管M5在前级扫描信号G1(n-1)的控制下断开;第三晶体管M3在后级扫描信号G1(n+1)的控制下导通,后级扫描信号G1(n+1)通过第三晶体管M3传输至第二节点N2,第二节点N2控制第四晶体管M4导通,低电位写入第二电容C2,第二电平信号VGL通过第四晶体管M4输出至发光控制模块的输出端;第六晶体管M6在后级扫描信号G1(n+1)的控制下导通,第一电平信号VGH沿第六晶体管M6输出至第一节点N1,从而控制第二晶体管M2断开,第一电平信号VGH写入第一电容C1;发光控制模块的输出端输出的发光控制信号EM(n)为第二电平信号VGL。
在阶段T14,前级扫描信号G1(n-1)与后级扫描信号G1(n+1)均为高电位。第一晶体管M1、第三晶体管M3、第五晶体管M5与第六晶体管M6均断开;第一电容C1保持阶段T13写入的高电位,控制第二晶体管M2断开;第二电容C2保持阶段T13写入的低电位,控制第四晶体管M4导通,第二电平信号VGL通过第四晶体管M4输出至发光控制模块的输出端。发光控制模块的输出端输出的发光控制信号EM(n)为第二电平信号VGL。
本发明实施例中,设置第一晶体管M1的栅极和第一极短接,相当于二极管连接方式,可以使第一晶体管M1在导通时将起始控制信号传递给第一输出模块220,在断开时有效阻止起始控制信号向第一输出模块220放电。同时,设置第三晶体管M3的栅极和第一极短接,相当于二极管连接方式,可以使第三晶体管在导通时将终止控制信号传递给第二输出模块240,在断开时有效阻止终止控制信号向第二输出模块240放电。并且通过第五晶体管M5和第六晶体管M6轮流控制第一节点N1和第二节点N2的电位,可以保证第二晶体管M2和第四晶体管M4的栅极输入信号的正确性,有利于提高发光控制模块输出端的可靠性。
需要说明的是,在上述各实施例中,示例性地示出了发光控制模块由P型晶体管组成,并非对本发明的限定,在其他实施例中,也可以设置发光控制模块由N型晶体管组成,在实际应用中可以根据需要进行设定。
在上述各实施例中,示例性地对发光控制模块的结构进行了说明。在上述各实施例的基础上,下面对扫描模块的结构进行说明。可选地,扫描模块的设置方式有多种,下面对其中的几种扫描模块的结构进行描述,但不作为对本发明的限定。
图5为本发明实施例提供的一种扫描模块的结构示意图。如图5所示,在本发明的一种实施方式中,可选地,扫描模块包括:第一输出控制模块310、第二输出控制模块320、第三输出模块330、第四输出模块340和第二互锁模块350。
第一输出控制模块310用于响应第一时钟信号CLK1而导通,将前级扫描信号G1(n-1)传输至第三节点N3,以控制第三节点N3的电位;第二输出控制模块320用于根据前级扫描信号G1(n-1)和第二时钟信号CLK2的电位,控制第四节点N4的电位;第三输出模块330用于响应第三节点N3的电位而导通,将第三时钟信号CLK3输出至扫描模块的输出端;第四输出模块340用于响应第四节点N4的电位而导通,将第一电平信号VGH输出至扫描模块的输出端;第二互锁模块350用于响应第四节点N4的电位而导通,控制第三节点N3的电位与第四节点N4的电位相反。
可选地,第一输出控制模块310包括第七晶体管M7;第七晶体管M7的栅极接入第一时钟信号CLK1,第一极接入前级扫描信号G1(n-1)。第二输出控制模块320包括第八晶体管M8和第九晶体管M9;第八晶体管M8的栅极接入前级扫描信号G1(n-1),第一极接入第一电平信号VGH,第二极与第九晶体管M9的第二极电连接;第九晶体管M9的栅极接入第二时钟信号CLK2,第一极接入第二电平信号VGL。第三输出模块330包括第十晶体管M10和第四电容C4;第十晶体管M10的栅极与第七晶体管M7的第二极,以及与第四电容C4的第二端电连接,第一极接入第三时钟信号CLK3,第二极与扫描模块的输出端电连接,第四电容C4的第一端与第十晶体管M10的第二极电连接。第四输出模块340包括第十一晶体管M11,第十一晶体管M11的栅极与第九晶体管M9的第二极电连接,第一极接入第一电平信号VGH,第二极与扫描模块的输出端电连接。第二互锁模块350包括第十二晶体管M12和第十三晶体管M13;第十二晶体管M12的栅极和第十三晶体管M13的栅极均与第十一晶体管M11的栅极电连接,第十三晶体管M13的第一极接入第一电平信号VGH,第二极与第十二晶体管M12的第一极电连接,第十二晶体管M12的第二极与第七晶体管M7的第二极电连接。可选地,该扫描模块还包括第三电容C3,第三电容C3的第一端接入第一电平信号VGH,第二端与第十二晶体管的栅极电连接。
需要说明的是,在上述实施例中示例性地示出了扫描模块包括第三电容C3和第四电容C4,以稳定第三节点N3和第四节点N4的电位。在其他实施例中,还可以省去第三电容C3和/或第四电容C4的设置,这是由于,扫描模块的输出端连接的像素电路具有较大的负载电容,可起到存储电位的作用。
图6为本发明实施例提供的一种扫描模块的驱动时序示意图。结合图5和图6,示例性地,扫描模块中的各晶体管均为P型晶体管,该扫描模块的驱动过程如下:
在阶段T21,第一时钟信号CLK1和前级扫描信号G1(n-1)为低电平,第二时钟信号CLK2和第三时钟信号CLK3为高电平。第七晶体管M7导通,前级扫描信号G1(n-1)通过第七晶体管M7传输至第三节点N3,控制第三节点N3为低电位,从而控制第十晶体管M10导通,第三时钟信号CLK3通过第十晶体管M10传输至扫描模块的输出端,第四电容C4写入低电位;第九晶体管M9断开;第八晶体管M8导通,第一电平信号VGH通过第八晶体管M8传输至第四节点N4,控制第四节点N4为高电位,从而控制第十二晶体管M12、第十三晶体管M13和第十一晶体管M11均断开,第三电容C3写入高电位。扫描模块的输出端输出的本级扫描信号G1(n)为第三时钟信号CLK3,为高电平。
在阶段T22,第一时钟信号CLK1、前级扫描信号G1(n-1)和第二时钟信号CLK2均为高电平。第七晶体管M7、第八晶体管M8与第九晶体管M9均断开;由于阶段T21中第三电容C3写入高电位,第十一晶体管M11、第十二晶体管M12和第十三晶体管M13保持断开;由于阶段T21中第四电容写入低电位,第十晶体管M10保持导通,第三时钟信号CLK3沿第十晶体管M10传输至扫描模块的输出端。扫描模块的输出端输出的本级扫描信号G1(n)为第三时钟信号CLK3,当第三时钟信号CLK3为高电平时,本级扫描信号G1(n)为高电平;当第三时钟信号CLK3为低电平时,本级扫描信号G1(n)为低电平。
在阶段T23,第一时钟信号CLK1、前级扫描信号G1(n-1)和第三时钟信号CLK3均为高电平,第二时钟信号CLK2为低电平。第七晶体管M7与第八晶体管M8断开;第九晶体管M9导通,第二电平信号VGL通过第九晶体管M9传输至第四节点N4,控制第四节点N4为低电位,从而控制第十一晶体管M11、第十二晶体管M12和第十三晶体管M13均导通,第三电容C3写入低电位;第一电平信号VGH通过第十一晶体管M11传输至扫描模块的输出端;且第一电平信号VGH通过第十三晶体管M13和第十二晶体管M12传输至第三节点N3,控制第三节点N3为高电位,进而控制第十晶体管M10断开,第四电容C4写入高电位。扫描模块的输出端输出的本级扫描信号G1(n)为第一电平信号VGH。
在阶段T24,第一时钟信号CLK1为低电平,前级扫描信号G1(n-1)、第三时钟信号CLK3和第二时钟信号CLK2均为高电平。第七晶体管M7导通,前级扫描信号G1(n-1)通过第七晶体管M7传输至第三节点N3,控制第三节点N3为高电位,从而控制第十晶体管M10断开,第四电容C4写入高电位;第八晶体管M8和第九晶体管M9均断开;第三电容C3保存阶段T23中写入的低电位,控制第十一晶体管M11、第十二晶体管M12和第十三晶体管M13均导通;第一电平信号VGH通过第十一晶体管M11传输至扫描模块的输出端;且第一电平信号VGH通过第十二晶体管M12和第十三晶体管M13传输至第三节点N3,进一步控制第三节点N3为高电位,第四电容C4写入高电位。扫描模块的输出端输出的本级扫描信号G1(n)为第一电平信号VGH。
在阶段T25,第一时钟信号CLK1、前级扫描信号G1(n-1)和第二时钟信号CLK2均为高电平。第七晶体管M7、第八晶体管M8与第九晶体管M9均断开;第三电容C3保持阶段T24中写入的低电位,控制第十一晶体管M11、第十二晶体管M12和第十三晶体管M13均导通;第一电平信号VGH通过第十一晶体管M11传输至扫描模块的输出端;且第一电平信号VGH通过第十二晶体管M12和第十三晶体管M13传输至第三节点N3,控制第三节点N3为高电位,进而控制第十晶体管M10断开,第四电容C4写入高电位。扫描模块的输出端输出的本级扫描信号G1(n)为第一电平信号VGH。
在阶段T26,各输入信号的状态与阶段T23相同,因此各元件的状态与阶段T33相同。扫描模块的输出端输出的本级扫描信号G1(n)为第一电平信号VGH。
由上述分析可知,扫描模块的工作过程自阶段T26开始,重复阶段T23-T25的过程,直至前级扫描信号G1(n-1)再次变为低电位。因此,本发明实施例提供的扫描模块,可以实现对前级扫描信号的移位输出。
图7为本发明实施例提供的另一种扫描模块的结构示意图。如图7所示,在本发明的另一种实施方式中,可选地,扫描模块包括:输入模块410、第三输出控制模块420、第四输出控制模块430、第五输出模块440和第六输出模块450。
输入模块410用于响应第一时钟信号CLK1而导通,将前级扫描信号G1(n-1)传输至第五节点N5,以控制第五节点N5的电位;第三输出控制模块420用于根据第五节点N5和第一时钟信号CLK1的电位,控制第六节点N6的电位;第四输出控制模块430用于根据第六节点N6和第二时钟信号CLK2的电位,控制第五节点N5的电位;第五输出模块440用于响应第五节点N5的电位而导通,将第二时钟信号CLK2输出至扫描模块的输出端;第六输出模块450用于响应第六节点N6的电位而导通,将第一电平信号VGH输出至扫描模块的输出端。
可选地,输入模块410包括第十四晶体管M14;第十四晶体管M14的栅极接入第一时钟信号CLK1,第一极接入前级扫描信号G1(n-1)。第三输出控制模块420包括第十五晶体管M15和第十六晶体管M16;第十五晶体管M15的栅极与第十四晶体管M14的第二极电连接,第一极接入第一时钟信号CLK1;第十六晶体管M16的栅极接入第一时钟信号CLK1,第一极接入第二电平信号VGL,第二极与第十五晶体管M15的第二极电连接。第四输出控制模块430包括第十七晶体管M17和第十八晶体管M18;第十七晶体管M17的栅极与第十五晶体管M15的第二极电连接,第一极接入第一电平信号VGH,第二极与第十八晶体管M18的第一极电连接;第十八晶体管M18的栅极接入第二时钟信号CLK2,第二极与第十四晶体管的第二极电连接。第五输出模块440包括第十九晶体管M19和第五电容C5;第十九晶体管M19的栅极与第十八晶体管M18的第二极电连接,第一极接入第二时钟信号CLK2,第二极与扫描模块的输出端电连接;第五电容C5连接在第十九晶体管M19的栅极和第二极之间。第六输出模块450包括第二十晶体管M20和第六电容C6;第二十晶体管M20的栅极与第十五晶体管M15的第二极电连接,第一极接入第一电平信号VGH,第二极与扫描模块的输出端电连接;第六电容C6连接在第二十晶体管M20的栅极和第一极之间。
图8为本发明实施例提供的另一种扫描模块的驱动时序示意图。结合图7和图8,示例性地,扫描模块中的各晶体管均为P型晶体管,该扫描模块的驱动过程如下:
在阶段T31,前级扫描信号G1(n-1)与第一时钟信号CLK1为低电平,第二时钟信号CLK2为高电平。第十四晶体管M14与第十六晶体管M16导通;前级扫描信号G1(n-1)通过第十四晶体管M14传输至第五节点N5,控制第五节点N5为低电位,从而控制第十九晶体管M19和第十五晶体管M15导通;第二时钟信号CLK2通过第十九晶体管M19传输至扫描模块的输出端,第五电容C5写入低电位;第一时钟信号CLK1通过第十五晶体管M15传输至第六节点N6,并且第二电位信号VGL通过第十六晶体管M16传输至第六节点N6,共同控制第六节点为低电位,从而控制第二十晶体管M20和第十七晶体管M17导通,第六电容C6写入低电位;第一电平信号VGH通过第二十晶体管M20传输至扫描模块的输出端;第十八晶体管M8断开。扫描模块的输出端输出的本级扫描信号G1(n)在第二时钟信号CLK2和第一电平信号VGH的共同作用下,输出高电平。
在阶段T32,前级扫描信号G1(n-1)与第一时钟信号CLK1为高电平。第十四晶体管M14和第十六晶体管M16断开;由于在阶段T31中第五电容C5写入低电位,第五节点N5为低电位,控制第十五晶体管M15和第十九晶体管M19导通;第二时钟信号CLK2通过第十九晶体管M19传输至扫描模块的输出端;第一时钟信号CLK1通过第十五晶体管M15传输至第六节点N6,控制第六节点N6为高电位,进而控制第十七晶体管M17和第二十晶体管M20断开,第六电容C6写入高电位。扫描模块的输出端输出的本级扫描信号G1(n)为第二时钟信号CLK2,第二时钟信号CLK2为低电平时,本级扫描信号G1(n)也为低电平;第二时钟信号CLK2为高电平时,本级扫描信号G1(n)也为高电平。
在阶段T33,第一时钟信号CLK1为低电平,前级扫描信号G1(n-1)与第二时钟信号CLK2为高电平。第十四晶体管M14和第十六晶体管M16导通;前级扫描信号G1(n-1)通过第十四晶体管M14传输至第五节点N5,控制第五节点N5为高电位,从而控制第十九晶体管M19和第十五晶体管M15断开,第五电容C5写入高电位;第二电位信号VGL通过第十六晶体管M16传输至第六节点N6,控制第六节点为低电位,从而控制第二十晶体管M20和第十七晶体管M17导通,第六电容C6写入低电位;第一电平信号VGH通过第二十晶体管M20传输至扫描模块的输出端;第十八晶体管M8断开。扫描模块的输出端输出的本级扫描信号G1(n)为第一电平信号VGH。
在阶段T34,前级扫描信号G1(n-1)、第一时钟信号CLK1和第二时钟信号均为高电平。第十四晶体管M14和第十六晶体管M16断开;由于在阶段T33中第五电容C5写入高电位,第五节点N5为高电位,控制第十五晶体管M15和第十九晶体管M19断开;由于在阶段T33中第六电容C6写入低电位,第六节点N6为低电位,控制第二十晶体管M20和第十七晶体管M17导通;第一电平信号VGH通过第二十晶体管M20传输至扫描模块的输出端;第十八晶体管M8断开。扫描模块的输出端输出的本级扫描信号G1(n)为第一电平信号VGH。
在阶段T35,前级扫描信号G1(n-1)和第一时钟信号CLK1为高电平,第二时钟信号CLK2为低电平。第十四晶体管M14和第十六晶体管M16断开;由于在阶段T33中第五电容C5写入高电位,第五节点N5为高电位,控制第十五晶体管M15和第十九晶体管M19断开;由于在阶段T33中第六电容C6写入低电位,第六节点N6为低电位,控制第二十晶体管M20和第十七晶体管M17导通;第一电平信号VGH通过第二十晶体管M20传输至扫描模块的输出端;第十八晶体管M8导通,第一电平信号VGH通过第十七晶体管M17和第十八晶体管M18传输至第五节点N5,控制第五节点N5保持高电位。扫描模块的输出端输出的本级扫描信号G1(n)为第一电平信号VGH。
在阶段T36,各输入信号的状态与阶段T34相同,因此各元件的状态与阶段T34相同。扫描模块的输出端输出的本级扫描信号G1(n)为第一电平信号VGH。
在阶段T37,各输入信号的状态与阶段T33相同,因此各元件的状态与阶段T33相同。扫描模块的输出端输出的本级扫描信号G1(n)为第一电平信号VGH。
由上述分析可知,该扫描模块的工作过程自阶段T37开始,重复阶段T33-T36的过程,直至前级扫描信号G1(n-1)再次变为低电位。本发明实施例提供的扫描模块,可以实现对前级扫描信号的移位输出。
需要说明的是,在上述各实施例中,示例性地对每级扫描模块包括一个输出端,输出一级扫描信号的结构进行了说明,但不作为对本发明的限定。在上述各实施例的基础上,下面对每级扫描模块包括两个输出端,输出两级扫描信号的结构进行说明。
图9为本发明实施例提供的又一种扫描模块的结构示意图。如图9所示,扫描模块包括第一扫描子模块510和第二扫描子模块520;第一扫描子模块510包括第一移位信号输入端511和第一扫描输出端512,第一移位信号输入端511与前级扫描模块的第一扫描输出端512电连接;第一扫描子模块510用于将前级第一扫描子模块510输出的第一扫描信号移位,作为本级的第一扫描信号输出;第二扫描子模块520包括第二移位信号输入端521和第二扫描输出端522,第二移位信号输入端521与本级扫描模块的第一扫描输出端512电连接;第二扫描子模块520用于将本级第一扫描子模块510输出的第一扫描信号移位,作为本级的第二扫描信号输出。
在图9中示例性地示出了两级扫描模块110,第n-1级扫描模块110包括第一扫描子模块510和第二扫描子模块520;第n级扫描模块110包括第一扫描子模块510和第二扫描子模块520。其中,第n级扫描模块110输出第n级第一扫描信号G1(n)和第n级第二扫描信号G2(n);第n-1级扫描模块110输出第n-1级第一扫描信号G1(n-1)和第n-1级第二扫描信号G2(n-1)。在同一级扫描模块中,第二扫描信号为第一扫描信号移位输出后的信号。
第n-1级第一扫描子模块510的第一移位信号输入端511接入第n-2级第一扫描信号G1(n-2)。第n-1级第一扫描子模块510的第一扫描输出端512分别与第n级第一扫描子模块510的第一移位信号输入端511和第n-1级第二扫描子模块520的第二移位信号输入端521电连接。则第n-1级第二扫描信号G2(n-1)为第n-1级第一扫描信号G1(n-1)移位输出后的信号,第n级第一扫描信号G1(n)也为第n-1级第一扫描信号G1(n-1)移位输出后的信号。因此第n-1级第二扫描信号G2(n-1)与第n级第一扫描信号G1(n)的时序相同。也就是说,本级扫描模块输出的第一扫描信号与前级扫描模块输出的第二扫描信号的时序相同。
本发明实施例中,设置扫描模块包括第一扫描子模块510和第二扫描子模块520,可以实现同级扫描模块输出两级扫描信号的效果,因此,本发明实施例可应用于需要两级扫描信号的像素电路。
图10为本发明实施例提供的又一种扫描模块的结构示意图。如图10所示,在上述各实施例的基础上,可选地,第一扫描子模块510和第二扫描子模块520均可采用如图5所示的扫描模块的结构。示例性地,以本级扫描模块为第n级扫描模块为例,时钟信号的连接方式如下:在第一扫描子模块510中,第八晶体管M8的栅极与第七晶体管M7的第一极接入前级第一扫描信号G1(n-1);第九晶体管M9的栅极接入第四时钟信号CLK4;第七晶体管M7的栅极接入第三时钟信号CLK3;第十晶体管M10的第一极接入第一时钟信号CLK1。在第二扫描子模块520中,第八晶体管M8的栅极与第七晶体管M7的第一极接入本级第一扫描信号G1(n);第九晶体管M9的栅极接入第二时钟信号CLK2;第七晶体管M7的栅极接入第一时钟信号CLK1;第十晶体管M10的第一极接入第三时钟信号CLK3。其中,第一时钟信号CLK1和第三时钟信号CLK3为一对相反的时钟信号,第四时钟信号CLK4和第二时钟信号CLK2为一对相反的时钟信号。也就是说第一扫描子模块510和第二扫描子模块520连接的时钟信号相反,以实现扫描信号的移位输出。具体控制时序可以参见前述实施例的描述,这里不再赘述。
需要说明的是,在上述各实施方式中,示例性地给出了第一扫描子模块510和第二扫描子模块520均采用如图5所示的扫描模块的结构,并非对本发明的限定。在其他实施例中,还可以设置第一扫描子模块510和第二扫描子模块520均采用如图7所示的扫描模块的结构或其他扫描模块的结构;还可以设置第一扫描子模块510和第二扫描子模块520采用的结构不同,在实际应用中可以根据需要进行设定。
还需要说明的是,对于设置有两级扫描信号输出端的扫描模块,发光控制模块120与各级扫描信号输出端的连接方式有多种,下面进行具体说明。
图11为本发明实施例提供的另一种显示面板的驱动电路的结构示意图。参见图11,在本发明的一种实施方式中,可选地,发光控制模块120的起始控制信号端121与前级扫描模块110的第一扫描输出端512电连接,发光控制模块120的终止控制信号端122与后级扫描模块的第一扫描输出端512电连接。图11中示例性地画出了三级驱动电路,其中,第n+1级扫描模块110输出第n+1级第一扫描信号G1(n+1)和第n+1级第二扫描信号G2(n+1)。在本实施方式中,发光控制模块120根据前级的第一扫描信号和后级的第一扫描信号输出发光控制信号。
在本发明的另一种实施方式中,可选地,发光控制模块120的起始控制信号端121与前级扫描模块110的第二扫描输出端522电连接,发光控制模块120的终止控制信号端122与后级扫描模块的第二扫描输出端522电连接。在本实施方式中,发光控制模块120根据前级的第二扫描信号和后级的第二扫描信号输出发光控制信号。
图12为本发明实施例提供的又一种显示面板的驱动电路的结构示意图。参见图12,在本发明的又一种实施方式中,可选地,发光控制模块120的起始控制信号端121与前级扫描模块110的第二扫描输出端522电连接,发光控制模块120的终止控制信号端122与后级扫描模块的第一扫描输出端512电连接。图12中示例性地画出了三级驱动电路,其中,第n-1级发光控制模块120的起始控制信号端接入第n-2级第二扫描信号G2(n-2)。在本实施方式中,发光控制模块120根据前级的第二扫描信号和后级的第一扫描信号输出发光控制信号。
在本发明的又一种实施方式中,可选地,发光控制模块120的起始控制信号端121与前级扫描模块110的第一扫描输出端512电连接,发光控制模块120的终止控制信号端122与后级扫描模块的第二扫描输出端522电连接。在本实施方式中,发光控制模块120根据前级的第一扫描信号和后级的第二扫描信号输出发光控制信号。
综合上述各实施例的连接方式,发光控制模块120与扫描模块110的连接方式灵活多样,可以根据实际情况进行选择,实现更灵活的布线。
图13为本发明实施例提供的又一种显示面板的驱动电路的结构示意图,如图13所示,扫描模块110采用图10中的扫描模块,扫描模块110与发光控制模块120的连接关系采用图11中的连接关系。第n-1级扫描模块110与第n+1级扫描模块110连接的时钟信号相同;也就是说每隔一级的扫描模块110连接的时钟信号相同。第n级扫描模块110与第n+1级扫描模块110连接的第一时钟信号CLK1与第三时钟信号CLK3的连接位置对调,第二时钟信号CLK2与第四时钟信号CLK4的连接位置对调;也就是说相邻两扫描模块连接的第一时钟信号CLK1与第三时钟信号CLK3的连接位置对调,第二时钟信号CLK2与第四时钟信号CLK4的连接位置对调。
图14为本发明实施例提供的一种显示面板的驱动电路的驱动时序示意图。结合图13和图14,以第n-1级扫描模块110、第n级扫描模块110、第n+1级扫描模块110和第n级发光控制模块120的工作过程为例,该显示面板的驱动电路的驱动过程如下:
在阶段T41,第n-1级第一扫描信号G1(n-1)实现了对第n-2级第一扫描信号G1(n-2)的移位输出;第n级发光控制模块120在第n-1级第一扫描信号G1(n-1)为低电平,第n+1级第一扫描信号G1(n+1)为高电平时,输出的发光控制信号EM(n)为高电平。
在阶段T42,第n-1级第二扫描信号G2(n-1)和第n级第一扫描信号G1(n)的时序相同,均实现了对第n-1级第一扫描信号G1(n-1)的移位输出;第n级发光控制模块120的发光控制信号EM(n)为高电平。
在阶段T43,第n级第二扫描信号G2(n)和第n+1级第一扫描信号G1(n+1)的时序相同,均实现了对第n级第一扫描信号G1(n)的移位输出;第n级发光控制模块120在第n-1级第一扫描信号G1(n-1)为高电平,第n+1级第一扫描信号G1(n+1)为低电平时,输出的发光控制信号EM(n)为低电平。
在阶段T44,第n+1级第二扫描信号G2(n+1)和第n+2级第一扫描信号G1(n+2)的时序相同,均实现了对第n+1级第一扫描信号G1(n+1)的移位输出。第n级发光控制模块120的发光控制信号EM(n)为低电平。
自阶段T45开始,第n-1级扫描模块110、第n级扫描模块110和第n+1级扫描模块110均输出高电平,以及第n级发光控制模块120输出低电平,直至整个驱动电路的一个驱动周期结束。
由此可见,本发明实施例提供的显示面板的驱动电路,仅需要向扫描模块110提供时钟信号,无需向发光控制模块120提供时钟信号,通过扫描模块110的输出信号作为发光控制模块120的输入信号实现发光控制信号的输出,有利于减少信号线的数量,减少非显示区的面积,从而有利于实现窄边框设计。
本发明实施例还提供了一种显示面板,包括如本发明任意实施例所提供的驱动电路,具有相应的有益效果。图15为本发明实施例提供的一种显示面板的结构示意图。如图15所示,该显示面板包括本发明任意实施例所提供的驱动电路10、第一电平信号线21、第二电平信号线22、第一时钟信号线31、第二时钟信号线32、第三时钟信号线33、第四时钟信号线34、启动信号线40、扫描信号线50和发光控制信号线60。
其中,驱动电路10位于显示面板的非显示区。至少两个驱动电路10级联连接,第一级驱动电路10的扫描模块的输入端与启动信号线40电连接;前一级驱动电路10的扫描模块的输出端与后一级驱动电路10的扫描模块的输入端电连接。第一电平信号线21用于提供第一电平信号、第二电平信号线22用于提供第二电平信号、第一时钟信号线31用于提供第一时钟信号、第二时钟信号线32用于提供第二时钟信号、第三时钟信号线33用于提供第三时钟信号、第四时钟信号线34用于提供第四时钟信号、启动信号线40用于提供启动信号、扫描信号线50用于传输扫描信号、发光控制信号线60用于传输发光控制信号。
本发明实施例还提供了一种显示面板的驱动方法,用于驱动本发明任意实施例所提供的驱动电路。图16为本发明实施例提供的一种显示面板的驱动方法的流程示意图。如图16所示,该驱动方法包括:
S110、向扫描模块发送控制信号,以控制至少两个扫描模块逐级输出扫描信号。
其中,控制信号可以根据驱动电路的结构和需求自行设置。
S120、扫描信号作为发光控制模块的控制信号,控制发光控制模块逐级输出发光控制信号。
本发明实施例提供的显示面板的驱动方法,直接将扫描模块输出的不同级扫描信号用作发光控制模块的输入信号,通过扫描信号来控制发光控制模块输出的发光控制信号的开始和停止。与现有技术中,发光控制模块自身级联连接,并通过设置多组时钟信号来控制移位的方案相比,本发明实施例提供的发光控制模块仅需要起始控制信号和终止控制信号两路信号控制,且这两路信号由扫描模块提供,从而简化了控制逻辑、减少了时钟信号线的数量,有利于实现显示面板的窄边框设计。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里所述的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
Claims (9)
1.一种显示面板的驱动电路,其特征在于,包括:
级联连接的至少两个扫描模块,所述扫描模块用于输出扫描信号;
至少两个发光控制模块,所述发光控制模块用于输出发光控制信号;所述发光控制模块包括起始控制信号端和终止控制信号端;
其中,所述起始控制信号端与前级扫描模块的输出端电连接,前级扫描信号复用为所述发光控制模块的起始控制信号;所述发光控制模块的终止控制信号端与后级扫描模块的输出端电连接;后级扫描信号复用为所述发光控制模块的终止控制信号;
所述发光控制模块包括:
第一输入模块,用于响应所述前级扫描信号而导通,将所述前级扫描信号传输至第一节点,以控制所述第一节点的电位;
第一输出模块,用于响应所述第一节点的电位而导通,将第一电平信号输出至所述发光控制模块的输出端;
第二输入模块,用于响应所述后级扫描信号而导通,将所述后级扫描信号传输至第二节点,以控制所述第二节点的电位;
第二输出模块,用于响应所述第二节点的电位而导通,将第二电平信号输出至所述发光控制模块的输出端;
第一互锁模块,用于在所述第一输出模块导通时,控制所述第二输出模块断开;以及在所述第二输出模块导通时,控制所述第一输出模块断开。
2.根据权利要求1所述的显示面板的驱动电路,其特征在于,第n级所述发光控制模块的起始控制信号端与第n-1级所述扫描模块的输出端电连接;第n级所述发光控制模块的终止控制信号端与第n+1级所述扫描模块的输出端电连接;其中,n为正整数。
3.根据权利要求1所述的显示面板的驱动电路,其特征在于,
所述第一输入模块包括第一晶体管,所述第一晶体管的栅极和第一极短接,并接入所述前级扫描信号;
所述第一输出模块包括第二晶体管,所述第二晶体管的栅极与所述第一晶体管的第二极电连接,所述第二晶体管的第一极接入第一电平信号,所述第二晶体管的第二极与所述发光控制模块的输出端电连接;
所述第二输入模块包括第三晶体管,所述第三晶体管的栅极和第一极短接,并接入所述后级扫描信号;
所述第二输出模块包括第四晶体管,所述第四晶体管的栅极与所述第三晶体管的第二极电连接,所述第四晶体管的第一极接入第二电平信号,所述第四晶体管的第二极与所述发光控制模块的输出端电连接;
所述第一互锁模块包括第五晶体管和第六晶体管,所述第五晶体管的栅极与所述第一晶体管的栅极电连接,所述第五晶体管的第一极接入所述第一电平信号,所述第五晶体管的第二极与所述第四晶体管的栅极电连接;所述第六晶体管的栅极与所述第三晶体管的栅极电连接,所述第六晶体管的第一极接入所述第一电平信号,所述第六晶体管的第二极与所述第二晶体管的栅极电连接。
4.根据权利要求1所述的显示面板的驱动电路,其特征在于,所述扫描模块包括:
第一输出控制模块,用于响应第一时钟信号而导通,将前级扫描信号传输至第三节点,以控制所述第三节点的电位;
第二输出控制模块,用于根据所述前级扫描信号和第二时钟信号的电位,控制第四节点的电位;
第三输出模块,用于响应所述第三节点的电位而导通,将第三时钟信号输出至所述扫描模块的输出端;
第四输出模块,用于响应所述第四节点的电位而导通,将第一电平信号输出至所述扫描模块的输出端;
第二互锁模块,用于响应所述第四节点的电位而导通,控制所述第三节点的电位与所述第四节点的电位相反。
5.根据权利要求1所述的显示面板的驱动电路,其特征在于,所述扫描模块包括:
输入模块,用于响应第一时钟信号而导通,将前级扫描信号传输至第五节点,以控制所述第五节点的电位;
第三输出控制模块,用于根据所述第五节点和所述第一时钟信号的电位,控制第六节点的电位;
第四输出控制模块,用于根据所述第六节点和第二时钟信号的电位,控制所述第五节点的电位;
第五输出模块,用于响应所述第五节点的电位而导通,将所述第二时钟信号输出至所述扫描模块的输出端;
第六输出模块,用于响应所述第六节点的电位而导通,将第一电平信号输出至所述扫描模块的输出端。
6.根据权利要求1所述的显示面板的驱动电路,其特征在于,所述扫描模块包括第一扫描子模块和第二扫描子模块;
所述第一扫描子模块包括第一移位信号输入端和第一扫描输出端,所述第一移位信号输入端与前级扫描模块的第一扫描输出端电连接;所述第一扫描子模块用于将前级扫描模块输出的第一扫描信号移位输出;
所述第二扫描子模块包括第二移位信号输入端和第二扫描输出端,所述第二移位信号输入端与本级扫描模块的第一扫描输出端电连接;所述第二扫描子模块用于将本级扫描模块输出的第一扫描信号移位输出。
7.根据权利要求6所述的显示面板的驱动电路,其特征在于,
所述发光控制模块的起始控制信号端与前级扫描模块的第一扫描输出端或第二扫描输出端电连接;
所述发光控制模块的终止控制信号端与后级扫描模块的第一扫描输出端或第二扫描输出端电连接。
8.一种显示面板,其特征在于,包括:如权利要求1-7任一项所述的驱动电路,所述驱动电路位于所述显示面板的非显示区。
9.一种显示面板的驱动方法,其特征在于,所述显示面板包括驱动电路,所述驱动电路包括:级联连接的至少两个扫描模块和至少两个发光控制模块;所述发光控制模块包括起始控制信号端和终止控制信号端;所述起始控制信号端与前级扫描模块的输出端电连接,前级扫描信号复用为所述发光控制模块的起始控制信号;所述发光控制模块的终止控制信号端与后级扫描模块的输出端电连接;后级扫描信号复用为所述发光控制模块的终止控制信号;所述发光控制模块包括:第一输入模块,用于响应所述前级扫描信号而导通,将所述前级扫描信号传输至第一节点,以控制所述第一节点的电位;第一输出模块,用于响应所述第一节点的电位而导通,将第一电平信号输出至所述发光控制模块的输出端;第二输入模块,用于响应所述后级扫描信号而导通,将所述后级扫描信号传输至第二节点,以控制所述第二节点的电位;第二输出模块,用于响应所述第二节点的电位而导通,将第二电平信号输出至所述发光控制模块的输出端;第一互锁模块,用于在所述第一输出模块导通时,控制所述第二输出模块断开;以及在所述第二输出模块导通时,控制所述第一输出模块断开;
所述驱动方法包括:
向所述扫描模块发送控制信号,以控制所述至少两个扫描模块逐级输出扫描信号;
所述扫描信号作为所述发光控制模块的控制信号,控制所述发光控制模块逐级输出发光控制信号。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011157631.6A CN112164364B (zh) | 2020-10-26 | 2020-10-26 | 显示面板的驱动电路、显示面板及其驱动方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202011157631.6A CN112164364B (zh) | 2020-10-26 | 2020-10-26 | 显示面板的驱动电路、显示面板及其驱动方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN112164364A CN112164364A (zh) | 2021-01-01 |
CN112164364B true CN112164364B (zh) | 2022-07-26 |
Family
ID=73864701
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202011157631.6A Active CN112164364B (zh) | 2020-10-26 | 2020-10-26 | 显示面板的驱动电路、显示面板及其驱动方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN112164364B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113362761B (zh) * | 2021-06-25 | 2022-09-06 | 合肥维信诺科技有限公司 | 显示驱动电路和显示面板 |
CN113658548B (zh) * | 2021-08-17 | 2022-07-29 | 深圳市华星光电半导体显示技术有限公司 | 发射控制驱动器与显示装置 |
CN115294917A (zh) * | 2022-08-15 | 2022-11-04 | 昆山国显光电有限公司 | 发光控制电路、发光控制电路的驱动方法以及显示装置 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI494905B (zh) * | 2013-07-01 | 2015-08-01 | Au Optronics Corp | 有機發光二極體面板 |
KR102503160B1 (ko) * | 2015-09-30 | 2023-02-24 | 엘지디스플레이 주식회사 | 유기발광다이오드 표시장치 |
CN105761757B (zh) * | 2016-05-13 | 2018-05-18 | 京东方科技集团股份有限公司 | 移位寄存器单元、驱动方法、阵列基板、显示面板和装置 |
CN107622746B (zh) * | 2017-09-28 | 2020-01-03 | 上海天马有机发光显示技术有限公司 | 移位寄存单元、其驱动方法、显示面板及显示装置 |
KR102470378B1 (ko) * | 2017-11-30 | 2022-11-23 | 엘지디스플레이 주식회사 | 게이트 구동 회로 및 이를 포함하는 발광 표시 장치 |
CN107993615B (zh) * | 2017-12-06 | 2019-11-05 | 武汉华星光电半导体显示技术有限公司 | Goa电路单元、goa电路及显示面板 |
CN108806592B (zh) * | 2018-05-18 | 2020-03-24 | 京东方科技集团股份有限公司 | 显示驱动电路、显示驱动方法和显示装置 |
CN108777129B (zh) * | 2018-06-05 | 2020-07-07 | 京东方科技集团股份有限公司 | 移位寄存器电路及显示装置 |
CN110364121A (zh) * | 2019-06-27 | 2019-10-22 | 昆山国显光电有限公司 | 扫描电路、显示面板和显示装置 |
CN111210776B (zh) * | 2020-01-19 | 2021-08-06 | 京东方科技集团股份有限公司 | 栅极驱动电路、显示面板 |
CN111681589B (zh) * | 2020-06-17 | 2022-10-04 | 武汉华星光电技术有限公司 | Goa电路及显示面板 |
-
2020
- 2020-10-26 CN CN202011157631.6A patent/CN112164364B/zh active Active
Also Published As
Publication number | Publication date |
---|---|
CN112164364A (zh) | 2021-01-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN112164364B (zh) | 显示面板的驱动电路、显示面板及其驱动方法 | |
CN111179812B (zh) | 一种显示面板及其驱动方法、显示装置 | |
CN108346405B (zh) | 移位寄存器单元、栅极驱动电路、显示面板及显示装置 | |
US20180286302A1 (en) | Shift registers, driving methods thereof, and gate driving circuits | |
CN108122529B (zh) | 栅极驱动单元及其驱动方法和栅极驱动电路 | |
US20220101796A1 (en) | Shift register, gate driving circuit, display device and gate driving method | |
CN109036282B (zh) | 栅极驱动输出级电路、栅极驱动单元及驱动方法 | |
CN111477181B (zh) | 栅极驱动电路、显示基板、显示装置和栅极驱动方法 | |
US20160372034A1 (en) | Shift Register and OLED Display Drive Circuit | |
CN111243487B (zh) | 显示面板、显示面板的驱动方法和显示装置 | |
EP3779944B1 (en) | Shift register unit, gate driving circuit, display device, and driving method | |
CN113035111B (zh) | 栅极驱动电路、驱动装置和显示装置 | |
CN113299223A (zh) | 一种显示面板和显示装置 | |
WO2021022540A1 (zh) | 移位寄存器及其驱动方法、栅极驱动电路、显示装置 | |
US11423823B2 (en) | Shift register and driving method thereof, gate driving circuit and display device capabling reset the output terminal | |
US11004526B2 (en) | Shift register, gate drive circuit and display panel | |
CN115731839A (zh) | 显示驱动电路及显示装置 | |
JP2023544940A (ja) | ゲート集積駆動回路、表示パネル及び表示装置 | |
CN115398520A (zh) | 移位寄存器、驱动电路和显示基板 | |
CN116363991A (zh) | 扫描电路、显示面板和显示驱动方法 | |
CN110767177B (zh) | 一种扫描电路及其驱动方法、显示面板和显示装置 | |
CN114093332A (zh) | 移位寄存器单元及其控制方法、栅极驱动电路、阵列基板 | |
CN110534048B (zh) | 移位寄存器单元、驱动方法、栅极驱动电路和显示装置 | |
CN112863449B (zh) | 一种发光控制电路及其驱动方法、显示面板及显示装置 | |
CN113658535B (zh) | 扫描控制驱动器与显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |