CN115294917A - 发光控制电路、发光控制电路的驱动方法以及显示装置 - Google Patents

发光控制电路、发光控制电路的驱动方法以及显示装置 Download PDF

Info

Publication number
CN115294917A
CN115294917A CN202210976316.9A CN202210976316A CN115294917A CN 115294917 A CN115294917 A CN 115294917A CN 202210976316 A CN202210976316 A CN 202210976316A CN 115294917 A CN115294917 A CN 115294917A
Authority
CN
China
Prior art keywords
node
transistor
control circuit
module
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202210976316.9A
Other languages
English (en)
Inventor
米磊
曹昆
张兵
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Kunshan Govisionox Optoelectronics Co Ltd
Original Assignee
Kunshan Govisionox Optoelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kunshan Govisionox Optoelectronics Co Ltd filed Critical Kunshan Govisionox Optoelectronics Co Ltd
Priority to CN202210976316.9A priority Critical patent/CN115294917A/zh
Priority to PCT/CN2022/129157 priority patent/WO2024036759A1/zh
Publication of CN115294917A publication Critical patent/CN115294917A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明实施例公开了一种发光控制电路、发光控制电路的驱动方法以及显示装置。该发光控制电路包括:第一输入模块,第二输入模块,第一输出模块、第二输出模块、电压嵌位模块和电压维持模块。本方案在第一输入模块响应第一控制信号期间,第一输出模块响应第一节点的电位,第二输出模块无法响应第二节点的电位,第一输出模块可以稳定地对发光控制电路的输出端的电位进行控制。在第二输入模块响应第二控制信号期间,第二输出模块响应第二节点的电位,第一输出模块无法响应第一节点的电位,第二输出模块可以稳定地对发光控制电路的输出端的电位进行控制。此外,电压维持模块可以根据第三控制信号进行自举耦合,以稳定维持第二节点的电位。

Description

发光控制电路、发光控制电路的驱动方法以及显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种发光控制电路、发光控制电路的驱动方法以及显示装置。
背景技术
随着显示技术的不断发展,消费者对显示面板的显示要求也越来越高。其中,显示面板中设置有发光控制电路为像素单元提供发光控制信号,控制像素单元中的发光器件发光,实现显示面板的显示。在现有技术中,发光控制电路存在可靠性比较差的问题,导致发光控制电路输出的发光控制信号稳定性比较差,进而导致显示面板显示容易出现问题。
发明内容
本发明实施例提供一种发光控制电路、发光控制电路的驱动方法以及显示装置,以提高发光控制电路输出的稳定性。
为实现上述技术目的,本发明实施例提供了如下技术方案:
一种发光控制电路,其特征在于,包括:
第一输入模块,第二输入模块,第一输出模块、第二输出模块、电压嵌位模块和电压维持模块;
所述第一输入模块的输出端和所述第一输出模块的控制端电连接;定义所述第一输出模块的控制端为第一节点,所述第一输入模块响应第一控制信号对所述第一节点的电位进行控制;所述第一输出模块响应所述第一节点的电位,对所述发光控制电路的输出端的电位进行控制;
所述第二输入模块的输出端和所述第二输出模块的控制端电连接;定义所述第二输出模块的控制端为第二节点,所述第二输入模块响应第二控制信号对所述第二节点的电位进行控制;所述第二输出模块响应所述第二节点的电位,对所述发光控制电路的输出端的电位进行控制;
电压嵌位模块,所述电压嵌位模块连接于所述第一节点和所述第二节点之间,用于控制所述第一节点和所述第二节点的电位相反;
所述电压维持模块与所述第二节点电连接,所述电压维持模块还接入第三控制信号;所述电压维持模块根据所述第三控制信号进行自举耦合,以维持所述第二节点的电位。
可选地,在第n级发光控制电路中,所述第一控制信号为第n级扫描电路的输出信号,所述第二控制信号为第n+k级扫描电路的输出信号;其中,n为正整数,k为正整数;
优选地,k=2。
可选地,所述第三控制信号为第一时钟信号;所述第一时钟信号的波形与所述第二控制信号的波形中的有效电平存在交叠的脉冲;
或者,所述第三控制信号为第二时钟信号;所述第二时钟信号的波形与第二控制信号的波形中的有效电平不存在交叠的脉冲;
或者,在第n级所述发光控制电路中,所述第三控制信号为第n+p级所述发光控制电路的输出信号;其中,n和p均为正整数;
优选地,p=1或p=2。
可选地,所述电压维持模块包括:耦合单元、复位单元和自举传输单元;
所述耦合单元的第一端与所述第二节点电连接;
所述耦合单元的第二端与所述复位单元电连接,所述复位单元用于对所述耦合单元的第二端进行初始化;以及,所述耦合单元的第二端与所述自举传输单元电连接,所述自举传输单元用于将所述第三控制信号传输至所述耦合单元的第二端。
可选地,所述耦合单元包括第一电容,所述第一电容的第一极板与所述第二节点电连接;
所述复位单元包括第一晶体管,所述第一晶体管的栅极与所述第一节点电连接,所述第一晶体管的第一极接入复位信号,所述第一晶体管的第二极与所述第一电容的第二极板电连接;
所述自举传输单元包括第二晶体管,所述第二晶体管的栅极与所述第二节点电连接,所述第二节点的第一极接入所述第三控制信号,所述第二节点的第二极与所述第一电容的第二极板电连接;
优选地,所述第一晶体管和所述第二晶体管均为N型晶体管;
优选地,所述发光控制电路还包括第二电容,所述第二电容的第一极板与所述第一节点电连接,所述第二电容的第二极板接入参考电压信号。
可选地,发光控制电路还包括:
第一复位模块,所述第一复位模块与所述第一节点电连接,所述第一复位模块响应所述第二控制信号对所述第一节点进行复位;
优选地,所述第一复位模块包括第三晶体管,所述第三晶体管的栅极接入所述第二控制信号,所述第三晶体管的第一极接入复位信号,所述第三晶体管的第二极与所述第一节点电连接;
优选地,所述第三晶体管为N型晶体管。
可选地,发光控制电路还包括:
第二复位模块,所述第二复位模块与所述第二节点电连接,所述第二复位模块响应所述第一控制信号对所述第二节点进行复位;
优选地,所述第二复位模块包括第四晶体管,所述第四晶体管的栅极接入所述第一控制信号,所述第四晶体管的第一极接入复位信号,所述第四晶体管的第二极与所述第二节点电连接;
优选地,所述第四晶体管为N型晶体管。
可选地,所述第一输入模块包括:第五晶体管,所述第五晶体管的栅极接入所述第一控制信号,所述第五晶体管的第一极接入第一电平信号,所述第五晶体管的第二极与第一节点电连接;
和/或,所述第二输入模块包括:第六晶体管,所述第六晶体管的栅极接入所述第二控制信号,所述第六晶体管的第一极接入所述第一电平信号,所述第六晶体管的第二极与所述第二节点电连接;
和/或,所述电压嵌位模块包括:第七晶体管和第八晶体管;所述第七晶体管的栅极与所述第二节点电连接,所述第七晶体管的第一极接入第二电平信号,所述第七晶体管的第二极与所述第一节点电连接;
所述第八晶体管的栅极与所述第一节点电连接,所述第八晶体管的第一极接入所述第二电平信号,所述第八晶体管的第二极与所述第二节点电连接;
和/或,所述第一输出模块包括:第九晶体管,所述第九晶体管的栅极与所述第一节点电连接,所述第九晶体管的第一极接入所述第二电平信号,所述第九晶体管的第二极与所述发光控制电路的输出端电连接;
和/或,所述第二输出模块包括:第十晶体管,所述第十晶体管的栅极与所述第二节点电连接,所述第十晶体管的第一极接入第三电平信号,所述第十晶体管的第二极与所述发光控制电路的输出端电连接;
优选地,所述第五晶体管、所述第六晶体管、所述第七晶体管、所述第八晶体管、所述第九晶体管和所述第十晶体管均为N型晶体管;所述第一电平信号和所述第三电平信号均为高电平,所述第二电平信号为低电平;
优选地,所述第一电平信号的电压大于或等于所述第三电平信号的电压。
相应地,本发明实施例还提供了一种发光控制电路的驱动方法,该驱动方法可适用于本发明任意实施例所述的发光控制电路,所述发光控制电路的驱动方法包括:
第一阶段,所述第一控制信号控制所述第一输入模块导通,所述第一节点的电位切换;所述第一节点控制所述第一输出模块导通,所述发光控制电路的输出端的电位切换;所述电压嵌位模块控制所述第二节点的电位嵌位,所述第二节点控制所述第二输出模块断开;
第二阶段,所述第二控制信号控制所述第二输入模块导通,所述第二节点的电位切换;所述第二节点控制所述第二输出模块导通,所述发光控制电路的输出端的电位切换;所述电压嵌位模块控制所述第一节点的电位嵌位,所述第一节点控制所述第一输出模块断开;
其中,在所述第二阶段,所述电压维持模块根据所述第三控制信号进行自举耦合,以维持所述第二节点的电位。
相应地,本发明实施例还提供了一种显示装置,其包括:级联连接的多个如本发明任意实施例所提供的所述发光控制电路。
本发明实施例提供的发光控制电路,通过第一输入模块的输出端和第一输出模块的控制端(第一节点)电连接,第二输入模块的输出端和第二输出模块的控制端(第二节点)电连接,电压嵌位模块连接于第一节点和第二节点之间。在第一输入模块响应第一控制信号期间,可以稳定控制第一节点电位。与此同时,电压嵌位模块控制第二节点电位跳变为与第一节点相反的电位。因此,第一输出模块响应第一节点的电位,第二输出模块无法响应第二节点的电位,使得第一输出模块可以稳定地对发光控制电路的输出端的电位进行控制,从而提高发光控制电路输出的稳定性。在第二输入模块响应第二控制信号期间,可以稳定控制第二节点电位。与此同时,电压嵌位模块控制第一节点电位跳变为与第二节点相反的电位。因此,第二输出模块响应第二节点的电位,第一输出模块无法响应第一节点的电位,使得第二输出模块可以稳定地对发光控制电路的输出端的电位进行控制,从而提高发光控制电路输出的稳定性。此外,发光控制电路的第二节点需要长时间维持在某一固定电位,电压维持模块与第二节点电连接,电压维持模块可以根据第三控制信号进行自举耦合,以给第二节点补充电能,以稳定维持第二节点的电位。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例提供的一种发光控制电路的结构示意图;
图2为本发明实施例提供的一种发光控制电路与扫描电路连接的结构示意图;
图3为本发明实施例提供的一种第n级像素驱动电路的电路结构示意图;
图4为本发明实施例提供的另一种发光控制电路的结构示意图;
图5为本发明实施例提供的一种发光控制电路的驱动时序示意图;
图6为本发明实施例提供的另一种发光控制电路的驱动时序示意图;
图7为本发明实施例提供的又一种发光控制电路的驱动时序示意图;
图8为本发明实施例提供的又一种发光控制电路的驱动时序示意图;
图9为本发明实施例提供的又一种发光控制电路的驱动时序示意图;
图10为本发明实施例提供的又一种发光控制电路的结构示意图;
图11为本发明实施例提供的又一种发光控制电路的结构示意图;
图12为本发明实施例提供的又一种发光控制电路的结构示意图;
图13为本发明实施例提供的又一种发光控制电路的结构示意图;
图14为本发明实施例提供的又一种发光控制电路的结构示意图;
图15为本发明实施例提供的又一种发光控制电路的结构示意图;
图16为本发明实施例提供的又一种发光控制电路的结构示意图;
图17为本发明实施例提供的又一种发光控制电路的结构示意图;
图18为本发明实施例提供的又一种发光控制电路的结构示意图;
图19为本发明实施例提供的一种发光控制电路的驱动方法的流程示意图;
图20为本发明实施例提供的一种显示装置的结构示意图;
图21为本发明实施例提供的又一种发光控制电路的驱动时序示意图;
图22为本发明实施例提供的又一种发光控制电路的驱动时序示意图。
具体实施方式
为了使本技术领域的人员更好地理解本发明方案,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分的实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都应当属于本发明保护的范围。
需要说明的是,本发明的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的本发明的实施例能够以除了在这里图示或描述的那些以外的顺序实施。此外,术语“包括”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或单元的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或单元,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或单元。
本发明实施例提供了一种发光控制电路。图1为本发明实施例提供的一种发光控制电路的结构示意图。参见图1,该发光控制电路包括:第一输入模块110,第二输入模块120,第一输出模块130、第二输出模块140、电压嵌位模块150和电压维持模块160。
第一输入模块110的输出端和第一输出模块130的控制端电连接;定义第一输出模块130的控制端为第一节点N1,第一输入模块110响应第一控制信号X对第一节点N1的电位进行控制;第一输出模块130响应第一节点N1的电位,对发光控制电路的输出端OUT的电位进行控制。第二输入模块120的输出端和第二输出模块140的控制端电连接;定义第二输出模块140的控制端为第二节点N2,第二输入模块120响应第二控制信号Y对第二节点N2的电位进行控制;第二输出模块140响应第二节点N2的电位,对发光控制电路的输出端的电位进行控制。电压嵌位模块150,电压嵌位模块150连接于第一节点N1和第二节点N2之间,用于控制第一节点N1和第二节点N2的电位相反。电压维持模块160与第二节点N2电连接,电压维持模块160还接入第三控制信号S;电压维持模块160根据第三控制信号S进行自举耦合,以维持第二节点N2的电位。
具体地,发光控制电路是指输出发光控制信号的移位寄存器电路,发光控制电路输出端输出的信号为像素电路中的发光控制信号(EM信号),即发光控制电路的输出端的电位可以控制像素电路中的晶体管的导通和断开来控制发光器件的工作状态。
其中,定义第一输出模块130的控制端为第一节点N1,也就是说第一输入模块110、电压嵌位模块150以及第一输出模块130的控制端的互连节点为第一节点N1。定义第二输出模块140的控制端为第二节点N2,也就是说第二输入模块120、电压嵌位模块150、电压维持模块160以及第二输出模块140的控制端的互连节点为第二节点N2。
在第一输入模块110根据第一控制信号X控制第一输出模块130控制端的电位(第一节点N1电位)期间,第一输出模块130可以根据第一节点N1的电位控制发光控制电路输出端的电位。与此同时,电压嵌位模块150可以根据第一节点N1的电位控制第二节点N2电位跳变为与第一节点N1相反的电位,进而保证第二输出模块140响应第二节点N2的电位断开,使得第二输出模块140无法控制发光控制电路的输出端的电位。由此可以保证在第一输入模块110根据第一控制信号X控制第一节点N1的电位期间,第一输出模块130可以稳定地对发光控制电路的输出端的电位进行控制,从而提高发光控制电路输出的稳定性。
在第二输入模块120根据第二控制信号Y控制第二输出模块140控制端的电位(第二节点N2电位)期间,第二输出模块140可以根据第二节点N2的电位控制发光控制电路输出端的电位。与此同时,电压嵌位模块150可以根据第二节点N2的电位控制第一节点N1电位跳变为与第二节点N2相反的电位,进而保证第一输出模块130响应第一节点N1的电位断开,使得第一输出模块130无法控制发光控制电路的输出端的电位。由此可以保证在第二输入模块120根据第二控制信号Y控制第二节点N2的电位期间,第二输出模块140可以稳定地对发光控制电路的输出端的电位进行控制,从而提高发光控制电路输出的稳定性。
需要补充的是:发光控制电路的第二节点N2需要长时间维持在某一固定电位,为了保证第二节点N2电位的稳定性,电压维持模块160需要根据第三控制信号S进行自举耦合,以给第二节点N2补充电能,使第二节点N2可以长期维持在某一固定电位。其中,第三控制信号S为电位高低变化的信号,在第三控制信号S电位变化的过程中,电压维持模块160可以根据第三控制信号S进行自举耦合,以实现稳定维持第二节点N2的电位。
在上述实施例的基础上,可选的,继续参考图1,在第n级发光控制电路中,第一控制信号X为第n级扫描电路的输出信号,第二控制信号Y为第n+k级扫描电路的输出信号;其中,n为正整数,k为正整数。
具体地,第n级发光控制电路的第一输入模块110与第n级扫描电路的输出端连接,第二输入模块120与第n+k级扫描电路的输出端连接。由此,第n级扫描电路的输出信号(第一控制信号X)可以控制第一输出模块130对发光控制电路的输出端的电位进行控制,第n+k级扫描电路的输出信号(第二控制信号Y)可以控制第二输出模块140对发光控制电路的输出端的电位进行控制。
需要注意的是:第二控制信号Y相比于第一控制信号X至少延迟一个时钟周期输出,即K为正整数。相应的,可以保证在扫描电路给发光控制电路提供第一控制信号X期间,第一输出模块130对发光控制电路的输出端的电位进行控制的时间至少为一个时钟周期。
本发明实施例通过使用第n级扫描电路的输出信号作为第n级发光控制电路的第一控制信号X,使用第n+k级扫描电路的输出信号作为第n级发光控制电路的第二控制信号Y,相比于现有技术去掉了常规电路必备的时钟信号,简化了发光控制电路的线路设置,并便于调整第一输出模块130对发光控制电路的输出端的电位进行控制的时长。
在上述实施例的基础上,可选的,图2为本发明实施例提供的一种发光控制电路与扫描电路连接的结构示意图。如图2所示,k=2。
其中,发光控制电路中第一输出模块130对发光控制电路的输出端OUT的电位控制的时长为一个时钟周期时,发光控制电路产生的发光控制信号对像素电路发光器件的控制效果最好,从而可以设置K=2。
具体地,图2中自上至下示例性地示出了第n级、第n+1级与第n+2级发光控制电路与扫描电路的连接方式。发光控制电路与扫描电路的连接方式如下:第n级发光控制电路的第一输入模块110与第n级扫描电路的输出端电连接,将第n级扫描电路的输出信号Gn作为第一控制信号;第n级发光控制电路的第二输入模块120与第n+2级扫描电路的输出端电连接,将第n+2级扫描电路的输出信号Gn+2作为第二控制信号。这样,可以使第n级发光控制电路输出发光控制信号EM(n)。第n+1级发光控制电路的第一输入模块110与第n+1级扫描电路的输出端电连接,将第n+1级扫描电路的输出信号Gn+1作为第一控制信号;第n+1级发光控制电路的第二输入模块120与第n+3级扫描电路的输出端电连接,将第n+3级扫描电路的输出信号Gn+3作为第二控制信号。这样,可以使第n级发光控制电路输出发光控制信号EM(n+1)。第n+2级发光控制电路的第一输入模块110与第n+2级扫描电路的输出端电连接,将第n+2级扫描电路的输出信号Gn+2作为第一控制信号;第n+2级发光控制电路的第二输入模块120与第n+4级扫描电路的输出端电连接,将第n+4级扫描电路的输出信号Gn+4作为第二控制信号。这样,可以使第n+2级发光控制电路输出发光控制信号EM(n+2)。
可选地,图3为本发明实施例提供的一种第n级像素驱动电路的电路结构示意图,参考图3,多个电子元器件包括驱动晶体管M2、数据写入晶体管M1、存储电容C、阈值补偿晶体管M7、第一发光控制晶体管M3、第二发光控制晶体管M6、第一初始化晶体管M5和第二初始化晶体管M6。驱动晶体管M2用于产生驱动电流,数据写入晶体管M1用于在第二扫描信号S2的控制下将数据电压Vdata写入驱动晶体管T2的控制端,阈值补偿晶体管M7用于抓取驱动晶体管M2的阈值电压至驱动晶体管M2的控制端,第一初始化晶体管M5用于在第一扫描信号S1的控制下将初始化信号Vref写入驱动晶体管T2的控制端,以对驱动晶体管M2进行初始化,第二初始化晶体管M4用于初始化发光器件D,第一发光控制晶体管M3和第二发光控制晶体管M4用于在第n级发光控制电路产生的发光控制信号EM(n)的控制下为发光器件D提供电流通路。
具体地,本实施例中的像素驱动电路包括七个晶体管和一个电容,本领域也常称为“7T1C”像素驱动电路,其具体工作过程为本领域技术人员所熟知,在此不再赘述。
结合图2和图3可知,第n级发光控制电路100产生的发光控制信号EM(n)输出至第n级像素电路的第一发光控制晶体管M3和第二发光控制晶体管M4的控制端,从而控制第n级像素电路的发光器件D发光。
在上述实施例的基础上,可选的,图4为本发明实施例提供的另一种发光控制电路的结构示意图。参见图4,各模块之间的连接关系为:
第一输入模块110的输出端和第一输出模块130的控制端连接,第一输入模块110的控制端接入第一控制信号X,第一输入模块110的输入端接入高电平信号VGH,第一输出模块130的输入端接入低电平信号VGL。第二输入模块120的输出端和第二输出模块140的控制端连接,第二输入模块120的控制端接入第二控制信号Y,第二输入模块120的输入端接入高电平信号VGH,第二输出模块140的输入端接入高电平信号VGH。第一输出模块130的输出端与第二输出模块140的输出端连接,并作为发光控制电路的输出端。定义第一输出模块130的控制端为第一节点N1,第二输出模块140的控制端为第二节点N2。电压嵌位模块150连接于第一节点N1和第二节点N2之间,电压维持模块160与第二节点N2电连接,电压维持模块160的输入端接入第三控制信号S。
在下述实施例中,设置第一输入模块110、第二输入模块120、第一输出模块130以及第二输出模块140响应高电位导通,第一输入模块110、第二输入模块120、第一输出模块130以及第二输出模块140响应低电位断开,对发光控制电路的工作过程进行说明。在其他的实施例中,可以设置第一输入模块110、第二输入模块120、第一输出模块130以及第二输出模块140响应低电位导通,第一输入模块110、第二输入模块120、第一输出模块130以及第二输出模块140响应高电位断开。
图5为本发明实施例提供的一种发光控制电路的驱动时序示意图。结合图4和图5,示例性的,第一控制信号X为Gn,第二控制信号Y为Gn+2,该发光控制电路的驱动过程如下:
第一阶段T1,第一控制信号由低电平跳变为高电平,第一输入模块110响应第一控制信号的高电位导通,控制第一节点N1切换为高电平。第一输出模块130响应第一节点N1的高电位导通,将低电平信号VGL输出至发光控制电路的输出端。与此同时,电压嵌位模块150控制第二节点N2的电位变为低电平,第二输出模块140响应第二节点N2的低电位断开。
第二阶段T2,第二控制信号由低电平跳变为高电平,第二输入模块120响应第二控制信号的高电位导通,控制第二节点N2切换为高电平。第二输出模块140响应第二节点N2的高电位导通,将高电平信号VGH输出至发光控制电路的输出端。与此同时,电压嵌位模块150控制第一节点N1的电位变为低电平,第一输出模块130响应第一节点N1的低电位断开。
其中,在第二阶段T2,电压维持模块160根据第三控制信号S进行自举耦合,以维持第二节点N2的电位。
在上述实施例的基础上,可选的,图6为本发明实施例提供的另一种发光控制电路的驱动时序示意图。结合图4和图6,示例性的,第一控制信号X为Gn,第二控制信号Y为Gn+2,第三控制信号S为第一时钟信号ECK1;第一时钟信号ECK1的波形与第二控制信号的波形中的有效电平存在交叠的脉冲。图6中,第二控制信号的波形中的有效电平为高电平,第一时钟信号ECK1的高电平和第二控制信号的高电平存在交叠。该发光控制电路的驱动过程如下:
第二阶段:第二控制信号由低电平跳变为高电平,第二输入模块120响应第二控制信号的高电位导通,控制第二节点N2切换为高电平。第二输出模块140响应第二节点N2的高电位导通,将高电平信号VGH输出至发光控制电路的输出端。由于第二节点N2存在漏电的问题,因此第二节点N2的电压很难维持在高电平,此时采用与第二控制信号的波形中的高电平存在交叠的第一时钟信号ECK1,可以通过电压维持模块160将与第二控制信号的波形中的高电平存在交叠的高电平脉冲耦合至第二节点N2。由于第二控制信号和第一时钟信号ECK1是同时由低电平跳变为高电平,因此电压维持模块160可以快速将高电平脉冲快速耦合至第二节点N2,使第二节点N2下降的电位得以快速补充,进而使第二输出模块140将高电平信号VGH快速输出至发光控制电路的输出端。
在上述实施例的基础上,可选的,图7为本发明实施例提供的又一种发光控制电路的驱动时序示意图。结合图4和图7,示例性的,第一控制信号X为Gn,第二控制信号Y为Gn+2,第三控制信号S为第二时钟信号ECK2;第二时钟信号ECK2的波形与第二控制信号的波形中的有效电平不存在交叠的脉冲。图7中,第二控制信号的波形中的有效电平为高电平,第二时钟信号ECK2的高电平与第二控制信号的高电平不存在交叠。该发光控制电路的驱动过程如下:
第二阶段:第二控制信号由低电平跳变为高电平,第二输入模块120响应第二控制信号的高电位导通,控制第二节点N2切换为高电平。第二输出模块140响应第二节点N2的高电位导通,将高电平信号VGH输出至发光控制电路的输出端。由于第二节点N2存在漏电的问题,因此第二节点N2的电压很难一直维持在高电平,此时采用与第二控制信号的波形中的高电平不存在交叠的第二时钟信号ECK2,维持第二节点N2的高电位。当第二时钟信号ECK2由低电平变为高电平时,可以通过电压维持模块160将第二时钟信号ECK2的高电平耦合至第二节点N2,使第二节点N2的电位得以补充下降的电能,从而可以长时间维持高电平。由于在第二输出模块140将高电平信号VGH开始输出至发光控制电路的输出端的时刻,第二时钟信号ECK2为低电平,此时电压维持模块160无法对第二节点N2的电位进行补充,因此第二输出模块140将高电平信号VGH输出至发光控制电路的输出端的速度稍缓。
在上述实施例的基础上,可选的,在第n级发光控制电路中,第三控制信号S为第n+p级发光控制电路的输出信号;其中,n和p均为正整数;优选地,p=1或p=2。
图8为本发明实施例提供的又一种发光控制电路的驱动时序示意图。如图图8所示,示例性的,第一控制信号X为Gn,第二控制信号Y为Gn+2,在第n级发光控制电路中,第三控制信号S为第n+1级发光控制电路的输出信号EM(n+1)。
图9为本发明实施例提供的又一种发光控制电路的驱动时序示意图。如图图9所示,例性的,第一控制信号X为Gn,第二控制信号Y为Gn+2,在第n级发光控制电路中,第三控制信号S为第n+2级发光控制电路的输出信号EM(n+2)。
结合图4、图8以及图9,第二阶段:第二控制信号由低电平跳变为高电平,第二输入模块120响应第二控制信号的高电位导通,控制第二节点N2切换为高电平。第二输出模块140响应第二节点N2的高电位导通,将高电平信号VGH输出至发光控制电路的输出端。由于第二节点N2存在漏电的问题,因此第二节点N2的电压很难维持在高电平,此时采用第n+1级的发光控制电路的输出信号EM(n+1)或第n+2级的发光控制电路的输出信号EM(n+2),维持第二节点N2的高电位。当第n+1级或第n+2级的发光控制电路的输出信号由低电平变为高电平时,可以通过电压维持模块160将第n+1级的发光控制电路的输出信号EM(n+1)或第n+2级的发光控制电路的输出信号EM(n+2)的高电平耦合至第二节点N2,使第二节点N2的电位得以补充下降的电能,从而可以长时间维持高电平。由于在第二输出模块140将高电平信号VGH开始输出至发光控制电路的输出端的时刻,第n+1级的发光控制电路的输出信号EM(n+1)或第n+2级的发光控制电路的输出信号号EM(n+2)为低电平,此时电压维持模块160无法对第二节点N2的电位进行补充,因此第二输出模块140将高电平信号VGH输出至发光控制电路的输出端的速度稍缓。
综上,对比图6-图9,从发光控制电路输出信号的效果分析:图6中第二输出模块140将高电平信号VGH输出至发光控制电路的输出端的速度最快,说明采用与第二控制信号的波形存在交叠的第一时钟信号ECK1维持第二节点N2电位的效果最好。从发光控制电路的电路设计出发,图8和图9所对应的发光控制电路相比于现有技术去掉了常规电路必备的时钟信号,简化了发光控制电路的线路设置。
在上述实施例的基础上,可选的,图10为本发明实施例提供的又一种发光控制电路的结构示意图。参见图10,电压维持模块160包括:耦合单元161、复位单元162和自举传输单元163;耦合单元161的第一端与第二节点N2电连接;耦合单元161的第二端与复位单元162电连接,复位单元162用于对耦合单元161的第二端进行初始化;以及,耦合单元161的第二端与自举传输单元163电连接,自举传输单元163用于将第三控制信号S传输至耦合单元161的第二端。本发明实施例这样设置,可以确保电路具备在1Hz低频下的工作性能,保证发光控制电路输出信号的稳定性。
具体地,自举传输单元163的输入端接入第三控制信号S。耦合单元161可以将其第二端的电压耦合到其第一端,由此复位单元162和自举传输单元163均与耦合单元161的第二端连接,从而通过改变耦合单元161的第二端电位,控制耦合单元161的第一端电位。例如,复位单元162可以对对耦合单元161的第二端进行初始化,使耦合单元161将初始化电位耦合至第二节点N2。自举传输单元163可以将第三控制信号S传输至耦合单元161的第二端,使耦合单元161将第三控制信号S耦合至第二节点N2,从而对第二节点N2进行充能,使第二节点N2维持电位稳定。
在上述实施例的基础上,可选的,图11为本发明实施例提供的又一种发光控制电路的结构示意图。参见图11,耦合单元161包括第一电容C1,第一电容C1的第一极板与第二节点N2电连接;复位单元162包括第一晶体管T1,第一晶体管T1的栅极与第一节点N1电连接,第一晶体管T1的第一极接入复位信号Rest,第一晶体管T1的第二极与第一电容C1的第二极板电连接;自举传输单元163包括第二晶体管T2,第二晶体管T2的栅极与第二节点N2电连接,第二节点N2的第一极接入第三控制信号S,第二节点N2的第二极与第一电容C1的第二极板电连接。
示例性的,第一晶体管T1和第二晶体管T2均为N型晶体管,第一晶体管T1和第二晶体管T2的导通电平为高电平。复位信号Rest为低电平。参考图5和图11,示例性的,第一阶段:第一节点N1为高电平。电压嵌位模块150将第二节点N2的电位嵌位至低电平,响应第二节点N2的低电位,第二晶体管T2断开。与此同时,响应第一节点N1的高电位,第一晶体管T1导通。第一晶体管T1导通将复位信号Rest的低电平输出给第一电容C1的第二极板,由于第一电容C1的耦合作用,进一步使第二节点N2维持于低电平。
第二阶段:第二节点N2为高电平。电压嵌位模块150将第一节点N1的电位嵌位至低电平,响应第一节点N1的低电位,第一晶体管T1断开。与此同时,响应第二节点N2的高电位,第二晶体管T2导通。第二晶体管T2导通将第三控制信号S输出给第一电容C1的第二极板。当第三控制信号S由低电平变为高电平时,由于第一电容C1的耦合作用,可以给第二节点N2补充因漏电流失的电能,使第二节点N2维持在高电平。
在上述实施例的基础上,可选的,图12为本发明实施例提供的又一种发光控制电路的结构示意图。参见图12,发光控制电路还包括第二电容C2,第二电容C2的第一极板与第一节点N1电连接,第二电容C2的第二极板接入参考电压信号V0。本发明实施例这样设置,可以使电路结构更加稳定,易于实现。
在上述实施例的基础上,可选的,图13为本发明实施例提供的又一种发光控制电路的结构示意图。参见图13,发光控制电路,还包括:第一复位模块170,第一复位模块170与第一节点N1电连接,第一复位模块170响应第二控制信号Y对第一节点N1进行复位。
其中,在第二阶段:第二控制信号Y控制可以导通第一复位模块170,使第一节点N1的电位快速切换,第一节点N1控制第一输出模块130断开。与此同时,第二控制信号Y控制第二输入模块120导通,第二节点N2的电位切换。第二节点N2控制第二输出模块140导通,发光控制电路的输出端的电位切换,由此可以进一步提高发光控制电路输出信号的稳定性。
在上述实施例的基础上,可选的,图14为本发明实施例提供的又一种发光控制电路的结构示意图。参见图14,第一复位模块170包括第三晶体管T3,第三晶体管T3的栅极接入第二控制信号Y,第三晶体管T3的第一极接入复位信号Rest,第三晶体管T3的第二极与第一节点N1电连接。本发明实施例这样设置,电路结构简单,易于实现。
示例性地,第三晶体管T3为N型晶体管,则第三晶体管T3的导通电平为高电平。参考图5和图14,复位信号Rest为低电平。在第二阶段,第二控制信号Y为高电平,第三晶体管T3响应第二控制信号Y导通,将复位信号Rest的低电平输出至第一节点N1,使第一节点N1的电位快速切换为低电平,第一输出模块130响应第一节点N1的低电位断开。
在上述实施例的基础上,可选的,图15为本发明实施例提供的又一种发光控制电路的结构示意图。参见图15,发光控制电路还包括:第二复位模块180,第二复位模块180与第二节点N2电连接,第二复位模块180响应第一控制信号X对第二节点N2进行复位。
其中,在第一阶段:第一控制信号X控制可以导通第二复位模块180,使第二节点N2的电位快速切换,第二节点N2控制第二输出模块140断开。与此同时,第一控制信号X控制第一输入模块110导通,第一节点N1的电位切换。第一节点N1控制第一输出模130块导通,发光控制电路的输出端的电位切换,由此可以进一步提高发光控制电路输出信号的稳定性。
在上述实施例的基础上,可选的,图16为本发明实施例提供的又一种发光控制电路的结构示意图。参见图16,第二复位模块180包括第四晶体管T4,第四晶体管T4的栅极接入第一控制信号X,第四晶体管T4的第一极接入复位信号Rest,第四晶体管T4的第二极与第二节点N2电连接。本发明实施例这样设置,电路结构简单,易于实现。
优选地,第四晶体管T4为N型晶体管,则第四晶体管T4的导通电平为高电平。参考图5和图16,复位信号Rest为低电平。在第一阶段,第一控制信号X为高电平,第四晶体管T4响应第一控制信号X导通,将复位信号Rest的低电平输出至第二节点N2,使第二节点N2的电位快速切换为低电平,第二输出模块140响应第二节点N2的低电位断开。
在上述实施例的基础上,可选的,图17为本发明实施例提供的又一种发光控制电路的结构示意图。参见图17,第一输入模块110包括:第五晶体管T5,第五晶体管T5的栅极接入第一控制信号X,第五晶体管T5的第一极接入第一电平信号V1,第五晶体管T5的第二极与第一节点N1电连接。
和/或,第二输入模块120包括:第六晶体管T6,第六晶体管T6的栅极接入第二控制信号Y,第六晶体管T6的第一极接入第一电平信号V1,第六晶体管T6的第二极与第二节点N2电连接。
和/或,电压嵌位模块150包括:第七晶体管T7和第八晶体管T8;第七晶体管T7的栅极与第二节点N2电连接,第七晶体管T7的第一极接入第二电平信号V2,第七晶体管T7的第二极与第一节点N1电连接。
第八晶体管T8的栅极与第一节点N1电连接,第八晶体管T8的第一极接入第二电平信号V2,第八晶体管T8的第二极与第二节点N2电连接。
和/或,第一输出模块130包括:第九晶体管T9,第九晶体管T9的栅极与第一节点N1电连接,第九晶体管T9的第一极接入第二电平信号V2,第九晶体管T9的第二极与发光控制电路的输出端电连接。
和/或,第二输出模块140包括:第十晶体管T10,第十晶体管T10的栅极与第二节点N2电连接,第十晶体管T10的第一极接入第三电平信号V3,第十晶体管T10的第二极与发光控制电路的输出端电连接。本发明实施例这样设置,电路结构简单,易于实现。
在上述实施例的基础上,可选的,第五晶体管T5、第六晶体管T6、第七晶体管T7、第八晶体管T8、第九晶体管T9和第十晶体管T10均为N型晶体管;第一电平信号V1和第三电平信号V3均为高电平,第二电平信号V2为低电平。本发明实施例这样设置,电路结构简单,易于实现。
在上述实施例的基础上,可选的,第一电平信号V1的电压大于或等于第三电平信号V3的电压。本发明实施例这样设置,可以保证第十晶体管可以在第一电平信号V1的驱动下可以可靠地导通。
在上述实施例的基础上,可选的,图18为本发明实施例提供的又一种发光控制电路的结构示意图。参见图18,其中,复位信号为低电平,第一晶体管T1的第一极可以接入第二电平信号V2作为复位信号。本发明实施例这样设置,可以减少接入信号的类型,简化电路结构,且易于实现。
在上述各实施例中,可选地,各晶体管均为N型晶体管,采用金属氧化物半导体工艺制备,具体可以采用氧化铟镓锌(IGZO)制备。
在上述各实施例中,可选地,各晶体管均为P型晶体管,采用金属氧化物半导体工艺制备,具体可以采用氧化铟镓锌(IGZO)制备。
在上述各实施例中,可选地,各晶体管的第一极为源极,各晶体管的第二极为漏极;或者,各晶体管的第一极为漏极,各晶体管的第二极为源极。
本发明实施例还提供了一种发光控制电路的驱动方法,用于驱动本发明任意实施例所提供的发光控制电路。图19为本发明实施例提供的一种发光控制电路的驱动方法的流程示意图。参见图19,该发光控制电路的驱动方法包括:
S310、第一阶段,第一控制信号控制第一输入模块导通,第一节点的电位切换;第一节点控制第一输出模块导通,发光控制电路的输出端的电位切换;电压嵌位模块控制第二节点的电位嵌位,第二节点控制第二输出模块断开。
S320第二阶段,第二控制信号控制第二输入模块导通,第二节点的电位切换;第二节点控制第二输出模块导通,发光控制电路的输出端的电位切换;电压嵌位模块控制第一节点的电位嵌位,第一节点控制第一输出模块断开;其中,在第二阶段,电压维持模块根据第三控制信号进行自举耦合,以维持第二节点的电位。
本发明实施例提供的发光控制电路的驱动方法,通过在第一阶段,第一输入模块响应第一控制信号导通,可以稳定控制第一节点电位。与此同时,电压嵌位模块控制第二节点电位跳变为与第一节点相反的电位。因此,第一输出模块响应第一节点的电位,第二输出模块无法响应第二节点的电位,使得第一输出模块可以稳定地对发光控制电路的输出端的电位进行控制,从而提高发光控制电路输出的稳定性。在第二阶段,第二输入模块响应第二控制信号导通,可以稳定控制第二节点电位。与此同时,电压嵌位模块控制第一节点电位跳变为与第二节点相反的电位。因此,第二输出模块响应第二节点的电位,第一输出模块无法响应第一节点的电位,使得第二输出模块可以稳定地对发光控制电路的输出端的电位进行控制,从而提高发光控制电路输出的稳定性。此外,在第二阶段发光控制电路的第二节点需要长时间维持在某一固定电位,电压维持模块与第二节点电连接,电压维持模块可以根据第三控制信号进行自举耦合,以给第二节点补充电能,以稳定维持第二节点的电位。
本发明实施例还提供了一种该显示装置,包括:级联连接的多个本发明任意实施例所提供的发光控制电路,具有相应的有益效果。图20为本发明实施例提供的一种显示装置的结构示意图。参见图20,第n级发光控制电路的第一输入模块110接入第n级扫描电路的输出信号Gn;第n级发光控制电路的第二输入模块接入第n+2级扫描电路的输出信号Gn+2。这样,可以使第n级发光控制电路输出发光控制信号EM(n)。第n+1级发光控制电路的第一输入模块110接入第n+1级扫描电路的输出信号Gn+1;第n+1级发光控制电路的第二输入模块接入第n+3级扫描电路的输出信号Gn+3。这样,可以使第n+1级发光控制电路输出发光控制信号EM(n+1)。第n+2级发光控制电路的第一输入模块110接入第n+2级扫描电路的输出信号Gn+2;第n+2级发光控制电路的第二输入模块接入第n+4级扫描电路的输出信号Gn+4。这样,可以使第n+2级发光控制电路输出发光控制信号EM(n+2)。
图21为本发明实施例提供的又一种发光控制电路的驱动时序示意图。图21示例性的示出了,第n级发光控制电路的第一输入模块接入第n级扫描电路的输出信号Gn,第n级发光控制电路的第二输入模块接入第n+2级扫描电路的输出信号Gn+2,第n级发光控制电路输出的发光控制信号EM(n)。第n+1级发光控制电路的第一输入模块接入第n+1级扫描电路的输出信号Gn+1,第n+1级发光控制电路的第二输入模块接入第n+3级扫描电路的输出信号Gn+3,第n+1级发光控制电路输出的发光控制信号EM(n+1)。第n+2级发光控制电路的第一输入模块接入第n+2级扫描电路的输出信号Gn+2,第n+2级发光控制电路的第二输入模块接入第n+4级扫描电路的输出信号Gn+4,第n+2级发光控制电路输出的发光控制信号EM(n+2)。第n+3级发光控制电路的第一输入模块接入第n+3级扫描电路的输出信号Gn+3,第n+3级发光控制电路的第二输入模块接入第n+5级扫描电路的输出信号Gn+5,第n+3级发光控制电路输出的发光控制信号EM(n+3)。
图22为本发明实施例提供的又一种发光控制电路的驱动时序示意图。图21为图22中虚线框出部分的放大图。
其中,图22示出的是发光控制电路根据扫描电路输出的多帧扫描信号产生的多帧发光控制信号的时序示意图。图21对应的是图22每帧中发光控制电路根据扫描电路输出的扫描信号产生的发光控制信号的时序示意图。
经分析可知,图21对应的图22的每帧中的每一扫描信号和每一发光控制信号均为1个脉冲信号,但是在一些应用场景中,例如对像素电路的发光器件的插黑控制中,则需要发光控制电路在每帧的时序内输出多个脉冲信号。
本发明实施例可以实现发光控制电路在每帧时序内输出多脉冲的发光控制信号。示例性的,设置两套扫描电路,其中一套的扫描电路可以在每帧时序内输出单脉冲的扫描信号,并将单脉冲的扫描信号提供给像素电路。另一路的扫描电路为在每帧时序内输出多脉冲的扫描信号,并将多脉冲的扫描信号提供给本发明实施例所提供的发光控制电路,使得发光控制电路输出的发光控制信号可以实现对像素电路的发光器件的插黑控制。
应该理解,可以使用上面所示的各种形式的流程,重新排序、增加或删除步骤。例如,本发明中记载的各步骤可以并行地执行也可以顺序地执行也可以不同的次序执行,只要能够实现本发明的技术方案所期望的结果,本文在此不进行限制。
上述具体实施方式,并不构成对本发明保护范围的限制。本领域技术人员应该明白的是,根据设计要求和其他因素,可以进行各种修改、组合、子组合和替代。任何在本发明的精神和原则之内所作的修改、等同替换和改进等,均应包含在本发明保护范围之内。

Claims (10)

1.一种发光控制电路,其特征在于,包括:第一输入模块,第二输入模块,第一输出模块、第二输出模块、电压嵌位模块和电压维持模块;
所述第一输入模块的输出端和所述第一输出模块的控制端电连接;定义所述第一输出模块的控制端为第一节点,所述第一输入模块响应第一控制信号对所述第一节点的电位进行控制;所述第一输出模块响应所述第一节点的电位,对所述发光控制电路的输出端的电位进行控制;
所述第二输入模块的输出端和所述第二输出模块的控制端电连接;定义所述第二输出模块的控制端为第二节点,所述第二输入模块响应第二控制信号对所述第二节点的电位进行控制;所述第二输出模块响应所述第二节点的电位,对所述发光控制电路的输出端的电位进行控制;
电压嵌位模块,所述电压嵌位模块连接于所述第一节点和所述第二节点之间,用于控制所述第一节点和所述第二节点的电位相反;
所述电压维持模块与所述第二节点电连接,所述电压维持模块还接入第三控制信号;所述电压维持模块根据所述第三控制信号进行自举耦合,以维持所述第二节点的电位。
2.根据权利要求1所述的发光控制电路,其特征在于,在第n级发光控制电路中,所述第一控制信号为第n级扫描电路的输出信号,所述第二控制信号为第n+k级扫描电路的输出信号;其中,n为正整数,k为正整数;
优选地,k=2。
3.根据权利要求1所述的发光控制电路,其特征在于,所述第三控制信号为第一时钟信号;所述第一时钟信号的波形与所述第二控制信号的波形中的有效电平存在交叠的脉冲;
或者,所述第三控制信号为第二时钟信号;所述第二时钟信号的波形与第二控制信号的波形中的有效电平不存在交叠的脉冲;
或者,在第n级所述发光控制电路中,所述第三控制信号为第n+p级所述发光控制电路的输出信号;其中,n和p均为正整数;
优选地,p=1或p=2。
4.根据权利要求1所述的发光控制电路,其特征在于,所述电压维持模块包括:耦合单元、复位单元和自举传输单元;
所述耦合单元的第一端与所述第二节点电连接;
所述耦合单元的第二端与所述复位单元电连接,所述复位单元用于对所述耦合单元的第二端进行初始化;以及,所述耦合单元的第二端与所述自举传输单元电连接,所述自举传输单元用于将所述第三控制信号传输至所述耦合单元的第二端。
5.根据权利要求4所述的发光控制电路,其特征在于,所述耦合单元包括第一电容,所述第一电容的第一极板与所述第二节点电连接;
所述复位单元包括第一晶体管,所述第一晶体管的栅极与所述第一节点电连接,所述第一晶体管的第一极接入复位信号,所述第一晶体管的第二极与所述第一电容的第二极板电连接;
所述自举传输单元包括第二晶体管,所述第二晶体管的栅极与所述第二节点电连接,所述第二节点的第一极接入所述第三控制信号,所述第二节点的第二极与所述第一电容的第二极板电连接;
优选地,所述第一晶体管和所述第二晶体管均为N型晶体管;
优选地,所述发光控制电路还包括第二电容,所述第二电容的第一极板与所述第一节点电连接,所述第二电容的第二极板接入参考电压信号。
6.根据权利要求1所述的发光控制电路,其特征在于,还包括:
第一复位模块,所述第一复位模块与所述第一节点电连接,所述第一复位模块响应所述第二控制信号对所述第一节点进行复位;
优选地,所述第一复位模块包括第三晶体管,所述第三晶体管的栅极接入所述第二控制信号,所述第三晶体管的第一极接入复位信号,所述第三晶体管的第二极与所述第一节点电连接;
优选地,所述第三晶体管为N型晶体管。
7.根据权利要求1所述的发光控制电路,其特征在于,还包括:
第二复位模块,所述第二复位模块与所述第二节点电连接,所述第二复位模块响应所述第一控制信号对所述第二节点进行复位;
优选地,所述第二复位模块包括第四晶体管,所述第四晶体管的栅极接入所述第一控制信号,所述第四晶体管的第一极接入复位信号,所述第四晶体管的第二极与所述第二节点电连接;
优选地,所述第四晶体管为N型晶体管。
8.根据权利要求1所述的发光控制电路,其特征在于,所述第一输入模块包括:第五晶体管,所述第五晶体管的栅极接入所述第一控制信号,所述第五晶体管的第一极接入第一电平信号,所述第五晶体管的第二极与第一节点电连接;
和/或,所述第二输入模块包括:第六晶体管,所述第六晶体管的栅极接入所述第二控制信号,所述第六晶体管的第一极接入所述第一电平信号,所述第六晶体管的第二极与所述第二节点电连接;
和/或,所述电压嵌位模块包括:第七晶体管和第八晶体管;所述第七晶体管的栅极与所述第二节点电连接,所述第七晶体管的第一极接入第二电平信号,所述第七晶体管的第二极与所述第一节点电连接;
所述第八晶体管的栅极与所述第一节点电连接,所述第八晶体管的第一极接入所述第二电平信号,所述第八晶体管的第二极与所述第二节点电连接;
和/或,所述第一输出模块包括:第九晶体管,所述第九晶体管的栅极与所述第一节点电连接,所述第九晶体管的第一极接入所述第二电平信号,所述第九晶体管的第二极与所述发光控制电路的输出端电连接;
和/或,所述第二输出模块包括:第十晶体管,所述第十晶体管的栅极与所述第二节点电连接,所述第十晶体管的第一极接入第三电平信号,所述第十晶体管的第二极与所述发光控制电路的输出端电连接;
优选地,所述第五晶体管、所述第六晶体管、所述第七晶体管、所述第八晶体管、所述第九晶体管和所述第十晶体管均为N型晶体管;所述第一电平信号和所述第三电平信号均为高电平,所述第二电平信号为低电平;
优选地,所述第一电平信号的电压大于或等于所述第三电平信号的电压。
9.一种如权利要求1-8任一项所述发光控制电路的驱动方法,其特征在于,包括:
第一阶段,所述第一控制信号控制所述第一输入模块导通,所述第一节点的电位切换;所述第一节点控制所述第一输出模块导通,所述发光控制电路的输出端的电位切换;所述电压嵌位模块控制所述第二节点的电位嵌位,所述第二节点控制所述第二输出模块断开;
第二阶段,所述第二控制信号控制所述第二输入模块导通,所述第二节点的电位切换;所述第二节点控制所述第二输出模块导通,所述发光控制电路的输出端的电位切换;所述电压嵌位模块控制所述第一节点的电位嵌位,所述第一节点控制所述第一输出模块断开;
其中,在所述第二阶段,所述电压维持模块根据所述第三控制信号进行自举耦合,以维持所述第二节点的电位。
10.一种显示装置,其特征在于,包括:级联连接的多个如权利要求1-8任一项所述发光控制电路。
CN202210976316.9A 2022-08-15 2022-08-15 发光控制电路、发光控制电路的驱动方法以及显示装置 Pending CN115294917A (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202210976316.9A CN115294917A (zh) 2022-08-15 2022-08-15 发光控制电路、发光控制电路的驱动方法以及显示装置
PCT/CN2022/129157 WO2024036759A1 (zh) 2022-08-15 2022-11-02 发光控制电路、发光控制电路的驱动方法以及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210976316.9A CN115294917A (zh) 2022-08-15 2022-08-15 发光控制电路、发光控制电路的驱动方法以及显示装置

Publications (1)

Publication Number Publication Date
CN115294917A true CN115294917A (zh) 2022-11-04

Family

ID=83830491

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210976316.9A Pending CN115294917A (zh) 2022-08-15 2022-08-15 发光控制电路、发光控制电路的驱动方法以及显示装置

Country Status (2)

Country Link
CN (1) CN115294917A (zh)
WO (1) WO2024036759A1 (zh)

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106782338B (zh) * 2017-02-24 2018-11-23 京东方科技集团股份有限公司 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
WO2021000272A1 (zh) * 2019-07-02 2021-01-07 京东方科技集团股份有限公司 移位寄存器单元、其驱动方法及装置
CN110619852B (zh) * 2019-09-26 2020-11-13 昆山工研院新型平板显示技术中心有限公司 一种扫描电路、显示面板和显示装置
CN111754923B (zh) * 2020-07-10 2021-09-24 武汉华星光电技术有限公司 Goa电路以及显示面板
CN112164364B (zh) * 2020-10-26 2022-07-26 合肥维信诺科技有限公司 显示面板的驱动电路、显示面板及其驱动方法
CN112802424A (zh) * 2021-02-26 2021-05-14 合肥维信诺科技有限公司 移位寄存器、显示面板及显示装置
CN113299230B (zh) * 2021-05-27 2023-01-10 昆山国显光电有限公司 像素驱动电路、像素驱动电路的驱动方法和显示面板

Also Published As

Publication number Publication date
WO2024036759A1 (zh) 2024-02-22

Similar Documents

Publication Publication Date Title
CN109949749B (zh) 移位寄存器、栅极驱动电路、显示装置和栅极驱动方法
US10825413B2 (en) Shift register circuit, gate driving circuit and method for driving the same, and display apparatus
CN102479477B (zh) 移位寄存器单元、栅极驱动电路和显示装置
CN104933990B (zh) 一种移位寄存单元及驱动方法、栅极驱动电路
CN107154234B (zh) 移位寄存器单元、驱动方法、栅极驱动电路和显示装置
CN107481676B (zh) 一种像素电路的驱动方法、显示面板以及显示装置
CN110619852B (zh) 一种扫描电路、显示面板和显示装置
CN104575396A (zh) 移位寄存器单元及其驱动方法、栅极扫描电路
CN107424649A (zh) 一种移位寄存器、其驱动方法、发光控制电路及显示装置
CN107180619B (zh) 锁存器及其驱动方法、源极驱动电路及显示装置
CN104978922A (zh) 移位寄存器、显示装置及移位寄存器驱动方法
CN110797070B (zh) 一种移位寄存器和显示面板
CN111477162A (zh) 像素电路及其驱动方法、显示装置
CN112634805B (zh) 移位寄存器、显示面板及显示装置
CN112820234B (zh) 一种移位寄存电路和显示装置
CN113299223A (zh) 一种显示面板和显示装置
CN112017613A (zh) 电荷共享电路、方法、显示驱动模组和显示装置
CN103559913A (zh) 一种移位寄存器
CN111429830A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示面板
US11335228B1 (en) Scanning signal circuit, display panel, display device, and driving method
CN111627372B (zh) 一种移位寄存器及其电路、显示面板和电子设备
CN111710302B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN212516507U (zh) 电荷共享电路、显示驱动模组和显示装置
CN114999365B (zh) 扫描驱动电路和显示面板
CN114758621B (zh) 单路斜坡型模拟像素驱动电路及其驱动方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination