CN113658535B - 扫描控制驱动器与显示装置 - Google Patents

扫描控制驱动器与显示装置 Download PDF

Info

Publication number
CN113658535B
CN113658535B CN202110941756.6A CN202110941756A CN113658535B CN 113658535 B CN113658535 B CN 113658535B CN 202110941756 A CN202110941756 A CN 202110941756A CN 113658535 B CN113658535 B CN 113658535B
Authority
CN
China
Prior art keywords
stage
clock signal
unit circuit
signal
clock
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202110941756.6A
Other languages
English (en)
Other versions
CN113658535A (zh
Inventor
陈俊伟
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN202110941756.6A priority Critical patent/CN113658535B/zh
Publication of CN113658535A publication Critical patent/CN113658535A/zh
Application granted granted Critical
Publication of CN113658535B publication Critical patent/CN113658535B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters

Abstract

本申请公开一种扫描控制驱动器与显示装置。扫描控制驱动器包括N个级联的单元电路,其中第I级的所述单元电路配置为根据第一时钟信号产生第I级扫描信号给对应的像素单元,并根据第二时钟信号产生第I级级传信号。所述第I级级传信号用于使第J级的所述单元电路拉升第J级扫描信号的电平。提供所述第二时钟信号的信号线的数量为提供所述第一时钟信号的信号线的数量的一半,其中I、J、N为整数且1≤I≤N,1≤J≤N,I≠J。本申请通过合并时序来缩减第二时钟信号的信号线数量,可降低显示面板对于信号线数量的需求,进而缩减显示面板的边框。

Description

扫描控制驱动器与显示装置
技术领域
本申请涉及信号线布局领域,更具体地说,涉及一种提供时钟信号给扫描控制驱动器的信号线的布局。
背景技术
阵列基板上扫描控制驱动器(Gate Driver On Array,简称GOA),是指将提供给像素单元的扫描驱动信号的扫描控制驱动器同时制作在现有显示面板的阵列基板上,以实现对像素单元的栅极逐行扫描的驱动方式的显示技术。现有的GOA设计,需要使用时钟信号控制来实现逐行扫描。一般来说,提供给GOA的时钟信号可分成用于使GOA产生级传信号的第一时钟信号以及使GOA产生扫描信号的第二时钟信号。在现有的GOA设计中,用于传输第一时钟信号与第二时钟信号的信号线数量需相同。然而,这样的做法会导致GOA需要较多的信号线,导致显示面板的边框尺寸(用于放置GOA和其他布局线等线路)无法进一步缩减,进而不利于窄边框的显示器设计。
因此,有必要提供一种时钟信号线路的布局方式,以解决现有技术所存在的问题。
发明内容
本申请提供一种扫描控制驱动器及显示装置,用以解决现有技术需要较多信号线的技术问题,进而实现窄边框的目的。
为了解决上述问题,本申请的一个方案提供一种扫描控制驱动器,所述扫描控制驱动器包括N个级联的单元电路,其中第I级的所述单元电路配置为根据第一时钟信号产生第I级扫描信号给对应的像素单元,并根据第二时钟信号产生第I级级传信号。所述第I级级传信号用于使第J级的所述单元电路拉升第J级扫描信号的电平。提供所述第二时钟信号的信号线的数量为提供所述第一时钟信号的信号线的数量的一半,其中I、J、N为整数且1≤I≤N,1≤J≤N,I≠J。
在一些实施例中,所述第一时钟信号包括十个级的第一时钟信号,所述第二时钟信号包括五个级的第二时钟信号。
在一些实施例中,所述第一时钟信号包括多个级的第一时钟信号,各个所述多个级的第一时钟信号的占空比为40%。
在一些实施例中,所述第一时钟信号包括多个级的第一时钟信号,各个所述多个级的第一时钟信号的周期为十个单位时间,且第(Y+1)级的所述第一时钟信号为延迟一个单位时间的第Y级的所述第一时钟信号,其中Y为整数且1≤Y≤9。
在一些实施例中,第(10X+1)级的所述单元电路接收第一级的所述第一时钟信号;第(10X+2)级的所述单元电路接收第二级的所述第一时钟信号;第(10X+3)级的所述单元电路接收第三级的所述第一时钟信号;第(10X+4)级的所述单元电路接收第四级的所述第一时钟信号;第(10X+5)级的所述单元电路接收第五级的所述第一时钟信号;第(10X+6)级的所述单元电路接收第六级的所述第一时钟信号;第(10X+7)级的所述单元电路接收第七级的所述第一时钟信号;第(10X+8)级的所述单元电路接收第八级的所述第一时钟信号;第(10X+9)级的所述单元电路接收第九级的所述第一时钟信号;第(10X+10)级的所述单元电路接收第十级的所述第一时钟信号;其中X为≥0的整数。
在一些实施例中,所述第二时钟信号包括多个级的第二时钟信号,各个所述多个级的第二时钟信号的占空比为80%。
在一些实施例中,所述第二时钟信号包括多个级的第二时钟信号,各个所述多个级的第二时钟信号的周期为五个单位时间,且第(Y+1)级的所述第二时钟信号为延迟一个单位时间的第Y级的所述第二时钟信号,其中Y为整数且1≤Y≤4。
在一些实施例中,第(5X+1)级的所述单元电路接收第一级的所述第二时钟信号;第(5X+2)级的所述单元电路接收第二级的所述第二时钟信号;第(5X+3)级的所述单元电路接收第三级的所述第二时钟信号;第(5X+4)级的所述单元电路接收第四级的所述第二时钟信号;第(5X+5)级的所述单元电路接收第五级的所述第二时钟信号;其中X为≥0的整数。
在一些实施例中,所述第二时钟信号包括多个级的第二时钟信号,各个所述多个级的第二时钟信号的占空比为50%。
在一些实施例中,所述第二时钟信号包括多个级的第二时钟信号,各个所述多个级的第二时钟信号的周期为十个单位时间,且第(Y+1)级的所述第二时钟信号为延迟二个单位时间的第Y级的所述第二时钟信号,其中Y为整数且1≤Y≤4。
在一些实施例中,第(10X+1)级的所述单元电路和第(10X+2)级的所述单元电路接收第一级的所述第二时钟信号;第(10X+3)级的所述单元电路和第(10X+4)级的所述单元电路接收第二级的所述第二时钟信号;第(10X+5)级的所述单元电路和第(10X+6)级的所述单元电路接收第三级的所述第二时钟信号;第(10X+7)级的所述单元电路和第(10X+8)级的所述单元电路接收第四级的所述第二时钟信号;第(10X+9)级的所述单元电路和第(10X+10)级的所述单元电路接收第五级的所述第二时钟信号;其中X为≥0的整数。
本申请的另一个方案还提供一种显示装置,所述显示装置包括N行像素单元、时序控制器、如上述任一实施例所述的扫描控制驱动器。所述时序控制器配置为提供第一时钟信号与第二时钟信号。所述扫描控制驱动器配置为输出N个扫描信号分别给所述N行像素单元。
综上所述,通过上述的实施例,在不影响给各级的单元电路的第一时钟信号与第二时钟信号的时序的情况下,可让提供第二时钟信号的信号线的数量减少为提供第一时钟信号的信号线的数量的一半,进而减少提供时钟信号的信号线的数量,因此可降低显示面板对于信号线数量的需求,进而达到缩减显示面板的边框的目的。
附图说明
下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。
图1是根据本发明一些实施例示出的显示装置的示意图;
图2是根据本发明第一实施例示出的时钟信号线布局的示意图;
图3是根据图2的时钟信号线布局示出的信号时序图;
图4是根据本发明第二实施例示出的时钟信号线布局的示意图;
图5是根据图4的时钟信号线布局示出的信号时序图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参考图1,图1是根据本发明一些实施例示出的显示装置100的示意图。如图1所示,显示装置100包括时序控制器110、扫描控制驱动器120、数据驱动器130以及显示面板140。显示面板140包括N×M个像素单元P[1,1]~P[N,M],也就是说,显示面板140包括N行像素单元,每行像素单元具有M个像素单元。时序控制器110配置为提供时序信号(例如,第一时钟信号和第二时钟信号)和控制信号给扫描控制驱动器120与数据驱动器130,以控制各个驱动器输出信号的时序。扫描控制驱动器120配置为提供N个扫描信号SCAN[1]~SCAN[N]给每一行的所有像素单元里的开关晶体管(图未示出),以控制各个开关晶体管的开启或关闭。数据驱动器130配置为在同一行的像素单元的开关晶体管开启时,提供数据信号DATA[1]~DATA[M]给各个像素单元的像素电极(图未示出),使得各个像素单元可以产生对应的灰阶值,以形成显示画面。
在一些实施例中,扫描控制驱动器120包括N个级联的单元电路120_1~120_N,所述单元电路120_1~120_N配置为根据时序控制器110所提供的第一时钟信号CKA分别输出N个扫描信号SCAN[1]~SCAN[N]给对应行的像素单元,例如像素单元的开关晶体管。另外,各个单元电路120_1~120_N还配置为根据时序控制器110所提供的第二时钟信号CKB产生级传信号ST_1~ST_N给对应级的单元电路,以实现逐行扫描的驱动方式。
值得一提的是,在本实施例中,每一级的级传信号是传送给下一级的单元电路,也就是说,每一级的单元电路是接收上一级的级传信号,然而本发明并不以此为限。本发明的扫描驱动器可根据电路设计的需求调整各级级传信号的传送目标,例如,扫描驱动器的架构可设计为将第I级的级传信号为传送给第(I+2)级的单元电路,或者是,第(J+4)级的单元电路为接收第(J+1)级的级传信号,其中I与J皆为正整数。
具体来说,在还未输出当级的扫描信号之前,当级的单元电路可根据接收的级传信号进行预充电的操作,亦即,将扫描信号根据级传信号拉升到一定的电平,然后当级的单元电路再根据接收的高电平的第一时钟信号CKA,通过晶体管的自举升压(boot-strap)效应将当级的扫描信号拉升到更高的电平后,再输出给对应行的像素单元,同时还根据接收的高电平的第二时钟信号CKB产生当级的级传信号给对应级的单元电路,以重复上述的操作。因此,只要是能使当级的单元电路可根据相应正确时序的级传信号进行预充电的操作,当级的单元电路并不限制为接收上一级的级传信号,而是可以接收任一级的级传信号。
请参照图2,图2是根据本发明第一实施例示出的时钟信号线布局的示意图。在本实施例中,以十个级的单元电路为一个连接周期,其中提供第二时钟信号CKB的信号线数量为提供第一时钟信号CKA的信号线数量的一半,其具体连接方式如图2所示。在一些实施例中,第一时钟信号CKA包括十个级的第一时钟信号CKA_1~CKA_10,第二时钟信号CKB包括五个级的第二时钟信号CKB_1~CKB_5。
在本实施例中,第(10X+1)级的单元电路接收第一级的第一时钟信号CKA_1。第(10X+2)级的单元电路接收第二级的第一时钟信号CKA_2。第(10X+3)级的单元电路接收第三级的第一时钟信号CKA_3。第(10X+4)级的单元电路接收第四级的第一时钟信号CKA_4。第(10X+5)级的单元电路接收第五级的第一时钟信号CKA_5。第(10X+6)级的单元电路接收第六级的第一时钟信号CKA_6。第(10X+7)级的单元电路接收第七级的第一时钟信号CKA_7。第(10X+8)级的单元电路接收第八级的第一时钟信号CKA_8。第(10X+9)级的单元电路接收第九级的第一时钟信号CKA_9。第(10X+10)级的单元电路接收第十级的第一时钟信号CKA_10。X为≥0的整数。举例来说,提供第一级的第一时钟信号CKA_1的信号线连接到第一级单元电路120_1、第十一级单元电路、…;提供第二级的第一时钟信号CKA_2的信号线连接到第二级单元电路120_2、第十二级单元电路、…;以此类推。
在本实施例中,第(5X+1)级的单元电路接收第一级的第二时钟信号CKB_1。第(5X+2)级的单元电路接收第二级的第二时钟信号CKB_2。第(5X+3)级的单元电路接收第三级的第二时钟信号CKB_3。第(5X+4)级的单元电路接收第四级的第二时钟信号CKB_4。第(5X+5)级的单元电路接收第五级的第二时钟信号CKB_5。X为≥0的整数。举例来说,提供第一级的第二时钟信号CKB_1的信号线连接到第一级单元电路120_1、第六级单元电路120_6、…;提供第二级的第二时钟信号CKB_2的信号线连接到第二级单元电路120_2、第七级单元电路、…;以此类推。
请一并参照图3,图3是根据图2的时钟信号线布局示出的信号时序图。在一些实施例中,各个级的第一时钟信号CKA_1~CKA_10的占空比为40%。具体来说,各个级的第一时钟信号CKA_1~CKA_10的周期为十个单位时间(10H),且第(Y+1)级的第一时钟信号为延迟一个单位时间(1H)的第Y级的第一时钟信号,其中Y为整数且1≤Y≤9。换句话说,对于相邻的任两级的第一时钟信号,前级的第一时钟信号延迟一个单位时间(1H)后即为后级的第一时钟信号。
另一方面,在本实施例中,各个级的第二时钟信号CKB_1~CKB_5的占空比为80%。具体来说,各个级的第二时钟信号CKB_1~CKB_5的周期为五个单位时间(5H),且第(Y+1)级的第二时钟信号为延迟一个单位时间(1H)的第Y级的第二时钟信号,其中Y为整数且1≤Y≤4。换句话说,对于相邻的任两级的第二时钟信号,前级的第二时钟信号延迟一个单位时间(1H)后即为后级的第二时钟信号。
在上述的配置中,通过合并时序来缩减第二时钟信号CKB的信号线数量,可使提供第二时钟信号CKB的信号线的数量减少为提供第一时钟信号CKA的信号线的数量的一半,且给各级的单元电路的第一时钟信号CKA与第二时钟信号CKB的时序不会影响扫描的顺序,使得各级的单元电路可同时根据第一时钟信号CKA和第二时钟信号CKB分别产生对应的扫描信号和级传信号。如此一来,便可减少提供时钟信号的信号线的数量,使得显示面板的边框可进一步缩减。
请一并参照图4与图5,图4是根据本发明第二实施例示出的时钟信号线布局的示意图,且图5是根据图4的时钟信号线布局示出的信号时序图。在本实施例中,类似地,以十个级的单元电路为一个连接周期,其中提供第二时钟信号CKB的信号线数量为提供第一时钟信号CKA的信号线数量的一半。在本实施例中,各级的第一时钟信号CKA_1~CKA_10的配置和时序类似于图2和图3的实施例,于此不再赘述。
本实施例与图2的实施例不同在于,第(10X+1)级的单元电路和第(10X+2)级的单元电路接收第一级的第二时钟信号CKB_1。第(10X+3)级的单元电路和第(10X+4)级的单元电路接收第二级的第二时钟信号CKB_2。第(10X+5)级的单元电路和第(10X+6)级的单元电路接收第三级的第二时钟信号CKB_3。第(10X+7)级的单元电路和第(10X+8)级的单元电路接收第四级的第二时钟信号CKB_4。第(10X+9)级的单元电路和第(10X+10)级的单元电路接收第五级的第二时钟信号CKB_5。其中X为≥0的整数。举例来说,提供第一级的第二时钟信号CKB_1的信号线连接到第一级单元电路120_1、第二级单元电路120_2、第十一级单元电路、第十二级单元电路、…;提供第二级的第二时钟信号CKB_2的信号线连接到第三级单元电路120_3、第四级单元电路120_4、第十三级单元电路、第十四级单元电路、…;以此类推。
另外,与图3的实施例不同,在本实施例中,各个级的第二时钟信号CKB_1~CKB_5的占空比为50%。具体来说,各个级的第二时钟信号CKB_1~CKB_5的周期为十个单位时间(10H),且第(Y+1)级的第二时钟信号为延迟二个单位时间(2H)的第Y级的第二时钟信号,其中Y为整数且1≤Y≤4。换句话说,对于相邻的任两级的第二时钟信号,前级的第二时钟信号延迟二个单位时间(2H)后即为后级的第二时钟信号。
在上述的配置中,同样通过合并时序来缩减第二时钟信号CKB的信号线数量,可使提供第二时钟信号CKB的信号线的数量减少为提供第一时钟信号CKA的信号线的数量的一半,且给各级的单元电路的第一时钟信号CKA与第二时钟信号CKB的时序不会影响扫描的顺序,使得各级的单元电路可同时根据第一时钟信号CKA和第二时钟信号CKB分别产生对应的扫描信号和级传信号。如此一来,便可减少提供时钟信号的信号线的数量,使得显示面板的边框可进一步缩减。
综上所述,本发明提供两种不同实施方式的时钟信号线布局,在不影响给各级的单元电路的第一时钟信号CKA与第二时钟信号CKB的时序的情况下,可让提供第二时钟信号CKB的信号线的数量减少为提供第一时钟信号CKA的信号线的数量的一半,进而减少提供时钟信号的信号线的数量,因此可降低显示面板对于信号线数量的需求,进而达到缩减显示面板的边框的目的。
以上所述实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上所述实施例仅表达了本申请的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本申请构思的前提下,还可以做出若干变形和改进,这些都属于本申请的保护范围。因此,本申请专利的保护范围应以所附权利要求为准。

Claims (10)

1.一种扫描控制驱动器,其特征在于,包括N个级联的单元电路,其中第I级的所述单元电路根据第一时钟信号产生第I级扫描信号,并根据第二时钟信号产生第I级级传信号,所述第I级级传信号用于使第J级的所述单元电路拉升第J级扫描信号的电平;
其中,提供所述第二时钟信号的信号线的数量为提供所述第一时钟信号的信号线的数量的一半,其中I、J、N为整数且1≤I≤N,1≤J≤N,I≠J;
其中,在还未输出当级的扫描信号之前,当级的单元电路可根据接收的级传信号进行预充电的操作,然后当级的单元电路再根据接收的高电平的第一时钟信号,将当级的扫描信号拉升到更高的电平后,再输出给对应行的像素单元,同时还根据接收的高电平的第二时钟信号产生当级的级传信号给对应级的单元电路;
所述第一时钟信号包括多个级的第一时钟信号,各个所述多个级的第一时钟信号的占空比为40%,并且
所述第二时钟信号包括多个级的第二时钟信号,各个所述多个级的第二时钟信号的占空比为80%,以通过合并时序来缩减第二时钟信号CKB的信号线数量。
2.根据权利要求1所述的扫描控制驱动器,其特征在于,所述第一时钟信号包括十个级的第一时钟信号,所述第二时钟信号包括五个级的第二时钟信号。
3.根据权利要求1所述的扫描控制驱动器,其特征在于,所述第一时钟信号包括多个级的第一时钟信号,各个所述多个级的第一时钟信号的周期为十个单位时间,且第(Y+1)级的所述第一时钟信号为延迟一个单位时间的第Y级的所述第一时钟信号,其中Y为整数且1≤Y≤9。
4.根据权利要求1或3所述的扫描控制驱动器,其特征在于,第(10X+1)级的所述单元电路接收第一级的所述第一时钟信号;第(10X+2)级的所述单元电路接收第二级的所述第一时钟信号;第(10X+3)级的所述单元电路接收第三级的所述第一时钟信号;第(10X+4)级的所述单元电路接收第四级的所述第一时钟信号;第(10X+5)级的所述单元电路接收第五级的所述第一时钟信号;第(10X+6)级的所述单元电路接收第六级的所述第一时钟信号;第(10X+7)级的所述单元电路接收第七级的所述第一时钟信号;第(10X+8)级的所述单元电路接收第八级的所述第一时钟信号;第(10X+9)级的所述单元电路接收第九级的所述第一时钟信号;第(10X+10)级的所述单元电路接收第十级的所述第一时钟信号;其中X为≥0的整数。
5.根据权利要求1所述的扫描控制驱动器,其特征在于,所述第二时钟信号包括多个级的第二时钟信号,各个所述多个级的第二时钟信号的周期为五个单位时间,且第(Y+1)级的所述第二时钟信号为延迟一个单位时间的第Y级的所述第二时钟信号,其中Y为整数且1≤Y≤4。
6.根据权利要求1或5所述的扫描控制驱动器,其特征在于,第(5X+1)级的所述单元电路接收第一级的所述第二时钟信号;第(5X+2)级的所述单元电路接收第二级的所述第二时钟信号;第(5X+3)级的所述单元电路接收第三级的所述第二时钟信号;第(5X+4)级的所述单元电路接收第四级的所述第二时钟信号;第(5X+5)级的所述单元电路接收第五级的所述第二时钟信号;其中X为≥0的整数。
7.根据权利要求1所述的扫描控制驱动器,其特征在于,所述第二时钟信号包括多个级的第二时钟信号,各个所述多个级的第二时钟信号的占空比为50%。
8.根据权利要求1所述的扫描控制驱动器,其特征在于,所述第二时钟信号包括多个级的第二时钟信号,各个所述多个级的第二时钟信号的周期为十个单位时间,且第(Y+1)级的所述第二时钟信号为延迟二个单位时间的第Y级的所述第二时钟信号,其中Y为整数且1≤Y≤4。
9.根据权利要求7或8所述的扫描控制驱动器,其特征在于,第(10X+1)级的所述单元电路和第(10X+2)级的所述单元电路接收第一级的所述第二时钟信号;第(10X+3)级的所述单元电路和第(10X+4)级的所述单元电路接收第二级的所述第二时钟信号;第(10X+5)级的所述单元电路和第(10X+6)级的所述单元电路接收第三级的所述第二时钟信号;第(10X+7)级的所述单元电路和第(10X+8)级的所述单元电路接收第四级的所述第二时钟信号;第(10X+9)级的所述单元电路和第(10X+10)级的所述单元电路接收第五级的所述第二时钟信号;其中X为≥0的整数。
10.一种显示装置,其特征在于,所述显示装置包括:
N行像素单元;
时序控制器,配置为提供第一时钟信号与第二时钟信号;以及
如权利要求1、2、3、5、7、8任一项所述的扫描控制驱动器,配置为输出N个扫描信号分别给所述N行像素单元。
CN202110941756.6A 2021-08-17 2021-08-17 扫描控制驱动器与显示装置 Active CN113658535B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202110941756.6A CN113658535B (zh) 2021-08-17 2021-08-17 扫描控制驱动器与显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202110941756.6A CN113658535B (zh) 2021-08-17 2021-08-17 扫描控制驱动器与显示装置

Publications (2)

Publication Number Publication Date
CN113658535A CN113658535A (zh) 2021-11-16
CN113658535B true CN113658535B (zh) 2023-12-22

Family

ID=78480426

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202110941756.6A Active CN113658535B (zh) 2021-08-17 2021-08-17 扫描控制驱动器与显示装置

Country Status (1)

Country Link
CN (1) CN113658535B (zh)

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109935188A (zh) * 2019-03-08 2019-06-25 合肥京东方卓印科技有限公司 栅极驱动单元、方法、栅极驱动模组、电路及显示装置
CN110010054A (zh) * 2019-05-06 2019-07-12 京东方科技集团股份有限公司 一种栅极驱动电路、显示面板、显示装置
CN110264937A (zh) * 2019-06-27 2019-09-20 京东方科技集团股份有限公司 栅极驱动电路及其测试方法、和显示装置
CN112382249A (zh) * 2020-11-13 2021-02-19 昆山龙腾光电股份有限公司 栅极驱动单元、栅极驱动电路及显示装置
CN212675894U (zh) * 2020-06-17 2021-03-09 昆山龙腾光电股份有限公司 栅极驱动电路及其显示装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109935188A (zh) * 2019-03-08 2019-06-25 合肥京东方卓印科技有限公司 栅极驱动单元、方法、栅极驱动模组、电路及显示装置
CN110010054A (zh) * 2019-05-06 2019-07-12 京东方科技集团股份有限公司 一种栅极驱动电路、显示面板、显示装置
CN110264937A (zh) * 2019-06-27 2019-09-20 京东方科技集团股份有限公司 栅极驱动电路及其测试方法、和显示装置
CN212675894U (zh) * 2020-06-17 2021-03-09 昆山龙腾光电股份有限公司 栅极驱动电路及其显示装置
CN112382249A (zh) * 2020-11-13 2021-02-19 昆山龙腾光电股份有限公司 栅极驱动单元、栅极驱动电路及显示装置

Also Published As

Publication number Publication date
CN113658535A (zh) 2021-11-16

Similar Documents

Publication Publication Date Title
US10930360B2 (en) Shift register, driving method thereof, gate driving circuit, and display device
CN111179797B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及相关装置
US10540938B2 (en) Shift-buffer circuit, gate driving circuit, display panel and driving method
WO2020168798A1 (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及其驱动方法和显示装置
CN104867438A (zh) 移位寄存器单元及其驱动方法、移位寄存器和显示装置
CN108320692B (zh) 移位寄存器单元及驱动方法、栅极驱动电路、显示面板
CN112216249B (zh) 栅极驱动电路及显示装置
CN109961745B (zh) 一种goa电路
US11538394B2 (en) Gate driver circuit, display device and driving method
US11069272B2 (en) Shift register, gate drive circuit, display panel, and driving method
CN109166542B (zh) 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
CN112164364A (zh) 显示面板的驱动电路、显示面板及其驱动方法
US7499517B2 (en) Shift register and shift register set using the same
CN114974163A (zh) 扫描驱动电路、阵列基板和显示面板
JP2023544940A (ja) ゲート集積駆動回路、表示パネル及び表示装置
CN107909960B (zh) 移位寄存器单元、移位寄存器电路及显示面板
CN107978265B (zh) 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN113299223A (zh) 一种显示面板和显示装置
CN111179858B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及相关装置
CN113658535B (zh) 扫描控制驱动器与显示装置
CN113241034B (zh) 移位寄存器单元、栅极驱动电路及其控制方法
CN113314076B (zh) 移位寄存器单元、栅极驱动电路及其控制方法
CN114093332A (zh) 移位寄存器单元及其控制方法、栅极驱动电路、阵列基板
CN110211536B (zh) 一种显示面板和显示面板的驱动方法
CN112863449B (zh) 一种发光控制电路及其驱动方法、显示面板及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant