CN1121101C - 根据业务质量处理帧数据的快速编码/解码装置和方法 - Google Patents

根据业务质量处理帧数据的快速编码/解码装置和方法 Download PDF

Info

Publication number
CN1121101C
CN1121101C CN99800417A CN99800417A CN1121101C CN 1121101 C CN1121101 C CN 1121101C CN 99800417 A CN99800417 A CN 99800417A CN 99800417 A CN99800417 A CN 99800417A CN 1121101 C CN1121101 C CN 1121101C
Authority
CN
China
Prior art keywords
subframe
frame
size
input data
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CN99800417A
Other languages
English (en)
Other versions
CN1269084A (zh
Inventor
朴昌洙
郑仲浩
李炫又
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Samsung Electronics Co Ltd
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=19535682&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=CN1121101(C) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of CN1269084A publication Critical patent/CN1269084A/zh
Application granted granted Critical
Publication of CN1121101C publication Critical patent/CN1121101C/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • H04L1/0047Decoding adapted to other signal detection operation
    • H04L1/005Iterative decoding, including iteration between signal detection and decoding operation
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • H03M13/2903Methods and arrangements specifically for encoding, e.g. parallel encoding of a plurality of constituent codes
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/29Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes combining two or more codes or code structures, e.g. product codes, generalised product codes, concatenated codes, inner and outer codes
    • H03M13/2957Turbo codes and decoding
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/35Unequal or adaptive error protection, e.g. by providing a different level of protection according to significance of source information or by adapting the coding according to the change of transmission channel characteristics
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/37Decoding methods or techniques, not specific to the particular type of coding provided for in groups H03M13/03 - H03M13/35
    • H03M13/43Majority logic or threshold decoding
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/47Error detection, forward error correction or error protection, not provided for in groups H03M13/01 - H03M13/37
    • H03M13/49Unidirectional error detection or correction
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/0001Systems modifying transmission characteristics according to link quality, e.g. power backoff
    • H04L1/0006Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission format
    • H04L1/0007Systems modifying transmission characteristics according to link quality, e.g. power backoff by adapting the transmission format by modifying the frame length
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • H04L1/0047Decoding adapted to other signal detection operation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0059Convolutional codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0064Concatenated codes
    • H04L1/0066Parallel concatenated codes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0056Systems characterized by the type of code used
    • H04L1/0071Use of interleaving
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03MCODING; DECODING; CODE CONVERSION IN GENERAL
    • H03M13/00Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes
    • H03M13/27Coding, decoding or code conversion, for error detection or error correction; Coding theory basic assumptions; Coding bounds; Error probability evaluation methods; Channel models; Simulation or testing of codes using interleaving techniques
    • H03M13/2789Interleaver providing variable interleaving, e.g. variable block sizes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/004Arrangements for detecting or preventing errors in the information received by using forward error control
    • H04L1/0045Arrangements at the receiver end
    • H04L1/0055MAP-decoding

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Probability & Statistics with Applications (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Quality & Reliability (AREA)
  • Error Detection And Correction (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Mobile Radio Communication Systems (AREA)

Abstract

一种用于CDMA通信系统的turbo信道编码/解码装置。当输入数据帧极长时,该装置将输入帧分段成多个适当长度的子帧,然后对各子帧进行编码和解码。反之,当输入数据帧极短时,该装置将输入帧组合成一个适当长度的超帧,然后对超帧进行编码和解码。在进行帧编码/解码后,将各帧重组成原始输入帧。

Description

根据业务质量处理帧数据的 快速编码/解码装置和方法
技术领域
本发明涉及一种在移动通信系统中对信道数据进行编码/解码的装置和方法,尤其涉及一种使用快速(turbo)码对信道数据进行编码/解码的装置和方法。
背景技术
使用快速码的编码器(后称“快速编码器”)使用两个简单并行级联码将N比特输入帧编码成奇偶符号,其中使用RSC(递归系统卷积)码作为分量码。
图1和图2表示传统并行快速编码器和解码器的结构,它们公开于Berrou的美国专利No.5,446,747中,引用于此以资参考。
图1是表示传统快速编码器配置的框图。图1的快速编码器包括第一分支编码器12、第二分支编码器14和连接在它们之间的交织器16。对于第一和第二分支编码器12和14,可使用RSC编码器,这在本技术领域中是熟知的。交织器16的尺寸与输入数据的帧长(即N比特)相同,并且降低了提供给第二分支编码器14的输入数据比特流dk的相关性。因此,输入数据比特流dk的并行级联码变成xk(即无变化的dk)以及y1k和y2k(即第一和第二分支编码器12和14的输出)。
图2表示传统快速解码器配置的框图。快速解码器包括加法器18、减法器20和22、软判决电路24、延迟器26、28和30、以及MAP(最大后验概率)解码器32和34。快速解码器还包括交织器36以及去交织器38和40,其中交织器36与图1的交织器16相同。快速解码器采用MAP解码算法重复地对以帧为单位接收到的数据解码,从而加大了误码率(BER)。为了实现快速解码器,可使用SOVA(软输出维特比算法),而不使用MAP解码算法。
图1的快速编码器的交织器16的使用意指应以帧为单位进行编码和解码。因此,可理解的是,所需存储器容量以及MAP解码器32和34(如图2所示)的计算量与帧尺寸和图1的第一及第二分支编码器12及14的状态数之积成正比。
在移动通信系统中,话音和数据是以几Kbps到几Mbps的数据率发送的,并且输入到信道编码器的数据的帧长可在几ms(毫秒)到几百ms的范围内。例如有数据以超过32Kbps的数据率传送的情况。输入到快速编码器的数据数目由于高数据率而较大,快速解码器需要更多的存储器容量和计算量来对接收数据进行解码。快速编码器的特性表现为:随着输入数据的帧长变大,纠错性能提高,但同时也增加了解码器所需的存储器容量和计算量。
另外,如果输入帧的长度过短,如小于8kbps/10ms,则快速编码器中的交织器16不能充分增大各输入数据之间的相关性,从而使纠错性能变差。亦即,当输入数据的帧长较长(或输入数据率高)时,图1所示构成的快速编码器和图2所示构成的快速解码器需要较多的计算和存储器容量来进行编码和解码。否则,当输入数据的帧长较短或输入数据的数据率较低时,与卷积编码器或级联编码器(卷积编码器+RS编码器)相比,快速编码器表现出的性能较差,从而加大了BER。
因此,可通过适当改变输入到快速编码器的数据的处理尺寸来减小所需计算量和解码所需的存储器容量,这与相应业务的数据率无关,同时完全保证通信系统中所需的低BER。
根据本发明(如这里所体现和广义地描述的),提供了一种信道编码/解码装置,它包括:第一分支编码器,用于对超帧或多个子帧的数据比特进行编码;交织器,用于对超帧或各子帧的数据比特进行交织;及第二分支编码器,用于对交织过的超帧和各子帧的数据比特进行编码。第二分支编码器与交织器的输出端耦接。
信道编码/解码装置可用作基站或移动台的一部分。根据示意性实施例,本发明的快速编码器可作为信道发射器的一部分。快速编码器确定是将一个输入帧分段成几个子帧还是将几个输入帧组合成一个超帧。
                         发明内容
因此,本发明的一个目的是提供一种信道编码装置和方法,用于根据要发送的数据的QoS(业务品质)将输入数据帧编码成适当长度的子或超帧。
本发明的另一目的是提供一种信道解码装置和方法,用于根据要发送的数据的QoS(业务品质)对其帧长适当变化的编码过的帧数据进行解码。
本发明的再一目的是提供一种快速信道编码/解码装置和方法,用于将长输入帧或数据率分段成多个要编码的子帧,并用于分别地对分离的编码过的子帧进行解码,然后将解码后的子帧重组为原始帧长。
本发明的又一目的是提供一种快速信道编码/解码装置和方法,用于将短输入帧或低数据率组合成具有适当长度的超帧,以对组合后的超帧进行编码,对组合的编码过的超帧进行解码,然后将解码后的超帧重组成原始帧。
本发明的又一目的是提供一种快速信道编码/解码装置和方法,用于通过分析业务品质(QoS)(如帧长、延时冗余、差错冗余、接收机复杂性(尤其是接收机存储器)、对应于要发送的输入帧数据的业务类型)来确定子/超帧的最佳长度,并根据确定结果来将输入数据帧分段或组合成子或超帧。
根据本发明的一个发明,提供了一种移动通信系统,包括:处理器,用于根据输入数据帧的尺寸确定可从一个输入数据帧产生的子帧的数目和尺寸;编码器,用于根据所述确定的子帧的尺寸对输入数据帧单独进行编码,其中所述编码器包括:第一分支编码器,用于对子帧的数据进行编码;交织器,用于对子帧的数据进行交织;及第二分支编码器,与所述交织器相连,用于对交织过的子帧的数据进行编码。
根据本发明的另一个发明,提供了一种用于移动通信系统的信道编码方法,包括如下步骤:当输入数据帧的尺寸大于预定值时,确定可从一个输入数据帧产生的子帧的数目和尺寸;将输入帧分段成所确定数目的子帧;对各子帧进行编码,以便以子帧为单位对输入帧进行编码;及对子帧单独进行编码,其中编码方法包括下述步骤:对子帧的数据进行第一编码,以对输入数据进行编码;对子帧的数据进行交织,以产生交织过的子帧;及对交织过的子帧的数据进行第二编码。
根据本发明的另一个发明,提供了一种移动通信系统,包括:解码器,用于将所接收到的包括多个子帧单元的数据帧分段成多个子帧,对所述分段的子帧单独进行解码;及帧重组器,用于根据有关子帧的消息信息,将解码器的输出重组成原始输入数据帧。
根据本发明的另一个发明,提供了一种其快速编码器输入数据帧的尺寸可变的移动通信系统,包括:处理器,用于当输入数据帧的尺寸大于预定值时,确定对一个输入数据帧进行分段,以组成多个子帧;编码器,用于对各子帧单独进行编码,其中所述编码器包括:第一分支编码器,用于对子帧的数据进行编码;交织器,用于对子帧的数据进行交织;第二分支编码器,用于对交织器的输出进行编码;和信道交织器,用于交织编码的数据帧,其中,编码的数据帧是由用于输入数据帧的快速编码器的级联输出构成的。
根据本发明的另一个发明,提供了一种用于其快速编码器输入数据帧的尺寸可变的移动通信系统的信道编码方法,包括下述步骤:将输入到快速编码器的输入数据帧的比特数与预定值相比较;如果所述比特数大于所述预定值,则确定将输入数据帧分段成多个子帧;对从所述输入数据帧分段出的各子帧进行快速编码。
                         附图说明
参照附图的如下详细描述,本发明的上述和其他目的、特征和优点将变得更加清楚,各附图中的相同标号表示相同部件,附图中:
图1是传统快速编码器的框图;
图2是传统快速解码器的框图;
图3是根据本发明实施例包括快速编码器的信道发射机的框图;
图4是表示根据本发明实施例组合快速(turbo)码和对输入编码进行编码的方法的示意图;
图5是表示根据本发明实施例对输入帧分段和对分段后的帧进行快速编码的方法的示意图;以及
图6是根据本发明实施例包括快速解码器的信道接收机的框图。
具体实施方式下面将参照附图来详细描述本发明的优选实施例。在下面的描述中,将不对熟知的功能和结构进行详细描述,因为这就有碍于对本发明的细节的描述。
未来的通信系统将具有提供具有可变QoS(业务品质)特性的多种业务,QoS参数包括延时、BER和帧差错率(FER)。业务一般可分为高差错率业务和低差错率业务。可以高差错率提供的业务包括:话音业务,它需要相对短的延时;和短消息业务(SMS),它允许长延时。另一方面,需要低差错率的业务包括:电视会议业务,它需要短延时;和静止图像或因特网(Internet)文件传送业务,它允许相对较长的延时。另外,相同的业务可具有不同的延时和数据率。
例如,在发送和接收运动画面信息的图像业务中,数据率是32-2048Kbps,可允许的延时在10-400ms的范围内,但是,该数据率和可允许延时可根据多个规范或相应业务期间的信道条件而有所变化,这些规范包括:一类是使用该业务的用户或终端,另一类是提供业务的基站。尤其是在CDMA移动通信系统中,由于基站或移动台的输出功率受限,因此,不足以为了高品质业务而仅增加某个用户的发送功率。这是因为,当特定用户的发送功率增加时,对其他用户的干扰将与所增加的发送功率成比例地增加。因此,有能够在使发送功率的增加最小以降低对其他用户的干扰的前提下提供各种多媒体业务的方法的需求。
在另一示例中,短帧分组数据发送业务需要低数据率和极低差错率。但是,如果延时不足道,则即使延时有些增大,也能够降低差错率。因此,本发明提出超帧的概念。
与此同时,对于前向纠错,快速编码器表现出的特性为:误码率(BER)和帧差错率(FER)随由输入数据帧的长度和数据率确定的帧的数据尺寸(要一次处理的数据比特的个数)而发生变化。快速编码器由具有短约束长度的分支编码器组成,但是,纠错能力随输入到各分支编码器的数据之间的相关性的增加而提高,这是因为快速编码器中存在交织器。随着输入到快速编码器的帧的数据尺寸变大,输入到各分支编码器的数据之间的相关性变低。因此,输入数据的帧长的增大改善了纠错性能。但是,输入帧的长度的增大将引起编码器和解码器的延时的增大。
图3表示根据本发明实施例包括快速编码器的信道发射机的结构。图3中所示的快速编码器根据所提供的消息信息通过对输入用户数据的比特计数将一个输入帧分段成几个子帧或将几个输入帧组合成一个超帧,此后以快速码对分段的或组合的帧进行编码,以通过发送信道发送编码过的帧。这里所采用的术语“消息信息”是指与QoS有关的信息(即,业务类型,诸如话音、字符、图像和运动画面数据的数据速率,输入数据帧的尺寸,可允许延时,以及可允许差错)。消息信息在呼叫建立期间在基站和移动台之间交换,消息信息的交换一直持续到相应业务终止。另外,呼叫建立期间预定的基站和移动台之间的预定信息也可在相应业务期间通过数据交换来改变。亦即,根据要提供服务的数据率,可对包括表示要在快速编码器中处理的帧尺寸的信息的消息信息复位。例如,当以2048Kbps的数据率提供10ms帧数据的业务时,有关数据帧由20480比特组成。在这种情况下,本发明的快速编码器将该10ms帧分段(或分割)成10/4ms的子帧,然后,对4个5120比特的子帧进行快速编码,随后将4个编码过的子帧重组成10ms帧用于信道交织。快速编码器然后对4个编码过的子帧进行解码,并将它们重组成一个20480比特、10ms的帧。
图3是根据本发明一示意性实施例包括快速编码器的信道发射机的框图。
如图3所示,源数据编码器42接收用户数据(UD)。用户数据UD具有超过几十Kbps的数据率,该用户数据诸如字符、图像和运动画面数据,与具有几Kbps量级的极低数据率的话音数据相区别。源数据编码器42采用其长度根据业务类型确定的固定长度帧来对接收到的用户数据UD进行编码,然后将编码过的固定长度帧数据提供给比特计数器50的输入端。例如,源数据编码器42通常对10ms帧格式的话音数据、20ms帧格式的字符数据、80ms帧格式的图像数据、及40ms帧格式的运动画面数据进行编码,并将各编码过的数据提供给比特计数器50。处理尺寸随数据率或帧长而不同。帧长单位可以是固定的10ms或固定的20ms。中央处理器(CPU)46将有关QoS的信息(即,要发送的数据的业务类型)(如话音、字符、图像或运动画面)和数据率通过消息信息发射机44传送给图6的消息信息接收机108。图3的信道发送装置可同样地应用于基站和移动台。
尽管以采用分离的发射机将消息信息发送到解码器的实施例描述了本发明,但也可通过在数据持续期将数据尺寸信息装载到发送帧的首标区来发送数据尺寸信息。
参照图3,CPU 46从帧分段/组合信息存储单元48读取QoS信息,该QoS信息包括有关要发送的数据的业务类型、相应的数据率、可允许延时、可允许差错率(BER或FER)和帧长的信息,还包括有关基站或移动台的业务类型的信息。接下来,CPU 46确定要对接收到的帧进行分段,并因此还必须采用所读取的信息来确定分段的帧的尺寸和数。另一方面,当构建超帧时,CPU 46可确定组合所需帧,并因此还必须采用所读取的信息来确定要组合的帧数。根据确定结果,CPU 46将帧分段/组合控制信号和交织模式信号分别提供给比特计数器50和可编程交织器52,以执行快速编码。亦即,根据要发送的数据的QoS,CPU 46确定应组合多少连贯的输入帧,或另一方面确定通过对一个输入帧分段所产生的子帧数。快速编码器然后对超帧的数据比特或各子帧的数据比特进行快速编码。如前所述,QoS可包括输入帧长、用户数据率、可允许延时、可允许差错率等。可根据输入帧长和用户数据率来确定输入帧的尺寸。
在确定CPU 46是对帧进行分段还是组合时,要考虑如下准则。
通常,为了发送分组数据,移动通信系统使用低于几十Kbps的低数据率,发送延时从几十到几百ms(毫秒),并且需要BER在10-2-10-4的量级。例如,如果源数据编码器42的输出帧为10ms长,并且在快速编码器中允许的可允许延时为40ms,则可将从源数据编码器42输出的4个10ms组合成一个超帧,该超帧可输入到快速编码器。因此,可降低组合的分组数据的差错率。
在发送字符、图像和运动画面数据时,移动通信系统的可允许发送延时范围为从几十ms到几百ms,并且要求BER为10-6-10-7。快速编码器的性能随着输入数据的帧长的增大而得到提高。多少,在快速解码器中需要额外的计算和存储器。这样,在性能与解码器复杂性之间就要有所折衷。例如,在分组数据业务的情况下,通过启动CPU 46来产生子/超帧控制信号,以将来自源数据编码器42的M比特长输出数据分段/组合成N比特长的子/超帧,可满足所需的BER和适当的解码器复杂性。
亦即,帧分段/组合信息存储单元48存储帧分段/组合信息,以增加需要低BER业务的子/超帧的长度N,并降低需要短延时和高BER业务的子/超帧的长度N。CPU 46根据业务类型和输入数据的帧长从帧分段/组合信息存储单元48读取帧分段/组合信息。
通过如下示例,可更容易地理解对输入到快速编码器的帧进行分段/组合。假设对于数据率2048Kbps的低BER业务,输入到快速编码器的输入的帧尺寸为20480比特/10ms。在提供上述业务的移动台中,快速解码器所需的存储器容量与20480比特和软判决比特数的乘积成正比。移动台存储器容量的增加引起移动台的复杂性和成本的提高。
但是,在数据率为2048Kbps/10ms的业务情况下,如果信道编码器将输入到快速编码器的帧分割(分段)成多个子帧,然后信道解码器中的快速解码器对个子帧进行解码器,并将解码后的子帧组合成原始帧,则快速解码器所需的存储器容量与5120比特和软判决比特数的乘积成正比,从而使所需存储器容量降低。
另外,在具有32Kbps/10ms的低数据率的低BER(例如10-6-10-7)业务情况下,输入到快速编码器的每个数据帧将由320个比特组成。如果以32Kbps/80ms的数据率(即,每帧由2560个比特组成)进行编码,则与以32Kbps/10ms的数据率(即,每帧由320个比特组成)进行编码的情况相比,延时有些增大。但是,可以在相同信噪比(Eb/No)下降低BER或在相同BER下降低Eb/No值,从而增加整个系统的容量。
在移动通信系统中,并不是向所有用户或移动台提供同等程度的业务。反之,可用数据率根据用户类型、移动台或基站而受到限制。另外,由于根据各移动台类型确定的存储器容量的缘故,可限制可用数据率。因此,当数据率根据业务类型(或业务选项)在32Kbps到2048Kbps之间变化并且可允许延时也在10ms到40ms之间变化时,本发明的装置可根据用户或移动台的类型、基站类型、业务类型或信道条件来改变输入到快速编码器的帧长,同时还满足相应业务所需的差错率。例如,当信道条件不良时,本发明的装置可通过增加输入到快速编码器的帧长来满足相应业务所需的差错率,从而允许增加延时而不增加发送功率。
作为在基站和移动台之间进行交换的消息信息的帧分段/组合信息具有有关要编码/解码的帧的尺寸的信息,其中可根据用户数据率、输入帧长、可允许延时、可允许差错率、和信道条件等来确定帧尺寸。
比特计数器50根据从CPU 46输出的N比特帧分段/组合控制信号对N比特输入数据进行计数,并将所计数的N比特提供给可编程交织器52,即第一和第二输入缓冲器54和56。每当比特计数器50对N比特输入数据进行计数时,它还产生比特计数终止信号给CPU46。因此,可理解的是,在CPU46的控制下,比特计数器50将输入帧分段或组合成具有特定长度的子或超帧,并将子或超帧提供给可编程交织器52,即第一和第二输入缓冲器54和56,其中CPU46使用存储在帧分段/组合信息存储单元48中的QoS信息,如业务类型和输入数据的数据率。
作为可编程交织器52一部分的交织处理器72,根据从CPU 46输出的交织模式控制信号从交织参数存储器70读取交织参数,对所读取的交织参数进行处理,并将处理结果提供给交织地址映射器74。这里,CPU 46向交织处理器72提供如下交织信息。
首先,在将采用单交织方法的快速交织器用作交织器52的情况下,将最佳参数值作为交织信息提供。根据要交织的数据信息比特序列确定该最佳参数值具有最高性能。该参数值可采用试验获得值来确定。
其次,在将采用一种或多种交织方法的快速交织器用作交织器52的情况下,在相应交织模式中,最佳参数值被作为交织信息提供,并根据用于交织的信息比特的长度和交织器的可变长度通过试验被确定为具有最高性能。例如,在所需发送延时短并且快速编码器的输入数据帧(即,源数据编码器42的输出数据帧)尺寸(或长度)小的情况下,将均匀交织器如块交织器或循环移位交织器用作交织器52。反之,在所需发送延时相对长并且输入数据帧尺寸大的情况下,使用非均匀交织器如随机交织器作为交织器52。从前面的描述可理解的是,可根据要交织的数据尺寸类使用各种交织器。
交织地址映射器74接收由比特计数器50分段或组合的N比特长的子或超帧,交织地址映射器74将输入比特映射成对应于交织处理结果的交织输入数据缓冲器地址,以便执行交织,并且将第一交织过的子或超帧数据提供给第一缓冲器54中的交织输入数据缓冲器(ILIB)78,另外将第二交织过的子或超帧数据提供给第二缓冲器56中的ILIB 90。
第一和第二输入缓冲器54和56每个均包括两个输入开关、两个输出开关、其输入和输出端连接到输入和输出开关的输入数据保存缓冲器(IDSB)、以及其输入和输出端连接到其他输入和输出开关的ILIB。图中,标号76和88表示IDSB,标号78和90表示ILIB,标号80、84、92和96表示输入开关,标号82、86、94和98表示输出开关。所有开关均由CPU46控制。第一输入缓冲器54中的开关80、82、84和86与第二输入缓冲器56中的开关92、94、96和98轮流地作为镜像操作。亦即,第一输入缓冲器54中的开关80和84处于接通(ON)状态并且输出开关82和86处于关闭(OFF)状态,而第二输入缓冲器56中的开关92和96处于关闭状态并且输出开关94和98处于接通状态。
因此,当比特计数器50在CPU 46的控制下对N比特的输入数据进行计数时,从该比特计数器输出的数据首先通过最初处于接通状态的输入开关80存储于第一缓冲器54中的IDSB 76中。此时,从比特计数器50产生的计数过的数据比特由可编程交织器52进行交织,然后通过开关84存储于第一输入缓冲器54中的ILIB 78中。如果比特计数器50产生用于N比特长度的子/超帧的比特计数终止信号,则CPU 46在将第一输入缓冲器54切换到输出状态并将第二输入缓冲器56切换到输入状态后,重复上述处理过程。结果,从比特计数器50计数的下面的N个比特以及来自可编程交织器52的交织数据分别存储在第二输入缓冲器56中的IDSB 88和ILIB 90中。
在该操作期间,第一RSC(RSC1)58和第二RSC(RSC2)60通过输出开关82和86分别接收从第一输入缓冲器中的IDSB 76和ILIB 78输出的N比特子/超帧数据和相应的交织过的数据,然后,以与图1的快速编码器相同的方式以N比帧为单位进行快速编码。
接下来,当N比特帧数据完全存储在第二输入缓冲器56时,第一输入缓冲器54再次切换到输入状态而第二输入缓冲器56切换到输出状态。因此,RSC1 58和RSC2 60对另外从第一和第二输入缓冲器54和56以N比特帧为单位输出的数据进行快速编码。
来自RSC1 58和RSC2 60的快速编码过的比特被复用器62复用,然后由信道交织器64交织。在将几个输入帧组合成一个超帧并且将数据以超帧为单位进行快速编码的情况下,信道交织器64以超帧为单位执行信道交织,如图4所示。另一方面,当一个输入帧被分段成几个子帧并且以子帧为单位对数据进行快速编码时,以输入帧为单位执行信道交织,如图5所示。亦即,信道交织器64通过组合快速编码器的输出符号而执行信道交织,该输出符号以超帧或子帧为单位进行编码,其尺寸与输入帧相同。交织数据由调制器66调制,然后通过发送信道68发送。
因此,当根据对诸如业务类型(例如,话音、字符、图像和运动画面)的QoS信息的分析而需要低BER时,图3所示本发明的信道发送装置将输入数据帧组合成超帧,以增加比特数。反之,当需要较低的解码器复杂性时,本发明的信道发送装置将输入数据帧分段成子帧,以减小每帧的比特数。以这种方式,信道发送装置可使快速编码器/解码器效率最大。
图4是解释本发明操作的示意图,其中以低或中等数据率组合各帧,然后对各帧进行快速编码。例如,根据要组合的帧数,参数J可在1到8的范围内变化。在快速编码器中,输入帧的比特数(通过将原始帧的比特数与帧数J相乘而确定)受到用户数据率和解码器复杂性的限制。
图5是解释本发明操作的示意图,其中以高数据率提供的帧数据被分段,然后被快速编码。根据分段的子帧数,参数I可在1到4的范围内变化。类似地,在快速编码器中,输入帧的比特数(通过将原始帧的比特数除以数I而得到的值)受到用户数据率和可允许差错率的限制。
由图3的快速信道编码器在发送信道上发送的数据由图6的快速信道解码器(将在下面的描述中更全面地描述)解码成原始数据。
图6表示根据本发明实施例的快速信道解码器结构。图6的快速信道解码器根据消息信息对以N比特子帧为单位输入的用户数据的比特进行计数,以对输入用户数据进行解码,此后,将解码数据组合成具有原始长度的帧,从而重组用户数据。
当用户数据由b个N比特超帧组成时,快速解码器对输入用户数据进行解码,此后将解码数据分段成具有原始长度的帧,从而对用户数据进行分段。
参照图6,当通过发送信道68接收N比特长的帧时,调制器100调制接收到的帧数据,并将解调数据提供给信道去交织器102。信道去交织器102对解调数据帧进行解扰,并将其施加到去复用器104,该去复用器104对复用的数据符号和奇偶符号进行去复用,并将去复用的符号提供给比特计数器106。这里,消息信息接收机108接收由图3的消息信息发射机44发送的有关用户业务类型和数据率的消息信息,并将接收到的消息信息提供给CPU112。
CPU 112分析从消息信息接收机108提供的消息信息,并根据分析结果从帧分段/组合信息存储器110读取帧分段/组合信息。另外,CPU 112分析消息信息中所包含的交织信息,根据分析结果,将交织模式信号和参数值提供给快速解码器116中的交织器和去交织器,从而执行快速交织。此外,当接收数据为子帧时(实际上,接收到的数据为原始帧尺寸,但以子帧为单位进行编码),根据所读取的消息信息,CPU 112在快速解码之前输出比特帧分段控制信号,而在快速解码之后,CPU 112输出帧重组控制信号。这里,存储在帧分段/组合信息存储器110中的信息类似于存储于图3的帧分段/组合信息存储器48中的信息。
当接收数据为超帧时,CPU 112根据所读取的消息信息控制快速解码器,以对接收到的帧原样地解码,然后帧分段控制信号。
根据N比特帧分段控制信道,比特计数器106连贯地以N比特子帧为单位将从去复用器104输出的数据提供给帧缓冲器114。最初,帧缓冲器114中的开关126和132处于接通状态,而其他开关128和130最初处于关闭状态。
因此,从比特计数器106输出的计数过的数据比特最初存储于第一帧缓冲器(N-FB1)112中。当将从比特计数器106输出的N比特数据存储到N-FB1中之后,比特计数器106产生N比特计数终止信号。当检测到N比特计数终止信号时,CPU112关闭帧缓冲器114中的开关126和132,而接通其他开关130和128。然后,从比特计数器106输出的N比特数据存储在第二N帧缓冲器(N-FB2)124中。此时,由其结构与图2的快速解码器相同的快速解码器116对存储在N-FB1 112中的计数数据进行解码。
因此,在CPU 112的控制下,帧缓冲器114中的N-FB1 112和N-FB2 114另外接收从比特计数器106以N比特为单位输出的数据,并由快速解码器116对存储数据进行解码。当以子帧为单位对用户数据进行解码时,由受CPU112控制的帧重组器118将从快速解码器116输出的解码数据重组成原始长度的帧,然后将其通过源数据解码器120作为用户数据输出。
总之,广义地描述的快速解码器116接收由多个帧组成的超帧或由一帧分段成的多个子帧,对接收到的帧进行快速解码。当以子帧为单位对用户数据进行解码时,在CPU 112的控制下,根据有关帧尺寸和由构成子帧的帧的数目的信息或有关由输入帧分段成的子帧的数目及子帧尺寸的信息,帧重组器118将快速解码器116的输出重组成原始帧。
当以超帧为单位对用户数据进行解码时,在CPU 112的控制下,根据有关帧尺寸和构成超帧的帧的数目的信息,帧重组器118将快速解码器116的输出分段成原始帧。
根据本发明的另一发明,本发明的快速编码器还包括一方法,其中不需要比特计数器50及用于交织的缓冲器54和56。在帧组合操作中,数据比特被顺序地存入存储器中(即缓冲器54或56),以对要组合的帧数进行交织。数据比特被顺序地输出到快速编码器中的RSC1,其数量与未交织的组合帧尺寸相当。数据被输出到RSC2,其数量与组合帧尺寸数(它们根据由交织处理器产生的交织地址映射器的地址而交织)相当。
在另一示意性方法中,在帧分段操作中,输入数据比特被顺序地存入存储器中,以进行交织。数据比特被顺序地输出到快速解码器中的RSC1,其数量与分段的帧尺寸的尺寸相当。数据比特被交织到RSC2并输出,其数量与组合帧尺寸的尺寸相当。
因此,当输入数据帧太短时,图3的快速信道编码器和图6的快速信道解码器将输入数据帧组合成超帧,以便以超帧为单位对输入帧进行编码和解码,而当输入帧太长时,将输入帧分段成各子帧,以便以子帧为单位对输入帧进行编码和解码,从而提高发送效率。
如上所述,当输入数据帧极长或极短时,本发明的实施例将输入帧分段/组合成适当长度的子/超帧,然后对该子/超帧进行编码和解码。以这种方式,可以减少所需计算量和解码器中所需的存储器容量,而同时还保证了快速码编码器的性能。
尽管已参照特定优选实施例对本发明进行了表示和描述,但应理解的是,本技术领域内的技术人员可在不背离由所附权利要求限定的本发明宗旨和范围的情况下进行各种形式和细节上的修改。

Claims (24)

1.一种移动通信系统,包括:
处理器,用于根据输入数据帧的尺寸确定可从一个输入数据帧产生的子帧的数目和尺寸;
编码器,用于根据所述确定的子帧的尺寸对输入数据帧单独进行编码,其中所述编码器包括:
第一分支编码器,用于对子帧的数据进行编码;
交织器,用于对子帧的数据进行交织;及
第二分支编码器,与所述交织器相连,用于对交织过的子帧的数据进行编码。
2.如权利要求1所述的移动通信系统,其中所述交织器包括交织地址映射器,用于对所述子帧的数据进行交织。
3.如权利要求1所述的移动通信系统,还包括复用器,用于复用所述第一和第二分支编码器的各输出。
4.如权利要求1所述的移动通信系统,还包括信道交织器,用于对编码过的数据帧进行交织,其中,所述编码过的数据帧是由用于所述输入数据帧的所述编码器的级联输出构成的。
5.如权利要求1所述的移动通信系统,其中当输入帧数据的尺寸为20480个比特时,所述处理器确定对所述输入数据帧进行分段。
6.如权利要求1所述的移动通信系统,其中由可允许延时确定子帧的数目和尺寸。
7.如权利要求1所述的移动通信系统,其中分段的子帧的数目和尺寸由可允许差错率确定。
8.如权利要求1所述的移动通信系统,其中由接收机存储器尺寸确定子帧的数目和尺寸。
9.如权利要求1所述的移动通信系统,其中所述各子帧的尺寸全部相同。
10.一种用于移动通信系统的信道编码方法,包括如下步骤:
当输入数据帧的尺寸大于预定值时,确定可从一个输入数据帧产生的子帧的数目和尺寸;
将输入帧分段成所确定数目的子帧;
对各子帧进行编码,以便以子帧为单位对输入帧进行编码;及
对子帧单独进行编码,其中编码方法包括下述步骤:
对子帧的数据进行第一编码,以对输入数据进行编码;
对子帧的数据进行交织,以产生交织过的子帧;及
对交织过的子帧的数据进行第二编码。
11.如权利要求10所述的信道编码方法,还包括步骤:
通过级联用于输入数据帧的编码器的输出来构成编码的输入数据帧;和
对编码的输入数据帧进行信道交织。
12.如权利要求10所述的信道编码方法,其中当输入帧数据的尺寸大于20480个比特时,对所述输入数据帧进行分段。
13.如权利要求10所述的信道编码方法,其中所述分段的子帧的数目和尺寸是由可允许延时确定的。
14.如权利要求10所述的信道编码方法,其中所述分段的子帧的数目和尺寸是由差错率确定的。
15.如权利要求10所述的信道编码方法,其中由接收机存储器尺寸确定子帧的数目和尺寸。
16.如权利要求10所述的信道编码方法,其中所述各子帧的尺寸全部相同。
17.一种移动通信系统,包括:
解码器,用于将所接收到的包括多个子帧单元的数据帧分段成多个子帧,对所述分段的子帧单独进行解码;及
帧重组器,用于根据有关子帧的消息信息,将解码器的输出重组成原始输入数据帧。
18.如权利要求17所述的移动通信系统,还包括处理器,用于在接收有关子帧的数目和尺寸的消息信息时,确定子帧数和尺寸,并将确定的数目和尺寸信息提供给帧重组器。
19.如权利要求17所述的移动通信系统,所述消息信息是在呼叫建立期间接收的。
20.一种用于移动通信系统的信道解码方法,包括如下步骤:
根据所接收到的消息信息,将接收到的数据帧分段成多个子帧;
单独地对所述子帧进行解码;根据所述有关子帧数的消息信息;和
将解码器的数据组合成接收数据帧。
21.一种其快速编码器输入数据帧的尺寸可变的移动通信系统,包括:
处理器,用于当输入数据帧的尺寸大于预定值时,确定对一个输入数据帧进行分段,以组成多个子帧;
编码器,用于对各子帧单独进行编码,其中所述编码器包括:
第一分支编码器,用于对子帧的数据进行编码;
交织器,用于对子帧的数据进行交织;
第二分支编码器,用于对交织器的输出进行编码;和
信道交织器,用于交织编码的数据帧,其中,编码的数据帧是由用于输入数据帧的快速编码器的级联输出构成的。
22.如权利要求21所述的移动通信系统,其中所述预定值是20480比特。
23.一种用于其快速编码器输入数据帧的尺寸可变的移动通信系统的信道编码方法,包括下述步骤:
将输入到快速编码器的输入数据帧的比特数与预定值相比较;
如果所述比特数大于所述预定值,则确定将输入数据帧分段成多个子帧;
对从所述输入数据帧分段出的各子帧进行快速编码。
24.如权利要求23所述的信道编码方法,其中所述预定值是20480比特。
CN99800417A 1998-03-31 1999-03-31 根据业务质量处理帧数据的快速编码/解码装置和方法 Expired - Lifetime CN1121101C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1998/11380 1998-03-31
KR19980011380 1998-03-31

Related Child Applications (1)

Application Number Title Priority Date Filing Date
CNB031076645A Division CN100352167C (zh) 1998-03-31 1999-03-31 根据业务质量处理帧数据的快速编码/解码装置和方法

Publications (2)

Publication Number Publication Date
CN1269084A CN1269084A (zh) 2000-10-04
CN1121101C true CN1121101C (zh) 2003-09-10

Family

ID=19535682

Family Applications (2)

Application Number Title Priority Date Filing Date
CN99800417A Expired - Lifetime CN1121101C (zh) 1998-03-31 1999-03-31 根据业务质量处理帧数据的快速编码/解码装置和方法
CNB031076645A Expired - Lifetime CN100352167C (zh) 1998-03-31 1999-03-31 根据业务质量处理帧数据的快速编码/解码装置和方法

Family Applications After (1)

Application Number Title Priority Date Filing Date
CNB031076645A Expired - Lifetime CN100352167C (zh) 1998-03-31 1999-03-31 根据业务质量处理帧数据的快速编码/解码装置和方法

Country Status (11)

Country Link
US (2) US6920602B1 (zh)
EP (3) EP1367748B1 (zh)
JP (1) JP3343574B2 (zh)
KR (1) KR100299132B1 (zh)
CN (2) CN1121101C (zh)
AU (1) AU722598B2 (zh)
BR (1) BRPI9906335B1 (zh)
CA (1) CA2291109C (zh)
DE (3) DE69912075T2 (zh)
RU (1) RU2210185C2 (zh)
WO (1) WO1999050963A2 (zh)

Families Citing this family (52)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CA2298919C (en) * 1999-02-19 2006-04-18 Ntt Mobile Communications Network Inc. Interleaving and turbo encoding using prime number permutations
US6754290B1 (en) * 1999-03-31 2004-06-22 Qualcomm Incorporated Highly parallel map decoder
FI106758B (fi) * 1999-04-16 2001-03-30 Nokia Networks Oy Segmentointimekanismi lohkoenkooderia varten
FI109072B (fi) 1999-06-16 2002-05-15 Nokia Corp Menetelmä ja järjestely kanavakoodaus- ja lomitusmenettelyn valitsemiseksi eräissä pakettidatayhteyksissä
KR100353859B1 (ko) * 1999-10-18 2002-09-26 주식회사 케이티 터보 복호화 장치의 반복복호 제어기 및 그 방법
JP2003516670A (ja) * 1999-12-10 2003-05-13 モサイド・テクノロジーズ・インコーポレイテッド 最長一致アドレスルックアップのための方法および装置
FR2804260B1 (fr) * 2000-01-21 2002-10-18 Mitsubishi Electric Inf Tech Procede de transmission numerique de type a codage correcteur d'erreurs
DE60026866D1 (de) 2000-05-17 2006-05-11 Symstream Technology Holdings Opd (octave pulse data) - verfahren und vorrichtung
FR2822316B1 (fr) * 2001-03-19 2003-05-02 Mitsubishi Electric Inf Tech Procede d'optimisation, sous contrainte de ressoureces, de la taille de blocs de donnees codees
TWI275260B (en) 2001-04-16 2007-03-01 Interdigital Tech Corp Circuits for use in and for determining an address for bits prior to rate matching using an address of bits after rate matching
KR100413969B1 (ko) * 2001-12-26 2004-01-07 한국전자통신연구원 기저대역 물리채널 형성 장치 및 그 방법과 그를 이용한무선통신 기지국 변조 시스템 및 그의 동작 방법
JP4198921B2 (ja) 2002-02-28 2008-12-17 株式会社エヌ・ティ・ティ・ドコモ 適応無線パラメータ制御方法、QoS制御装置、基地局及び無線通信システム
AU2003222285A1 (en) * 2002-03-15 2003-09-29 Andrew Corp. Antenna interface protocol
US7250939B2 (en) 2002-03-19 2007-07-31 Aol Llc Display motion multiplier
US7177658B2 (en) * 2002-05-06 2007-02-13 Qualcomm, Incorporated Multi-media broadcast and multicast service (MBMS) in a wireless communications system
KR100880630B1 (ko) * 2002-09-11 2009-01-30 엘지전자 주식회사 통신 시스템에서의 전송 체인 및 그를 이용한 물리 채널포맷 전송 방법 및 검출 방법
US7787497B1 (en) * 2003-03-03 2010-08-31 Cisco Technology, Inc. System for grouping attributes in packets in a radius protocol
EP1501198A1 (en) 2003-07-24 2005-01-26 Matsushita Electric Industrial Co., Ltd. A method, an encoder and communication device for individually encoding code block segments
US8694869B2 (en) 2003-08-21 2014-04-08 QUALCIMM Incorporated Methods for forward error correction coding above a radio link control layer and related apparatus
US7436829B2 (en) * 2004-03-30 2008-10-14 Intel Corporation Methods and apparatus for reconfiguring packets to have varying sizes and latencies
US7953114B2 (en) 2004-08-06 2011-05-31 Ipeak Networks Incorporated System and method for achieving accelerated throughput
US8009696B2 (en) 2004-08-06 2011-08-30 Ipeak Networks Incorporated System and method for achieving accelerated throughput
KR101131323B1 (ko) 2004-11-30 2012-04-04 삼성전자주식회사 이동통신 시스템에서 채널 인터리빙 장치 및 방법
EP1821441A4 (en) * 2004-12-10 2011-03-02 Fujitsu Ltd SENDING DEVICE, RECEPTION DEVICE AND SENDING / RECEIVING METHOD THEREFOR
US8693540B2 (en) 2005-03-10 2014-04-08 Qualcomm Incorporated Method and apparatus of temporal error concealment for P-frame
US7925955B2 (en) 2005-03-10 2011-04-12 Qualcomm Incorporated Transmit driver in communication system
ATE456256T1 (de) 2005-03-10 2010-02-15 Qualcomm Inc Decoder-architektur für optimiertes fehlermanagement in multimedia-strömen
US7720017B2 (en) 2005-03-11 2010-05-18 Qualcomm Incorporated Parallel turbo decoders with multiplexed output
KR100651847B1 (ko) * 2005-09-05 2006-12-01 엘지전자 주식회사 다중 순환 부호화를 이용한 터보 부호의 부호화/복호 장치및 방법
EP1786109A1 (en) * 2005-11-15 2007-05-16 STMicroelectronics N.V. Block encoding and decoding method and apparatus, with controllable decoding latency
US20070121638A1 (en) * 2005-11-30 2007-05-31 Szczebak Edward J Jr Method and system of communicating superframe data
JP4930512B2 (ja) * 2006-09-29 2012-05-16 富士通株式会社 無線通信システム、送信装置および受信装置
JP2010508790A (ja) * 2006-11-01 2010-03-18 クゥアルコム・インコーポレイテッド 高データレートのためのターボインターリーバ
KR100886903B1 (ko) 2006-12-06 2009-03-09 한국전자통신연구원 위성 송수신 시스템에서 효과적인 신호 송수신을 위한적응형 부호 변조 시스템 및 방법
US8379738B2 (en) 2007-03-16 2013-02-19 Samsung Electronics Co., Ltd. Methods and apparatus to improve performance and enable fast decoding of transmissions with multiple code blocks
US8024637B2 (en) * 2007-04-02 2011-09-20 Broadcom Corporation Super block error correction code (ECC) adaptable to communication systems including hard disk drives (HDDs) and other memory storage devices
CN101325467B (zh) * 2007-06-14 2011-04-06 杭州华三通信技术有限公司 一种发送和接收以太网数据的方法及设备
US8386878B2 (en) 2007-07-12 2013-02-26 Samsung Electronics Co., Ltd. Methods and apparatus to compute CRC for multiple code blocks
US7929625B2 (en) * 2007-09-20 2011-04-19 Telefonaktiebolaget Lm Ericsson (Publ) Quality of service based antenna mapping for multiple-input multiple-output communication systems
US20110047434A1 (en) * 2008-04-28 2011-02-24 Qualcomm Incorporated Wireless communication of turbo coded atsc m/h data with time diversity
US8982832B2 (en) * 2008-04-28 2015-03-17 Qualcomm Incorporated Wireless communication of turbo coded data with time diversity
CN101674092B (zh) * 2009-09-28 2012-12-05 北京海尔集成电路设计有限公司 一种支持数据帧长无缝变化的解交织器及其方法
US8738582B2 (en) * 2010-12-27 2014-05-27 Amplidata Nv Distributed object storage system comprising performance optimizations
US8831041B2 (en) * 2011-06-27 2014-09-09 Citrix Systems, Inc. Prioritizing highly compressed traffic to provide a predetermined quality of service
US20130028269A1 (en) * 2011-07-28 2013-01-31 Limberg Allen Leroy DTV systems employing parallel concatenated coding in COFDM transmissions for iterative diversity reception
US8856609B2 (en) * 2011-11-21 2014-10-07 Broadcom Corporation Accelerated cyclical redundancy check
US8774324B2 (en) * 2011-12-14 2014-07-08 Xilinx, Inc. Systems and methods for changing decoding parameters in a communication system
JP5932346B2 (ja) * 2012-01-18 2016-06-08 ルネサスエレクトロニクス株式会社 半導体装置、それを用いた無線通信端末及び回路間通信システム
RU2583715C2 (ru) * 2013-06-03 2016-05-10 Открытое акционерное общество "Научно-исследовательский институт "Кулон" Цифровой модем информационной радиолинии цм ирл
CN103975551B (zh) * 2014-03-11 2018-03-06 华为技术有限公司 端到端的网络QoS控制系统、通信设备和端到端的网络QoS控制方法
CN106446405B (zh) * 2016-09-23 2018-12-18 北京大学深圳研究生院 一种集成电路器件神经网络建模样本选择方法及装置
CN111294147B (zh) * 2019-04-25 2023-01-31 北京紫光展锐通信技术有限公司 Dmr系统的编码方法及装置、存储介质、数字对讲机

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2236454A (en) * 1989-09-01 1991-04-03 Philips Electronic Associated Communications system for radio telephones
FR2675971B1 (fr) * 1991-04-23 1993-08-06 France Telecom Procede de codage correcteur d'erreurs a au moins deux codages convolutifs systematiques en parallele, procede de decodage iteratif, module de decodage et decodeur correspondants.
JPH0548638A (ja) * 1991-08-15 1993-02-26 Fujitsu Ltd Atm網におけるエンド・エンド間輻輳対処制御処理方式
US5307351A (en) * 1991-08-26 1994-04-26 Universal Data Systems, Inc. Data communication apparatus for adjusting frame length and method of operating same
JP2847013B2 (ja) 1992-05-28 1999-01-13 ローム株式会社 液晶表示デバイス
US5603081A (en) 1993-11-01 1997-02-11 Telefonaktiebolaget Lm Ericsson Method for communicating in a wireless communication system
FR2698744B1 (fr) * 1992-11-30 1995-01-13 Alcatel Radiotelephone Procédé d'ajustement optimal de trames de paroles et station d'émission/réception de base mettant en Óoeuvre ce procédé.
JPH06350575A (ja) 1993-06-11 1994-12-22 Fujitsu Ltd 移動通信用のデータ通信プロトコル
US5442646A (en) * 1994-02-01 1995-08-15 The Mitre Corporation Subcarrier communication system
JPH07254862A (ja) 1994-03-15 1995-10-03 Sony Corp インターリーブ回路およびディインターリーブ回路
JPH08237146A (ja) 1995-02-23 1996-09-13 Mitsubishi Electric Corp インタリーブ装置及びインタリーブ方法、デインタリーブ装置及びデインタリーブ方法、送信装置、受信装置及び受信方法
JP2765622B2 (ja) 1995-08-23 1998-06-18 日本電気株式会社 選択シリコンエピタキシャル膜の成長方法
JPH09298526A (ja) 1996-03-07 1997-11-18 Kokusai Denshin Denwa Co Ltd <Kdd> データ通信における誤り制御方法及び装置
US5721745A (en) 1996-04-19 1998-02-24 General Electric Company Parallel concatenated tail-biting convolutional code and decoder therefor
US6031826A (en) * 1996-08-27 2000-02-29 Ericsson Inc. Fast associated control channel technique for satellite communications
US5943371A (en) * 1997-03-24 1999-08-24 Delco Electronics Corporation Memory efficient time de-interleave, de-puncture and viterbi decoder circuitry
US5936972A (en) * 1997-06-18 1999-08-10 Motorola, Inc. Syndrome-based channel quality or message structure determiner
KR19990012821A (ko) * 1997-07-31 1999-02-25 홍성용 전자기파 흡수체 조성물과 이의 제조 방법, 전자기파 흡수용도료 조성물과 이의 제조 방법 및 이의 도포 방법
US5991454A (en) * 1997-10-06 1999-11-23 Lockheed Martin Coporation Data compression for TDOA/DD location system
US6088387A (en) * 1997-12-31 2000-07-11 At&T Corp. Multi-channel parallel/serial concatenated convolutional codes and trellis coded modulation encoder/decoder
US6370669B1 (en) * 1998-01-23 2002-04-09 Hughes Electronics Corporation Sets of rate-compatible universal turbo codes nearly optimized over various rates and interleaver sizes

Also Published As

Publication number Publication date
WO1999050963A2 (en) 1999-10-07
EP1337063A3 (en) 2003-08-27
DE69912075D1 (de) 2003-11-20
AU3056899A (en) 1999-10-18
KR100299132B1 (ko) 2001-10-29
CA2291109C (en) 2006-08-08
RU2210185C2 (ru) 2003-08-10
CA2291109A1 (en) 1999-10-07
EP1367748B1 (en) 2009-07-22
EP1367748A3 (en) 2004-01-14
US20030188249A1 (en) 2003-10-02
CN1449121A (zh) 2003-10-15
WO1999050963A3 (en) 2000-04-06
CN1269084A (zh) 2000-10-04
EP1005726A2 (en) 2000-06-07
DE69941164D1 (de) 2009-09-03
AU722598B2 (en) 2000-08-10
DE69912075T2 (de) 2004-05-19
JP2001510007A (ja) 2001-07-24
EP1337063A2 (en) 2003-08-20
US6928604B2 (en) 2005-08-09
CN100352167C (zh) 2007-11-28
KR19990078446A (ko) 1999-10-25
EP1367748A2 (en) 2003-12-03
BRPI9906335B1 (pt) 2015-08-25
DE69939881D1 (de) 2008-12-18
BR9906335A (pt) 2000-09-19
US6920602B1 (en) 2005-07-19
JP3343574B2 (ja) 2002-11-11
EP1337063B1 (en) 2008-11-05
EP1005726B1 (en) 2003-10-15

Similar Documents

Publication Publication Date Title
CN1121101C (zh) 根据业务质量处理帧数据的快速编码/解码装置和方法
CN1153355C (zh) 信道编码/解码设备和方法
US7668188B2 (en) Method and system for HSDPA bit level processor engine
CA2406043C (en) Apparatus and method for generating and decoding codes in a communication system
EP1435134B1 (en) Method and system for reduction of decoding complexity in a communication system
EP1911165A1 (en) Methods of channel coding for communication systems
EP1356597A2 (en) Scaling of demodulated data in an interleaver memory
JP2005073266A (ja) 移動通信システムにおける送/受信装置及び方法
US7505535B2 (en) Method and apparatus for controlling turbo decoder input
CN1808958A (zh) 自适应调制方法以及编码率控制方法
KR100377939B1 (ko) 이동통신시스템에서서브프레임전송을위한프레임구성장치및방법

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CX01 Expiry of patent term
CX01 Expiry of patent term

Granted publication date: 20030910