CN111986622A - 驱动电路及其驱动方法、显示装置 - Google Patents

驱动电路及其驱动方法、显示装置 Download PDF

Info

Publication number
CN111986622A
CN111986622A CN202010879262.5A CN202010879262A CN111986622A CN 111986622 A CN111986622 A CN 111986622A CN 202010879262 A CN202010879262 A CN 202010879262A CN 111986622 A CN111986622 A CN 111986622A
Authority
CN
China
Prior art keywords
switch
state
transistor
driving
light emitting
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010879262.5A
Other languages
English (en)
Other versions
CN111986622B (zh
Inventor
曹海明
管延庆
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Technology Co Ltd
Priority to CN202010879262.5A priority Critical patent/CN111986622B/zh
Priority to US17/260,994 priority patent/US20230274688A1/en
Priority to PCT/CN2020/114817 priority patent/WO2022041330A1/zh
Publication of CN111986622A publication Critical patent/CN111986622A/zh
Application granted granted Critical
Publication of CN111986622B publication Critical patent/CN111986622B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0819Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0861Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0262The addressing of the pixel, in a display other than an active matrix LCD, involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependent on signals of two data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/06Details of flat display driving waveforms
    • G09G2310/061Details of flat display driving waveforms for resetting or blanking
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0209Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display
    • G09G2320/0214Crosstalk reduction, i.e. to reduce direct or indirect influences of signals directed to a certain pixel of the displayed image on other pixels of said image, inclusive of influences affecting pixels in different frames or fields or sub-images which constitute a same image, e.g. left and right images of a stereoscopic display with crosstalk due to leakage current of pixel switch in active matrix panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0233Improving the luminance or brightness uniformity across the screen
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2330/00Aspects of power supply; Aspects of display protection and defect management
    • G09G2330/02Details of power systems and of start or stop of display operation
    • G09G2330/021Power management, e.g. power saving

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请提供一种驱动电路及其驱动方法、显示装置,通过使与驱动晶体管的栅极连接的第一开关在前一帧处于第一状态,且在当前帧处于第二状态;与第一开关串联的第二开关在前一帧处于第二状态,且在当前帧处于第一状态,第一状态为导通和截止切换状态以及持续导通状态中的一者,第二状态为导通和截止切换状态以及持续导通状态中的另一者,以使得第一开关和第二开关在前一帧累积的偏应力与当前帧累积的偏应力相反,避免第一开关和第二开关的阈值电压漂移,增加第一开关和第二开关的稳定性,避免稳定性不佳导致驱动晶体管的栅极漏电导致低频显示失效问题。且第一开关和第二开关交替地处于导通和截止切换状态避免写入至驱动晶体管的栅极的信号出现串扰。

Description

驱动电路及其驱动方法、显示装置
技术领域
本申请涉及显示技术领域,尤其涉及一种驱动电路及其驱动方法、显示装置。
背景技术
随着显示技术的发展,用户对于显示的要求越来越高,显示要求能够满足画质更流畅的高频动态画面显示的同时,还要满足普通显示的低功耗需求,响应于高频显示和普通显示的需求,动态帧频技术应运而生。对于同时满足超低频(频率:1Hz-5Hz)及超高频(频率:120Hz-360Hz)的显示面板,显示区的像素电路需要具有充电能力强以及画面维持能力强的特点,其中,充电能力强是指像素电路在高频状态时每行充电时间极短,画面维持能力强是指在低频状态时每帧的时间延长。传统的非晶硅技术、低温多晶硅技术以及金属氧化物技术均无法同时满足超低频及超高频显示的要求。
低温多晶硅金属氧化物(Low Temperature Polycrystalline Oxide,LTPO)技术结合了低温多晶硅(Low Temperature Poly-silicon,简称LTPS)及氧化铟镓锌(IndiumGallium Zinc Oxide,简称IGZO)两种技术的优点,使显示面板同时具有强驱动能力和低功耗的特点,其已成为显示领域炙手可热的技术。目前,逐渐将低温多晶硅金属氧化物技术应用扩展至低频及高频显示领域,其中,对于低频显示的像素电路设计,通常利用金属氧化物晶体管具有超低关态漏电流的特点,使与驱动晶体管的栅极连接的晶体管具有金属氧化物有源层,以实现低频状态时驱动晶体管的栅极的电压准位保持的目的。然而,由于金属氧化物晶体管自身的负向偏压应力表现较差,与驱动晶体管的栅极连接且具有金属氧化物有源层的晶体管通常处于关态,处于关态的具有金属氧化物有源层的晶体管受负向偏压应力的作用导致具有金属氧化物有源层的晶体管的阈值电压负向漂移,阈值电压负向漂移容易导致驱动晶体管的栅极漏电,最终导致低频显示失效。
因此,有必要提出一种技术方案以解决金属氧化物晶体管处于关态时受负向偏压应力作用使得阈值电压负向漂移导致驱动晶体管的栅极漏电使得低频显示失效的问题。
发明内容
本申请的目的在于提供一种驱动电路及其驱动方法、显示装置,以解决金属氧化物晶体管处于关态时受负向偏压应力作用使得阈值电压负向漂移导致驱动晶体管的栅极漏电使得低频显示失效的问题。
为实现上述目的,本申请提供一种驱动电路,所述驱动电路包括:
发光二极管;
驱动晶体管,所述驱动晶体管与所述发光二极管电性连接,用于向所述发光二极管提供驱动电流;
第一开关,所述第一开关与所述驱动晶体管的栅极连接,在前一帧处于第一状态,且在当前帧处于第二状态;以及
第二开关,所述第一开关连接于所述驱动晶体管的栅极和所述第二开关之间,在所述前一帧处于所述第二状态,且在所述当前帧处于所述第一状态;
所述第一状态为导通和截止切换状态、持续导通状态中的一者,所述第二状态为导通和截止切换状态、持续导通状态中的另一者。
在上述驱动电路中,所述第一开关和所述第二开关均包括具有金属氧化物有源层的晶体管。
在上述驱动电路中,所述驱动电路还包括:
第一初始化开关,所述第一初始化开关与所述发光二极管的阳极连接,在所述前一帧处于所述第一状态,且在所述当前帧处于所述第二状态;以及
第二初始化开关,所述第二初始化开关连接于初始化信号线和所述第一初始化开关之间,所述第一初始化开关连接于所述第二初始化开关和所述发光二极管的阳极之间,在所述前一帧处于所述第二状态,且在所述当前帧处于所述第一状态。
在上述驱动电路中,所述第一初始化开关和第二初始化开关均包括具有金属氧化物有源层的晶体管。
在上述驱动电路中,所述驱动电路还包括电容器,所述电容器的一端连接所述驱动晶体管的栅极,所述电容器的另一端连接所述发光二极管的阳极和所述第一初始化开关。
在上述驱动电路中,所述驱动电路还包括:
第一写入开关,所述第一写入开关连接所述驱动晶体管的源极或漏极中的一者,在所述前一帧处于所述第一状态,且在所述当前帧处于所述第二状态;以及
第二写入开关,所述第二写入开关连接于所述第一写入开关和数据线之间,所述第一写入开关连接于所述第二写入开关和所述驱动晶体管的源极或漏极中的一者之间,在所述前一帧处于所述第二状态,且在所述当前帧处于所述第一状态。
在上述驱动电路中,所述第一写入开关和所述第二写入开关均包括具有金属氧化物有源层的晶体管。
在上述驱动电路中,所述第二开关连接于所述第一开关和所述驱动晶体管的源极和漏极中的另一者之间。
在上述驱动电路中,所述驱动电路还包括:
第一发光控制晶体管,所述第一发光控制晶体管连接于所述驱动晶体管的源极和漏极中的一者和所述发光二极管的阳极之间;
第二发光控制晶体管,所述第二发光控制晶体管连接于所述驱动晶体管的源极和漏极中的另一者和电源信号线之间。
在上述驱动电路中,所述驱动晶体管、所述第一发光控制晶体管以及所述第二发光控制晶体管均为具有多晶硅有源层的晶体管。
在上述驱动电路中,所述第二开关连接于数据线和所述第一开关之间。
在上述驱动电路中,所述导通和截止切换状态包括导通状态和截止状态,所述导通和截止切换状态中所述导通状态对应的时长小于所述截止状态对应的时长。
一种上述驱动电路的驱动方法,所述方法包括如下步骤:
在前一帧,所述第一开关处于所述第一状态,所述第二开关处于所述第二状态;
在当前帧,所述第一开关处于所述第二状态,所述第一开关处于所述第一状态。
一种显示装置,所述显示装置包括上述驱动电路。
有益效果:本申请提供一种驱动电路及其驱动方法、显示装置,通过使与驱动晶体管的栅极连接的第一开关在前一帧处于第一状态,且在当前帧处于第二状态;与第一开关串联的第二开关在前一帧处于第二状态,且在当前帧处于第一状态;第一状态为导通和截止切换状态以及持续导通状态中的一者,第二状态为导通和截止切换状态以及持续导通状态中的另一者,以使得第一开关和第二开关均交替经受在导通和截止切换状态中由于通常处于截止状态时产生的负向偏应力和在持续导通时产生的正向偏应力,利用金属氧化物晶体管在受负向偏应力作用后施加正向偏应力或者受正向偏应力作用后施加负向偏应力时,金属氧化物晶体管的阈值电压会恢复的特点,避免第一开关和第二开关的阈值电压漂移,增加第一开关和第二开关的稳定性,避免稳定性不佳导致驱动晶体管的栅极漏电导致低频显示失效问题,解决传统技术中与驱动晶体管的栅极连接的晶体管通常处于关态导致阈值电压负向漂移引起驱动晶体管的栅极漏电导致低频显示失效的问题。另外,第一开关和第二开关交替地处于导通和截止切换状态能避免写入至驱动晶体管的栅极的信号出现串扰。
附图说明
图1A为本申请第一实施例驱动电路的等效电路图;
图1B为本申请第一实施例驱动电路的等效电路图对应的时序图;
图2A为对比例1的驱动电路的等效电路图;
图2B为对比例1的驱动电路的等效电路图对应的时序图;
图3A为本申请第二实施例驱动电路的等效电路图;
图3B为本申请第二实施例驱动电路的等效电路图对应的时序图;
图4A为本申请第三实施例驱动电路的等效电路图;
图4B为本申请第三实施例驱动电路的等效电路图对应的时序图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请提供一种显示装置,显示装置可以包括有机发光二极管显示面板,其中,有机发光二极管显示面板包括多个有机发光二极管。显示装置也可以包括以微型发光二极管(Micro-LED)作为显示像素的显示面板,其中,微型发光二极管为尺寸小于或等于50微米的无机发光二极管。显示装置也可以包括以次毫米发光二极管(Mini-LED)作为发光单元的背光模组,其中,次毫米发光二极管为尺寸在50微米-200微米的无机发光二极管。
为了使显示装置发光以进行显示。显示装置包括多个阵列排布的驱动电路。驱动电路包括发光二极管以及驱动晶体管,驱动晶体管与发光二极管电性连接,驱动晶体管用于向发光二极管提供驱动电流。驱动晶体管驱动发光二极管发光过程中,驱动晶体管的栅极的电位稳定有利于提高发光二极管的发光效果,特别是低频显示过程中,要求驱动晶体管的栅极的电位稳定维持较长时间,以使得发光二极管稳定的发光。
驱动电路可以应用于有机发光二极管显示面板以及以微型发光二极管作为显示像素的显示面板,可以通过控制驱动电流的大小(脉冲幅度调制)或者发光二极管接收驱动电流的时长(脉冲宽度调制)以控制发光二极管发出的光对应的灰阶,以使显示装置显示不同的灰阶。驱动电路也可以应用于以次毫米发光二极管作为背光发光单元的背光模组,通过控制驱动电流的大小和驱动电流的驱动时长,以控制背光模组发出的背光的亮度,通过分区控制次毫米发光二极管的亮度,以分区调控背光源的亮度从而实现提高显示对比度以及降低功耗的作用。
为了便于描述本申请的技术方案,以下以驱动电路应用于显示面板以实现显示发光为例进行说明。
请参阅图1A,其为本申请第一实施例驱动电路的等效电路图。驱动电路包括驱动晶体管T1、第一开关T2A、第二开关T2B、电容器Cst以及发光二极管LED。
发光二极管LED包括阳极以及阴极,发光二极管LED的阴极与第一电源信号线VSS连接,发光二极管LED的阳极与驱动晶体管T1的源极连接。发光二极管LED用于接收驱动电流以发光。第一电源信号线VSS输入第一电源信号。发光二极管LED选自有机发光二极管、微型发光二极管以及次毫米发光二极管中的任意一种。具体地,发光二极管LED为有机发光二极管。
驱动晶体管T1具有低温多晶硅有源层。驱动晶体管为N型晶体管。驱动晶体管T1的栅极与第一开关T2A以及电容器C的第一端连接,驱动晶体管T1的源极与电容器C的第二端以及发光二极管LED的阳极连接,驱动晶体管T1的漏极与第二电源信号线VDD连接。第二电源信号线VDD用于输入第二电源信号。导通的驱动晶体管T1输出驱动电流至发光二极管LED的阳极。在其他实施例中,驱动晶体管T1也可以为P型晶体管。
电容器Cst的一端连接驱动晶体管T1的栅极,电容器Cst的另一端连接发光二极管LED的阳极。电容器Cst用于维持驱动晶体管T1的栅极的电压,以保证发光二极管LED在一帧的时间发光。
第一开关T2A与驱动晶体管T1的栅极连接,第一开关T2A连接于驱动晶体管T1的栅极和第二开关T2B之间。第二开关T2B连接于数据线DATA和第一开关T2A之间。第一开关T2A和第二开关T2B作为一个整体共同控制数据线DATA输入的数据信号是否写入至驱动晶体管T1的栅极。
第一开关T2A和第二开关T2B均包括具有金属氧化物有源层的晶体管,且均为N型晶体管。第一开关T2A的源极与驱动晶体管T1的栅极连接,第一开关T2A的漏极与第二开关T2B的源极连接,第一开关T2A的栅极与第一扫描信号线SCAN1连接。第二开关T2B的栅极与第二扫描信号线SCAN2连接,第二开关T2B的源极与第一开关T2A的漏极连接,第二开关T2B的漏极与数据线DATA连接。
第一开关T2A和第二开关T2B均包括具有金属氧化物有源层的晶体管,使得驱动晶体管T1驱动发光二极管LED发光的过程中,第一开关T2A和第二开关T2B均具有较低的关态漏电流,避免驱动晶体管T1驱动发光二极管LED发光过程中驱动晶体管T1的栅极的电位变化导致发光二极管LED出现非正常显示。
第一开关T2A在前一帧F1处于第一状态,且在当前帧F2处于第二状态;第二开关T2B在前一帧F1处于第二状态,且在当前帧F2处于第一状态。第一状态为导通和截止切换状态、持续导通状态中的一种,第二状态为导通和截止切换状态、持续导通状态中的另一种。前一帧F1和当前帧F2的时长相同。第一开关T2A和第二开关2B中的一者在同一帧处于导通和截止切换状态,另一者处于持续导通状态,以控制该帧数据信号是否写入至驱动晶体管T1的栅极。
第一开关T2A在一帧处于导通和截止切换状态时,第一开关T2A在一帧的部分时间处于导通状态,且在一帧的部分时间处于截止状态,第一开关T2A在导通状态和截止状态之间切换。由于数据线DATA输入的数据信号写入至驱动晶体管T1的栅极的时间较短,使得第一开关T2A在导通和截止切换状态中导通的时间较短。例如一帧的时长为16667微秒(1/60s),总共有2433行的驱动电路,每一行驱动电路导通的时长为6.85微秒,即扫描频率为60Hz时,一帧时长(16667微秒)中,对应第一开关T2A和第二开关T2B同时导通以写入数据信号的时间为6.85微秒,剩余大部分时间第一开关T2A均处于截止状态。第一开关T2A在持续导通状态时,第一开关T2A一直处于导通状态。第二开关T2B在导通和截止切换状态、持续导通状态与第一开关T2A相同,此处不作详述。
金属氧化物晶体管在截止状态时受负向偏应力,金属氧化物晶体管在导通状态时受正向偏应力。由于一帧时间处于导通和截止切换状态时,第一开关T2A和第二开关T2B导通状态对应的时长小于截止状态对应的时长,导致第一开关T2A和第二开关T2B在一帧时间受负向偏应力的时间较长,第一开关T2A和第二开关T2B的阈值电压在一帧时间处于导通和截止切换状态时发生负向漂移。通过第一开关T2A和第二开关T2B在另一帧时间处于持续导通状态,以使得第一开关T2A和第二开关T2B在另一帧时间受正向偏应力的作用。第一开关T2A在一帧时间受负向偏应力和在另一帧时间受正向偏应力的时间接近,避免第一开关T2A的阈值电压发生漂移。第二开关T2B在一帧时间受负向偏应力和另一帧受正向偏应力的时间接近,避免第二开关T2B的阈值电压发生漂移。因此,第一开关T2A和第二开关T2B具有良好的稳定性,避免第一开关T2A和第二开关T2B的阈值电压负向漂移导致驱动晶体管的栅极漏电,从而避免低频显示失效,有利于实现更高稳定性、更低功耗以及更好视角体验。
具体地,第一开关T2A在前一帧处于持续导通状态,在当前帧处于导通和截止切换状态;第二开关T2B在前一帧处于导通和截止切换状态,在当前帧处于持续导通状态,以避免第一开关T2A和第二开关T2B的阈值电压发生漂移。且第一开关T2A和第二开关T2B中的一者分别在前一帧和当前帧中作为开关使用,避免写入至驱动晶体管的栅极的数据信号发生串扰。
请参阅图1B,其为本申请第一实施例驱动电路的等效电路图对应的时序图。在前一帧,第一开关T2A处于第一状态,第二开关T2B处于第二状态;在当前帧,第一开关T2A处于第二状态,第二开关T2B处于第一状态。
在本实施例中,在前一帧F1,第一扫描信号线SCAN1持续输入高电平的第一扫描信号,第一开关T2A处于持续导通状态;第二扫描信号线SCAN2在两个时段输入高电平的第二扫描信号且剩余时段输入低电平的第二扫描信号,第二开关T2B处于导通和截止切换状态,在第二扫描信号线SCAN2写入高电平的一个时段,数据线DATA写入数据信号至驱动晶体管T1的栅极。在当前帧F2,第一扫描信号线SCAN1在两个时段输入高电平的第一扫描信号且剩余时段输入低电平的第一扫描信号,第一开关T2A处于导通和截止切换状态,在第一扫描信号线SCAN1写入高电平的一个时段,数据线DATA写入数据信号;第二扫描信号线SCAN2持续输入高电平的第二扫描信号,第二开关T2B处于持续导通状态。
请参阅图2A及图2B,图2A为对比例1的驱动电路的等效电路图,图2B为对比例1的驱动电路的等效电路图对应的时序图。图2A所示驱动电路包括驱动晶体管T1、开关晶体管T2、电容器Cst以及发光二极管LED。
驱动晶体管T1为N型且具有低温多晶硅有源层的晶体管。开关晶体管T2为N型且具有金属氧化物有源层的晶体管。发光二极管LED的阳极与驱动晶体管T1的源极连接,发光二极管LED的阴极与第一电源信号线VSS连接。驱动晶体管T1的栅极与开关晶体管T2的源极以及电容器Cst的一端连接,驱动晶体管T1的漏极与第二电源信号线VDD连接,驱动晶体管T1的源极与发光二极管LED的阳极以及电容器Cst的另一端连接。开关晶体管T2的栅极与第一扫描信号线SCAN1连接,开关晶体管T2的漏极与数据线DATA连接,开关晶体管T2的源极与驱动晶体管T1的栅极以及电容器Cst的一端连接。电容器Cst的一端与驱动晶体管T1的栅极以及开关晶体管T2的源极连接,电容器Cst的另一端与驱动晶体管T1的源极以及发光二极管LED的阳极连接。
由图2B可知,开关晶体管T2在每一帧的大部分时间处于截止状态,导致开关晶体管T2持续受负向偏应力的作用,由于金属氧化物晶体管的负向偏应力表现较差,开关晶体管T2的阈值电压负向漂移,导致开关晶体管T2的阈值电压负向漂移容易导致驱动晶体管T1的栅极漏电,从而导致低频失效显示。
请参阅图3A及图3B,图3A为本申请第二实施例驱动电路的等效电路图,图3B为本申请第二实施例驱动电路的等效电路图对应的时序图。驱动电路包括第二发光控制晶体管T1、驱动晶体管T2、第一发光控制晶体管T3、写入开关T4、补偿开关、初始化开关T6、电容器Cst以及发光二极管LED。其中,发光二极管LED与第一实施例中驱动电路的发光二极管LED相同,此处不作详述。
补偿开关连接于驱动晶体管T2的漏极、源极中的一者和驱动晶体管T2的栅极之间,以使得驱动晶体管T2的栅极和驱动晶体管T2的漏极、源极中的一者之间电性连接。补偿开关包括第一开关T51以及第二开关T52。第一开关T51与驱动晶体管T2的栅极以及电容器Cst的一端连接,第一开关T51连接于驱动晶体管T2的栅极和第二开关T52之间,第二开关T52连接于第一开关T51和驱动晶体管T2的源极、漏极中的一者之间。第一开关T51的栅极与第五扫描信号线SCAN5A连接,第五扫描信号线SCAN5A用于输入第五扫描信号。第二开关T52的栅极与第六扫描信号线SCAN5B连接,第六扫描信号线SCAN5B用于输入第六扫描信号。第一开关T51和第二开关T52作为一个整体控制驱动晶体管T2的栅极和驱动晶体管T2的源极、漏极中的一者之间电性连接。
具体地,驱动晶体管T2为具有低温多晶硅有源层的N型晶体管,第一开关T51和第二开关T52均为具有金属氧化物有源层的N型晶体管。第二开关T52连接于驱动晶体管T2的漏极和第一开关T51之间。在其他实施例中,第一开关T51和第二开关T52也可以为P型晶体管。
第一发光控制晶体管T3和第二发光控制晶体管T1均为N型且具有低温多晶硅有源层的晶体管。第一发光控制晶体管T3连接于驱动晶体管T2的源极和发光二极管LED的阳极之间,第一发光控制晶体管T3的栅极连接第二发光控制信号线EM2,第二发光控制信号线EM2用于输入第二发光控制发光信号,第一发光控制晶体管T3用于根据第二发光控制信号将驱动晶体管T2输出的驱动电流输出至发光二极管的阳极。第二发光控制晶体管T1连接于驱动晶体管T2的漏极和第二电源信号线VDD之间,第二发光控制晶体管T1的栅极连接第一发光控制信号线EM1,第一发光控制信号线EM1用于输入第一发光控制信号,第二发光控制晶体管T1用于将第二电源信号输出至驱动晶体管T2的漏极。发光二极管LED连接于第一发光控制晶体管T3和第一电源信号线VSS之间。
写入开关T4为N型且具有低温多晶硅有源层的晶体管。写入开关T4的源极与驱动晶体管T2的源极连接,写入开关T4的漏极与数据线DATA连接,数据线DATA用于输入数据信号,写入开关T4的栅极与第四扫描信号线SCAN4连接,第四扫描信号线SCAN4用于输入第四扫描信号。写入开关T4用于根据第四扫描信号将数据信号写入至驱动晶体管T2的源极。
初始化开关T6为N型且具有低温多晶硅有源层的晶体管。初始化开关T6的栅极与第七扫描信号线STN连接,初始化开关T6的漏极与初始化信号线Vinit连接,初始化开关T6的源极与发光二极管LED的阳极以及电容器Cst的另一端连接,其中,初始化信号线Vinit用于输入初始化信号,第七扫描信号线STN输入第七扫描信号。初始化开关T6用于根据第七扫描信号将初始化信号传输至发光二极管LED的阳极,以实现发光二极管LED阳极的初始化,且通过电容器Cst实现驱动晶体管T2的栅极的初始化。
电容器Cst的一端连接驱动晶体管T2的栅极以及第一开关T51,电容器Cst的另一端连接初始化开关T6的源极以及发光二极管LED的阳极。
前一帧F1依次包括初始化阶段、阈值电压补偿以及数据写入阶段以及发光阶段。
在初始化阶段,第七扫描信号线STN输入高电平的第七扫描信号,初始化开关T6导通;第一发光控制信号线EM1输入高电平的第一发光控制信号,第二发光控制晶体管T1导通;第五扫描信号线SCAN5A输入高电平的第五扫描信号,第一开关T51导通;第六扫描信号线SCAN5B输入高电平的第六扫描信号,第二开关T52导通。第二发光控制信号线EM2输入低电平的第二发光控制信号,第一发光控制晶体管T3截止。第四扫描信号线SCAN4输入低电平的第四扫描信号,写入开关T4截止。导通的初始化开关T6将初始化信号传输至发光二极管LED的阳极。导通的第一开关T51和导通的第二开关T52结合电容器Cst实现驱动晶体管T2的栅极的初始化。
在阈值电压补偿及数据写入阶段,第一开关T51、第二开关T52、初始化晶体管T6以及写入开关T4均导通。导通的第一开关T51和导通的第二开关T52使得驱动晶体管T2的漏极以及驱动晶体管T2的栅极电性连接。写入开关T4将数据线DATA输入的数据信号写入至驱动晶体管T2的源极。初始化晶体管T6导通有利于进一步地对发光二极管LED的阳极进行初始化,避免在驱动晶体管T2的栅极写入电压时出现电容器Cst与发光二极管LED连接的一端浮置,导致发光二极LED的阳极电压不稳定,发光二极管出现非正常发光。
在发光阶段,第一发光控制晶体管T3、第二发光控制晶体管T1以及驱动晶体管T2均导通,驱动晶体管T2输出的驱动电流通过导通的第一发光控制晶体管T3传输至发光二极管LED,发光二极管LED发光。第一开关T51处于导通状态,第二开关T52处于截止状态。初始化开关T6以及写入开关T4均处于截止状态。
在前一帧,第一开关T51处于持续导通状态。在前一帧,第二开关T52在初始化阶段以及阈值电压补偿以及数据写入阶段处于导通状态,在其他时段均处于截止状态,即第二开关T52处于导通和截止切换状态,如前所述,一帧中导通的时长远小于截止的时长。第一开关T51在前一帧受正向偏应力的作用,第二开关T52在前一帧主要受负向偏应力的作用。
当前帧F2也依次包括初始化阶段、阈值电压补偿以及数据写入阶段、发光阶段。其中,第一开关T51和第二开关T52的工作状态发生切换。第一开关T51在当前帧F2处于导通和截止切换状态,且与第二开关T52在前一帧处于导通和截止切换状态相同;第二开关T52在当前帧处于持续导通状态。在当前帧,第一开关T51主要受负向偏应力,使得第一开关T51的阈值电压在前一帧由于正向偏应力发生的漂移得到恢复。在当前帧,第二开关T52受正向偏应力,使得第二开关T52的阈值电压在前一帧由于负向偏应力发生的漂移得到恢复。第一开关T51和第二开关T52的阈值电压不会发生漂移,提高了第一开关T51和第二开关T52的稳定性,避免第一开关T51和第二开关T52处于关态时由于阈值电压负向漂移导致漏电,从而避免驱动晶体管T2的栅极在发光阶段通过第一开关T51和第二开关T52出现漏电,导致低频显示失效。
本实施例与第一实施例的区别在于,本实施例中第一开关T51和第二开关T52作为一个整体的作用在于使驱动晶体管T2的栅极和漏极电性连接,而第一实施例中第一开关T51和第二开关T52作为一个整体的作用在于使数据信号写入至驱动晶体管T2的栅极。本实施例与第一实施例的共同点在于,第一开关T51和第二开关T52中的一者与驱动晶体管的栅极连接,且第一开关T51和第二开关T52串联。可以理解的是,本申请的发明构思不仅适用于第一实施例的2T1C驱动电路以及第二实施例的6T1C驱动电路,也可以适应于其他驱动电路,例如7T1C电路等。
请参阅图4A以及图4B,图4A为本申请第三实施例驱动电路的等效电路图,图4B为本申请第三实施例驱动电路的等效电路图对应的时序图。图4A所示驱动电路与图3A所示驱动电路基本相似,不同之处在于,初始化开关包括第一初始化开关T61和第二初始化开关T62,第一初始化开关T61和第二初始化开关T62均包括具有金属氧化有源层的晶体管;写入开关包括第一写入开关T41和第二写入开关T42,第一写入开关T41和第二写入开关T42均包括具有金属氧化有源层的晶体管。
第一初始化开关T61与发光二极管LED的阳极连接,在前一帧F1处于第一状态,且在当前帧F2处于第二状态。第二初始化开关T62连接于初始化信号线Vinit和第一初始化开关T61之间,第一初始化开关T61连接于第二初始化开关T62和发光二极管LED的阳极之间,在前一帧F1处于第二状态,且在当前帧F2处于第一状态。第一初始化开关T61的栅极与第八扫描信号线STNA连接,第八扫描信号线STNA用于输入第八扫描信号。第二初始化开关T62的栅极与第九扫描信号线STNB连接,第九扫描信号线STNB用于输入第九扫描信号。第二初始化开关T62和第一初始化开关T61均为N型晶体管。
第一初始化开关T61和第二初始化开关T62均包括具有金属氧化有源层的晶体管,有利于避免发光二极管LED的阳极通过关闭的第一初始化开关T61和关闭的第二初始化开关T62分流,避免发光二极管LED显示低灰阶时出现亮度不均的问题。
如图4B所示,在前一帧F1,第八扫描信号线STNA持续输入高电平的第八扫描信号,第九扫描信号线STNB交替地输入高电平和低电平的第九扫描信号。在当前帧F2,第八扫描信号线STNA交替地输入高电平和低电平的第八扫描信号,第九扫描信号线STNB持续输入高电平的第九扫描信号。
第一初始化开关T61在前一帧F1通常处于持续导通状态,且在当前帧F2处于导通和截止切换状态(导通状态对应的时长小于截止状态对应的时长),第一初始化开关T61在前一帧F1受正向偏应力且在当前帧F2受负向偏应力,使得第一初始化开关T61交替地受正向偏应力和负向偏应力作用,避免第一初始化开关T61的阈值电压漂移。第二初始化开关T62在前一帧F1处于导通和截止切换状态,且在当前帧F2处于持续导通状态,第二初始化开关T62在前一帧受负向偏应力且在当前帧受正向偏应力,使得第二初始化开关T62交替地受正向偏应力和负向偏应力作用,避免第二初始化开关T62的阈值电压漂移。第一初始化开关T61和第二初始化开关T62在关态时性能稳定,避免第一初始化开关T61和第二初始化开关T62由于阈值电压漂移而出现关闭时漏电。
第一写入开关T41连接驱动晶体管T2的源极或漏极中的一者,在前一帧处于第一状态,且在当前帧处于第二状态。第二写入开关T42连接于第一写入开关T41和数据线DATA之间,第一写入开关T41连接于第二写入开关T42和驱动晶体管T2的源极或漏极中一者之间,在前一帧处于第二状态,且在当前帧处于第一状态。第一写入开关T41的栅极与第十扫描信号线SCAN4A连接,第十扫描信号线SCAN4A用于输入第十扫描信号。第二写入开关T42的栅极与第十一扫描信号线SCAN4B连接,第十一扫描信号线SCAN4B用于输入第十一扫描信号。第一写入开关T41和第二写入开关T42均为N型晶体管。第一写入开关T41连接驱动晶体管T2的源极。
第一写入开关T41和第二写入开关T42均包括具有金属氧化物有源层的晶体管,避免驱动晶体管T2的源极的电位通过关闭的第一写入开关T41和第二开关T42而漏电。
如图4B所示,在前一帧F1,第十扫描信号线SCAN4A持续输入高电平的第十扫描信号,第十一扫描信号线SCAN4B在部分时间输入高电平的第十一扫描信号且剩余时间输入低电平的第十一扫描信号;在当前帧F2,第十扫描信号线SCAN4A在部分时间输入高电平的第十扫描信号且剩余时间输入低电平的第十扫描信号,第十一扫描信号线SCAN4B持续输入高电平的第十一扫描信号。
第一写入开关T41在前一帧处于持续导通状态且在当前帧处于导通和截止切换状态,第一写入开关T41交替地受正向偏应力和负向偏应力作用,避免第一写入开关T41的阈值电压出现负向漂移。第二写入开关T42在前一帧处于导通和截止切换状态且在当前帧处于持续导通状态,第二写入开关T42交替地受正向偏应力和负向偏应力的作用,避免第二写入开关T42的阈值电压出现负向漂移。第一写入开关T41和第二写入开关T42的性能稳定,避免驱动晶体管T2的源极的电位出现波动。
以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。

Claims (14)

1.一种驱动电路,其特征在于,所述驱动电路包括:
发光二极管;
驱动晶体管,所述驱动晶体管与所述发光二极管电性连接,用于向所述发光二极管提供驱动电流;
第一开关,所述第一开关与所述驱动晶体管的栅极连接,在前一帧处于第一状态,且在当前帧处于第二状态;以及
第二开关,所述第一开关连接于所述驱动晶体管的栅极和所述第二开关之间,在所述前一帧处于所述第二状态,且在所述当前帧处于所述第一状态;
所述第一状态为导通和截止切换状态、持续导通状态中的一者,所述第二状态为导通和截止切换状态、持续导通状态中的另一者。
2.根据权利要求1所述的驱动电路,其特征在于,所述第一开关和所述第二开关均包括具有金属氧化物有源层的晶体管。
3.根据权利要求1或2所述的驱动电路,其特征在于,所述驱动电路还包括:
第一初始化开关,所述第一初始化开关与所述发光二极管的阳极连接,在所述前一帧处于所述第一状态,且在所述当前帧处于所述第二状态;以及
第二初始化开关,所述第二初始化开关连接于初始化信号线和所述第一初始化开关之间,所述第一初始化开关连接于所述第二初始化开关和所述发光二极管的阳极之间,在所述前一帧处于所述第二状态,且在所述当前帧处于所述第一状态。
4.根据权利要求3所述的驱动电路,其特征在于,所述第一初始化开关和第二初始化开关均包括具有金属氧化物有源层的晶体管。
5.根据权利要求3所述的驱动电路,其特征在于,所述驱动电路还包括电容器,所述电容器的一端连接所述驱动晶体管的栅极,所述电容器的另一端连接所述发光二极管的阳极和所述第一初始化开关。
6.根据权利要求1或2所述的驱动电路,其特征在于,所述驱动电路还包括:
第一写入开关,所述第一写入开关连接所述驱动晶体管的源极或漏极中的一者,在所述前一帧处于所述第一状态,且在所述当前帧处于所述第二状态;以及
第二写入开关,所述第二写入开关连接于所述第一写入开关和数据线之间,所述第一写入开关连接于所述第二写入开关和所述驱动晶体管的源极或漏极中的一者之间,在所述前一帧处于所述第二状态,且在所述当前帧处于所述第一状态。
7.根据权利要求6所述的驱动电路,其特征在于,所述第一写入开关和所述第二写入开关均包括具有金属氧化物有源层的晶体管。
8.根据权利要求6所述的驱动电路,其特征在于,所述第二开关连接于所述第一开关和所述驱动晶体管的源极和漏极中的另一者之间。
9.根据权利要求1所述的驱动电路,其特征在于,所述驱动电路还包括:
第一发光控制晶体管,所述第一发光控制晶体管连接于所述驱动晶体管的源极和漏极中的一者和所述发光二极管的阳极之间;
第二发光控制晶体管,所述第二发光控制晶体管连接于所述驱动晶体管的源极和漏极中的另一者和电源信号线之间。
10.根据权利要求9所述的驱动电路,其特征在于,所述驱动晶体管、所述第一发光控制晶体管以及所述第二发光控制晶体管均为具有多晶硅有源层的晶体管。
11.根据权利要求1所述的驱动电路,其特征在于,所述第二开关连接于数据线和所述第一开关之间。
12.根据权利要求1所述的驱动电路,其特征在于,所述导通和截止切换状态包括导通状态和截止状态,所述导通和截止切换状态中所述导通状态对应的时长小于所述截止状态对应的时长。
13.一种如权利要求1-12任一项所述驱动电路的驱动方法,其特征在于,所述方法包括如下步骤:
在前一帧,所述第一开关处于所述第一状态,所述第二开关处于所述第二状态;
在当前帧,所述第一开关处于所述第二状态,所述第一开关处于所述第一状态。
14.一种显示装置,其特征在于,所述显示装置包括如权利要求1-12任一项所述的驱动电路。
CN202010879262.5A 2020-08-27 2020-08-27 驱动电路及其驱动方法、显示装置 Active CN111986622B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202010879262.5A CN111986622B (zh) 2020-08-27 2020-08-27 驱动电路及其驱动方法、显示装置
US17/260,994 US20230274688A1 (en) 2020-08-27 2020-09-11 Driving circuit, driving method thereof, and display device
PCT/CN2020/114817 WO2022041330A1 (zh) 2020-08-27 2020-09-11 驱动电路及其驱动方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010879262.5A CN111986622B (zh) 2020-08-27 2020-08-27 驱动电路及其驱动方法、显示装置

Publications (2)

Publication Number Publication Date
CN111986622A true CN111986622A (zh) 2020-11-24
CN111986622B CN111986622B (zh) 2022-04-26

Family

ID=73439961

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010879262.5A Active CN111986622B (zh) 2020-08-27 2020-08-27 驱动电路及其驱动方法、显示装置

Country Status (3)

Country Link
US (1) US20230274688A1 (zh)
CN (1) CN111986622B (zh)
WO (1) WO2022041330A1 (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114758624A (zh) * 2022-03-31 2022-07-15 武汉天马微电子有限公司 像素电路及其驱动方法、阵列基板、显示面板和显示装置
WO2023246040A1 (zh) * 2022-06-23 2023-12-28 上海闻泰电子科技有限公司 显示器模组及计算机设备

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022109845A1 (en) * 2020-11-25 2022-06-02 Boe Technology Group Co., Ltd. Method for image display in a display apparatus, display apparatus, peripheral sensing circuit, and pixel driving circuit

Citations (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20090073465A (ko) * 2007-12-31 2009-07-03 엘지디스플레이 주식회사 액정표시장치 및 이의 구동방법
JP2011017877A (ja) * 2009-07-09 2011-01-27 Victor Co Of Japan Ltd 液晶表示装置
US20110102403A1 (en) * 2009-11-03 2011-05-05 Dong-Hwi Kim Pixel and organic light emitting display using the same
US20110242069A1 (en) * 2010-04-01 2011-10-06 Sony Corporation Inverter circuit and display device
CN102314832A (zh) * 2010-07-01 2012-01-11 索尼公司 显示装置、像素电路及其显示驱动方法
US20120161637A1 (en) * 2010-12-22 2012-06-28 Lg Display Co., Ltd. Organic Light Emitting Diode Display
KR20140093547A (ko) * 2013-01-18 2014-07-28 엘지디스플레이 주식회사 게이트 구동회로 및 이를 포함하는 액정표시장치
US20140321599A1 (en) * 2013-04-30 2014-10-30 Lg Display Co., Ltd. Gate shift register and display device using the same
CN106782405A (zh) * 2017-02-07 2017-05-31 武汉华星光电技术有限公司 显示驱动电路及液晶显示面板
US20170249918A1 (en) * 2009-01-22 2017-08-31 Semiconductor Energy Laboratory Co., Ltd. Method for driving display device
CN107167973A (zh) * 2017-07-07 2017-09-15 京东方科技集团股份有限公司 阵列基板、显示装置及其驱动方法
CN107230452A (zh) * 2017-07-11 2017-10-03 深圳市华星光电半导体显示技术有限公司 一种像素驱动电路及驱动方法
CN107799062A (zh) * 2017-11-27 2018-03-13 合肥鑫晟光电科技有限公司 一种像素电路及其驱动方法、显示装置
CN108630158A (zh) * 2017-03-23 2018-10-09 精工爱普生株式会社 驱动电路和电子设备
CN109584801A (zh) * 2018-12-14 2019-04-05 云谷(固安)科技有限公司 像素电路、显示面板、显示装置及驱动方法
KR20190046138A (ko) * 2017-10-25 2019-05-07 엘지디스플레이 주식회사 유기발광 표시장치와 그 구동방법
CN109961746A (zh) * 2019-05-06 2019-07-02 深圳市华星光电半导体显示技术有限公司 用于显示屏的驱动电路
CN110599971A (zh) * 2019-08-02 2019-12-20 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路及显示装置
CN111211117A (zh) * 2020-01-08 2020-05-29 武汉华星光电技术有限公司 显示面板及其制备方法

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101282399B1 (ko) * 2006-04-04 2013-07-04 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
JP2010139897A (ja) * 2008-12-15 2010-06-24 Sony Corp 表示装置及びその駆動方法と電子機器
CN101937647B (zh) * 2010-09-02 2012-09-05 上海交通大学 互补驱动式像素电路
CN106611586B (zh) * 2017-03-08 2018-11-13 京东方科技集团股份有限公司 像素驱动电路、驱动方法、有机发光显示面板及显示装置
CN107316613B (zh) * 2017-07-31 2019-07-09 上海天马有机发光显示技术有限公司 像素电路、其驱动方法、有机发光显示面板及显示装置
CN109285503B (zh) * 2018-11-13 2023-06-30 京东方科技集团股份有限公司 像素电路、像素阵列、显示装置和驱动方法
KR20210022807A (ko) * 2019-08-20 2021-03-04 삼성디스플레이 주식회사 화소 및 이를 구비한 표시 장치

Patent Citations (19)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20090073465A (ko) * 2007-12-31 2009-07-03 엘지디스플레이 주식회사 액정표시장치 및 이의 구동방법
US20170249918A1 (en) * 2009-01-22 2017-08-31 Semiconductor Energy Laboratory Co., Ltd. Method for driving display device
JP2011017877A (ja) * 2009-07-09 2011-01-27 Victor Co Of Japan Ltd 液晶表示装置
US20110102403A1 (en) * 2009-11-03 2011-05-05 Dong-Hwi Kim Pixel and organic light emitting display using the same
US20110242069A1 (en) * 2010-04-01 2011-10-06 Sony Corporation Inverter circuit and display device
CN102314832A (zh) * 2010-07-01 2012-01-11 索尼公司 显示装置、像素电路及其显示驱动方法
US20120161637A1 (en) * 2010-12-22 2012-06-28 Lg Display Co., Ltd. Organic Light Emitting Diode Display
KR20140093547A (ko) * 2013-01-18 2014-07-28 엘지디스플레이 주식회사 게이트 구동회로 및 이를 포함하는 액정표시장치
US20140321599A1 (en) * 2013-04-30 2014-10-30 Lg Display Co., Ltd. Gate shift register and display device using the same
CN106782405A (zh) * 2017-02-07 2017-05-31 武汉华星光电技术有限公司 显示驱动电路及液晶显示面板
CN108630158A (zh) * 2017-03-23 2018-10-09 精工爱普生株式会社 驱动电路和电子设备
CN107167973A (zh) * 2017-07-07 2017-09-15 京东方科技集团股份有限公司 阵列基板、显示装置及其驱动方法
CN107230452A (zh) * 2017-07-11 2017-10-03 深圳市华星光电半导体显示技术有限公司 一种像素驱动电路及驱动方法
KR20190046138A (ko) * 2017-10-25 2019-05-07 엘지디스플레이 주식회사 유기발광 표시장치와 그 구동방법
CN107799062A (zh) * 2017-11-27 2018-03-13 合肥鑫晟光电科技有限公司 一种像素电路及其驱动方法、显示装置
CN109584801A (zh) * 2018-12-14 2019-04-05 云谷(固安)科技有限公司 像素电路、显示面板、显示装置及驱动方法
CN109961746A (zh) * 2019-05-06 2019-07-02 深圳市华星光电半导体显示技术有限公司 用于显示屏的驱动电路
CN110599971A (zh) * 2019-08-02 2019-12-20 京东方科技集团股份有限公司 移位寄存器、栅极驱动电路及显示装置
CN111211117A (zh) * 2020-01-08 2020-05-29 武汉华星光电技术有限公司 显示面板及其制备方法

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114758624A (zh) * 2022-03-31 2022-07-15 武汉天马微电子有限公司 像素电路及其驱动方法、阵列基板、显示面板和显示装置
CN114758624B (zh) * 2022-03-31 2023-07-04 武汉天马微电子有限公司 像素电路及其驱动方法、阵列基板、显示面板和显示装置
WO2023246040A1 (zh) * 2022-06-23 2023-12-28 上海闻泰电子科技有限公司 显示器模组及计算机设备

Also Published As

Publication number Publication date
WO2022041330A1 (zh) 2022-03-03
US20230274688A1 (en) 2023-08-31
CN111986622B (zh) 2022-04-26

Similar Documents

Publication Publication Date Title
CN111489701B (zh) 阵列基板及其驱动方法、显示面板和显示装置
US11436978B2 (en) Pixel circuit and display device
CN111724745B (zh) 像素电路及其驱动方法、显示装置
CN111986622B (zh) 驱动电路及其驱动方法、显示装置
CN112562593B (zh) 一种显示面板和显示装置
CN111508426B (zh) 像素电路及其驱动方法、显示面板
CN110322842B (zh) 一种像素驱动电路及显示装置
KR20240035937A (ko) 화소 구동 회로, 그 구동 방법 및 표시 패널
US8427397B2 (en) Light emitting diode display device
US10984711B2 (en) Pixel driving circuit, display panel and driving method
CN111599309B (zh) 一种像素驱动电路、有机发光显示面板及显示装置
CN111754938A (zh) 像素电路及其驱动方法、显示装置
CN212276788U (zh) 像素电路及显示装置
CN214377609U (zh) 像素电路、显示面板及显示装置
CN111477172A (zh) 一种像素驱动电路及显示装置
CN112908245B (zh) 像素电路及其驱动方法、显示面板
US11538405B2 (en) Pixel driving circuit, pixel driving method, display panel and display device
CN113593481B (zh) 显示面板及其驱动方法
US11455957B2 (en) Shift register circuit with latch potential and its driving method, display panel, and display device
CN114078430A (zh) 像素电路及显示面板
CN113470556A (zh) 显示装置
CN106847190B (zh) 像素充电电路及其驱动方法、有机发光显示装置
CN113241036B (zh) 像素驱动电路、像素驱动方法及显示装置
CN113724640A (zh) 一种像素驱动电路、其驱动方法、显示面板及显示装置
CN111785201B (zh) 一种像素驱动电路及其驱动方法、显示面板以及显示装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant