CN111817924A - 一种测试方法及相关设备 - Google Patents

一种测试方法及相关设备 Download PDF

Info

Publication number
CN111817924A
CN111817924A CN202010903717.2A CN202010903717A CN111817924A CN 111817924 A CN111817924 A CN 111817924A CN 202010903717 A CN202010903717 A CN 202010903717A CN 111817924 A CN111817924 A CN 111817924A
Authority
CN
China
Prior art keywords
target
chip
detected
level signal
signal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010903717.2A
Other languages
English (en)
Other versions
CN111817924B (zh
Inventor
谢长华
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Chipsbank Technologies Shenzhen Co ltd
Original Assignee
Chipsbank Technologies Shenzhen Co ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Chipsbank Technologies Shenzhen Co ltd filed Critical Chipsbank Technologies Shenzhen Co ltd
Priority to CN202010903717.2A priority Critical patent/CN111817924B/zh
Publication of CN111817924A publication Critical patent/CN111817924A/zh
Application granted granted Critical
Publication of CN111817924B publication Critical patent/CN111817924B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L43/00Arrangements for monitoring or testing data switching networks
    • H04L43/18Protocol analysers

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Debugging And Monitoring (AREA)

Abstract

本申请提供了一种测试方法及相关设备,可以对多个协议进行信号组合,并对多个协议对应的信号组合进行分析,得到分析后的数据,支持非标准协议,并可同时组合分析多种协议,提高研发调试效率。包括:第一芯片根据终端设备下发的配置信息获取待测电平信号;第一芯片对待测电平信号进行毛刺过滤,得到N组目标信号;第一芯片根据N组目标信号确定与目标协议对应的目标信号组合;第一芯片根据目标协议对目标信号组合进行分析,得到第一目标数据;若在预设时长内第一芯片接收到终端设备发送的采集信号,则将第一目标数据发送至所述终端设备,以使得终端设备将第一目标数据转换成目标波形,并对目标波形进行存储。

Description

一种测试方法及相关设备
技术领域
本申请涉及通信领域,尤其涉及一种测试方法及相关设备。
背景技术
协议分析(Protocol analysis)对一个程序或设备是解码网络协议头部和尾部来了解这个数据和在分组内部由一个协议压缩的信息的过程。协议分析仪(protocolanalyzer),是一种监视数据通信系统中的数据流,检验数据交换是否正确地按照协议的规定进行的专用测试工具。它也用于通信控制软件的开发、评价和分析。
目前对于协议分析主要是通过协议分析仪来进行分析的,通常协议分析仪只能分析特定的协议,分析不同的协议需要购买不同的协议分析仪,增加了成本,且针对一些特殊协议,并没有对应的协议分析仪。
发明内容
本申请提供了一种测试方法及相关设备,可以对多个协议进行信号组合,并对多个协议对应的信号组合进行分析,得到分析后的数据,支持非标准协议,并可同时组合分析多种协议,提高研发调试效率。
本申请第一方面提供了一种数据处理方法,包括:
第一芯片根据终端设备下发的配置信息获取待测电平信号,所述待测电平信号为第二芯片对被测信号转换后得到;
所述第一芯片对所述待测电平信号进行毛刺过滤,得到N组目标信号, N为大于或等于1的正整数;
所述第一芯片根据所述N组目标信号确定与目标协议对应的目标信号组合,所述目标协议为M组待测协议中的任意一个协议, M为大于或等于1的正整数;
所述第一芯片根据所述目标协议对所述目标信号组合进行分析,得到第一目标数据;
若在预设时长内所述第一芯片接收到所述终端设备发送的采集信号,则将所述第一目标数据发送至所述终端设备,以使得所述终端设备将所述第一目标数据转换成目标波形,并对所述目标波形进行存储。
可选地,所述第一芯片对所述待测电平信号进行毛刺过滤,得到N组目标信号包括:
所述第一芯片确定采样频率以及所述待测电平信号的频率,所述采样频率与所述待测电平信号相对应,且所述采样频率与所述待测电平信号的频率的比值大于预设值;
所述第一芯片根据所述采样频率以及所述待测电平信号的频率对所述待测电平信号进行毛刺过滤,得到所述N组目标信号。
可选地,所述方法还包括:
若在所述预设时长内所述第一芯片未接收到所述终端设备发送的采集信号,则将所述第一目标数据进行缓存。
可选地,所述方法还包括:
所述第一芯片剔除所述第一目标数据中的无效数据,得到第二目标数据;
所述第一芯片将所述第一目标数据发送至所述终端设备包括:
所述第一芯片将所述第二目标数据发送至所述终端设备。
可选地,所述第一芯片将所述第二目标数据发送至所述终端设备包括:
所述第一芯片确定所述第二目标数据的数据量;
所述第一芯片根据所述第二目标数据的数据量选择目标接口;
所述第一芯片通过所述目标接口将所述第二目标数据发送至所述终端设备。
本申请第二方面提供了一种测试装置,包括:
获取单元,用于根据终端设备下发的配置信息获取待测电平信号,所述待测电平信号为第二芯片对被测信号转换后得到;
过滤单元,用于对所述待测电平信号进行毛刺过滤,得到N组目标信号, N为大于或等于1的正整数;
确定单元,用于根据所述N组目标信号确定与目标协议对应的目标信号组合,所述目标协议为M组待测协议中的任意一个协议, M为大于或等于1的正整数;
分析单元,用于根据所述目标协议对所述目标信号组合进行分析,得到第一目标数据;
发送单元,用于若在预设时长内接收到所述终端设备发送的采集信号,则将所述第一目标数据发送至所述终端设备,以使得所述终端设备将所述第一目标数据转换成目标波形,并对所述目标波形进行存储。
可选地,所述过滤单元具体用于:
所述第一芯片确定采样频率以及所述待测电平信号的频率,所述采样频率与所述待测电平信号相对应,且所述采样频率与所述待测电平信号的频率的比值大于预设值;
所述第一芯片根据所述采样频率以及所述待测电平信号的频率对所述待测电平信号进行毛刺过滤,得到所述N组目标信号。
可选地,所述装置还包括:
缓存单元,用于若在所述预设时长内未接收到所述终端设备发送的采集信号,则将所述第一目标数据进行缓存。
可选地,所述分析单元,还用于剔除所述第一目标数据中的无效数据,得到第二目标数据;
所述发送单元,具体用于将所述第二目标数据发送至所述终端设备。
可选地,所述发送单元将所述第二目标数据发送至所述终端设备包括:
所述第一芯片确定所述第二目标数据的数据量;
所述第一芯片根据所述第二目标数据的数据量选择目标接口;
所述第一芯片通过所述目标接口将所述第二目标数据发送至所述终端设备。
本申请第三方面提供了一种计算机装置,包括:至少一个连接的处理器、存储器和收发器,其中,所述存储器用于存储程序代码,所述程序代码由所述处理器加载并执行以实现上述第一方面所述的测试方法的步骤。
本申请第四方面提供了一种计算机可读存储介质,包括指令,当所述指令在计算机上运行时,使得计算机执行上述第一方面所述的测试方法的步骤。
综上所述,可以看出,本申请提供的实施例中,第一芯片可以根据终端设备下发的配置信息获取待测电平信号,对待测电平信号进行毛刺过滤,得到N组目标信号;根据N组目标信号确定与目标协议对应的目标信号组合;之后通过目标协议对目标信号组合进行分析得到第一目标数据,若在预设时长内第一芯片接收到终端设备发送的采集信号,则将第二目标数据发送至终端设备,以使得终端设备将第一目标数据转换成目标波形,并对目标波形进行存储。由此,本申请中,可以对多个协议进行信号组合,并对多个协议对应的信号组合进行分析,得到分析后的数据,支持非标准协议,并可同时组合分析多种协议,提高研发调试效率。
附图说明
图1为本申请实施例提供的测试方法的流程示意图;
图2为本申请实施例提供的测试装置的虚拟结构示意图;
图3为本申请实施例提供的芯片的硬件结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。
本申请的说明书和权利要求书及上述附图中的术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序。应该理解这样使用的数据在适当情况下可以互换,以便这里描述的实施例能够以除了在这里图示或描述的信息以外的顺序实施。此外,术语“包括”和“具有”以及他们的任何变形,意图在于覆盖不排他的包含,例如,包含了一系列步骤或模块的过程、方法、系统、产品或设备不必限于清楚地列出的那些步骤或模块,而是可包括没有清楚地列出的或对于这些过程、方法、产品或设备固有的其它步骤或模块,本申请中所出现的模块的划分,仅仅是一种逻辑上的划分,实际应用中实现时可以有另外的划分方式,例如多个模块可以结合成或集成在另一个系统中,或一些特征向量可以忽略,或不执行,另外,所显示的或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,模块之间的间接耦合或通信连接可以是电性或其他类似的形式,本申请中均不作限定。并且,作为分离部件说明的模块或子模块可以是也可以不是物理上的分离,可以是也可以不是物理模块,或者可以分布到多个电路模块中,可以根据实际的需要选择其中的部分或全部模块来实现本申请方案的目的。
请参阅图1,图1为本申请实施例提供的测试方法的流程示意图,包括:
101、第一芯片根据终端设备下发的配置信息获取待测电平信号。
本实施例中,第一芯片可以根据终端设备下发的配置信息,通过高频时钟采样的方式获取待测电平信号,该待测电平信号为第二芯片对被测信号转换后得到,其中,该配置信息指示需要采样的是哪些信号或哪些协议,每个IO对应协议的哪个信号。具体的,第一芯片可以根据配置信息在每个高频采样时钟的上升沿或下降沿获取被测信号是1还是0,得到待测电平信号。为了避免被测信号的电压与第一芯片的电压存在不匹配的情况,可以在被测信号和第一芯片(也即可编程芯片)之间插入第二芯片(电平转换隔离芯片),第二芯片不仅减小对被测信号的干扰,还可适配不同的被测信号电压,保证被测信号的电压与第一芯片的电压相匹配。
102、第一芯片对待测电平信号进行毛刺过滤,得到N组目标信号。
本实施例中,第一芯片在通过高频时钟采样得到待测电平信号之后,可以对该待测电平信号进行毛刺过滤,得到N组目标信号,其中,N为大于或等于1的正整数。
一个实施例中,第一芯片对所述待测电平信号进行毛刺过滤,得到N组目标信号包括:
第一芯片确定采样频率以及待测电平信号的频率,采样频率与所述待测电平信号相对应,且采样频率与待测电平信号的频率的比值大于预设值;
第一芯片根据采样频率以及待测电平信号的频率对待测电平信号进行毛刺过滤,得到N组目标信号。
本实施例中,第一芯片在对待测电平信号进行毛刺信号过滤时,可以首先确定采样频率(该采样频率也即为第一通过高频时钟采样得到待测电平信号的时钟频率)以及待测电平信号的频率,之后根据采样频率以及待测电平信号的频率对待测电平信号进行毛刺过滤,得到N组目标信号。也就是说,第一芯片在通过高频时钟进行连续采样时,被采样的待测信号在每个时钟周期都会被获取一次值(0或者1),通过对比连续3个周期的采样值,可以判断中间的采样信号是否是毛刺。由于采样的高频时钟的频率是远高于被测信号的翻转频率(其中,高频时钟的频率也即采样频率与待测电平信号的频率的比值大于预设值,如该预设值为5,例如该高频时钟的频率为500,则该待测电平信号的频率为100,当然也还可以是其他的数值,具体不做限定,此处以预设值大于或等于5为例进行说明),那么通过该高频时钟进行连续采样得到的待测信号的电平值应该是000111或者111000类似的值,如果得到了00100或者11011这样的值,可以判断出中间的1或者0是毛刺引起,而不是正常的电平,则进行过滤即可以得到N组目标信号。
103、第一芯片根据N组目标信号确定目标协议对应的目标信号组合。
本实施例中,第一芯片在得到N组目标信号之后,获取终端设备下发的配置信息,提取配置信息中的协议信息,并根据协议信息确定M组待测协议,也即该第一芯片可以从配置信息中确定出需要分析的协议是哪个,例如可以是SD卡协议,还可以是EMMC协议,还可以是Flash协议等等协议;之后根据N组目标信号确定出目标协议对应的目标信号组合,其中,目标协议为M组待测协议中的任意一个协议,M为大于或等于1的正整数。该M组待测协议包括但不限于安全数码卡(Secure Digital Memory Card/SD card,SD)协议、EMMC协议和Flash协议,eMMC (Embedded Multi Media Card)是MMC协会订立、主要针对手机或平板电脑等产品的内嵌式存储器标准规格。下面结合例子进行说明,例如N为8,也即得到8组目标信号,M为2,分别是SD卡协议以及EMMC协议,则可以分别确定SD卡协议对应的目标信号组合以及EMMC协议对应的目标信号组合,例如SD卡协议对应的信号组合式将8组目标信号中的5组信号进行组合,EMMC协议对应的信号组合则是将8组目标信号中剩余的3组信号进行组合,此处组合仅为举例说明,并不代表对其的限定。
104、第一芯片根据目标协议对目标信号组合进行分析,得到第一目标数据。
本实施例中,第一芯片在得到目标信号组合之后,可以根据目标协议对目标信号组合进行分析,得到第一目标数据,例如目标协议为SD卡协议,通过高频时钟采样,可以获取SD卡协议对应的待测电平信号,对电平信号进行毛刺过滤以及根据SD卡协议进行组合,得到目标信号组合(也即获取CLK/CMD/DATA的连续值),然后根据SD协议,判断目标信号组合中哪些是命令,哪些是数据等等,得到第一目标数据。
105、若在预设时长内第一芯片接收到终端设备发送的采集信号,则将第一目标数据发送至终端设备,以使得终端设备将第一目标数据转换成目标波形,并对目标波形进行存储。
本实施例中,第一芯片在得到第一目标数据之后,可以判断在预设时长(例如10秒,当然也还可以根据实际情况进行设置,具体不限定)内是否接收到终端设备发送的采集信号,若在预设时长内第一芯片接收到终端设备发送的采集信号,则将第一目标数据发送至终端设备,终端设备在采集到第一目标数据之后,可以将第一目标数据进行解压缩,并形成波形,保存为通用波形文件(例如VCD)或特定波形文件。若在预设时长内第一芯片未接收到终端设备发送的采集信号,则将第一目标数据进行缓存,这样可以保证即使终端设备没有在第一芯片得到第一目标数据时下发采集指令,第一芯片也可以将该第一目标数据先进行缓存,即保证数据不会丢失,也避免了所有的数据都进行缓存,加大了缓存需求。
一个实施例中,第一芯片剔除第一目标数据中的无效数据,得到第二目标数据;
第一芯片将目标数据发送至终端设备包括:
第一芯片将第二目标数据发送至终端设备。
本实施例中,第一芯片得到的第一目标数据之后,可以剔除第一目标数据中的无效数据,得到第二目标数据。也就是说,原始数据是每个时钟周期都会得到被测信号的值,数据量很大,通过判断波形的含义(比如是发送数据还是命令等),将有意义的数据缓存下来,剔除掉无效数据,实现了数据压缩,得到了第二目标数据,之后将第二目标数据发送至终端设备接口。
一个实施例中,第一芯片将第一目标数据发送至终端设备包括:
第一芯片确定第二目标数据的数据量;
第一芯片根据第二目标数据的数据量选择目标接口;
第一芯片通过目标接口将目标数据发送至终端设备。
本实施例中,不同的协议在分析时需要不同的数据量,第一芯片在将第二目标数据发送至终端设备时,可以首先确定第二目标数据的数据量,并根据该数据量选择对应的目标接口(该目标接口的带宽大于第二目标数据的数据量,该目标接口可以是USB接口,也可以是其他的接口,只要能保证数据量对应,且可以上传第二目标数据即可,具体不做限定),通过该对应的接口将第二目标数据发送至终端设备,这样即保证不会因为接口的带宽过小而在上传数据时丢失数据,又可以避免因为接口的带宽过大而浪费。
综上所述,可以看出,本申请提供的实施例中,第一芯片可以根据终端设备下发的配置信息获取待测电平信号,对待测电平信号进行毛刺过滤,得到N组目标信号;根据N组目标信号确定与目标协议对应的目标信号组合;之后通过目标协议对目标信号组合进行分析得到第一目标数据,若在预设时长内第一芯片接收到终端设备发送的采集信号,则将第二目标数据发送至终端设备,以使得终端设备将第一目标数据转换成目标波形,并对目标波形进行存储。由此,本申请中,可以对多个协议进行信号组合,并对多个协议对应的信号组合进行分析,得到分析后的数据,支持非标准协议,并可同时组合分析多种协议,提高研发调试效率。
上面从测试方法的角度对本申请实施例进行说明,下面从测试装置的角度对本申请实施例进行说明。
请参阅图2,图2为本申请实施例提供的测试装置的虚拟结构示意图,包括:
获取单元201,用于根据终端设备下发的配置信息获取待测电平信号,所述待测电平信号为第二芯片对被测信号转换后得到;
过滤单元202,用于对所述待测电平信号进行毛刺过滤,得到N组目标信号, N为大于或等于1的正整数;
确定单元203,用于根据所述N组目标信号确定与目标协议对应的目标信号组合,所述目标协议为M组待测协议中的任意一个协议, M为大于或等于1的正整数;
分析单元204,用于根据所述目标协议对所述目标信号组合进行分析,得到第一目标数据;
发送单元205,用于若在预设时长内接收到所述终端设备发送的采集信号,则将所述第一目标数据发送至所述终端设备,以使得所述终端设备将所述第一目标数据转换成目标波形,并对所述目标波形进行存储。
可选地,所述过滤单元202具体用于:
所述第一芯片确定采样频率以及所述待测电平信号的频率,所述采样频率与所述待测电平信号相对应,且所述采样频率与所述待测电平信号的频率的比值大于预设值;
所述第一芯片根据所述采样频率以及所述待测电平信号的频率对所述待测电平信号进行毛刺过滤,得到所述N组目标信号。
可选地,所述装置还包括:
缓存单元206,用于若在所述预设时长内未接收到所述终端设备发送的采集信号,则将所述第一目标数据进行缓存。
可选地,所述分析单元204,还用于剔除所述第一目标数据中的无效数据,得到第二目标数据;
所述发送单元205,具体用于将所述第二目标数据发送至所述终端设备。
可选地,所述发送单元205将所述第二目标数据发送至所述终端设备包括:
所述第一芯片确定所述第二目标数据的数据量;
所述第一芯片根据所述第二目标数据的数据量选择目标接口;
所述第一芯片通过所述目标接口将所述第二目标数据发送至所述终端设备。
综上所述,可以看出,本申请提供的实施例中,第一芯片可以根据终端设备下发的配置信息获取待测电平信号,对所述待测电平信号进行毛刺过滤,得到N组目标信号;根据N组目标信号确定与目标协议对应的目标信号组合,目标协议为M组待测协议中的任意一个协议, M为大于或等于1的正整数;之后通过目标协议对目标信号组合进行分析得到第一目标数据,若在预设时长内第一芯片接收到终端设备发送的采集信号,则将第一目标数据发送至终端设备,以使得终端设备将第一目标数据转换成目标波形,并对目标波形进行存储。由此,本申请中,可以对多个协议进行信号组合,并对多个协议对应的信号组合进行分析,得到分析后的数据,支持非标准协议,并可同时组合分析多种协议,提高研发调试效率。
图3为本申请实施例提供的一种芯片的结构示意图。芯片300包括一个或多个处理器301以及接口电路302。可选的,所述芯片300还可以包含总线303。其中:
处理器301可能是一种集成电路芯片,具有信号的处理能力。在实现过程中,上述方法的各步骤可以通过处理器301中的硬件的集成逻辑电路或者软件形式的指令完成。上述的处理器301可以是通用处理器、数字通信器(DSP)、专用集成电路(ASIC)、现成可编程门阵列(FPGA)或者其它可编程逻辑器件、分立门或者晶体管逻辑器件、分立硬件组件。可以实现或者执行本申请实施例中的公开的各方法、步骤。通用处理器可以是微处理器或者该处理器也可以是任何常规的处理器等。上文中的处理器1310的类型也可以参考对处理器301的解释。
接口电路302可以完成数据、指令或者信息的发送或者接收,处理器301可以利用接口电路302接收的数据、指令或者其它信息,进行加工,可以将加工完成信息通过接口电路302发送出去。
可选的,芯片还包括存储器,存储器可以包括只读存储器和随机存取存储器,并向处理器提供操作指令和数据。存储器的一部分还可以包括非易失性随机存取存储器(NVRAM)。
可选的,存储器存储了可执行软件模块或者数据结构,处理器可以通过调用存储器存储的操作指令(该操作指令可存储在操作系统中),执行相应的操作。
可选的,芯片可以使用在本申请实施例涉及的通信装置(包括主节点和从节点)中。可选的,接口电路302可用于输出处理器301的执行结果。关于本申请的一个或多个实施例提供的芯片测试方法可参考前述各个实施例,这里不再赘述。
需要说明的,处理器301、接口电路302各自对应的功能既可以通过硬件设计实现,也可以通过软件设计来实现,还可以通过软硬件结合的方式来实现,这里不作限制。
可以理解,本申请实施例中的存储器可以是易失性存储器或非易失性存储器,或可包括易失性和非易失性存储器两者。其中,非易失性存储器可以是只读存储器(read-only memory,ROM)、可编程只读存储器(programmable ROM,PROM)、可擦除可编程只读存储器(erasable PROM,EPROM)、电可擦除可编程只读存储器(electrically EPROM,EEPROM)或闪存。易失性存储器可以是随机存取存储器(random access memory,RAM),其用作外部高速缓存。通过示例性但不是限制性说明,许多形式的RAM可用,例如静态随机存取存储器(static RAM,SRAM)、动态随机存取存储器(dynamic RAM,DRAM)、同步动态随机存取存储器(synchronous DRAM,SDRAM)、双倍数据速率同步动态随机存取存储器(double data rateSDRAM,DDR SDRAM)、增强型同步动态随机存取存储器(enhanced SDRAM,ESDRAM)、同步连接动态随机存取存储器(synchlink DRAM,SLDRAM)和直接内存总线随机存取存储器(directrambus RAM,DR RAM)。应注意,本文描述的系统和方法的存储器旨在包括但不限于这些和任意其它适合类型的存储器。
根据本申请实施例提供的方法,本申请还提供一种计算机程序产品,该计算机程序产品包括:计算机程序代码,当该计算机程序代码在计算机上运行时,使得该计算机执行本申请的一个或多个实施例提供的芯片测试方法。
根据本申请实施例提供的方法,本申请还提供一种计算机可读存储介质,该计算机可读介质存储有程序代码,当该程序代码在计算机上运行时,使得该计算机执行本申请的一个或多个实施例提供的芯片测试方法。
在上述实施例中,可以全部或部分地通过软件、硬件、固件或者其任意组合来实现。当使用软件实现时,可以全部或部分地以计算机程序产品的形式实现。所述计算机程序产品包括一个或多个计算机指令。在计算机上加载和执行所述计算机指令时,全部或部分地产生按照本申请实施例所述的流程或功能。所述计算机可以是通用计算机、专用计算机、计算机网络、或者其他可编程装置。所述计算机指令可以存储在计算机可读存储介质中,或者从一个计算机可读存储介质向另一个计算机可读存储介质传输,例如,所述计算机指令可以从一个网站站点、计算机、服务器或数据中心通过有线(例如同轴电缆、光纤、数字用户线(digital subscriber line,DSL))或无线(例如红外、无线、微波等)方式向另一个网站站点、计算机、服务器或数据中心进行传输。所述计算机可读存储介质可以是计算机能够存取的任何可用介质或者是包含一个或多个可用介质集成的服务器、数据中心等数据存储设备。所述可用介质可以是磁性介质(例如,软盘、硬盘、磁带)、光介质(例如,高密度数字视频光盘(digital video disc,DVD))、或者半导体介质(例如,固态硬盘(solid state disc,SSD))等。
上述各个装置实施例中网络设备与终端设备和方法实施例中的网络设备或终端设备对应,由相应的模块或单元执行相应的步骤,例如通信单元(收发器)执行方法实施例中接收或发送的步骤,除发送、接收外的其它步骤可以由处理单元(处理器)执行。具体单元的功能可以参考相应的方法实施例。其中,处理器可以为一个或多个。
在本说明书中使用的术语“部件”、“模块”、“系统”等用于表示计算机相关的实体、硬件、固件、硬件和软件的组合、软件、或执行中的软件。例如,部件可以是但不限于,在处理器上运行的进程、处理器、对象、可执行文件、执行线程、程序和/或计算机。通过图示,在计算设备上运行的应用和计算设备都可以是部件。一个或多个部件可驻留在进程和/或执行线程中,部件可位于一个计算机上和/或分布在两个或更多个计算机之间。此外,这些部件可从在上面存储有各种数据结构的各种计算机可读介质执行。部件可例如根据具有一个或多个数据分组(例如来自与本地系统、分布式系统和/或网络间的另一部件交互的二个部件的数据,例如通过信号与其它系统交互的互联网)的信号通过本地和/或远程进程来通信。
本领域普通技术人员可以意识到,结合本文中所公开的实施例描述的各种说明性逻辑块(illustrative logical block)和步骤(step),能够以电子硬件、或者计算机软件和电子硬件的结合来实现。这些功能究竟以硬件还是软件方式来执行,取决于技术方案的特定应用和设计约束条件。专业技术人员可以对每个特定的应用来使用不同方法来实现所描述的功能,但是这种实现不应认为超出本申请的范围。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的系统、装置和单元的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
在本申请所提供的几个实施例中,应该理解到,所揭露的系统、装置和方法,可以通过其它的方式实现。例如,以上所描述的装置实施例仅仅是示意性的,例如,所述单元的划分,仅仅为一种逻辑功能划分,实际实现时可以有另外的划分方式,例如多个单元或组件可以结合或者可以集成到另一个系统,或一些特征可以忽略,或不执行。另一点,所显示或讨论的相互之间的耦合或直接耦合或通信连接可以是通过一些接口,装置或单元的间接耦合或通信连接,可以是电性,机械或其它的形式。
所述作为分离部件说明的单元可以是或者也可以不是物理上分开的,作为单元显示的部件可以是或者也可以不是物理单元,即可以位于一个地方,或者也可以分布到多个网络单元上。可以根据实际的需要选择其中的部分或者全部单元来实现本实施例方案的目的。
另外,在本申请各个实施例中的各功能单元可以集成在一个处理单元中,也可以是各个单元单独物理存在,也可以两个或两个以上单元集成在一个单元中。
所述功能如果以软件功能单元的形式实现并作为独立的产品销售或使用时,可以存储在一个计算机可读取存储介质中。基于这样的理解,本申请的技术方案本质上或者说对现有技术做出贡献的部分或者该技术方案的部分可以以软件产品的形式体现出来,该计算机软件产品存储在一个存储介质中,包括若干指令用以使得一台计算机设备(可以是个人计算机,服务器,或者网络设备等)执行本申请各个实施例所述方法的全部或部分步骤。而前述的存储介质包括:U盘、移动硬盘、只读存储器(read-only memory,ROM)、随机存取存储器(random access memory,RAM)、磁碟或者光盘等各种可以存储程序代码的介质。
以上所述,仅为本申请的具体实施方式,但本申请的保护范围并不局限于此,任何熟悉本技术领域的技术人员在本申请揭露的技术范围内,可轻易想到变化或替换,都应涵盖在本申请的保护范围之内。因此,本申请的保护范围应以所述权利要求的保护范围为准。

Claims (10)

1.一种测试方法,其特征在于,包括:
第一芯片根据终端设备下发的配置信息获取待测电平信号,所述待测电平信号为第二芯片对被测信号转换后得到;
所述第一芯片对所述待测电平信号进行毛刺过滤,得到N组目标信号, N为大于或等于1的正整数;
所述第一芯片根据所述N组目标信号确定与目标协议对应的目标信号组合,所述目标协议为M组待测协议中的任意一个协议, M为大于或等于1的正整数;
所述第一芯片根据所述目标协议对所述目标信号组合进行分析,得到第一目标数据;
若在预设时长内所述第一芯片接收到所述终端设备发送的采集信号,则将所述第一目标数据发送至所述终端设备,以使得所述终端设备将所述第一目标数据转换成目标波形,并对所述目标波形进行存储。
2.根据权利要求1所述的方法,其特征在于,所述第一芯片对所述待测电平信号进行毛刺过滤,得到N组目标信号包括:
所述第一芯片确定采样频率以及所述待测电平信号的频率,所述采样频率与所述待测电平信号相对应,且所述采样频率与所述待测电平信号的频率的比值大于预设值;
所述第一芯片根据所述采样频率以及所述待测电平信号的频率对所述待测电平信号进行毛刺过滤,得到所述N组目标信号。
3.根据权利要求1所述的方法,其特征在于,所述方法还包括:
若在所述预设时长内所述第一芯片未接收到所述终端设备发送的采集信号,则将所述第一目标数据进行缓存。
4.根据权利要求1至3中任一项所述的方法,其特征在于,所述方法还包括:
所述第一芯片剔除所述第一目标数据中的无效数据,得到第二目标数据;
所述第一芯片将所述第一目标数据发送至所述终端设备包括:
所述第一芯片将所述第二目标数据发送至所述终端设备。
5.根据权利要求4所述的方法,其特征在于,所述第一芯片将所述第二目标数据发送至所述终端设备包括:
所述第一芯片确定所述第二目标数据的数据量;
所述第一芯片根据所述第二目标数据的数据量选择目标接口;
所述第一芯片通过所述目标接口将所述第二目标数据发送至所述终端设备。
6.一种测试装置,其特征在于,包括:
获取单元,用于根据终端设备下发的配置信息获取待测电平信号,所述待测电平信号为第二芯片对被测信号转换后得到;
过滤单元,用于对所述待测电平信号进行毛刺过滤,得到N组目标信号, N为大于或等于1的正整数;
确定单元,用于根据所述N组目标信号确定与目标协议对应的目标信号组合,所述目标协议为M组待测协议中的任意一个协议, M为大于或等于1的正整数;
分析单元,用于根据所述目标协议对所述目标信号组合进行分析,得到第一目标数据;
发送单元,用于若在预设时长内接收到所述终端设备发送的采集信号,则将所述第一目标数据发送至所述终端设备,以使得所述终端设备将所述第一目标数据转换成目标波形,并对所述目标波形进行存储。
7.根据权利要求6所述的装置,其特征在于,所述过滤单元具体用于:
确定采样频率以及所述待测电平信号的频率,所述采样频率与所述待测电平信号相对应,且所述采样频率与所述待测电平信号的频率的比值大于预设值;
根据所述采样频率以及所述待测电平信号的频率对所述待测电平信号进行毛刺过滤,得到所述N组目标信号。
8.根据权利要求6所述的装置,其特征在于,所述装置还包括:
缓存单元,用于若在所述预设时长内未接收到所述终端设备发送的采集信号,则将所述第一目标数据进行缓存。
9.一种计算机装置,其特征在于,包括:
至少一个连接的处理器、存储器和收发器,其中,所述存储器用于存储程序代码,所述程序代码由所述处理器加载并执行以实现上述权利要求1至5中任一项所述的测试方法的步骤。
10.一种计算机可读存储介质,其特征在于,包括指令,当所述指令在计算机上运行时,使得计算机执行上述权利要求1至5中任一项所述的测试方法的步骤。
CN202010903717.2A 2020-09-01 2020-09-01 一种测试方法及相关设备 Active CN111817924B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010903717.2A CN111817924B (zh) 2020-09-01 2020-09-01 一种测试方法及相关设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010903717.2A CN111817924B (zh) 2020-09-01 2020-09-01 一种测试方法及相关设备

Publications (2)

Publication Number Publication Date
CN111817924A true CN111817924A (zh) 2020-10-23
CN111817924B CN111817924B (zh) 2021-01-19

Family

ID=72859912

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010903717.2A Active CN111817924B (zh) 2020-09-01 2020-09-01 一种测试方法及相关设备

Country Status (1)

Country Link
CN (1) CN111817924B (zh)

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114428204A (zh) * 2020-10-29 2022-05-03 长鑫存储技术有限公司 芯片输出特性的调整方法和装置
CN116131402A (zh) * 2023-02-06 2023-05-16 广芯微电子(广州)股份有限公司 一种基于i/o端口识别ufcs协议波形的方法及装置
CN116346950A (zh) * 2023-05-23 2023-06-27 南京芯驰半导体科技有限公司 基于spi控制器的信号处理方法、装置及系统
WO2023184842A1 (zh) * 2022-03-31 2023-10-05 苏州浪潮智能科技有限公司 一种芯片内部信号的编码方法、系统及电子设备
CN116991642A (zh) * 2023-06-26 2023-11-03 南京奕斯伟计算技术有限公司 芯片调测方法、芯片、系统及存储介质
US12002751B2 (en) 2020-10-29 2024-06-04 Changxin Memory Technologies, Inc. Adjustment method and device for chip output characteristics

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080056139A1 (en) * 2006-09-06 2008-03-06 Mentor Graphics Corporation Network traffic monitoring using embedded target-side analyzer during embedded software development
CN102970200A (zh) * 2012-11-30 2013-03-13 中国科学院自动化研究所 矿井物联网综合通信系统、交换机和上位机
CN103259868A (zh) * 2013-05-31 2013-08-21 清华大学 一种基于智能网关的数据协同处理系统
CN105912076A (zh) * 2016-04-20 2016-08-31 浪潮电子信息产业股份有限公司 一种硬盘背板及硬盘指示灯的控制方法和系统
US20170315212A1 (en) * 2016-04-28 2017-11-02 Qualitative Artificial Intelligence LLC System and method for use of qualitative modeling for signal analysis
CN107622027A (zh) * 2017-09-20 2018-01-23 南京扬贺扬微电子科技有限公司 一种多合一Flash控制器及制卡方法
CN108476221A (zh) * 2017-04-07 2018-08-31 深圳市大疆创新科技有限公司 一种无人机的信号处理方法、设备、监听设备

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20080056139A1 (en) * 2006-09-06 2008-03-06 Mentor Graphics Corporation Network traffic monitoring using embedded target-side analyzer during embedded software development
CN102970200A (zh) * 2012-11-30 2013-03-13 中国科学院自动化研究所 矿井物联网综合通信系统、交换机和上位机
CN103259868A (zh) * 2013-05-31 2013-08-21 清华大学 一种基于智能网关的数据协同处理系统
CN105912076A (zh) * 2016-04-20 2016-08-31 浪潮电子信息产业股份有限公司 一种硬盘背板及硬盘指示灯的控制方法和系统
US20170315212A1 (en) * 2016-04-28 2017-11-02 Qualitative Artificial Intelligence LLC System and method for use of qualitative modeling for signal analysis
CN108476221A (zh) * 2017-04-07 2018-08-31 深圳市大疆创新科技有限公司 一种无人机的信号处理方法、设备、监听设备
CN107622027A (zh) * 2017-09-20 2018-01-23 南京扬贺扬微电子科技有限公司 一种多合一Flash控制器及制卡方法

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN114428204A (zh) * 2020-10-29 2022-05-03 长鑫存储技术有限公司 芯片输出特性的调整方法和装置
CN114428204B (zh) * 2020-10-29 2023-09-01 长鑫存储技术有限公司 芯片输出特性的调整方法和装置
US12002751B2 (en) 2020-10-29 2024-06-04 Changxin Memory Technologies, Inc. Adjustment method and device for chip output characteristics
WO2023184842A1 (zh) * 2022-03-31 2023-10-05 苏州浪潮智能科技有限公司 一种芯片内部信号的编码方法、系统及电子设备
CN116131402A (zh) * 2023-02-06 2023-05-16 广芯微电子(广州)股份有限公司 一种基于i/o端口识别ufcs协议波形的方法及装置
CN116131402B (zh) * 2023-02-06 2024-01-02 广芯微电子(广州)股份有限公司 一种基于i/o端口识别ufcs协议波形的方法及装置
CN116346950A (zh) * 2023-05-23 2023-06-27 南京芯驰半导体科技有限公司 基于spi控制器的信号处理方法、装置及系统
CN116346950B (zh) * 2023-05-23 2023-09-29 南京芯驰半导体科技有限公司 基于spi控制器的信号处理方法、装置及系统
CN116991642A (zh) * 2023-06-26 2023-11-03 南京奕斯伟计算技术有限公司 芯片调测方法、芯片、系统及存储介质
CN116991642B (zh) * 2023-06-26 2024-06-11 南京奕斯伟计算技术有限公司 芯片调测方法、芯片、系统及存储介质

Also Published As

Publication number Publication date
CN111817924B (zh) 2021-01-19

Similar Documents

Publication Publication Date Title
CN111817924B (zh) 一种测试方法及相关设备
CN111766509B (zh) 一种芯片测试方法及相关设备
JP5767462B2 (ja) 近距離通信のための受信装置による通信モード検出方法
CN110209559B (zh) 一种非侵入式监测方法、控制设备及存储介质
CN113359674A (zh) 车辆诊断系统、方法、电子设备及存储介质
CN114826542A (zh) 基于异步串行通信的数据传输方法、装置、设备及介质
CN108628712B (zh) 一种应用程序测试方法及终端设备
CN115333654B (zh) 一种频偏检测方法、系统及电子设备
CN113933589B (zh) 用于频谱分析仪的检波装置和方法
CN113282532B (zh) 一种通信装置、通信装置的通信方法和电子设备
CN115687012A (zh) 一种总线监测模块、监测方法和相关设备
CN109039813B (zh) 一种检测因特网接入的方法、系统及设备
CN114443537A (zh) 一种pcie信号发送端参数配置方法、装置、设备及介质
CN112583083A (zh) 一种基于Qi无线充电协议的解码实现方法、装置及设备
CN107786309B (zh) 一种免时钟同步的芯片数据传输方法、系统及电子设备
CN111209718B (zh) 验证环境平台及验证方法、计算机装置及可读存储介质
Casparsen et al. Bluetooth Low Energy with Software-Defined Radio: Proof-of-Concept and Performance Analysis
CN112825064A (zh) 一种数据交互方法、装置、终端设备和存储介质
CN116820867B (zh) 一种芯片调试方法、装置及芯片
CN107491357B (zh) 可靠性及效能分析系统
CN114006851B (zh) 测试方法、测试线卡及测试仪
TWI546551B (zh) Multi-analysis system and its multi-analyzer
CN114928377B (zh) 降低usb数据透传带宽的输出传输方法、装置及设备
CN113258957B (zh) 一种电力线通讯产品测试系统、控制方法及装置
CN112511188A (zh) 抗干扰数据采集方法、装置、电子设备和存储介质

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
CB02 Change of applicant information

Address after: 518000 innovation square b1404, 1405, Liulian community, Pingshan street, Pingshan District, Shenzhen City, Guangdong Province

Applicant after: CHIPSBANK TECHNOLOGIES (SHENZHEN) Co.,Ltd.

Address before: Room 701 and 702, building 12, Shenzhen Software Park, Keji Zhonger Road, Nanshan District, Shenzhen City, Guangdong Province

Applicant before: CHIPSBANK TECHNOLOGIES (SHENZHEN) Co.,Ltd.

CB02 Change of applicant information
GR01 Patent grant
GR01 Patent grant