CN115687012A - 一种总线监测模块、监测方法和相关设备 - Google Patents
一种总线监测模块、监测方法和相关设备 Download PDFInfo
- Publication number
- CN115687012A CN115687012A CN202211296795.6A CN202211296795A CN115687012A CN 115687012 A CN115687012 A CN 115687012A CN 202211296795 A CN202211296795 A CN 202211296795A CN 115687012 A CN115687012 A CN 115687012A
- Authority
- CN
- China
- Prior art keywords
- bus
- monitoring
- subunit
- buses
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Landscapes
- Debugging And Monitoring (AREA)
Abstract
本发明提供了一种总线监测模块、监测方法和相关设备,总线监测模块包括至少一个分析单元,每个分析单元被配置为监测一组总线,多个分析单元被配置为分别监测多组总线,多组总线包括协议种类不同的多组总线和/或协议种类相同的多组总线,分析单元被配置为执行与其监测的总线相匹配的监测功能。也就是说,本发明中的总线监测模块不仅可以同时监测协议不同的多组总线,提高监测模块的集成度,还可以为不同组的总线配置与其匹配的监测功能,以避免某些总线的部分监测功能的闲置,避免资源的浪费,达到节省资源的目的。
Description
技术领域
本发明涉及数据处理技术领域,具体涉及一种总线监测模块、监测方法和相关设备。
背景技术
随着芯片的集成度越来越高,芯片内部的总线越来越复杂。总线是芯片内部各元件之间的通信桥梁,由于通信桥梁的信号传输状况是影响芯片的性能重要因素之一,因此,为了更真实的反映芯片的性能或工作状态,需要对芯片内部多组总线的信号传输状况进行监测。
发明内容
本发明提供一种总线监测模块、监测方法和相关设备,通过一个监测模块同时监测多组总线的信号传输状况,以避免资源的浪费。
第一方面,本发明提供一种总线监测模块,所述总线监测模块包括至少一个分析单元;
每个所述分析单元被配置为监测一组总线,多个所述分析单元被配置为分别监测多组总线,所述多组总线包括协议种类不同的多组总线和/或协议种类相同的多组总线;
所述分析单元被配置为执行与其监测的总线相匹配的监测功能。
可选地,所述分析单元包括多个功能子单元,每个所述功能子单元用于执行一种监测功能;所述分析单元被配置为开启至少部分功能子单元,以执行与其监测的总线相匹配的监测功能。
可选地,所述多个功能子单元至少包括信号监测子单元、带宽监测子单元、响应监测子单元和匹配监测子单元;
所述信号监测子单元用于抓取并输出所述总线的部分信号,获得抓取信号,实现信号监测功能;所述带宽监测子单元用于获取并输出所述总线的带宽数据,实现带宽监测功能;所述响应监测子单元用于监测所述总线各数据通道的响应数据,若根据所述响应数据确定存在异常响应,则输出响应告警,实现响应监测功能;所述匹配监测子单元用于将所述总线的信号特征与期望的信号特征进行对比,若对比一致,将一致的次数计数并输出计数结果,实现匹配监测功能。
可选地,所述分析单元还包括信号同步子单元;所述信号同步子单元与所述信号监测子单元、所述带宽监测子单元、所述响应监测子单元和所述匹配监测子单元连接;
所述信号同步子单元用于接收所述总线的信号,对所述总线的信号进行同步处理,并将处理后的信号分别传输至所述信号监测子单元、所述带宽监测子单元、所述响应监测子单元和所述匹配监测子单元。
可选地,所述分析单元还包括第一寄存器,所述第一寄存器用于存储配置信息,并根据所述配置信息配置所述信号监测子单元、所述带宽监测子单元、所述响应监测子单元和所述匹配监测子单元的功能参数。
可选地,所述总线监测模块还包括至少一个第一缓存单元;监测第一总线的分析单元与多个所述第一缓存单元分别连接,监测第二总线的分析单元与一个所述第一缓存单元连接,所述第一总线为具有多个数据通道的总线,所述第二总线为具有一个数据通道的总线,所述第一缓存单元用于缓存一个数据通道的抓取信号;多个所述第一缓存单元分别缓存多个数据通道的抓取信号。
可选地,所述分析单元还包括至少一个第二缓存单元,每个所述第二缓存单元用于缓存所述信号监测子单元输出一个数据通道的抓取信号,多个所述第二缓存单元分别缓存所述信号监测子单元输出的多个数据通道的抓取信号,并将所述抓取信号输出至对应的所述第一缓存单元,并实现抓取信号时钟域的转换。
可选地,所述总线监测模块还包括第二寄存器,所述第二寄存器用于将所述多个第一缓存单元中的抓取信号依次输出至所述总线监测模块外部的处理器。
可选地,所述总线监测模块还包括控制单元,所述控制单元用于将所述多个第一缓存单元中的抓取信号输出至所述总线监测模块外部的存储器。
可选地,所述总线包括AMBA总线;所述AMBA总线包括至少一组AHB总线、至少一组APB总线和至少一组AXI总线中的至少一项。
第二方面,本发明提供了一种总线监测方法,应用于总线监测模块,所述总线监测模块包括至少一个分析单元,所述总线监测方法包括:
将每个所述分析单元配置为监测一组总线,将多个所述分析单元配置为分别监测多组总线,所述多组总线包括协议种类不同的多组总线和/或协议种类相同的多组总线;
将所述分析单元配置为执行与其监测的总线相匹配的监测功能。
可选地,所述分析单元包括多个功能子单元,每个所述功能子单元用于执行一种监测功能,所述将所述分析单元配置为执行与其监测的总线相匹配的监测功能包括:
将所述分析单元配置为开启至少部分功能子单元,以执行与其监测的总线相匹配的监测功能。
第三方面,本发明提供了一种芯片,包括如上任一项所述的总线监测模块。
第四方面,本发明提供了一种电子设备,包括如上所述的芯片。
本发明实施例提供的总线监测模块、监测方法和相关设备,总线监测模块包括至少一个分析单元,每个分析单元被配置为监测一组总线,多个分析单元被配置为分别监测多组总线,多组总线包括协议种类不同的多组总线和/或协议种类相同的多组总线,分析单元被配置为执行与其监测的总线相匹配的监测功能。也就是说,本发明中的总线监测模块不仅可以同时监测协议不同的多组总线,提高监测模块的集成度,还可以为不同组的总线配置与其匹配的监测功能,从而可以避免某些总线的部分监测功能的闲置,进而可以避免资源的浪费,达到节省资源的目的。
附图说明
为了更清楚地说明本发明实施例或背景技术中的技术方案,下面将对本发明实施例或背景技术中所需要使用的附图进行说明。
图1为本发明实施例提供的一种总线监测模块的结构示意图。
图2为本发明实施例提供的一种分析单元的结构示意图。
图3为本发明实施例提供的另一种总线监测模块的结构示意图。
图4为本发明实施例提供的另一种总线监测模块的结构示意图。
图5为本发明实施例提供的一种总线监测方法的流程图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
随着科技的发展,片上系统(System on a Chip,SOC)芯片因具有小型、轻量、低功耗、多功能、高可靠和低成本等特点,而被广泛应用在计算机、通信、消费类电子工控、交通运输等领域。
在SOC芯片内部,多个不同AMBA(Advanced Microcontroller Bus Architecture,先进微控制器总线体系结构)总线是ARM内核与其他元件进行通信的桥梁。其中,AMBA总线至少包括AHB总线、APB总线和AXI总线。
目前,都是通过在SOC芯片内部集成多个监测模块,并通过多个监测模块分别监测AHB总线、APB总线和AXI总线的信号传输状况。其中,不同总线的监测模块的监测功能相同,但是,实际上某些总线并不需要全部监测功能,例如,APB总线并不需要带宽监测功能,这就会造成带宽监测功能的闲置,造成资源的浪费。
基于此,本发明提供了一种总线监测方案,总线监测模块包括至少一个分析单元,每个分析单元被配置为监测一组总线,多个分析单元被配置为分别监测多组总线,每个分析单元被配置为执行与其监测的总线相匹配的监测功能,以避免某些总线的部分监测功能的闲置,造成资源的浪费。
作为本发明公开内容的一种可选实现,本发明实施例提供了一种总线监测模块,如图1所示,图1为本发明实施例提供的一种总线监测模块的结构示意图,该总线监测模块包括至少一个分析单元,即该总线监测模块可以包括一个或多个分析单元,如包括第1个分析单元11至第n个分析单元1n。
每个分析单元被配置为监测一组总线,多个分析单元被配置为分别监测多组总线,如第1个分析单元11至第n个分析单元1n被配置为分别监测第1组总线bus1~第n组总线busn,n为大于1的自然数。并且,每个分析单元被配置为执行与其监测的总线相匹配的监测功能,获得相应的监测数据。
其中,多组总线可以包括协议种类不同的多组总线和/或协议种类相同的多组总线。可以理解的是,AHB总线为支持AHB协议的总线、APB总线为支持APB协议的总线和AXI总线为支持AXI协议的总线,则AHB总线、APB总线和AXI总线为协议种类不同的总线,ACE总线和ACE-LITE总线为支持AXI协议的扩展协议的总线,则ACE总线、ACE-LITE总线和AXI总线为协议种类相同的总线。
本发明一些实施例中,如图1所示,总线监测模块可以包括一个或多个第一接口,如第1个第一接口IN1~第n个第一接口INn,且多个第一接口与多组总线分别连接,如第1个第一接口IN1~第n个第一接口INn与第1组总线bus1~第n组总线busn分别连接。每个第一接口用于接收一组总线的信号,多个第一接口分别接收多组总线的信号。
该总线监测模块还包括第二接口,如包括1个第二接口IN0,该第二接口IN0与配置总线cfg bus连接,用于接收配置信息,以根据配置信息配置总线监测模块内分析单元等的功能参数。该总线监测模块还包括一个或多个输出端,如包括第1个输出端Out1~第2个输出端Out2,该多个输出端用于输出总线的不同监测数据,以便其他软件或处理器根据多组总线的监测数据,获得总线的信号传输状况。其中,处理器可以是与总线监测模块处于同一SOC芯片的处理器。
本发明一些实施例中,总线可以为AMBA总线,AMBA总线可以包括至少一组AHB总线、至少一组APB总线和至少一组AXI总线中的至少一项,也可以其他总线,在此不再赘述。其中,至少一组AXI总线可以包括AXI总线及其扩展总线如ACE总线和ACE-LITE总线。
本发明实施例中,总线监测模块为每种协议的总线预留了5组接口,如IN1~IN5为AHB总线的预留接口、IN6~IN10为APB总线的预留接口、IN11~IN15为AXI总线的预留接口,每组接口对应1个分析单元。若监测的多组总线中同一种协议的总线少于5组,则可以通过配置总线监测模块内分析单元的数量,来关闭多余的接口及其对应的分析单元,这样就可以避免多余的分析单元占用资源,造成资源的浪费。
本发明实施例中,将监测总线所需的所有功能进行了参数化设计并打包成一个整体的分析单元,即分析单元预先集成了总线监测所需的所有功能,只需根据实际总线的监测需求对分析单元进行配置,关闭某些监测功能,使得每个分析单元被配置为执行与其监测的总线相匹配的监测功能即可。
对于协议不同的总线来说,监测需求可能会有所不同,对于协议相同的不同组总线来说,监测需求也可能会有所不同,如对数据位宽、ID信号等有不同的监测需求。基于此,可以通过配置总线监测模块内的分析单元的功能,来关闭分析单元中执行相应监测功能的子单元,来使得执行相应监测功能的逻辑完全不存在于分析单元内,以避免不需要的监测功能的子单元占用资源,造成资源的浪费。
需要说明的是,在确定总线监测模块需要监测的总线的基本信息和监测需求之后,可以通过修改总线监测模块的配置文件中的参数,来配置总线监测模块中分析单元的数量及其监测功能。也就是说,修改总线监测模块的配置文件中的参数之后,总线监测模块中分析单元的数量和监测功能就被确定下来了,在后续监测过程中,也不会再改变。但是,在监测过程中,可以通过第二接口IN0即配置总线cfg bus,配置分析单元内每种监测功能的功能参数,具体功能参数会在后文详细描述,在此不再赘述。
本发明一些实施例中,如图2所示,图2为本发明实施例提供的一种分析单元的结构示意图,分析单元包括多个功能子单元,每个功能子单元用于执行一种监测功能。分析单元被配置为开启至少部分功能子单元,以执行与其监测的总线相匹配的监测功能。该多个功能子单元至少包括信号监测子单元DUMP、带宽监测子单元BWM、响应监测子单元WDT和匹配监测子单元FM。
在一些可选示例中,监测APB总线的分析单元可以被配置为不开启带宽监测子单元BWM。当然,本发明并不仅限于此,在实际应用中,可以根据每组总线的实际需求进行配置,在此不再赘述。
其中,信号监测子单元DUMP用于抓取并输出总线的部分信号,获得抓取信号,实现信号监测功能。若总线为单数据通道的总线,则信号监测子单元DUMP仅抓取一个数据通道的信号;若总线为多数据通道的总线,则信号监测子单元DUMP可以分别抓取多个数据通道的信号,如分别抓取AXI总线中写数据通道、写地址通道、写响应通道、读数据通道和读地址通道的信号。其中,信号监测子单元DUMP可以根据配置总线cfg bus输入的配置信息,配置抓取总线信号的条件等功能参数。例如,可以配置抓取某个地址的信号、某个数据信号或某段时间信号等。
响应监测子单元WDT用于监测总线各数据通道的响应数据,若根据响应数据确定存在异常响应,则输出响应告警,实现响应监测功能。响应监测子单元WDT通过监测总线各数据通道的响应数据,可以获得各数据通道的响应(timeout)情况。
在一些可选示例中,以AXI总线为例,响应监测子单元WDT可以根据单数据通道的响应数据,获得单数据通道的响应情况,也可以根据读数据通道和写数据通道的响应数据,获得读写操作的响应情况。其中,响应监测子单元WDT可以根据配置总线cfg bus输入的配置信息,配置响应监测子单元WDT监测的数据通道等功能参数。
带宽监测子单元BWM用于获取并输出总线的带宽数据,实现带宽监测功能。其中,带宽监测子单元BWM可以根据配置总线cfg bus输入的配置信息,配置获取总线的带宽数据的时间间隔等功能参数,以便根据各个时间段的带宽数据,获得带宽变化曲线,从而能够使得使用者更直观地观察到该总线的带宽使用情况。
匹配监测子单元FM用于将总线的信号特征与期望的信号特征进行对比,其中匹配监测子单元FM可以将总线的信号地址与期望的信号地址进行对比,也可以将总线的信号数据与期望的信号数据进行对比,若对比一致,将一致的次数计数,并输出计数结果,实现匹配监测功能。其中,匹配监测子单元FM可以根据配置总线cfg bus输入的配置信息,配置需要匹配的信号特征等功能参数。
本发明一些实施例中,如图2所示,分析单元还包括第一寄存器AXi_reg,该第一寄存器AXi_reg用于存储配置总线cfg bus输入的配置信息,并根据配置信息对信号监测子单元DUMP、带宽监测子单元BWM、响应监测子单元WDT和匹配监测子单元FM进行功能参数的配置。
本发明一些实施例中,如图2所示,该分析单元还包括信号同步子单元SM。该信号同步子单元SM分析单元的多个功能子单元分别连接,如与信号监测子单元DUMP、带宽监测子单元BWM、响应监测子单元WDT和匹配监测子单元FM分别连接。该信号同步子单元SM用于接收与分析单元连接的总线busx的信号,对总线busx的信号进行同步处理,其中1≤x≤n,以消除不同总线的时钟信号的延迟,并将处理后的信号分别传输至信号同步子单元SM与信号监测子单元DUMP、带宽监测子单元BWM、响应监测子单元WDT和匹配监测子单元FM。
需要说明的是,由于在芯片布局布线时,不同组总线与总线监测模块的距离不同,导致不同总线的信号延时不同,因此,需要对不同组总线的信号进行同步处理。其中,可以通过配置打拍长度来进行同步处理。
在上述任一实施例的基础上,本发明一些实施例中,如图3所示,图3为本发明实施例提供的另一种总线监测模块的结构示意图,总线监测模块还包括至少一个第一缓存单元,如包括第1个第一缓存单元21~第5个第一缓存单元25,该第一缓存单元可以为FIFO(First Input First Output,先进先出)寄存器。
其中,监测第一总线的分析单元与多个第一缓存单元分别连接,监测第二总线的分析单元与一个第一缓存单元连接,第一总线为具有多个数据通道的总线,第二总线为具有一个数据通道的总线,多个第一缓存单元用于分别缓存多个数据通道的抓取信号。
如第1个分析单元11监测的总线为具有多个数据通道的总线,则第1个分析单元11与第1个第一缓存单元21~第5个第一缓存单元25分别连接,将多个数据通道的抓取信号分别缓存至第1个第一缓存单元21~第5个第一缓存单元25。第3个分析单元13监测的总线为具有一个数据通道或单数据通道的总线,则第3个分析单元13仅与第5个第一缓存单元25连接。
本发明实施例中,仅以具有多个数据通道的总线为AXI总线为例进行说明,由于AXI总线的多个数据通道分别为写数据通道、写地址通道、写响应通道、读数据通道和读地址通道,因此,第1个第一缓存单元21~第5个第一缓存单元25分别存储写数据通道、写地址通道、写响应通道、读数据通道和读地址通道的抓取信号。当然,本发明并不仅限于此,第一缓存单元21的具体数量可由总线监测模块监测的一组总线的数据通道数量决定,在此不再赘述。
基于此,不同组总线同一数据通道的信号可以共用第一缓存单元,不同协议的总线也可以共用第一缓存单元,从而可以极大地降低监测多组总线时的资源消耗,达到节省资源的目的。
在上述实施例的基础上,本发明一些实施例中,如图2所示,分析单元还包括至少一个第二缓存单元Async_fifo,该第二缓存单元Async_fifo也可以为FIFO寄存器。
该第二缓存单元Async_fifo与信号监测子单元DUMP连接,每个第二缓存单元Async_fifo用于缓存信号监测子单元DUMP输出的一个数据通道的抓取信号,多个第二缓存单元Async_fifo用于缓存信号监测子单元DUMP输出的多个数据通道的抓取信号。
每个第二缓存单元Async_fifo还用于将缓存的抓取信号输出至对应的第一缓存单元,并实现抓取信号时钟域的转换。其中,第二缓存单元Async_fifo可以实现抓取信号在总线下的时钟域与总线监测模块下的时钟域的转换,使得第一缓存单元接收到的抓取信号为总线监测模块时钟域下的信号。
本发明一些实施例中,如图3所示,总线监测模块还包括第二寄存器probe_reg,第二寄存器用于将多个第一缓存单元中的抓取信号依次输出至总线监测模块外部的处理器。其中,处理器可以在分析单元中的信号监测子单元DUMP完成信号抓取之后,通过访问第二寄存器probe_reg的方式来获取抓取的信号。
当然,本发明并不仅限于此,在另一些实施例中,如图4所示,图4为本发明实施例提供的另一种总线监测模块的结构示意图,总线监测模块还包括控制单元AXI_master,控制单元AXI_master用于将多个第一缓存单元中的抓取信号实时输出至总线监测模块外部的存储器DDR,以便处理器从存储器DDR中获取抓取信号。
本发明一些实施例中,总线监测模块还包括转换单元Apb_switch,该转换单元Apb_switch用于接收配置总线cfg bus输入的配置信息,并将相应的配置信息传输至对应的单元,如将配置任一分析单元的功能子单元的配置信息发送至相应的分析单元,将配置第二寄存器的配置信息发送至第二寄存器。
本发明一些实施例中,若带宽监测子单元BWM监测到带宽数据异常,也可以输出带宽告警;若匹配监测子单元FM监测到计数结果超出预设值,也可以输出匹配告警。可以理解的是,若任一功能子单元自身出现故障,也可以输出故障告警等。
本发明一些实施例中,信号监测子单元DUMP抓取的信号,可以通过第1个输出端Out1传输至总线监测模块外部的存储器或处理器,响应监测子单元WDT输出的响应告警、带宽监测子单元BWM输出的带宽告警,以及匹配监测子单元FM输出的匹配告警等告警信号,可以通过第2个输出端Out2传输至总线监测模块外部的处理器。总线监测模块外部的处理器接收到告警后,会通过调查告警的形式返回分析单元,获取分析单元的寄存器中的具体告警信息。
需要说明的是,带宽监测子单元BWM、响应监测子单元WDT和匹配监测子单元FM获得的监测数据可以存储寄存器中,只有在数据异常时,输出告警至总线监测模块外部的处理器等,以便处理器等通过读取寄存器中的监测数据,来确定具体的异常数据。其中,该寄存器可以为分析单元内部的第一寄存器,也可以是总线监测模块的其他寄存器,在此不再赘述。
本发明实施例中,对总线监测模块内的分析单元等配置完成之后,会启动总线监测模块开始工作,分析单元开始工作之后,会对总线进行监测,确定总线的各个数据通道是否正常工作,寄存器以及外部存储器DDR等是否能够正常收发数据并产生协议功能中断。
其中,总线监测模块内部的各个单元具有检测子单元,如分析单元和第一缓存单元等都具有检测子单元,用于检测总线监测模块内部的各个单元是否正常工作,如果出现异常情况,也会通过总线监测模块的输出端输出警报信号,以便处理器等对总线监测模块的工作状态进行监控。
作为本发明公开内容的另一种可选实现,本发明实施例提供了一种总线监测方法,应用于上述实施例提供的总线监测模块,该总线监测模块包括多个分析单元。如图5所示,图5为本发明实施例提供的一种总线监测方法的流程图,该总线检测方法包括:
S501:将每个所述分析单元配置为监测一组总线,其中,多个所述分析单元被配置为分别监测多组总线,多组总线包括协议种类不同的多组总线和/或协议种类相同的多组总线;
本发明实施例中,总线监测模块为每种协议的总线预留了5组接口,如IN1~IN5为AHB总线的预留接口、IN6~IN10为APB总线的预留接口、IN11~IN15为AXI总线的预留接口,每组接口对应1个分析单元。若多组总线中任一种协议的总线少于5组,则可以通过配置总线监测模块内分析单元的数量,来关闭多余的接口及其对应的分析单元,这样就可以避免多余的分析单元占用资源,造成资源的浪费。
S502:将分析单元配置为执行与其监测的总线相匹配的监测功能。
本发明实施例中,将监测总线所需的所有功能进行了参数化设计并打包成一个整体的分析单元,即分析单元预先集成了总线监测所需的所有功能,只需根据实际总线的监测需求对分析单元进行配置,关闭某些监测功能,使得每个分析单元被配置为执行与其监测的总线相匹配的监测功能即可。
对于协议不同的总线来说,监测需求可能会有所不同,对于协议相同的不同组总线来说,监测需求也可能会有所不同,如对数据位宽、ID信号等有不同的监测需求。基于此,可以通过配置总线监测模块内的分析单元的功能,来关闭分析单元中执行相应监测功能的子单元,来使得执行相应监测功能的逻辑完全不存在于分析单元内,以避免不需要的监测功能的子单元占用资源,造成资源的浪费。
需要说明的是,在确定总线监测模块需要监测的总线的基本信息和监测需求之后,可以通过修改总线监测模块的配置文件中的参数,来配置总线监测模块中分析单元的数量及其监测功能。也就是说,修改总线监测模块的配置文件中的参数之后,总线监测模块中分析单元的数量和监测功能就被确定下来了,在后续监测过程中,也不会再改变。但是,在监测过程中,可以通过第二接口IN0即配置总线cfg bus,配置分析单元内每种监测功能的功能参数。
本发明一些实施例中,分析单元包括多个功能子单元,每个功能子单元用于执行一种监测功能,将分析单元配置为执行与其监测的总线相匹配的监测功能包括:将分析单元配置为开启至少部分功能子单元,以执行与其监测的总线相匹配的监测功能。其中,多个功能子单元至少包括信号监测子单元DUMP、带宽监测子单元BWM、响应监测子单元WDT和匹配监测子单元FM。
作为本发明公开内容的另一种可选实现,本发明实施例提供了一种芯片,该芯片可以为SOC芯片,该芯片包括如上任一实施例提供的总线检测模块。
作为本发明公开内容的另一种可选实现,本发明实施例提供了一种电子设备,该电子设备可以是计算机、手机以及数码相机等电子设备。该电子设备包括上述实施例提供的芯片。
以上实施例的各技术特征可以进行任意的组合,为使描述简洁,未对上述实施例中的各个技术特征所有可能的组合都进行描述,然而,只要这些技术特征的组合不存在矛盾,都应当认为是本说明书记载的范围。
以上实施例仅表达了本说明书的几种实施方式,其描述较为具体和详细,但并不能因此而理解为对发明专利范围的限制。应当指出的是,对于本领域的普通技术人员来说,在不脱离本说明书构思的前提下,还可以做出若干变形和改进,这些都属于本说明书的保护范围。因此,本说明书专利的保护范围应以所附权利要求为准。
Claims (14)
1.一种总线监测模块,其特征在于,所述总线监测模块包括至少一个分析单元;
每个所述分析单元被配置为监测一组总线,多个所述分析单元被配置为分别监测多组总线,所述多组总线包括协议种类不同的多组总线和/或协议种类相同的多组总线;
所述分析单元被配置为执行与其监测的总线相匹配的监测功能。
2.根据权利要求1所述的总线监测模块,其特征在于,所述分析单元包括多个功能子单元,每个所述功能子单元用于执行一种监测功能;所述分析单元被配置为开启至少部分功能子单元,以执行与其监测的总线相匹配的监测功能。
3.根据权利要求2所述的总线监测模块,其特征在于,所述多个功能子单元至少包括信号监测子单元、带宽监测子单元、响应监测子单元和匹配监测子单元;
所述信号监测子单元用于抓取并输出所述总线的部分信号,获得抓取信号,实现信号监测功能;所述带宽监测子单元用于获取并输出所述总线的带宽数据,实现带宽监测功能;所述响应监测子单元用于监测所述总线各数据通道的响应数据,若根据所述响应数据确定存在异常响应,则输出响应告警,实现响应监测功能;所述匹配监测子单元用于将所述总线的信号特征与期望的信号特征进行对比,若对比一致,将一致的次数计数并输出计数结果,实现匹配监测功能。
4.根据权利要求3所述的总线监测模块,其特征在于,所述分析单元还包括信号同步子单元;所述信号同步子单元与所述信号监测子单元、所述带宽监测子单元、所述响应监测子单元和所述匹配监测子单元连接;
所述信号同步子单元用于接收所述总线的信号,对所述总线的信号进行同步处理,并将处理后的信号分别传输至所述信号监测子单元、所述带宽监测子单元、所述响应监测子单元和所述匹配监测子单元。
5.根据权利要求3所述的总线监测模块,其特征在于,所述分析单元还包括第一寄存器,所述第一寄存器用于存储配置信息,并根据所述配置信息配置所述信号监测子单元、所述带宽监测子单元、所述响应监测子单元和所述匹配监测子单元的功能参数。
6.根据权利要求1~5任一项所述的总线监测模块,其特征在于,所述总线监测模块还包括至少一个第一缓存单元;监测第一总线的分析单元与多个所述第一缓存单元分别连接,监测第二总线的分析单元与一个所述第一缓存单元连接,所述第一总线为具有多个数据通道的总线,所述第二总线为具有一个数据通道的总线;所述第一缓存单元用于缓存一个数据通道的抓取信号;多个所述第一缓存单元分别缓存多个数据通道的抓取信号。
7.根据权利要求6所述的总线监测模块,其特征在于,所述分析单元还包括至少一个第二缓存单元,每个所述第二缓存单元用于缓存所述信号监测子单元输出的一个数据通道抓取信号,多个所述第二缓存单元分别缓存所述信号监测子单元输出的多个数据通道的抓取信号,并将所述抓取信号输出至对应的所述第一缓存单元,并实现抓取信号时钟域的转换。
8.根据权利要求6所述的总线监测模块,其特征在于,所述总线监测模块还包括第二寄存器,所述第二寄存器用于将所述多个第一缓存单元中的抓取信号依次输出至所述总线监测模块外部的处理器。
9.根据权利要求6所述的总线监测模块,其特征在于,所述总线监测模块还包括控制单元,所述控制单元用于将所述多个第一缓存单元中的抓取信号输出至所述总线监测模块外部的存储器。
10.根据权利要求1所述的总线监测模块,其特征在于,所述总线包括AMBA总线;所述AMBA总线包括至少一组AHB总线、至少一组APB总线和至少一组AXI总线中的至少一项。
11.一种总线监测方法,其特征在于,应用于总线监测模块,所述总线监测模块包括至少一个分析单元,所述总线监测方法包括:
将每个所述分析单元配置为监测一组总线,其中,多个所述分析单元被配置为分别监测多组总线,所述多组总线包括协议种类不同的多组总线和/或协议种类相同的多组总线;
将所述分析单元配置为执行与其监测的总线相匹配的监测功能。
12.根据权利要求11所述的总线监测方法,其特征在于,所述分析单元包括多个功能子单元,每个所述功能子单元用于执行一种监测功能,所述将所述分析单元配置为执行与其监测的总线相匹配的监测功能包括:
将所述分析单元配置为开启至少部分功能子单元,以执行与其监测的总线相匹配的监测功能。
13.一种芯片,其特征在于,包括权利要求1~10任一项所述的总线监测模块。
14.一种电子设备,其特征在于,包括权利要求13所述的芯片。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211296795.6A CN115687012A (zh) | 2022-10-21 | 2022-10-21 | 一种总线监测模块、监测方法和相关设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202211296795.6A CN115687012A (zh) | 2022-10-21 | 2022-10-21 | 一种总线监测模块、监测方法和相关设备 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN115687012A true CN115687012A (zh) | 2023-02-03 |
Family
ID=85066517
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202211296795.6A Pending CN115687012A (zh) | 2022-10-21 | 2022-10-21 | 一种总线监测模块、监测方法和相关设备 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN115687012A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117591380A (zh) * | 2024-01-18 | 2024-02-23 | 芯动微电子科技(武汉)有限公司 | 一种总线性能监测的方法和装置 |
-
2022
- 2022-10-21 CN CN202211296795.6A patent/CN115687012A/zh active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117591380A (zh) * | 2024-01-18 | 2024-02-23 | 芯动微电子科技(武汉)有限公司 | 一种总线性能监测的方法和装置 |
CN117591380B (zh) * | 2024-01-18 | 2024-05-03 | 芯动微电子科技(武汉)有限公司 | 一种总线性能监测的方法和装置 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN110471872B (zh) | 一种基于zynq芯片实现m-lvds总线数据交互系统和方法 | |
US9639447B2 (en) | Trace data export to remote memory using remotely generated reads | |
JP6995052B2 (ja) | モジュールバスとaxiバスの間のリクエストを変換するためのバスブリッジ | |
US9684583B2 (en) | Trace data export to remote memory using memory mapped write transactions | |
US7779194B2 (en) | Data modification module | |
CN103714029A (zh) | 新型二线同步通信协议及应用 | |
US9152524B2 (en) | Bus monitor circuit and bus monitor method | |
US10896119B1 (en) | Common input/output interface for application and debug circuitry | |
CN111966189A (zh) | 一种灵活配置的多计算节点服务器主板结构和程序 | |
CN116089343A (zh) | 一种基于axi的数据存储方法、装置、存储介质及设备 | |
CN111290986A (zh) | 一种基于神经网络的总线互联系统 | |
CN112749113A (zh) | 一种数据交互的方法、系统、设备及介质 | |
TWI845960B (zh) | 複雜可程式設計邏輯器件及其與基板管理控制器通訊方法 | |
CN115687012A (zh) | 一种总线监测模块、监测方法和相关设备 | |
TW201423413A (zh) | 匯流排訊號監測裝置及方法 | |
CN114265872A (zh) | 一种用于总线的互联装置 | |
CN219574799U (zh) | 一种基于amba总线的多总线桥接器及其片上系统 | |
CN117009185A (zh) | 一种总线监测方法、装置、片上系统及设备 | |
CN117130974A (zh) | 用于ddr片上网络系统的路由器和路由方法、片上网络系统 | |
US11169947B2 (en) | Data transmission system capable of transmitting a great amount of data | |
CN115240752A (zh) | 对芯片内闪存信号进行分析的装置、方法和电子设备 | |
JP2005222446A (ja) | オンボードデバッグ装置および半導体回路装置 | |
US7000148B2 (en) | Program-controlled unit | |
CN114641764A (zh) | 总线系统及操作总线系统的方法 | |
CN116938451B (zh) | 一种密码运算方法、装置、片上系统及设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |