CN105912076A - 一种硬盘背板及硬盘指示灯的控制方法和系统 - Google Patents

一种硬盘背板及硬盘指示灯的控制方法和系统 Download PDF

Info

Publication number
CN105912076A
CN105912076A CN201610246744.0A CN201610246744A CN105912076A CN 105912076 A CN105912076 A CN 105912076A CN 201610246744 A CN201610246744 A CN 201610246744A CN 105912076 A CN105912076 A CN 105912076A
Authority
CN
China
Prior art keywords
hard disk
signal
pin
sff
fpga chip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201610246744.0A
Other languages
English (en)
Inventor
刘栋
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Inspur Electronic Information Industry Co Ltd
Original Assignee
Inspur Electronic Information Industry Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Inspur Electronic Information Industry Co Ltd filed Critical Inspur Electronic Information Industry Co Ltd
Priority to CN201610246744.0A priority Critical patent/CN105912076A/zh
Publication of CN105912076A publication Critical patent/CN105912076A/zh
Pending legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/16Constructional details or arrangements
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B33/00Constructional parts, details or accessories not provided for in the other groups of this subclass
    • G11B33/10Indicating arrangements; Warning arrangements

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Human Computer Interaction (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Circuit Arrangement For Electric Light Sources In General (AREA)

Abstract

本发明提供了一种硬盘背板及硬盘指示灯的控制方法和系统,该硬盘背板包括:接收单元、触发单元、FPGA芯片及控制单元;所述接收单元,用于接收外部的上游板卡发送的SFF‑8485协议信号,并将所述SFF‑8485协议信号发送给所述FPGA芯片;所述触发单元,用于根据所述SFF‑8485协议信号的格式,向所述FPGA芯片发送对应的触发信号;所述FPGA芯片,用于根据所述触发单元发送的触发信号,从预设的至少两个解析程序中选择对应的目标解析程序对所述SFF‑8485协议信号进行解析;所述控制单元,用于根据所述FPGA芯片发送的解析结果对外部的至少一个硬盘的指示灯进行控制。本方案能够降低硬盘背板的成本。

Description

一种硬盘背板及硬盘指示灯的控制方法和系统
技术领域
本发明涉及计算机技术领域,特别涉及一种硬盘背板及硬盘指示灯的控制方法和系统。
背景技术
硬盘背板作为服务器的一种重要组成部件,用于连接硬盘与上游板卡,其中上游板卡包括服务器主板、RAID(磁盘阵列)卡或SAS(串行连接小型计算机系统接口)卡等。硬盘背板上集成有FPGA(现场可编程门阵列)芯片,当硬盘背板接收到上游板卡发送的SFF-8485协议信号后,FPGA芯片对接收到的SFF-8485协议信号进行解析,硬盘背板根据FPGA芯片的解析结果控制相连的各个硬盘上的硬盘指示灯。
由于SFF-8485协议不是一个完全封闭的协议,用户在一定程度上能够自定义数据传输格式,因而不同厂家生产的上游板卡发送的SFF-8485协议信号经常具有不同的格式。FPGA芯片只有通过与SFF-8485协议信号格式相对应的解析程序才能够对SFF-8485协议信号进行解析,从而实现硬盘指示灯的正常工作。
由于不同的上游板卡可能具有不同的SFF-8485协议信号格式,为了实现硬盘背板上的FPGA芯片能够正常地对上游板卡发送的SFF-8485协议信号进行解析,目前通常采用的方式是根据上游板卡发送的SFF-8485协议信号的格式,单独对FPGA芯片中的解析程序进行开发。
针对于现有技术的解决方案,当硬盘背板与具有不同SFF-8485协议信号格式的上游板卡相连时,均需要单独对硬盘背板上FPGA芯片中的解析程序进行开发,因而硬盘背板的成本较高。
发明内容
本发明实施例提供了一种硬盘背板及硬盘指示灯的控制方法和系统,能够降低硬盘背板的成本。
本发明实施例提供了一种硬盘背板,包括:接收单元、触发单元、FPGA芯片及控制单元;
所述接收单元,用于接收外部的上游板卡发送的SFF-8485协议信号,并将所述SFF-8485协议信号发送给所述FPGA芯片;
所述触发单元,用于根据所述SFF-8485协议信号的格式,向所述FPGA芯片发送对应的触发信号;
所述FPGA芯片,用于根据所述触发单元发送的触发信号,从预设的至少两个解析程序中选择对应的目标解析程序对所述SFF-8485协议信号进行解析,并将解析结果发送给所述控制单元;
所述控制单元,用于根据所述FPGA芯片发送的解析结果对外部的至少一个硬盘的指示灯进行控制。
优选地,
所述触发单元包括:拨码开关;
所述拨码开关上设置有至少一对管脚,每一对所述管脚中的第一管脚与所述FPGA芯片上的一个I/O(输入输出)接口相连,其中,不同的第一管脚与不同的I/O接口相连;
每一对所述管脚根据SFF-8485协议信号的格式被设置为对应的接通状态或断开状态,其中,各个所述管脚的连接状态对应于不同格式的SFF-8485协议信号时不完全相同;
所述拨码开关,用于针对于每一对所述管脚,根据该对管脚所处的状态,通过该对管脚中的第一管脚向相连的I/O接口发送对应的高电平信号或低电平信号,将各个所述第一管脚发送的高电平信号或低电平信号的组合作为所述触发信号。
优选地,
所述FPGA芯片中存储有至少两种解析程序以及每一种解析程序与各个I/O接口电平信号的对应关系;
所述PFGA芯片,用于确定与各个所述第一管脚相连的各个I/O接口的电平信号,根据各个I/O接口的电平信号及所述每一种解析程序与各个I/O接口电平信号的对应关系,从所述至少两个解析程序中选择与所述各个I/O接口的电平信号相对应的目标解析程序,并通过该目标解析程序对所述接收单元发送的SFF-8485协议信号进行解析。
优选地,
每一对所述管脚,用于当该对管脚处于连通状态时,通过该对管脚中的第一管脚向相连的I/O接口发送低电平信号,当该对管脚处于断开状态时,通过该对管脚中的第一管脚向相连的I/O接口发送高电平信号。
优选地,
所述FPGA芯片,用于通过所述目标解析程序从所述接收单元发送的SFF-8485协议信号中解析出目标硬盘的标识、工作指示灯控制信号、错误指示灯控制信号及连接状态指示灯控制信号;
所述控制单元,用于根据所述目标硬盘的标识、工作指示灯控制信号、错误指示灯控制信号及连接指示灯控制信号,点亮或熄灭所述目标硬盘上的工作指示灯、错误指示灯及连接状态指示灯。
本发明实施例还提供了一种利用上述实施例提供的任意一种硬盘背板对硬盘指示灯进行控制的方法,包括:
通过所述接收单元接收外部的上游板卡发送的SFF-8485协议信号,并将所述SFF-8485协议信号发送给所述FPGA芯片;
通过所述触发单元根据所述SFF-8485协议信号的格式,向所述FPGA芯片发送对应的触发信号;
通过所述FPGA芯片根据所述触发信号,从预设的至少两个解析程序中选择对应的目标解析程序对所述SFF-8485协议信号进行解析,并将解析结果发送给所述控制单元;
通过所述控制单元根据所述FPGA芯片发送的解析结果对外部的至少一个硬盘的指示灯进行控制。
优选地,当所述触发单元包括拨码开关时,
所述根据所述SFF-8485协议信号的格式,向所述FPGA芯片发送对应的触发信号包括:
根据所述SFF-8485协议信号的格式将所述拨码开关上的每一对管脚设置为对应的状态,
针对于所述拨码开关上的每一对管脚,根据该对管脚所处的状态,通过该对管脚中的第一管脚向相连的所述FPGA芯片上的I/O接口发送对应的高电平信号或低电平信号,将各个所述第一管脚发送的高电平信号或低电平信号的组合作为所述触发信号。
优选地,当所述FPGA芯片中存储有至少两种解析程序以及每一种解析程序与各个I/O接口电平信号的对应关系时,
所述根据所述触发信号,从预设的至少两个解析程序中选择对应的目标解析程序对所述SFF-8485协议信号进行解析包括:
确定与各个所述第一管脚相连的各个I/O接口的电平信号,根据各个I/O接口的电平信号及所述每一种解析程序与各个I/O接口电平信号的对应关系,从所述至少两个解析程序中选择与所述各个I/O接口的电平信号相对应的目标解析程序,并通过该目标解析程序对所述接收单元发送的SFF-8485协议信号进行解析。
优选地,
所述解析结果包括:目标硬盘的标识、工作指示灯控制信号、错误指示灯控制信号及连接状态指示灯控制信号;
所述根据所述FPGA芯片发送的解析结果对外部的至少一个硬盘的指示灯进行控制包括:根据所述目标硬盘的标识、工作指示灯控制信号、错误指示灯控制信号及连接指示灯控制信号,点亮或熄灭所述目标硬盘上的工作指示灯、错误指示灯及连接状态指示灯。
本发明实施例还提供了一种硬盘指示灯的控制系统,包括:上游板卡、至少一个包括指示灯的硬盘及上述实施例提供的任意一种硬盘背板;
所述上游板卡,用于向所述硬盘背板发送SFF-8485协议信号;
所述硬盘,用于接受所述硬盘背板对所述指示灯的控制。
本发明实施例提供了一种硬盘背板及硬盘指示灯的控制方法和系统,触发单元能够根据SFF-8485协议信号格式向FPGA芯片发送对应的触发信号,FPGA芯片根据接收到的触发信号选择相应的解析程序对SFF-8485协议信号进行解析,从而控制单元能够根据FPGA芯片的解析结果对硬盘的指示灯进行控制。这样,硬盘背板能够根据SFF-8485协议信号的格式选择对应的解析程序对SFF-8485协议信号进行解析,从而无需根据上游板卡发送的SFF-8485协议信号的格式单独对硬盘背板上的FPGA芯片中的解析程序进行开发,节约单独开发解析程序的时间和费用,降低了硬盘背板的成本。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本发明一个实施例提供的一种硬盘背板的示意图;
图2是本发明一个实施例提供的一种包括拨码开关的硬盘背板的示意图;
图3是本发明一个实施例提供的一种硬盘指示灯的控制方法流程图;
图4是本发明另一个实施例提供的一种硬盘指示灯的控制方法流程图;
图5是本发明一个实施例提供的一种硬盘指示灯控制的系统示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例,基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本发明保护的范围。
如图1所示,本发明实施例提供了一种硬盘背板,包括:接收单元101、触发单元102、FPGA芯片103及控制单元104;
所述接收单元101,用于接收外部的上游板卡发送的SFF-8485协议信号,并将所述SFF-8485协议信号发送给所述FPGA芯片103;
所述触发单元102,用于根据所述SFF-8485协议信号的格式,向所述FPGA芯片103发送对应的触发信号;
所述FPGA芯片,用于根据所述触发单元102发送的触发信号,从预设的至少两个解析程序中选择对应的目标解析程序对所述SFF-8485协议信号进行解析,并将解析结果发送给所述控制单元104;
所述控制单元104,用于根据所述FPGA芯片发送的解析结果对外部的至少一个硬盘的指示灯进行控制。
本发明实施例提供了一种硬盘背板,触发单元能够根据SFF-8485协议信号格式向FPGA芯片发送对应的触发信号,FPGA芯片根据接收到的触发信号选择相应的解析程序对SFF-8485协议信号进行解析,从而控制单元能够根据FPGA芯片的解析结果对硬盘的指示灯进行控制。这样,硬盘背板能够根据SFF-8485协议信号的格式选择对应的解析程序对SFF-8485协议信号进行解析,从而无需根据上游板卡发送的SFF-8485协议信号的格式单独对硬盘背板上的FPGA芯片中的解析程序进行开发,节约单独开发解析程序的时间和费用,降低了硬盘背板的成本。
在本发明一个实施例中,触发单元可以包括拨码开关,拨码开关上设置有至少一对管脚,每一对管脚中的第一管脚与FPGA芯片上的一个I/O接口相连,不同的第一管脚连接不同的I/O接口;根据SFF-8485协议信号的格式将每一对管脚设置为接通状态或断开状态,其中各个管脚的连接状态对应于不同格式的SFF-8485协议信号时不完全相同;拨码开关上各对管脚的连接状态设置完成后,各对管脚中的第一管脚根据该对管脚所处的连接状态向相连的I/O接口发送高电平信号或低电平信号,将各个第一管脚发送的高电平信号或低电平信号的组合作为触发信号发送给FPGA芯片。由于每一对管脚有接通和断开两种连接状态,接通状态和断开状态下第一管脚分别发送不同的电平信号,通过多对管脚连接状态的组合可以形成多组不同的电平信号,从而实现向PFGA芯片发送对应于不同SFF-8485协议信号格式的触发信号。
在本发明实施例中,如图2所示,拨码开关202上设置有8对光脚管脚,管脚11与管脚12为一对管脚,管脚21与管脚22为一对管脚,管脚31与管脚32为一对管脚,管脚41与管脚42为一对管脚,管脚51与管脚52为一对管脚,管脚61与管脚62为一对管脚,管脚71与管脚72为一对管脚,管脚81与管脚82为一对管脚;作为第一管脚的管脚11、管脚21、管脚31、管脚41、管脚51、管脚61、管脚71及管脚81分别与FPGA芯片上的I/O接口2031至I/O接口2038相连;8个第一管脚均通过电阻R与电源V相连;管脚12、管脚22、管脚32、管脚42、管脚52、管脚62、管脚72及管脚82均接地。
针对于图2所示8对管脚中的任意一对管脚,比如管脚11和管脚12,当管脚11与管脚12断开时,管脚11端为高电平,相应的I/O接口2031接收到的为高电平;当管脚11与管脚12接通时,管脚11端为低电平,相应地I/O接口2031接收到的为低电平,通过改变管脚11与管脚12之间的连接状态,管脚11可以向I/O接口2031发送两种不同的电平信号。每一对管脚具有接通和断开两种连接状态,根据8对管脚的连接状态可以将拨码开关202划分为256种状态,相应地可以向FPGA芯片发送256组不同的电平信号。
根据SFF-8485协议信号的格式类型,从拨码开关202的256种状态中选择对应数量的状态与各个类型的SFF-8485协议信号相对应,拨码开关202的一个状态对应一种类型的SFF-8485协议信号。
例如,共有3中不同格式类型的SFF-8485协议信号,分别为格式1、格式2及格式3,选择拨码开关202的状态1与格式1相对应,拨码开关202的状态2与格式2相对应,拨码开关202的状态3与格式3相对应,其中拨码开关202的状态1为管脚11与管脚12接通,其他7对管脚均断开;拨码开关202的状态2为管脚11与管脚12接通,管脚21与管脚22接通,其他6对管脚均断开;拨码开关202的状态3为管脚11与管脚12接通,管脚21与管脚22接通,管脚31与管脚32接通,其他5对管脚均断开。当拨码开关202处于状态1时,I/O接口2031接收到的为低电平信号,其他7个I/O接口接收到的均为高电平信号;当拨码开关202处于状态2是,I/O接口2031和I/O接口2032接收到的为低电平信号,其他6个I/O接口接收到的均为高电平信号;当拨码开关202处于状态3时,I/O接口2031、I/O接口2032及I/O接口2033接收到的为低电平信号,其他5个I/O接口接收到的均为高电平信号。SFF-8485协议信号的格式类型与拨码开关状态及各I/O接口接收到电平信号情况的对应关系如下表1所示,其中表1如下:
表1
当确定与硬盘背板相连的上游板卡发送的SFF-8485协议信号的格式类型后,根据表1所示的对应关系,确定与该SFF-8485协议信号的格式类型相对应的拨码开关状态,将拨码开关202的调节至对应的状态。例如,当上游板卡向硬盘背板发送的SFF-8485协议信号的格式类型为格式1时,将管脚11与管脚12接通,其他7对管脚均断开,将拨码开关202调节至状态1。
在本发明一个实施例中,FPGA芯片中预先存储有至少一种解析程序,不同解析程序能够对不同格式的SFF-8485协议信号进行解析,FPGA芯片中还存储有每一中解析程序与各个I/O接口电平信号的对应关系。FPGA芯片接收到SFF-8485协议信号后,确定各个I/O接口的电平信号,根据各个I/O接口的电平信号及每一种解析程序与各个I/O接口电平信号的对应关系,选择与确定出的各个I/O接口的电平信号相对应的目标解析程序,通过该目标解析程序对SFF-8485协议信号进行解析。
例如,如图2所示,FPGA芯片203中存储有3中解析程序,分别为解析程序A、解析程序B及解析程序C,其中解析程序A能够解析格式1类型的SFF-8485协议信号,解析程序B能够解析格式2类型的SFF-8485协议信号,解析程序C能够解析格式3类型的SFF-8485协议信号。FPGA芯片203中还存储有如下表2所示的各I/O接口电平信号与每一个解析程序的对应关系,其中表2如下:
表2
当FPGA芯片203接收到SFF-8485协议信号后,确定此时I/O接口2031至I/O接口2038共8个I/O接口的电平状态,通过表2所示的对应关系确定出与8个I/O接口的电平状态相对应的解析程序,将该解析程序作为目标解析程序,通过该目标解析程序对接收到的SFF-8485协议信号进行解析。例如,FPGA芯片203接收到SFF-8485协议信号后,此时I/O接口2031至I/O接口2038这8个I/O接口中I/O接口2031为低电平,其他7个I/O接口为高电平,则确定解析程序A为目标解析程序,通过解析程序A对接收到的SFF-8485协议信号进行解析。
在本发明实施例中,FPGA芯片通过目标解析程序对SFF-8485协议信号进行解析,解析结果中包括目标硬盘的标识,工作指示灯控制信号、错误指示灯控制信号及连接状态指示灯控制信号,其中目标硬盘的标识为该条SFF-8485协议信号所要控制的硬盘地址,工作指示灯用于指示目标硬盘是否正在工作,错误指示灯用于指示目标硬盘是否发生错误,连接状态指示灯用于指示目标硬盘是否与硬盘背板连接。
例如,硬盘背板共连接有4个硬盘,分别为硬盘1至硬盘4,FPGA芯片对SFF-8485协议信号进行解析后,获得目标硬盘的标识为硬盘1,工作指示灯控制信号为熄灭,错误指示灯控制信号为点亮,连接状态指示灯控制信号为点亮,控制单元根据FPGA芯片的解析结果,将硬盘1的工作指示灯熄灭,将错误指示灯点亮,将连接状态灯点亮,这样用户通过观察硬盘1的3个指示灯便可以确认硬盘1由于发生错误而停止工作,同时硬盘1与硬盘背板处于接通状态。
如图3所示,本发明一个实施例提供了一种利用本发明实施例提供的任意一种硬盘背板对硬盘指示灯进行控制的方法,包括:
步骤301:通过所述接收单元接收外部的上游板卡发送的SFF-8485协议信号,并将所述SFF-8485协议信号发送给所述FPGA芯片;
步骤302:通过所述触发单元根据所述SFF-8485协议信号的格式,向所述FPGA芯片发送对应的触发信号;
步骤303:通过所述FPGA芯片根据所述触发信号,从预设的至少两个解析程序中选择对应的目标解析程序对所述SFF-8485协议信号进行解析,并将解析结果发送给所述控制单元;
步骤304:通过所述控制单元根据所述FPGA芯片发送的解析结果对外部的至少一个硬盘的指示灯进行控制。
本发明实施例提供了一种硬盘指示灯的控制方法,根据FPGA芯片接收到的SFF-8485协议信号的格式,向FPGA芯片发送对应的触发信号,FPGA芯片根据接收到的触发信号选择与SFF-8485协议信号的格式相对应的解析程序作为目标解析程序,进而通过目标解析程序对SFF-8485协议信号进行解析,根据解析结果对硬盘的指示灯进行控制。这样,根据SFF-8485协议信号的格式选择不同的解析程序对其进行解析,针对于在对不同格式的SFF-8485协议信号无需对FPGA芯片中的解析程序进行单独开发,节省了单独开发FPGA芯片中的解析程序的时间和费用,从而降低了硬盘背板的成本。
为使本发明的目的、技术方案和优点更加清楚,下面结合附图及具体实施例对本发明作进一步地详细描述。
如图4所示,本发明实施例提供了一种硬盘指示灯的控制方法,该方法可以包括以下步骤:
步骤401:根据上游板卡的类型,确定SFF-8485协议信号的格式类型。
在本发明一个实施例中,硬盘背板用于连接上游板卡和硬盘,上游板卡的厂家或类型不同时,上游板卡发送给硬盘背板的SFF-8485协议信号的格式也不相同,确定硬盘背板所要连接的上游板卡后,根据上游板卡的类型,确定上游板卡发送的SFF-8485协议信号的格式类型。
例如,硬盘背板一端与主板相连,另一端与4个硬盘相连,根据主板的生产厂家确定主板硬盘背板发送的SFF-8485协议信号的格式类型为格式1。
步骤402:根据SFF-8485协议信号的格式类型,调整拨码开关的状态,拨码开关根据所处的状态向FPGA芯片发送对应的触发信号。
在本发明一个实施例中,确定SFF-8485协议信号的格式类型后,根据预先定义的SFF-8485协议信号的格式类型与拨码开关状态的对应关系,调整拨码开关上各对管脚的连接状态,使拨码开关的状态与SFF-8485协议信号的格式类型向对应;拨码开关状态调整完成后,在硬盘背板开始工作后,拨码开关根据所处的状态,持续向FPGA芯片发送对应的触发信号。
例如,预先定义如表1所示的SFF-8485协议信号的格式与拨码开关状态的对应关系,当确定主板发送的SFF-8485协议信号的格式类型为格式1后,根据表1所示对应关系,将图2所示的拨码开关202上的管脚11与管脚12接通,将其他的7对管脚都断开,这样将拨码开关202调整至与格式1相对应的状态1。将拨码开关202调整状态1后,当硬盘背板开始工作后,管脚11持续向I/O接口2031发送低电平信号,管脚21至管脚81分别持续向I/O接口2032至I/O接口2038发送高电平信号,使FPGA芯片上的I/O接口2031为低电平,其他7个I/O接口为高电平。
步骤403:接收上游板卡发送的SFF-8485协议信号,并将接收到的SFF-8485协议信号发送给FPGA芯片。
在本发明一个实施例中,如图1所示,接收单元201实时接收上游板卡发送的SFF-8485协议信号,接收到SFF-8485协议信号后,即时将接收到的SFF-8485协议信号发送给FPGA芯片203。
例如,接收单元实时接收与硬盘背板相连的主板发送的SFF-8485协议信号,接收到SFF-8485协议信号后将其发送给FPGA芯片。
步骤404:根据触发信号选择目标解析程序,通过目标解析程序对SFF-8485协议信号进行解析。
在本发明一个实施例中,FPGA芯片中预先存储有至少一个解码程序,以及每一个解码程序与各个I/O接口电平信号的对应关系,当FPGA芯片接收到SFF-8485协议信号后,确定当前时间各个I/O接口的电平信号,根据每一个解码程序与各个I/O接口电平信号的对应关系,确定与当期时间各个I/O接口的电平信号相对应的解码程序为目标解码程序,通过目标解码程序对接收单元发送的SFF-8485协议信号进行解码处理,并将解码结果发送给处理单元。
例如,在FPGA芯片中预先存储3个解码程序,分别为解码程序A、解码程序B和解码程序C,并在FPGA芯片中存储如表2所示的解码程序与各个I/O接口电平信号的对应关系。当FPGA芯片接收到接收单元发送的格式类型为格式1的SFF-8485协议信号后,FPGA芯片确定出I/O接口2031为低电平,其他7个I/O接口为高电平后,根据表2所示的对应关系,将预先存储的解码程序A确定为目标解码程序,通过解码程序A对格式类型为格式1的SFF-8485协议信号进行解析,解析结果为目标硬盘的标识为硬盘1,工作指示灯控制信号为熄灭,错误指示灯控制信号为点亮,连接状态指示灯控制信号为点亮,将解析出的结果发送给控制单元。
步骤405:根据FPGA芯片的解析结果,对硬盘的指示灯进行控制。
在本发明一个实施例中,控制单元接收FPGA芯片发送的解析结果,根据接收到的解析结果对相应的硬盘的指示灯进行控制。
例如,控制单元接收到FPGA芯片发送的包括目标硬盘的标识为硬盘1,工作指示灯控制信号为熄灭,错误指示灯控制信号为点亮,连接状态指示灯控制信号为点亮的解析结果后,将与硬盘背板相连的4个硬盘中的硬盘1的工作指示灯熄灭,将错误指示灯点亮,将连接状态灯点亮。
如图5所示,本发明一个实施例提供了一种硬件指示灯控制的系统,包括:上游板卡501、至少一个包括指示灯的硬盘503及本发明实施例提供的任意一种硬盘背板502;
所述上游板卡501,用于向所述硬盘背板502发送SFF-8485协议信号;
所述硬盘503,用于接受所述硬盘背板502对所述指示灯的控制。
本发明提供的各个实施例,至少具有如下有益效果:
1、本发明实施例中,触发单元能够根据SFF-8485协议信号格式向FPGA芯片发送对应的触发信号,FPGA芯片根据接收到的触发信号选择相应的解析程序对SFF-8485协议信号进行解析,从而控制单元能够根据FPGA芯片的解析结果对硬盘的指示灯进行控制。这样,硬盘背板能够根据SFF-8485协议信号的格式选择对应的解析程序对SFF-8485协议信号进行解析,从而无需根据上游板卡发送的SFF-8485协议信号的格式单独对硬盘背板上的FPGA芯片中的解析程序进行开发,节约单独开发解析程序的时间和费用,降低了硬盘背板的成本。
2、本发明实施例中,FPGA芯片中存储有多重解码程序,通过拨码开关控制FPGA芯片解码时采用的解码程序,这样在不重新开发硬盘背板上FPGA芯片中解码程序的前提下,硬盘背板与多种上游板卡相连时都能够正常工作,提高了硬盘背板的通用性。
3、本发明实施例中,现有硬盘背板的FPGA芯片上有很多空闲的I/O接口,拨码开关的管脚与FPGA芯片上空闲的I/O接口相连,相对于现有的硬盘背板无需更换FPGA芯片,提高了FPGA芯片上I/O接口的利用率。
4、本发明实施例中,通过拨码开关上各对管脚连接状态的组合可以形成多组不同的电平信号,例如当拨码开关包括8对管脚时可以形成256组不同的电平信号,通过更换包括更多管脚的拨码开关可以进一步提高电平信号的组数,从而使本发明实施例提供的硬板背板适用于更多种类的上游背板,提高了该硬盘背板的适用性。
需要说明的是,在本文中,诸如第一和第二之类的关系术语仅仅用来将一个实体或者操作与另一个实体或操作区分开来,而不一定要求或者暗示这些实体或操作之间存在任何这种实际的关系或者顺序。而且,术语“包括”、“包含”或者其任何其他变体意在涵盖非排他性的包含,从而使得包括一系列要素的过程、方法、物品或者设备不仅包括那些要素,而且还包括没有明确列出的其他要素,或者是还包括为这种过程、方法、物品或者设备所固有的要素。在没有更多限制的情况下,由语句“包括一个〃·····”限定的要素,并不排除在包括所述要素的过程、方法、物品或者设备中还存在另外的相同因素。
本领域普通技术人员可以理解:实现上述方法实施例的全部或部分步骤可以通过程序指令相关的硬件来完成,前述的程序可以存储在计算机可读取的存储介质中,该程序在执行时,执行包括上述方法实施例的步骤;而前述的存储介质包括:ROM、RAM、磁碟或者光盘等各种可以存储程序代码的介质中。
最后需要说明的是:以上所述仅为本发明的较佳实施例,仅用于说明本发明的技术方案,并非用于限定本发明的保护范围。凡在本发明的精神和原则之内所做的任何修改、等同替换、改进等,均包含在本发明的保护范围内。

Claims (10)

1.一种硬盘背板,其特征在于,包括:接收单元、触发单元、现场可编程门阵列FPGA芯片及控制单元;
所述接收单元,用于接收外部的上游板卡发送的SFF-8485协议信号,并将所述SFF-8485协议信号发送给所述FPGA芯片;
所述触发单元,用于根据所述SFF-8485协议信号的格式,向所述FPGA芯片发送对应的触发信号;
所述FPGA芯片,用于根据所述触发单元发送的触发信号,从预设的至少两个解析程序中选择对应的目标解析程序对所述SFF-8485协议信号进行解析,并将解析结果发送给所述控制单元;
所述控制单元,用于根据所述FPGA芯片发送的解析结果对外部的至少一个硬盘的指示灯进行控制。
2.根据权利要求1所述的硬盘背板,其特征在于,
所述触发单元包括:拨码开关;
所述拨码开关上设置有至少一对管脚,每一对所述管脚中的第一管脚与所述FPGA芯片上的一个输入输出I/O接口相连,其中,不同的第一管脚与不同的I/O接口相连;
每一对所述管脚根据SFF-8485协议信号的格式被设置为对应的接通状态或断开状态,其中,各个所述管脚的连接状态对应于不同格式的SFF-8485协议信号时不完全相同;
所述拨码开关,用于针对于每一对所述管脚,根据该对管脚所处的状态,通过该对管脚中的第一管脚向相连的I/O接口发送对应的高电平信号或低电平信号,将各个所述第一管脚发送的高电平信号或低电平信号的组合作为所述触发信号。
3.根据权利要求2所述的硬盘背板,其特征在于,
所述FPGA芯片中存储有至少两种解析程序以及每一种解析程序与各个I/O接口电平信号的对应关系;
所述PFGA芯片,用于确定与各个所述第一管脚相连的各个I/O接口的电平信号,根据各个I/O接口的电平信号及所述每一种解析程序与各个I/O接口电平信号的对应关系,从所述至少两个解析程序中选择与所述各个I/O接口的电平信号相对应的目标解析程序,并通过该目标解析程序对所述接收单元发送的SFF-8485协议信号进行解析。
4.根据权利要求2所述的硬盘背板,其特征在于,
每一对所述管脚,用于当该对管脚处于连通状态时,通过该对管脚中的第一管脚向相连的I/O接口发送低电平信号,当该对管脚处于断开状态时,通过该对管脚中的第一管脚向相连的I/O接口发送高电平信号。
5.根据权利要求1至5中任一所述的硬盘背板,其特征在于,
所述FPGA芯片,用于通过所述目标解析程序从所述接收单元发送的SFF-8485协议信号中解析出目标硬盘的标识、工作指示灯控制信号、错误指示灯控制信号及连接状态指示灯控制信号;
所述控制单元,用于根据所述目标硬盘的标识、工作指示灯控制信号、错误指示灯控制信号及连接指示灯控制信号,点亮或熄灭所述目标硬盘上的工作指示灯、错误指示灯及连接状态指示灯。
6.一种利用权利要求1至5中任一所述硬盘背板对硬盘指示灯进行控制的方法,其特征在于,包括:
通过所述接收单元接收外部的上游板卡发送的SFF-8485协议信号,并将所述SFF-8485协议信号发送给所述FPGA芯片;
通过所述触发单元根据所述SFF-8485协议信号的格式,向所述FPGA芯片发送对应的触发信号;
通过所述FPGA芯片根据所述触发信号,从预设的至少两个解析程序中选择对应的目标解析程序对所述SFF-8485协议信号进行解析,并将解析结果发送给所述控制单元;
通过所述控制单元根据所述FPGA芯片发送的解析结果对外部的至少一个硬盘的指示灯进行控制。
7.根据权利要求6所述的方法,其特征在于,当所述触发单元包括拨码开关时,
所述根据所述SFF-8485协议信号的格式,向所述FPGA芯片发送对应的触发信号包括:
根据所述SFF-8485协议信号的格式将所述拨码开关上的每一对管脚设置为对应的状态,
针对于所述拨码开关上的每一对管脚,根据该对管脚所处的状态,通过该对管脚中的第一管脚向相连的所述FPGA芯片上的I/O接口发送对应的高电平信号或低电平信号,将各个所述第一管脚发送的高电平信号或低电平信号的组合作为所述触发信号。
8.根据权利要求7所述的方法,其特征在于,当所述FPGA芯片中存储有至少两种解析程序以及每一种解析程序与各个I/O接口电平信号的对应关系时,
所述根据所述触发信号,从预设的至少两个解析程序中选择对应的目标解析程序对所述SFF-8485协议信号进行解析包括:
确定与各个所述第一管脚相连的各个I/O接口的电平信号,根据各个I/O接口的电平信号及所述每一种解析程序与各个I/O接口电平信号的对应关系,从所述至少两个解析程序中选择与所述各个I/O接口的电平信号相对应的目标解析程序,并通过该目标解析程序对所述接收单元发送的SFF-8485协议信号进行解析。
9.根据权利要求6至8中任一所述的方法,其特征在于,
所述解析结果包括:目标硬盘的标识、工作指示灯控制信号、错误指示灯控制信号及连接状态指示灯控制信号;
所述根据所述FPGA芯片发送的解析结果对外部的至少一个硬盘的指示灯进行控制包括:根据所述目标硬盘的标识、工作指示灯控制信号、错误指示灯控制信号及连接指示灯控制信号,点亮或熄灭所述目标硬盘上的工作指示灯、错误指示灯及连接状态指示灯。
10.一种硬盘指示灯的控制系统,其特征在于,包括:上游板卡、至少一个包括指示灯的硬盘及权利要求1至5中任一所述的硬盘背板;
所述上游板卡,用于向所述硬盘背板发送SFF-8485协议信号;
所述硬盘,用于接受所述硬盘背板对所述指示灯的控制。
CN201610246744.0A 2016-04-20 2016-04-20 一种硬盘背板及硬盘指示灯的控制方法和系统 Pending CN105912076A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201610246744.0A CN105912076A (zh) 2016-04-20 2016-04-20 一种硬盘背板及硬盘指示灯的控制方法和系统

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201610246744.0A CN105912076A (zh) 2016-04-20 2016-04-20 一种硬盘背板及硬盘指示灯的控制方法和系统

Publications (1)

Publication Number Publication Date
CN105912076A true CN105912076A (zh) 2016-08-31

Family

ID=56746494

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201610246744.0A Pending CN105912076A (zh) 2016-04-20 2016-04-20 一种硬盘背板及硬盘指示灯的控制方法和系统

Country Status (1)

Country Link
CN (1) CN105912076A (zh)

Cited By (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN108093511A (zh) * 2017-12-07 2018-05-29 合肥国为电子有限公司 一种地震仪指示灯的控制装置及其控制方法
CN108563549A (zh) * 2018-04-09 2018-09-21 郑州云海信息技术有限公司 一种基于cpld-fpga的接口硬盘状态指示控制系统及方法
CN108874712A (zh) * 2018-05-30 2018-11-23 郑州云海信息技术有限公司 一种PCIE Riser卡及硬盘VPP点灯装置
CN108874635A (zh) * 2018-06-13 2018-11-23 郑州云海信息技术有限公司 一种基于cpld/fpga的多硬盘双指示灯参数模块化控制方法
CN109032900A (zh) * 2018-06-15 2018-12-18 烽火通信科技股份有限公司 兼容多种类型的硬盘指示灯控制方法及系统
CN109426598A (zh) * 2017-09-05 2019-03-05 深圳中电长城信息安全系统有限公司 一种硬盘状态指示灯控制方法及装置
WO2019052124A1 (zh) * 2017-09-15 2019-03-21 联想(北京)有限公司 一种数据处理方法及电子设备
CN109558302A (zh) * 2018-12-04 2019-04-02 郑州云海信息技术有限公司 一种硬盘及其硬盘状态提示系统
CN109885457A (zh) * 2017-12-06 2019-06-14 深圳中电长城信息安全系统有限公司 指示灯控制方法、电子设备及计算机可读存储介质
CN111817924A (zh) * 2020-09-01 2020-10-23 深圳芯邦科技股份有限公司 一种测试方法及相关设备

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090089473A1 (en) * 2007-10-01 2009-04-02 Wangping He Data transmission system and method thereof
CN101901181A (zh) * 2010-02-09 2010-12-01 浪潮(北京)电子信息产业有限公司 硬盘状态监测方法和系统
CN102237125A (zh) * 2010-04-29 2011-11-09 英业达股份有限公司 硬盘指示灯控制系统
CN104239187A (zh) * 2013-06-11 2014-12-24 鸿富锦精密工业(深圳)有限公司 硬盘状态指示装置
CN104484264A (zh) * 2014-12-30 2015-04-01 浪潮电子信息产业股份有限公司 一种硬盘状态指示方法及装置

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20090089473A1 (en) * 2007-10-01 2009-04-02 Wangping He Data transmission system and method thereof
CN101901181A (zh) * 2010-02-09 2010-12-01 浪潮(北京)电子信息产业有限公司 硬盘状态监测方法和系统
CN102237125A (zh) * 2010-04-29 2011-11-09 英业达股份有限公司 硬盘指示灯控制系统
CN104239187A (zh) * 2013-06-11 2014-12-24 鸿富锦精密工业(深圳)有限公司 硬盘状态指示装置
CN104484264A (zh) * 2014-12-30 2015-04-01 浪潮电子信息产业股份有限公司 一种硬盘状态指示方法及装置

Cited By (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN109426598A (zh) * 2017-09-05 2019-03-05 深圳中电长城信息安全系统有限公司 一种硬盘状态指示灯控制方法及装置
CN109426598B (zh) * 2017-09-05 2021-10-26 深圳中电长城信息安全系统有限公司 一种硬盘状态指示灯控制方法及装置
WO2019052124A1 (zh) * 2017-09-15 2019-03-21 联想(北京)有限公司 一种数据处理方法及电子设备
CN109885457A (zh) * 2017-12-06 2019-06-14 深圳中电长城信息安全系统有限公司 指示灯控制方法、电子设备及计算机可读存储介质
CN108093511A (zh) * 2017-12-07 2018-05-29 合肥国为电子有限公司 一种地震仪指示灯的控制装置及其控制方法
CN108563549A (zh) * 2018-04-09 2018-09-21 郑州云海信息技术有限公司 一种基于cpld-fpga的接口硬盘状态指示控制系统及方法
CN108874712A (zh) * 2018-05-30 2018-11-23 郑州云海信息技术有限公司 一种PCIE Riser卡及硬盘VPP点灯装置
CN108874712B (zh) * 2018-05-30 2021-11-23 郑州云海信息技术有限公司 一种PCIE Riser卡及硬盘VPP点灯装置
CN108874635A (zh) * 2018-06-13 2018-11-23 郑州云海信息技术有限公司 一种基于cpld/fpga的多硬盘双指示灯参数模块化控制方法
CN109032900A (zh) * 2018-06-15 2018-12-18 烽火通信科技股份有限公司 兼容多种类型的硬盘指示灯控制方法及系统
CN109558302A (zh) * 2018-12-04 2019-04-02 郑州云海信息技术有限公司 一种硬盘及其硬盘状态提示系统
CN111817924A (zh) * 2020-09-01 2020-10-23 深圳芯邦科技股份有限公司 一种测试方法及相关设备

Similar Documents

Publication Publication Date Title
CN105912076A (zh) 一种硬盘背板及硬盘指示灯的控制方法和系统
CN107632219B (zh) 一种自动开关机测试系统及其测试方法
CN105578105A (zh) Hdmi版本切换方法及显示设备
US9667067B2 (en) Electric power socket control system
CN104102614A (zh) 一种服务器串口输出的方法及装置
CN210006040U (zh) 一种扩展卡
CN101252640B (zh) 向机顶盒写入序列号的方法
CN209692733U (zh) 一种基于射频开关矩阵的射频器件自动调试装置
CN103473174A (zh) 智能电视应用软件的云测试方法
CN104299564A (zh) 一种led显示屏故障自恢复控制系统
CN104992666A (zh) 一种led显示屏防故障系统
CN103323809A (zh) 一种电能表测试设备
CN101894542B (zh) 一种通用显示屏智能控制系统
US20170337620A1 (en) Virtual reality operation platform structure
CN104461664A (zh) Mcu启动模式选择电路
CN103997641A (zh) 接口检测装置及方法
CN108490810A (zh) 烹饪控制方法、装置及计算机可读存储介质
CN104952392A (zh) 一种led显示屏备份数据防故障系统
CN102097049B (zh) 一种液晶模组测试信号自适应的装置及方法
CN105739662A (zh) 电源控制电路
CN106250106A (zh) 投影设备的启动方法及装置
CN109753394B (zh) 一种实时调试固件配置信息的电路及方法
CN110781103B (zh) 一种pxi总线开关模块控制系统及方法
CN204767448U (zh) 一种电影院自助查找座位系统
CN108075910B (zh) 一种通信设备的配置方法及通信设备

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
WD01 Invention patent application deemed withdrawn after publication
WD01 Invention patent application deemed withdrawn after publication

Application publication date: 20160831