CN111816123A - 显示基板及显示装置 - Google Patents
显示基板及显示装置 Download PDFInfo
- Publication number
- CN111816123A CN111816123A CN202010707527.3A CN202010707527A CN111816123A CN 111816123 A CN111816123 A CN 111816123A CN 202010707527 A CN202010707527 A CN 202010707527A CN 111816123 A CN111816123 A CN 111816123A
- Authority
- CN
- China
- Prior art keywords
- transistor
- pull
- pixels
- circuit
- driving
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/131—Interconnections, e.g. wiring lines or terminals
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0408—Integration of the drivers onto the display substrate
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0804—Sub-multiplexed active matrix panel, i.e. wherein one active driving circuit is used at pixel level for multiple image producing elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/061—Details of flat display driving waveforms for resetting or blanking
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1213—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electroluminescent Light Sources (AREA)
- Control Of El Displays (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Geometry (AREA)
- Shift Register Type Memory (AREA)
Abstract
本申请公开了一种显示基板及显示装置,属于显示技术领域。由于该显示基板中,位于衬底基板上的至少两个像素可以复用同一个连接发光控制线的发光控制电路,因此可以减少显示基板中所需设置的发光控制电路的数量,或是再减少显示基板上所需设置的发光控制线的数量,即最终使得每个像素所需占用衬底基板的面积较小。进而,可以使得为像素所连接的信号线提供信号的栅极驱动电路,以及栅极驱动电路所连接的驱动信号均能够设置于衬底基板上。本申请提供的显示基板的分辨率较高。
Description
技术领域
本公开涉及显示技术领域,尤其涉及一种显示基板及显示装置。
背景技术
有机发光二极管(organic light emitting diode,OLED)显示基板因其自发光、宽视角及响应速度快等优点被广泛应用于显示领域中。
相关技术中,OLED显示基板包括衬底基板,以及位于衬底基板上的多个像素,每个像素均包括:发光控制电路、发光驱动电路和发光元件。其中,发光控制电路能够响应于其所连接的发光控制线提供的发光控制信号,向发光驱动电路提供直流电源信号,发光驱动电路能够响应于其所连接的栅线提供的栅极驱动信号以及接收到的直流电源信号,向发光元件提供发光驱动信号。且,不同的像素连接的发光控制电路不同。
由于不同的像素连接的发光控制电路不同,因此导致显示基板中需要设置较多数量的发光控制线,该多条发光控制线会占用衬底基板的较大面积,不利于高分辨率的实现。
发明内容
本公开实施例提供了一种显示基板及显示装置,可以解决相关技术中不利于实现高分辨率的问题。所述技术方案如下:
一方面,提供了一种显示基板,所述显示基板包括:
衬底基板;
位于所述衬底基板上且阵列排布的多个像素,每个所述像素均包括:发光控制电路、发光驱动电路和发光元件,且至少两个所述像素复用同一个所述发光控制电路;
以及,位于所述衬底基板上的栅极驱动电路、多条发光控制线、多条栅线和多条驱动信号线,所述栅极驱动电路分别与所述多条驱动信号线、所述多条发光控制线和所述多条栅线连接,所述多条发光控制线与各个所述像素包括的所述发光控制电路连接,所述多条栅线与各个所述像素包括的所述发光驱动电路连接,所述栅极驱动电路用于响应于所述多条驱动信号线提供的驱动信号,向所述多条发光控制线输出发光控制信号,并向所述多条栅线输出栅极驱动信号。
可选的,复用同一个所述发光控制电路的至少两个所述像素位于同一列。
可选的,复用同一个所述发光控制电路的至少两个所述像素相邻。
可选的,位于同一列的每两个所述像素复用同一个所述发光控制电路。
可选的,复用同一个所述发光控制电路的两个所述像素,对称排布于所述发光控制电路连接的所述发光控制线的两侧。
可选的,每条所述驱动信号线均位于相邻两列所述像素之间。
可选的,每相邻两列所述像素之间,设置有至多两条所述驱动信号线。
可选的,所述栅极驱动电路包括:级联的多个移位寄存器单元;
至少两个级联的所述移位寄存器单元位于相邻两行像素之间。
可选的,至少两个级联的所述移位寄存器单元位于相邻两行目标像素之间;
所述两行目标像素中,一行所述目标像素所连接的发光控制电路,与另一行所述目标像素所连接的发光控制电路不同。
可选的,每相邻两行所述目标像素之间设置有两个级联的所述移位寄存器单元;
其中,一个所述移位寄存器单元与一行所述目标像素连接,另一个所述移位寄存器单元与另一行所述目标像素连接。
可选的,两个级联的所述移位寄存器单元对称排布于所述两行目标像素之间。
可选的,所述移位寄存器单元包括:输入子电路、下拉控制子电路、下拉子电路和输出子电路;
所述输入子电路分别与第一输入端、第二输入端、第一控制信号端、第二控制信号端和上拉节点连接,所述输入子电路用于响应于所述第一输入端提供的第一输入信号,向所述上拉节点输出所述第一控制信号端提供的第一控制信号,以及响应于所述第二输入端提供的第二输入信号,向所述上拉节点输出所述第二控制信号端提供的第二控制信号;
所述下拉控制子电路分别与第一时钟信号端、所述上拉节点、下拉电源端、下拉节点和输出端连接,所述下拉控制子电路用于响应于所述第一时钟信号端提供的第一时钟信号,向所述下拉节点输出所述第一时钟信号,以及响应于所述上拉节点的电位和所述输出端提供的输出信号,向所述下拉节点输出所述下拉电源端提供的下拉电源信号;
所述下拉子电路分别与复位信号端、所述下拉节点、所述下拉电源端、所述上拉节点和所述输出端连接,所述下拉子电路用于响应于所述下拉节点的电位,向所述上拉节点和所述输出端输出所述下拉电源信号,以及响应于所述复位信号端提供的复位信号,向所述上拉节点输出所述下拉电源信号;
所述输出子电路分别与所述上拉节点、第二时钟信号端和所述输出端连接,所述输出子电路用于响应于所述上拉节点的电位,向所述输出端输出所述第二时钟信号端提供的第二时钟信号。
可选的,所述显示基板还包括:位于所述衬底基板上的多条数据线;
所述多条栅线包括:多条第一栅线、多条第二栅线和多条第三栅线;所述发光控制电路包括:发光控制晶体管;所述发光驱动电路包括:数据写入晶体管、复位晶体管、驱动晶体管、补偿晶体管和存储电容;
所述数据写入晶体管的栅极与一条所述第一栅线连接,第一极与所述驱动晶体管的栅极连接,第二极与一条所述数据线连接;所述驱动晶体管的第一极与所述发光控制晶体管的第一极连接,第二极与所述发光元件连接;所述发光控制晶体管的栅极与一条所述发光控制线连接,第二极与直流电源端连接;所述复位晶体管的栅极与一条所述第二栅线连接,第一极与第一初始信号端连接,第二极与所述驱动晶体管的第二极连接;所述补偿晶体管的栅极与一条所述第三栅线连接,第一极与所述第二初始信号端连接,第二极与所述驱动晶体管的栅极连接。
另一方面,提供了一种显示装置,所述显示装置包括:源极驱动电路以及如上述方面所述的显示基板;
所述源极驱动电路与所述显示基板中的多条数据线连接,所述源极驱动电路用于为每条所述数据线提供数据信号。
综上所述,本公开提供的技术方案带来的有益效果至少可以包括:
本公开实施例提供了一种显示基板及显示装置。由于该显示基板中,位于衬底基板上的至少两个像素可以复用同一个连接发光控制线的发光控制电路,因此可以减少显示基板中所需设置的发光控制电路的数量,或是再减少显示基板上所需设置的发光控制线的数量,即最终使得每个像素所需占用衬底基板的面积较小。进而,可以使得为像素所连接的信号线提供信号的栅极驱动电路,以及栅极驱动电路所连接的驱动信号均能够设置于衬底基板上。本公开实施例提供的显示基板的分辨率较高。
附图说明
为了更清楚地说明本公开实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本公开实施例提供的一种显示基板的结构示意图;
图2是本公开实施例提供的另一种显示基板的结构示意图;
图3是本公开实施例提供的又一种显示基板的结构示意图;
图4是本公开实施例提供的一种相邻两个像素的电路结构示意图;
图5是本公开实施例提供的一种相邻两个像素的可选结构版图;
图6是本公开实施例提供的再一种显示基板的结构示意图;
图7是本公开实施例提供的再一种显示基板的结构示意图;
图8是本公开实施例提供的一种移位寄存器单元的结构示意图;
图9是本公开实施例提供的另一种移位寄存器单元的结构示意图;
图10是本公开实施例提供的再一种显示基板的结构示意图;
图11是本公开实施例提供的一种像素工作时序图;
图12是本公开实施例提供的一种显示装置的结构示意图。
具体实施方式
为了使本公开的目的、技术方案和优点更加清楚,下面将结合附图对本公开作进一步地详细描述。
本公开所有实施例中采用的晶体管均可以为薄膜晶体管或场效应管或其他特性相同的器件,根据在电路中的作用本公开的实施例所采用的晶体管主要为开关晶体管。由于这里采用的开关晶体管的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本公开实施例中,将其中源极称为第一极,漏极称为第二极。或将其中漏极称为第一极,源极称为第二极按附图中的形态规定晶体管的中间端为栅极、信号输入端为源极、信号输出端为漏极。此外,本公开实施例所采用的开关晶体管可以为P型开关晶体管和N型开关晶体管中的任一种,其中,P型开关晶体管在栅极为低电平时导通,在栅极为高电平时截止,N型开关晶体管在栅极为高电平时导通,在栅极为低电平时截止。
图1是本公开实施例提供的一种显示基板的结构示意图。如图1所示,该显示基板可以包括:衬底基板01,以及位于衬底基板01上且阵列排布的多个像素02。图2是本公开实施例提供的另一种显示基板的结构示意图。结合图1和图2可以看出:每个像素02均可以包括:发光控制电路021、发光驱动电路022和发光元件023。且至少两个像素02可以复用同一个发光控制电路021,即至少两个像素02可以在同一个发光控制电路021的驱动下工作。
继续参考图2可以看出,显示基板还可以包括:位于衬底基板01上的栅极驱动电路03、多条发光控制线(如,图2示出的EM1至EMn)、多条栅线(如,图2示出的G1至Gm)和多条驱动信号线(如图2示出的L1至Li)。
其中,栅极驱动电路03可以分别与多条驱动信号线、多条发光控制线和多条栅线连接。多条发光控制线可以与各个像素02包括的发光控制电路021连接,多条栅线可以与各个像素02包括的发光驱动电路022连接。栅极驱动电路03可以用于响应于多条驱动信号线提供的驱动信号,向多条发光控制线输出发光控制信号,并向多条栅线输出栅极驱动信号。即,栅极驱动电路03可以在多条驱动信号线提供的驱动信号的驱动下工作。
可选的,一般多行像素02与多条栅线可以一一对应连接,且多行像素02与多条发光控制线也可以一一对应连接。即位于同一行的多个像素02中,每个像素02包括的发光控制电路021可以与同一条发光控制线连接,每个像素02包括的发光驱动电路022可以与同一条栅线连接。相应的,在本公开实施例中,显示基板包括的栅线的条数和像素的行数相同。且由于至少两个像素02可以复用同一个发光控制电路021,因此若该至少两个像素02位于同一行,则相应的可以减少所需设置的发光控制电路021的数量;若该至少两个像素02位于同一列,则相应的既可以减少所需设置的发光控制电路021的数量,且可以减少所需设置的发光控制线的数量。如此,均可以在不影响像素02正常显示的前提下,达到优化像素空间的效果,即相对于相关技术减小像素02在衬底基板01上所占用的面积。进而,即增大了衬底基板01上剩余空间的面积,该剩余空间可以用于可靠设置栅极驱动电路03和栅极驱动电路03所需连接的驱动信号线。由此,即得到了将栅极驱动电路03设置于基板内(gate drive inarray,GIA)的显示基板,即GIA显示基板。
另外,继续参考图2可以看出,每个像素02中,发光控制电路021还可以与发光驱动电路022连接,发光驱动电路022还可以与发光元件023连接。发光控制电路021可以用于响应于所连接的发光控制线提供的发光控制信号,向所连接的发光驱动电路022输出直流电源信号。发光驱动电路022可以用于响应于所连接的栅线提供的栅极驱动信号和接收到的直流电源信号,向所连接的发光元件023输出驱动信号,以驱动发光元件023发光。
综上所述,本公开实施例提供了一种显示基板。由于该显示基板中,位于衬底基板上的至少两个像素可以复用同一个连接发光控制线的发光控制电路,因此可以减少显示基板中所需设置的发光控制电路的数量,或是再减少显示基板上所需设置的发光控制线的数量,即最终使得每个像素所需占用衬底基板的面积较小。进而,可以使得为像素所连接的信号线提供信号的栅极驱动电路,以及栅极驱动电路所连接的驱动信号均能够设置于衬底基板上。本公开实施例提供的显示基板的分辨率较高。
可选的,结合图2可以看出,在本公开实施例中,复用同一个发光控制电路021的至少两个像素02可以位于同一列。如此,结合上述实施例记载,相对于相关技术,不仅可以减少衬底基板01上所需设置的发光控制电路021的数量,而且可以减少衬底基板01上所需设置的发光控制线的数量。
例如,假设显示基板共包括m行像素02,若位于同一列的至少两个像素02复用同一个发光控制电路021,则衬底基板上01设置的发光控制线的数量小于像素02的行数。即,图2中n小于m,其中m和n均可以为大于1的整数。
可选的,复用同一个发光控制电路021的至少两个像素02不仅位于同一列,且可以相邻。如此,可以便于版图布局,以及信号走线。
例如,图3以位于同一列且相邻的每两个像素02复用同一个发光控制电路021为例示出又一种显示基板。且,图3仅示意性示出相邻的第n行像素02和第n+1行像素02复用同一个发光控制电路021,以及相邻的第n+2行像素02和第n+3行像素02复用同一个发光控制电路021。结合图3可以进一步看出,在复用同一个发光控制电路021的两个像素02位于同一列时,相邻两个像素02也可以复用同一条发光控制线(如,EMn和EM(n+1))。
可选的,结合图3,以位于第一列且相邻的第n行像素02和第n+1行像素02为例,图4示出了该两个像素02的可选电路图,图5示出了该两个像素02的可选电路版图。结合图3至图5,在本公开实施例中,复用同一个发光控制电路021的两个像素02,可以对称排布于其所复用的发光控制电路021连接的发光控制线EMn的两侧。即,该两个像素02中,一个像素02包括的各晶体管和所连接的各条信号线,与另一个像素02包括的各晶体管和所连接的各条信号线均可以对称设置于发光控制线EMn的两侧。如此设计,不仅可以进一步便于版图布局,信号走线,且可以使得信号线集中设置,进一步优化了像素空间。
再结合图4和图5,在本公开实施例中,为了可靠驱动像素02包括的发光元件023发光,该显示基板还可以包括:位于衬底基板01上的多条数据线。多条栅线可以包括:多条第一栅线、多条第二栅线和多条第三栅线。
其中,数据线的条数与像素列数可以相同,第一栅线的条数、第二栅线的条数和第三栅线的条数均可以与像素行数相同。图4和图5仅示出一条数据线D1,两条第一栅线G1n和G1(n+1),两条第二栅线G2n和G2(n+1),以及两条第三栅线G3n和G3(n+1)。
继续参考图4和图5,每个像素02中,发光控制电路021可以包括:发光控制晶体管T1。发光驱动电路022可以包括:数据写入晶体管T2、复位晶体管T3、驱动晶体管T4、补偿晶体管T5和存储电容C1。
数据写入晶体管T2的栅极可以与一条第一栅线连接,第一极可以与驱动晶体管T4的栅极连接,第二极可以与一条数据线D1连接。其中,第n行像素02中的数据写入晶体管T2的栅极与第一栅线G1n连接,第n+1行像素02中的数据写入晶体管T2的栅极与第一栅线G1(n+1)连接。
驱动晶体管T4的第一极可以与发光控制晶体管T1的第一极连接,第二极可以与发光元件023连接,发光元件023还可以与电源端VSS连接。
发光控制晶体管T1的栅极可以与一条发光控制线EMn连接,发光控制晶体管T1的第二极可以与直流电源端VDD连接。
复位晶体管T3的栅极可以与一条第二栅线连接,第一极可以与第一初始信号端Vin1连接,第二极可以与驱动晶体管T4的第二极连接。其中,第n行像素02中的复位晶体管T3的的栅极与第二栅线G2n连接,第n+1行像素02中的复位晶体管T3的栅极与第二栅线G2(n+1)连接。
补偿晶体管T5的栅极可以与一条第三栅线连接,第一极可以与第二初始信号端Vin2连接,第二极可以与驱动晶体管T4的栅极连接。其中,第n行像素02中的补偿晶体管T5的的栅极与第三栅线G3n连接,第n+1行像素02中的补偿晶体管T5栅极与第三栅线G3(n+1)连接。
需要说明的是,以上仅是示意性示出一种像素02的可选结构,为5T1C(即,五个晶体管和一个电容)结构。当然,本公开实施例对像素02的结构不做限定,其还可以是其他结构,如7T1C结构。
下述实施例均以位于同一列且每相邻两个像素02复用同一个发光控制电路021为例示出显示基板的可选结构:
可选的,在本公开实施例中,栅极驱动电路03所连接的每条驱动信号线可以均位于相邻两列像素02之间。例如,参考图6,其示出了再一种显示基板,由于位于同一列且每相邻两个像素02复用同一个发光控制电路021,因此使得在每相邻两列像素02之间可以预留有额外区域,如图6示出的区域5和区域6。相应的,栅极驱动电路03所连接的驱动信号线可以设置于该区域5和6中。
可选的,由于每相邻两列像素02之间的区域有限,因此为了确保驱动信号线的可靠设置,每相邻两列像素02之间,可以设置有至多两条驱动信号线。
在本公开实施例中,栅极驱动电路03可以包括:级联的多个移位寄存器单元031。至少两个级联的移位寄存器单元031可以位于相邻两行像素02之间。
例如,再结合图6,由于位于同一列且每相邻两个像素02复用同一个发光控制电路021,因此使得在每相邻两行像素02之间也可以预留有额外区域,如图6示出的区域1、区域2、区域3和区域4。相应的,至少两个级联的移位寄存器单元031可以设置于每相邻两行像素02之间的区域1至区域4中。
并且,为了便于信号走线,结合图6,至少两个级联的移位寄存器单元031可以位于相邻两行目标像素02之间。该两行目标像素02中,一行目标像素02所连接的发光控制电路,与另一行目标像素02所连接的发光控制电路不同。即,少两个级联的移位寄存器单元031可以位于为未复用发光控制电路021的两行像素02之间。
可选的,图7是本公开实施例提供的再一种显示基板的结构示意图。如图7所示,每相邻两行目标像素02之间可以仅设置有两个级联的移位寄存器单元031。其中,一个移位寄存器单元031可以与一行目标像素02连接,另一个移位寄存器单元031可以与另一行目标像素02连接(图7未示出)。
可选的,该两个级联的移位寄存器单元031可以对称排布于该两行目标像素之间。即一个移位寄存器单元031包括的各晶体管,与另一个移位寄存器单元031包括的各晶体管均对称设置。如此,可以使得一些驱动信号线(如,提供直流信号的电源信号)可以被共用,进一步优化了GIA空间,即减少了移位寄存器单元031所需占用衬底基板01的面积。
图8是本公开实施例提供的一种移位寄存器单元的结构示意图。如图8所示,移位寄存器单元031可以包括:输入子电路0311、下拉控制子电路0312、下拉子电路0313和输出子电路0314。
输入子电路0311可以分别与第一输入端IN1、第二输入端IN2、第一控制信号端CN、第二控制信号端CNB和上拉节点PU连接。输入子电路0311可以用于响应于第一输入端IN1提供的第一输入信号,向上拉节点PU输出第一控制信号端CN提供的第一控制信号,以及响应于第二输入端IN2提供的第二输入信号,向上拉节点PU输出第二控制信号端CNB提供的第二控制信号。
示例的,输入子电路0311可以在第一输入端IN1提供的第一输入信号的电位为第一电位时,向上拉节点PU输出第一控制信号端CN提供的第一控制信号。以及,可以在第二输入端IN2提供的第二输入信号的电位为第一电位时,向上拉节点PU输出第二控制信号端CNB提供的第二控制信号。
可选的,第一输入端IN1可以与上一级移位寄存器单元031的输出端连接,第二输入端IN2可以与下一级移位寄存器单元031的输出端连接。第一控制信号的电位和第二控制信号的电位可以互补。即在第一控制信号的电位为第一电位时,第二控制信号的电位为第二电位;在第一控制信号的电位为第二电位时,第二控制信号的电位为第一电位。其中,第一电位可以为有效电位,第二电位可以为无效电位。在晶体管为N型晶体管时,第一电位相对于第二电位可以为高电位;在晶体管为P型晶体管时,第一电位相对于第二电位可以为低电位。
另,对于第一级移位寄存器单元031而言,因其不具有上一级移位寄存器单元031,对于最后一级移位寄存器单元031而言,因其不具有下一级移位寄存器单元031,故为了保证栅极驱动电路03的正常工作,第一级移位寄存器单元031和最后一级移位寄存器单元031可以与初始信号端连接,该初始信号端可以用于向第一级移位寄存器单元031所连接的第一输入端IN1提供处于第一电位的初始信号,且可以用于向最后一级移位寄存器单元031所连接的第二输入端IN2提供处于第一电位的初始信号,从而确保第一级移位寄存器单元031和最后一级移位寄存器单元031的正常工作。
下拉控制子电路0312可以分别与第一时钟信号端CK、上拉节点PU、下拉电源端VGL、下拉节点PD和输出端OUT连接。下拉控制子电路0312可以用于响应于第一时钟信号端CK提供的第一时钟信号,向下拉节点PD输出第一时钟信号,以及响应于上拉节点PU的电位和输出端OUT提供的输出信号,向下拉节点PD输出下拉电源端VGL提供的下拉电源信号。
示例的,下拉控制子电路0312可以在第一时钟信号端CK提供的第一时钟信号的电位为第一电位时,向下拉节点PD输出第一时钟信号,以实现对下拉节点PD的充电。下拉控制子电路0312可以在上拉节点PU的电位为第一电位时,向下拉节点PD输出下拉电源端VGL提供的下拉电源信号,该下拉电源信号的电位可以为第二电位,以实现对下拉节点PD的降噪。以及,下拉控制子电路0312可以在输出端OUT提供的输出信号的电位为第一电位时,向下拉节点PD输出下拉电源信号,以实现对下拉节点PD的降噪。
下拉子电路0313可以分别与复位信号端RST、下拉节点PD、下拉电源端VGL、上拉节点PU和输出端OUT连接。下拉子电路0313可以用于响应于下拉节点PD的电位,向上拉节点PU和输出端OUT输出下拉电源信号,以及响应于复位信号端RST提供的复位信号,向上拉节点PU输出下拉电源信号。
示例的,下拉子电路0313可以在下拉节点PD的电位为第一电位时,向上拉节点PU和输出端OUT输出下拉电源信号,以实现对上拉节点PU和输出端OUT的降噪。以及,可以在复位信号端RST提供的复位信号的电位为第一电位时,向上拉节点PU输出下拉电源信号,以实现对上拉节点PU的降噪。
输出子电路0314可以分别与上拉节点PU、第二时钟信号端CKB和输出端OUT连接。输出子电路0314可以用于响应于上拉节点PU的电位,向输出端OUT输出第二时钟信号端CKB提供的第二时钟信号。
示例的,输出子电路0314可以在上拉节点PU的电位为第一电位时,向输出端OUT输出第二时钟信号端CKB提供的第二时钟信号。该第二时钟信号可以作为栅极驱动信号提供至栅线,或,作为发光控制信号提供至发光控制线。
图9是本公开实施例提供的另一种移位寄存器单元的结构示意图。如图9所示,输入子电路0311可以包括:第一输入晶体管M1和第二输入晶体管M2。下拉控制子电路0312可以包括:第一下拉控制晶体管M3、第二下拉控制晶体管M4和第三下拉控制晶体管M5。下拉子电路0313可以包括:第一下拉晶体管M6、第二下拉晶体管M7、第三下拉晶体管M8和下拉电容C2。输出子电路0314可以包括:输出晶体管M9和输出电容C3。
其中,第一输入晶体管M1的栅极可以与第一输入端IN1连接,第一极可以与第一控制信号端CN连接,第二极可以与上拉节点PU连接。相应的,第一输入晶体管M1可以在第一输入端IN1提供的第一输入信号的电位为第一电位时,向上拉节点PU输出第一控制信号端CN提供的第一控制信号,实现对上拉节点PU的充电。
第二输入晶体管M2的栅极可以与第二输入端IN2连接,第一极可以与第二控制信号端CNB连接,第二极可以与上拉节点PU连接。相应的,第二输入晶体管M2可以在第二输入端IN2提供的第二输入信号的电位为第一电位时,向上拉节点PU输出第二控制信号端CNB提供的第二控制信号,实现对上拉节点PU的复位。
第一下拉控制晶体管M3的栅极和第一极可以均与第一时钟信号端CK连接,第二极可以与下拉节点PD连接。相应的,第一下拉控制晶体管M3可以在第一时钟信号端CK提供的第一时钟信号的电位为第一电位时,向下拉节点PD输出第一时钟信号,实现对下拉节点PD的充电。
第二下拉控制晶体管M4的栅极可以与上拉节点PU连接,第一极可以与下拉电源端VGL连接,第二极可以与下拉节点PD连接。相应的,第二下拉控制晶体管M4可以在上拉节点PU的电位为第一电位时,向下拉节点PD输出下拉电源信号,实现对下拉节点PD的降噪。
第三下拉控制晶体管M5的栅极可以与输出端OUT连接,第一极可以与下拉电源端VGL连接,第二极可以与下拉节点PD连接。相应的,第三下拉控制晶体管M5可以在输出端OUT提供的输出信号的电位为第一电位时,向下拉节点PD输出下拉电源信号,实现对下拉节点PD的降噪。
第一下拉晶体管M6的栅极可以与复位信号端RST连接,第一极可以与下拉电源端VGL连接,第二极可以与上拉节点PU连接。相应的,第一下拉晶体管M6可以在复位信号端RST提供的复位信号的电位为第一电位时,向上拉节点PU输出下拉电源端VGL提供的下拉电源信号,实现对上拉节点PU的降噪。
第二下拉晶体管M7的栅极和第三下拉晶体管M8的栅极均可以与下拉节点PD连接,第二下拉晶体管M7的第一极和第三下拉晶体管M8的第一极均可以与下拉电源端VGL连接,第二下拉晶体管M7的第二极可以与上拉节点PU连接,第三下拉晶体管M8的第二极可以与输出端OUT连接。相应的,第二下拉晶体管M7可以在下拉节点PD的电位为第一电位时,向上拉节点PU输出下拉电源信号,实现对上拉节点PU的降噪。第三下拉晶体管M8可以在下拉节点PD的电位为第一电位时,向输出端OUT输出下拉电源信号,实现对输出端OUT的降噪。
下拉电容C2的一端可以与下拉节点PD连接,另一端可以与下拉电源端VGL连接。下拉电容C2可以用于保持下拉节点PD的电位。
输出电容C3的一端可以与上拉节点PU连接,另一端可以与输出端OUT连接。输出电容C3可以用于保持上拉节点PU的电位。
输出晶体管M9的栅极可以与上拉节点PU连接,第一极可以与第二时钟信号端CKB连接,第二极可以与输出端OUT连接。
相应的,对于图7和图8示出的移位寄存器单元031所属栅极驱动电路03而言,该栅极驱动电路03所连接的驱动信号线即包括:第一控制信号端CN所连接的信号线,第二控制信号端CNB所连接的信号线,复位信号端RST所连接的信号线,第一时钟信号端CK所连接的信号线,第二时钟信号端CKB所连接的信号线,以及下拉电源端VGL所连接的信号线,以及初始信号端所连接的信号线。结合图8实施例的记载,该初始信号端分别与第一级移位寄存器单元031所连接的第一输入端IN1,和最后一级移位寄存器单元031所连接的第二输入端IN2连接。如此,若两个移位寄存器单元031对称排布于两行目标像素02之间,则两个移位寄存器单元031可以共用一条下拉电源端VGL所连接的信号线。
再结合图10,其以图8示出的移位寄存器单元031,示出了位于相邻两行像素02之间的移位寄存器单元031的电路结构,以及驱动信号线(如,初始信号端所连接的信号线STV)的可选设置位置。结合图6至图9可知,在布局时,可以将移位寄存器单元031中尺寸相对较大的晶体管设置于面积相对较大的区域1和区域2中,将移位寄存器单元031中尺寸相对较小的晶体管设置于面积相对较小的区域3和区域4中。另,再参考图10,还可以将两个晶体管串联形成一个晶体管(如,图10示出的两个晶体管M7),或,将两个电容串联形成一个电容(如,图10示出的两个电容C2,和两个电容C3),从而使得可以在衬底基板01有限的空间内,可靠设置下移位寄存器单元031中的所有晶体管。
在衬底基板01面积确定的情况下,对比未复用发光控制电路021的相关技术,本公开实施例通过设置至少两个像素02复用同一个发光控制电路021,使得衬底基板01中除像素02所在区域之外的其他区域面积较大。由此,为栅极驱动电路03设置于衬底基板01上提供了有效的技术支持,即为高分辨率(per pixel inch,PPI)的GIA显示基板提供了技术支持。
假设像素02中的晶体管均为N型晶体管,结合图4示出的复用同一个发光控制电路021的相邻两个像素02,对本公开实施例提供的像素工作原理进行介绍:图11是本公开实施例提供的一种像素工作时序图。
参考图11,在t1阶段,第n行像素02中,复位晶体管T3连接的第二栅线G2n提供处于第一电位的栅极驱动信号,复位晶体管T3开启。补偿晶体管T5连接的第三栅线G3n也提供处于第一电位的栅极驱动信号,补偿晶体管T5开启。相应的,第一初始信号端Vin1可以通过复位晶体管T3,向第n行像素02中的驱动晶体管T4的第二极输出处于第二电位的第一初始信号,从而实现对驱动晶体管T4的第二极的复位。第二初始信号端Vin2可以通过补偿晶体管T5,向第n行像素02中的驱动晶体管T4的栅极输出第二初始信号,第二初始信号可以作为补偿数据Vref1。t1阶段也可以称为驱动第n行像素02时的复位阶段。
在t2阶段,第n行像素02中,补偿晶体管T5连接的第三栅线G3n持续提供处于第一电位的栅极驱动信号。补偿晶体管T5保持开启。第二初始信号端Vin2可以通过补偿晶体管T5,继续向第n行像素02中的驱动晶体管T4的栅极输出第二初始信号。在存储电容C1耦合作用下,驱动晶体管T4的栅极的电位可以随着驱动晶体管T4的第二极电位变化,直至变为Vref1-Vth1,Vth1为该驱动晶体管T4的阈值电压。t2阶段可以称为驱动第n行像素02时的补偿阶段。
在t3阶段,第n行像素02中,数据写入晶体管T2连接的第一栅线G1n开始提供处于第一电位的栅极驱动信号,数据写入晶体管T2开启。数据线D1通过该数据写入晶体管T2向驱动晶体管T4的栅极输出数据信号。t3阶段可以称为驱动第n行像素02时的数据写入阶段。
在t4阶段,第n+1行像素02中,复位晶体管T3连接的第二栅线G2(n+1)提供处于第一电位的栅极驱动信号,该复位晶体管T3开启。补偿晶体管T5连接的第三栅线G3(n+1)也提供处于第一电位的栅极驱动信号,该补偿晶体管T5开启。相应的,第一初始信号端Vin1可以通过该复位晶体管T3,向第n+1行像素02中的驱动晶体管T4的第二极输出处于第二电位的第一初始信号,从而实现对该驱动晶体管T4的第二极的复位。第二初始信号端Vin2可以通过补偿晶体管T5,向第n+1行像素02中的驱动晶体管T4的栅极输出第二初始信号,第二初始信号可以作为该行像素驱动时的补偿数据Vref2。t4阶段可以称为驱动第n+1行像素02时的复位阶段。
在t5阶段,第n+1行像素02中,补偿晶体管T5连接的第三栅线G3(n+1)持续提供处于第一电位的栅极驱动信号。补偿晶体管T5保持开启。第二初始信号端Vin2可以通过补偿晶体管T5,继续向第n+1行像素02中的驱动晶体管T4的栅极输出第二初始信号。在该行像素02中存储电容C1的耦合作用下,该行像素02的驱动晶体管T4的栅极的电位可以随着其第二极的电位变化,直至变为Vref2-Vth2,Vth2为该驱动晶体管T4的阈值电压。t5阶段可以称为驱动第n+1行像素02时的补偿阶段。
在t6阶段,第n+1行像素02中,数据写入晶体管T2连接的第一栅线G1(n+1)开始提供处于第一电位的栅极驱动信号,该数据写入晶体管T2开启。数据线D1可以通过该数据写入晶体管T2,向该行像素02中驱动晶体管T4的栅极输出数据信号。t6阶段可以称为驱动第n+1行像素02时的数据写入阶段。
需要说明的是,参考图10,在阶段t1、阶段t2、阶段t4和阶段t5中,第n行像素02和第n+1行像素02复用的发光控制晶体管T1连接的发光控制线EMn一直提供处于第一电位的发光控制信号。直流电源端VDD可以通过该发光控制晶体管T1向该两行像素02中,每行像素02包括的驱动晶体管T4的第一极输出直流电源信号。在t3阶段之后,第n行像素02中,驱动晶体管T4即可以基于该直流电源信号和数据信号,向所连接的发光元件023输出驱动信号,以驱动第n行发光元件023发光。在t6阶段之后,第n+1行像素02中,驱动晶体管T4即可以基于该直流电源信号和数据信号,向所连接的发光元件023输出驱动信号,以驱动第n+1行发光元件023发光。
综上所述,本公开实施例提供了一种显示基板。由于该显示基板中,位于衬底基板上的至少两个像素可以复用同一个连接发光控制线的发光控制电路,因此可以减少显示基板中所需设置的发光控制电路的数量,或是再减少显示基板上所需设置的发光控制线的数量,即最终使得每个像素所需占用衬底基板的面积较小。进而,可以使得为像素所连接的信号线提供信号的栅极驱动电路,以及栅极驱动电路所连接的驱动信号均能够设置于衬底基板上。本公开实施例提供的显示基板的分辨率较高。
图12是本公开实施例提供的一种显示装置的结构示意图。如图12所示,该显示装置可以包括:源极驱动电路100以及如图1至图3、图6、图7和图10任一所示的显示基板000。
其中,该源极驱动电路100可以与显示基板000中的多条数据线D1至Dm连接,该源极驱动电路100可以用于为每条数据线提供数据信号。
另,图12还示出了显示基板000中包括的栅极驱动电路03、多条第一栅线G11至G1m、多条第二栅线G21至G2m、多条第三栅线G3至G3m和多条发光控制线EM1至EMn。栅极驱动电路03可以与多条第一栅线G11至G1m、多条第二栅线G21至G2m、多条第三栅线G3至G3m和多条发光控制线EM1至EMn连接。栅极驱动电路03可以用于为多条第一栅线G11至G1m、多条第二栅线G21至G2m和多条第三栅线G3至G3m提供栅极驱动信号,并为多条发光控制线EM1至EMn提供发光控制驱动信号。
可选的,在本公开实施例中,为了实现向多条第一栅线G11至G1m、多条第二栅线G21至G2m、多条第三栅线G3至G3m和多条发光控制线EM1至EMn可靠提供驱动信号,栅极驱动电路03其实可以包括:用于向第一栅线提供栅极驱动信号的栅极驱动电路,用于向第二栅线提供栅极驱动信号的栅极驱动电路,用于向第三栅线提供栅极驱动信号的栅极驱动电路,以及用于向发光控制线提供发光控制驱动信号的栅极驱动电路共四个栅极驱动电路。且,结合图7,每个栅极驱动电路均可以由至少两个级联的移位寄存器单元031组成,每个移位寄存器单元031可以与对应的一条信号线(如,第一栅线)连接。
可选的,该显示装置可以为:OLED显示装置、电子纸、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框等任何具有显示功能的产品或部件。
应当理解的是,在本文中提及的“多个”是指两个或两个以上。以上所述仅为本公开的可选实施例,并不用以限制本公开,凡在本公开的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本公开的保护范围之内。
Claims (15)
1.一种显示基板,其特征在于,所述显示基板包括:
衬底基板;
位于所述衬底基板上且阵列排布的多个像素,每个所述像素均包括:发光控制电路、发光驱动电路和发光元件,且至少两个所述像素复用同一个所述发光控制电路;
以及,位于所述衬底基板上的栅极驱动电路、多条发光控制线、多条栅线和多条驱动信号线,所述栅极驱动电路分别与所述多条驱动信号线、所述多条发光控制线和所述多条栅线连接,所述多条发光控制线与各个所述像素包括的所述发光控制电路连接,所述多条栅线与各个所述像素包括的所述发光驱动电路连接,所述栅极驱动电路用于响应于所述多条驱动信号线提供的驱动信号,向所述多条发光控制线输出发光控制信号,并向所述多条栅线输出栅极驱动信号。
2.根据权利要求1所述的显示基板,其特征在于,复用同一个所述发光控制电路的至少两个所述像素位于同一列。
3.根据权利要求2所述的显示基板,其特征在于,复用同一个所述发光控制电路的至少两个所述像素相邻。
4.根据权利要求3所述的显示基板,其特征在于,位于同一列的每两个所述像素复用同一个所述发光控制电路。
5.根据权利要求4所述的显示基板,其特征在于,复用同一个所述发光控制电路的两个所述像素,对称排布于所述发光控制电路连接的所述发光控制线的两侧。
6.根据权利要求1至5任一所述的显示基板,其特征在于,每条所述驱动信号线均位于相邻两列所述像素之间。
7.根据权利要求6所述的显示基板,其特征在于,每相邻两列所述像素之间,设置有至多两条所述驱动信号线。
8.根据权利要求1至5任一所述的显示基板,其特征在于,所述栅极驱动电路包括:级联的多个移位寄存器单元;
至少两个级联的所述移位寄存器单元位于相邻两行像素之间。
9.根据权利要求8所述的显示基板,其特征在于,至少两个级联的所述移位寄存器单元位于相邻两行目标像素之间;
所述两行目标像素中,一行所述目标像素所连接的发光控制电路,与另一行所述目标像素所连接的发光控制电路不同。
10.根据权利要求9所述的显示基板,其特征在于,每相邻两行所述目标像素之间设置有两个级联的所述移位寄存器单元;
其中,一个所述移位寄存器单元与一行所述目标像素连接,另一个所述移位寄存器单元与另一行所述目标像素连接。
11.根据权利要求10所述的显示基板,其特征在于,两个级联的所述移位寄存器单元对称排布于所述两行目标像素之间。
12.根据权利要求8所述的显示基板,其特征在于,所述移位寄存器单元包括:输入子电路、下拉控制子电路、下拉子电路和输出子电路;
所述输入子电路分别与第一输入端、第二输入端、第一控制信号端、第二控制信号端和上拉节点连接,所述输入子电路用于响应于所述第一输入端提供的第一输入信号,向所述上拉节点输出所述第一控制信号端提供的第一控制信号,以及响应于所述第二输入端提供的第二输入信号,向所述上拉节点输出所述第二控制信号端提供的第二控制信号;
所述下拉控制子电路分别与第一时钟信号端、所述上拉节点、下拉电源端、下拉节点和输出端连接,所述下拉控制子电路用于响应于所述第一时钟信号端提供的第一时钟信号,向所述下拉节点输出所述第一时钟信号,以及响应于所述上拉节点的电位和所述输出端提供的输出信号,向所述下拉节点输出所述下拉电源端提供的下拉电源信号;
所述下拉子电路分别与复位信号端、所述下拉节点、所述下拉电源端、所述上拉节点和所述输出端连接,所述下拉子电路用于响应于所述下拉节点的电位,向所述上拉节点和所述输出端输出所述下拉电源信号,以及响应于所述复位信号端提供的复位信号,向所述上拉节点输出所述下拉电源信号;
所述输出子电路分别与所述上拉节点、第二时钟信号端和所述输出端连接,所述输出子电路用于响应于所述上拉节点的电位,向所述输出端输出所述第二时钟信号端提供的第二时钟信号。
13.根据权利要求1至5任一所述的显示基板,其特征在于,所述显示基板还包括:位于所述衬底基板上的多条数据线;
所述多条栅线包括:多条第一栅线、多条第二栅线和多条第三栅线;所述发光控制电路包括:发光控制晶体管;所述发光驱动电路包括:数据写入晶体管、复位晶体管、驱动晶体管、补偿晶体管和存储电容;
所述数据写入晶体管的栅极与一条所述第一栅线连接,第一极与所述驱动晶体管的栅极连接,第二极与一条所述数据线连接;所述驱动晶体管的第一极与所述发光控制晶体管的第一极连接,第二极与所述发光元件连接;所述发光控制晶体管的栅极与一条所述发光控制线连接,第二极与直流电源端连接;所述复位晶体管的栅极与一条所述第二栅线连接,第一极与第一初始信号端连接,第二极与所述驱动晶体管的第二极连接;所述补偿晶体管的栅极与一条所述第三栅线连接,第一极与所述第二初始信号端连接,第二极与所述驱动晶体管的栅极连接。
14.根据权利要求12所述的显示基板,其特征在于,每条所述驱动信号线均位于相邻两列所述像素之间,且每相邻两列所述像素之间,设置有至多两条所述驱动信号线;
每相邻两行所述目标像素之间设置有两个级联的所述移位寄存器单元,且两个级联的所述移位寄存器单元对称排布于所述两行目标像素之间;其中,一个所述移位寄存器单元与一行所述目标像素连接,另一个所述移位寄存器单元与另一行所述目标像素连接;所述两行目标像素中,一行所述目标像素所连接的发光控制电路,与另一行所述目标像素所连接的发光控制电路不同;
所述显示基板还包括:位于所述衬底基板上的多条数据线;所述多条栅线包括:多条第一栅线、多条第二栅线和多条第三栅线;所述发光控制电路包括:发光控制晶体管;所述发光驱动电路包括:数据写入晶体管、复位晶体管、驱动晶体管、补偿晶体管和存储电容;
所述数据写入晶体管的栅极与一条所述第一栅线连接,第一极与所述驱动晶体管的栅极连接,第二极与一条所述数据线连接;所述驱动晶体管的第一极与所述发光控制晶体管的第一极连接,第二极与所述发光元件连接;所述发光控制晶体管的栅极与一条所述发光控制线连接,第二极与直流电源端连接;所述复位晶体管的栅极与一条所述第二栅线连接,第一极与第一初始信号端连接,第二极与所述驱动晶体管的第二极连接;所述补偿晶体管的栅极与一条所述第三栅线连接,第一极与所述第二初始信号端连接,第二极与所述驱动晶体管的栅极连接。
15.一种显示装置,其特征在于,所述显示装置包括:源极驱动电路以及如权利要求1至14任一所述的显示基板;
所述源极驱动电路与所述显示基板中的多条数据线连接,所述源极驱动电路用于为每条所述数据线提供数据信号。
Priority Applications (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010707527.3A CN111816123B (zh) | 2020-07-21 | 2020-07-21 | 显示基板及显示装置 |
JP2022523694A JP2023534324A (ja) | 2020-07-21 | 2021-06-08 | 表示基板および表示装置 |
PCT/CN2021/099017 WO2022017032A1 (zh) | 2020-07-21 | 2021-06-08 | 显示基板及显示装置 |
KR1020227013391A KR20230041644A (ko) | 2020-07-21 | 2021-06-08 | 디스플레이 기판 및 디스플레이 장치 |
CN202180004610.7A CN114258563A (zh) | 2020-07-21 | 2021-06-08 | 显示基板及显示装置 |
EP21846073.1A EP4044169A4 (en) | 2020-07-21 | 2021-06-08 | DISPLAY SUBSTRATE AND DISPLAY DEVICE |
US17/680,956 US11955089B2 (en) | 2020-07-21 | 2022-02-25 | Display substrate and display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010707527.3A CN111816123B (zh) | 2020-07-21 | 2020-07-21 | 显示基板及显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111816123A true CN111816123A (zh) | 2020-10-23 |
CN111816123B CN111816123B (zh) | 2022-06-10 |
Family
ID=72861588
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010707527.3A Active CN111816123B (zh) | 2020-07-21 | 2020-07-21 | 显示基板及显示装置 |
CN202180004610.7A Pending CN114258563A (zh) | 2020-07-21 | 2021-06-08 | 显示基板及显示装置 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202180004610.7A Pending CN114258563A (zh) | 2020-07-21 | 2021-06-08 | 显示基板及显示装置 |
Country Status (6)
Country | Link |
---|---|
US (1) | US11955089B2 (zh) |
EP (1) | EP4044169A4 (zh) |
JP (1) | JP2023534324A (zh) |
KR (1) | KR20230041644A (zh) |
CN (2) | CN111816123B (zh) |
WO (1) | WO2022017032A1 (zh) |
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN113205773A (zh) * | 2021-04-28 | 2021-08-03 | 京东方科技集团股份有限公司 | 显示面板及显示装置 |
WO2022017032A1 (zh) * | 2020-07-21 | 2022-01-27 | 京东方科技集团股份有限公司 | 显示基板及显示装置 |
CN114120905A (zh) * | 2021-11-12 | 2022-03-01 | 合肥京东方卓印科技有限公司 | 显示基板及其制备方法、显示装置 |
WO2022246642A1 (zh) * | 2021-05-25 | 2022-12-01 | 京东方科技集团股份有限公司 | 驱动电路、驱动方法、驱动模组和显示装置 |
WO2023279374A1 (zh) * | 2021-07-09 | 2023-01-12 | 京东方科技集团股份有限公司 | 显示基板和显示装置 |
WO2023279328A1 (zh) * | 2021-07-08 | 2023-01-12 | 京东方科技集团股份有限公司 | 显示基板、显示装置和驱动方法 |
WO2024021076A1 (zh) * | 2022-07-29 | 2024-02-01 | 京东方科技集团股份有限公司 | 显示基板和显示装置 |
WO2024130634A1 (zh) * | 2022-12-22 | 2024-06-27 | 京东方科技集团股份有限公司 | 显示基板及其制备方法、显示装置 |
Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102779834A (zh) * | 2012-05-22 | 2012-11-14 | 友达光电股份有限公司 | 有机发光显示单元结构与有机发光显示单元电路 |
CN104575436A (zh) * | 2015-02-06 | 2015-04-29 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路及显示装置 |
CN104700803A (zh) * | 2015-03-26 | 2015-06-10 | 京东方科技集团股份有限公司 | 一种移位寄存器、栅极驱动电路、显示面板及显示装置 |
CN106952607A (zh) * | 2017-05-25 | 2017-07-14 | 京东方科技集团股份有限公司 | 显示基板、显示面板和显示装置 |
US20180137818A1 (en) * | 2016-11-15 | 2018-05-17 | Samsung Display Co., Ltd. | Display panel and display device |
CN108682366A (zh) * | 2013-12-27 | 2018-10-19 | 株式会社日本显示器 | 显示装置 |
CN110189706A (zh) * | 2019-06-28 | 2019-08-30 | 上海天马有机发光显示技术有限公司 | 一种显示面板、及显示装置 |
CN111179828A (zh) * | 2020-01-15 | 2020-05-19 | 合肥京东方光电科技有限公司 | 显示基板及其制备方法、显示装置 |
CN111429828A (zh) * | 2020-04-13 | 2020-07-17 | 深圳市华星光电半导体显示技术有限公司 | 一种显示面板和显示装置 |
US10891896B2 (en) * | 2017-03-16 | 2021-01-12 | Japan Display Inc. | Display device and driving method for display device |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6225511B2 (ja) * | 2013-07-02 | 2017-11-08 | セイコーエプソン株式会社 | 表示装置及び電子機器 |
CN106531084B (zh) * | 2017-01-05 | 2019-02-05 | 上海天马有机发光显示技术有限公司 | 有机发光显示面板及其驱动方法、有机发光显示装置 |
CN106710525B (zh) * | 2017-01-06 | 2019-02-05 | 上海天马有机发光显示技术有限公司 | 有机发光显示面板及其驱动方法、有机发光显示装置 |
US11374035B2 (en) * | 2019-07-25 | 2022-06-28 | Wuhan China Star Optoelectronics Semiconductor Display Technology Co., Ltd. | Array substrate and display panel |
KR20210086026A (ko) * | 2019-12-31 | 2021-07-08 | 엘지디스플레이 주식회사 | 전계 발광 표시 장치 |
CN111816123B (zh) * | 2020-07-21 | 2022-06-10 | 合肥京东方卓印科技有限公司 | 显示基板及显示装置 |
-
2020
- 2020-07-21 CN CN202010707527.3A patent/CN111816123B/zh active Active
-
2021
- 2021-06-08 CN CN202180004610.7A patent/CN114258563A/zh active Pending
- 2021-06-08 WO PCT/CN2021/099017 patent/WO2022017032A1/zh unknown
- 2021-06-08 JP JP2022523694A patent/JP2023534324A/ja active Pending
- 2021-06-08 KR KR1020227013391A patent/KR20230041644A/ko active Search and Examination
- 2021-06-08 EP EP21846073.1A patent/EP4044169A4/en active Pending
-
2022
- 2022-02-25 US US17/680,956 patent/US11955089B2/en active Active
Patent Citations (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102779834A (zh) * | 2012-05-22 | 2012-11-14 | 友达光电股份有限公司 | 有机发光显示单元结构与有机发光显示单元电路 |
CN108682366A (zh) * | 2013-12-27 | 2018-10-19 | 株式会社日本显示器 | 显示装置 |
CN104575436A (zh) * | 2015-02-06 | 2015-04-29 | 京东方科技集团股份有限公司 | 移位寄存器单元、栅极驱动电路及显示装置 |
CN104700803A (zh) * | 2015-03-26 | 2015-06-10 | 京东方科技集团股份有限公司 | 一种移位寄存器、栅极驱动电路、显示面板及显示装置 |
US20180137818A1 (en) * | 2016-11-15 | 2018-05-17 | Samsung Display Co., Ltd. | Display panel and display device |
US10891896B2 (en) * | 2017-03-16 | 2021-01-12 | Japan Display Inc. | Display device and driving method for display device |
CN106952607A (zh) * | 2017-05-25 | 2017-07-14 | 京东方科技集团股份有限公司 | 显示基板、显示面板和显示装置 |
CN110189706A (zh) * | 2019-06-28 | 2019-08-30 | 上海天马有机发光显示技术有限公司 | 一种显示面板、及显示装置 |
CN111179828A (zh) * | 2020-01-15 | 2020-05-19 | 合肥京东方光电科技有限公司 | 显示基板及其制备方法、显示装置 |
CN111429828A (zh) * | 2020-04-13 | 2020-07-17 | 深圳市华星光电半导体显示技术有限公司 | 一种显示面板和显示装置 |
Cited By (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2022017032A1 (zh) * | 2020-07-21 | 2022-01-27 | 京东方科技集团股份有限公司 | 显示基板及显示装置 |
US11955089B2 (en) | 2020-07-21 | 2024-04-09 | Hefei Boe Joint Technology Co., Ltd | Display substrate and display device |
CN113205773A (zh) * | 2021-04-28 | 2021-08-03 | 京东方科技集团股份有限公司 | 显示面板及显示装置 |
WO2022227492A1 (zh) * | 2021-04-28 | 2022-11-03 | 京东方科技集团股份有限公司 | 显示面板及显示装置 |
CN113205773B (zh) * | 2021-04-28 | 2023-08-08 | 京东方科技集团股份有限公司 | 显示面板及显示装置 |
WO2022246642A1 (zh) * | 2021-05-25 | 2022-12-01 | 京东方科技集团股份有限公司 | 驱动电路、驱动方法、驱动模组和显示装置 |
WO2023279328A1 (zh) * | 2021-07-08 | 2023-01-12 | 京东方科技集团股份有限公司 | 显示基板、显示装置和驱动方法 |
WO2023279374A1 (zh) * | 2021-07-09 | 2023-01-12 | 京东方科技集团股份有限公司 | 显示基板和显示装置 |
CN114120905A (zh) * | 2021-11-12 | 2022-03-01 | 合肥京东方卓印科技有限公司 | 显示基板及其制备方法、显示装置 |
WO2024021076A1 (zh) * | 2022-07-29 | 2024-02-01 | 京东方科技集团股份有限公司 | 显示基板和显示装置 |
WO2024130634A1 (zh) * | 2022-12-22 | 2024-06-27 | 京东方科技集团股份有限公司 | 显示基板及其制备方法、显示装置 |
Also Published As
Publication number | Publication date |
---|---|
EP4044169A4 (en) | 2023-01-04 |
CN114258563A (zh) | 2022-03-29 |
KR20230041644A (ko) | 2023-03-24 |
CN111816123B (zh) | 2022-06-10 |
US20220180816A1 (en) | 2022-06-09 |
US11955089B2 (en) | 2024-04-09 |
WO2022017032A1 (zh) | 2022-01-27 |
EP4044169A1 (en) | 2022-08-17 |
JP2023534324A (ja) | 2023-08-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111816123B (zh) | 显示基板及显示装置 | |
CN110972504B (zh) | 移位寄存器单元及驱动方法、栅极驱动电路、显示装置 | |
US11410587B2 (en) | Shift register unit and method for driving same, gate drive circuit, and display device | |
CN110111738B (zh) | 像素电路、显示基板、显示装置及驱动方法 | |
US11450270B2 (en) | Pixel circuit and method of driving the same, display device | |
CN111223449B (zh) | 一种显示面板、其驱动方法及显示装置 | |
US11963400B2 (en) | Display panel and display device | |
US11094389B2 (en) | Shift register unit and driving method, gate driving circuit, and display device | |
CN111627388B (zh) | 显示面板及其驱动方法、显示装置 | |
WO2019184323A1 (zh) | 移位寄存器单元、栅极驱动电路、显示装置及驱动方法 | |
CN113066422B (zh) | 扫描与发光驱动电路、扫描与发光驱动系统、显示面板 | |
CN109192169B (zh) | 移位寄存器单元、驱动方法、栅极驱动电路及显示装置 | |
US20220366848A1 (en) | Display substrate and display panel | |
US20230237966A1 (en) | Shift register unit, scanning drive circuit, display substrate and display device | |
CN113192454A (zh) | 扫描驱动电路、方法、显示面板和显示装置 | |
CN115516545A (zh) | 一种显示基板、显示面板及显示设备 | |
CN113205773A (zh) | 显示面板及显示装置 | |
CN111816127B (zh) | Goa单元及其驱动方法、goa电路和显示面板 | |
CN113920946A (zh) | 栅极驱动器及其驱动方法、显示装置 | |
US11417263B2 (en) | Shift register unit and method for driving the same, gate drive circuit and display device | |
US11875722B2 (en) | Display panel and display device | |
US20240127758A1 (en) | Display with Silicon Gate Drivers and Semiconducting Oxide Pixels | |
US20230335029A1 (en) | Display panel and display device | |
WO2021081703A1 (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路和显示装置 | |
CN115578966A (zh) | 显示面板及其制作方法和驱动方法、以及显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |