CN111429828A - 一种显示面板和显示装置 - Google Patents
一种显示面板和显示装置 Download PDFInfo
- Publication number
- CN111429828A CN111429828A CN202010285575.8A CN202010285575A CN111429828A CN 111429828 A CN111429828 A CN 111429828A CN 202010285575 A CN202010285575 A CN 202010285575A CN 111429828 A CN111429828 A CN 111429828A
- Authority
- CN
- China
- Prior art keywords
- goa circuit
- signal transmission
- circuit unit
- pixel units
- row
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/2092—Details of a display terminals using a flat panel, the details relating to the control arrangement of the display terminal and to the interfaces thereto
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0408—Integration of the drivers onto the display substrate
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0452—Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0465—Improved aperture ratio, e.g. by size reduction of the pixel circuit, e.g. for improving the pixel density or the maximum displayable luminance or brightness
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0267—Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/061—Details of flat display driving waveforms for resetting or blanking
Abstract
本申请公开了一种显示面板和显示装置,显示面板包括多行像素单元,且每两行像素单元组合为一像素单元组;每个像素单元组包括相邻设置的第一行像素单元和第二行像素单元;显示面板还包括位于第一行像素单元和第二行像素单元之间的第一GOA电路单元,以及位于第一GOA电路单元和第二行像素单元之间的第二GOA电路单元;第一GOA电路单元与第一行像素单元电连接;第二GOA电路单元与第二行像素单元电连接;第一GOA电路单元和第二GOA电路单元共用至少一条信号传输线。本申请减少了信号传输线的总数量,从而减小了信号传输线在显示区中的面积大小,有利于增大像素单元的开口率,从而提高显示面板的穿透率。
Description
技术领域
本申请涉及显示技术领域,尤其涉及一种显示面板和显示装置。
背景技术
栅极驱动阵列(Gate Driver On Array,GOA)技术是直接将栅极驱动电路(GateDriver ICs)制作在阵列(Array)基板上,来代替由外接硅芯片制作的驱动芯片的一种技术。GOA电路制作在显示区周围的基板上,简化显示面板的制作工序,省去水平扫描线方向的接合(bonding)工艺,可提升产能并降低产品成本,同时可以提升显示面板的集成度使之更适合制作窄边框或无边框显示产品,满足现代人们的视觉追求。
目前,大尺寸、高解析度、且具有极窄边框(Super Narrow Border,SNB)设计的显示屏成为发展趋势;并且,拼接显示屏对于设计窄边宽的要求更是必然,GOA In AA(GOA制作在显示区)的技术越来越多的得到青睐。
然而,随着解析度变高和像素尺寸缩小,GOA布局(layout)空间随之变大,将GOA设计在AA区,导致开口率降低,穿透率严重不足。因此,将穿透率提升,成为此技术实现窄边框必须解决的问题。
发明内容
本申请提供一种显示面板和显示装置,可以增大显示面板的开口率,从而可以提高显示面板的穿透率。
本申请提供一种显示面板,包括多行像素单元,所述多行像素单元中每两行像素单元组合为一像素单元组;每个所述像素单元组包括相邻设置的第一行像素单元和第二行像素单元;
所述显示面板还包括位于所述第一行像素单元和所述第二行像素单元之间的第一GOA电路单元,以及位于所述第一GOA电路单元和所述第二行像素单元之间的第二GOA电路单元;所述第一GOA电路单元与所述第一行像素单元电连接;所述第二GOA电路单元与所述第二行像素单元电连接;
所述第一GOA电路单元和所述第二GOA电路单元共用至少一条信号传输线;每条所述信号传输线分别与所述第一GOA电路单元和所述第二GOA电路单元电连接。
可选的,所述至少一条信号传输线包括第一低频时钟信号传输线和第二低频时钟信号传输线中的至少一种。
可选的,所述至少一条信号传输线还包括复位信号传输线。
可选的,所述至少一条信号传输线还包括电源信号传输线。
可选的,所述至少一条信号传输线位于所述第一GOA电路单元和所述第二GOA电路单元之间;且所述第一GOA电路单元通过至少一条第一桥接线与所述至少一条信号传输线一一对应电连接;所述第二GOA电路单元通过至少一条第二桥接线分别与所述至少一条信号传输线一一对应电连接。
可选的,所述第一GOA电路单元包括并列设置的两个第一子GOA电路单元;
所述第二GOA电路单元包括并列设置的两个第二子GOA电路单元;所述两个第二子GOA电路单元与所述两个第一子GOA电路单元一一对应设置;
同列设置的所述第一子GOA电路单元和所述第二子GOA电路单元共用所述至少一条信号传输线。
可选的,所述显示面板还包括GOA母线单元,所述GOA母线单元位于所述多行像素单元的外围;
所述GOA母线单元包括沿列方向延伸的至少一条信号传输母线;
所述至少一条信号传输线与所述至少一条信号传输母线一一对应的电连接。
可选的,所述至少一条信号传输母线包括第一低频时钟信号传输母线、第二低频时钟信号传输母线、复位信号传输母线和电源信号传输母线中的至少一种。
可选的,所述显示面板还包括:
第一栅极线,位于所述第一行像素单元和所述第一GOA电路单元之间,且对应所述第一行像素单元设置;所述第一GOA电路单元通过所述第一栅极线与所述第一行像素单元电连接;
第二栅极线,位于所述第二GOA电路单元和所述第二行像素单元之间,且对应所述第二行像素单元设置;所述第二GOA电路单元通过所述第二栅极线与所述第二行像素单元电连接。
本申请还提供了一种显示装置,包括以上所述的显示面板,以及与所述第一GOA电路单元和所述第二GOA电路单元电连接的电路板。
本申请实施例提供的一种显示面板和显示装置,将两级GOA电路单元(第一GOA电路单元和第二GOA电路单元)设置在相邻的两行像素单元(第一行像素单元和第二行像素单元)之间,分别为两行像素单元提供栅极信号,且这两级GOA电路单元共用至少一条信号传输线,使得每一条信号传输线用于向上述两级GOA电路单元传输相同信号,减少了信号传输线的总数量,从而减小了信号传输线在显示区中的面积大小,节省的这部分面积可以用来增大像素单元的开口率,从而可以提高显示面板的穿透率。
附图说明
下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。
图1为本申请实施例提供的一种显示面板的结构示意图。
图2为图1中每个像素单元组的第一GOA电路单元和第二GOA电路单元与信号传输线的连接示意图。
图3为本申请实施例提供的另一种显示面板的结构示意图。
图4为图3中每个像素单元组的同列设置的第一子GOA电路单元和第二子GOA电路单元与信号传输线的连接示意图。
图5为本申请实施例提供的一种显示装置的结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
通常,栅极驱动阵列(GOA)型显示面板采用GOA电路驱动显示面板正常显示,GOA电路包括GOA母线单元(GOA Busline)和GOA电路单元(GOA Circuit),高频时钟信号CK、低频时钟信号LC、复位信号RST和电源信号Vss等驱动信号从电路板输入到显示面板的阵列基板后,需要经过GOA母线单元才能抵达栅极驱动电路,即GOA电路单元,从而实现对每条栅极线(扫描线)的精确控制。
对于GOA In AA型显示面板,随着显示面板的尺寸和解析度的逐渐增大,GOA母线单元的RC(Resistance-Capacitance,阻抗)负载较重,不适合放到显示区,一般将GOA母线单元设置在显示面板的边框区,且将GOA电路中的GOA电路单元设置在显示区,以实现窄边宽。示例性的GOA In AA型显示面板中,显示区内多行像素单元与多级GOA电路单元依次交替设置,使得每一级GOA电路单元都对应一行像素单元设置;由于GOA母线单元包括多条信号传输母线,分别用于传输不同的驱动信号,使得每一级GOA电路单元都需要通过多条信号传输线与多条信号传输母线一一对应电连接;例如,GOA母线单元包括第一低频时钟信号(LC1)传输母线、第二低频时钟信号(LC2)传输母线、复位信号(RST)传输母线和电源信号(VSS)传输母线以及多级高频时钟信号(CK)传输母线;那么,每一级GOA电路单元与GOA母线单元之间均设有第一低频时钟信号传输线、第二低频时钟信号传输线、复位信号传输线和电源信号传输母线以及高频时钟信号传输线。
由于显示面板的解析度的增大,GOA电路单元的数量也随之增大,由于每个GOA电路单元都需要多条信号传输线实现信号传输,信号传输线的数量也大大增多,也就是说信号传输线占用显示区的面积将大大增大;而GOA电路单元和信号传输线的数量增大将减小显示区中的像素单元的开口面积,从而影响显示面板的穿透率。为了解决上述问题,本申请实施例提供了一种显示面板和显示装置。
如图1所示,本申请实施例提供了一种显示面板1,显示面板1包括多行像素单元,每一行像素单元包括沿行方向(例如水平方向)依次相邻设置的多个像素单元2;多行像素单元中每两行像素单元组合为一像素单元组3;每个像素单元组3包括相邻设置的第一行像素单元4和第二行像素单元5;显示面板1还包括位于第一行像素单元4和第二行像素单元5之间的第一GOA电路单元6,以及位于第一GOA电路单元6和第二行像素单元5之间的第二GOA电路单元7;第一GOA电路单元6与第一行像素单元4电连接,为第一行像素单元4提供栅极信号;第二GOA电路单元7与第二行像素单元5电连接,为第二行像素单元5提供栅极信号;第一GOA电路单元6和第二GOA电路单元7共用至少一条信号传输线;每条信号传输线分别与第一GOA电路单元6和第二GOA电路单元7电连接。需要说明的是,本申请实施例中所说的至少一条信号传输线,均指第一GOA电路单元6和第二GOA电路单元7共用的信号传输线。
具体的,如图2所示,显示面板1还包括位于第一行像素单元4和第一GOA电路单元6之间的第一栅极线9,以及位于第二GOA电路单元7和第二行像素单元5之间的第二栅极线10;其中,第一栅极线9对应第一行像素单元4设置,第一GOA电路单元6通过第一栅极线9与第一行像素单元4电连接,第一GOA电路单元6向第一栅极线9输入栅极信号,从而为第一行像素单元4提供栅极信号;第二栅极线10对应第二行像素单元5设置,第二GOA电路单元7通过第二栅极线10与第二行像素单元5电连接,第二GOA电路单元7向第二栅极线10输入栅极信号,从而为第二行像素单元5提供栅极信号。
具体的,如图1所示,显示面板1还包括GOA母线单元11,GOA母线单元11位于多行像素单元的外围;GOA母线单元11包括沿列方向(例如竖直方向)延伸的至少一条信号传输母线;至少一条信号传输线与至少一条信号传输母线一一对应的电连接,也就是说,每一条信号传输线一端与信号传输母线对应电连接,且在远离信号传输母线的方向上分别与第一GOA电路单元6和第二GOA电路单元7电连接。本实施例中的行方向和列方向相互垂直。GOA母线单元11和所有像素单元组3中的第一GOA电路单元6和第二GOA电路单元7构成了GOA驱动电路。需要说明的是,本申请实施例中所说的至少一条信号传输母线,均指向第一GOA电路单元6和第二GOA电路单元7输出相同电信号的信号传输母线,即与至少一条信号传输线一一对应设置的信号传输母线。
具体的,显示面板1具有显示区13和位于显示区13的外围的边框区14;GOA母线单元11位于显示面板1的边框区14,多行像素单元2、第一GOA电路单元6和第二GOA电路单元7均位于显示面板1的显示区13;信号传输线用于将信号传输母线上的电信号传输至第一GOA电路单元6和第二GOA电路单元7,且每条信号传输线一部分位于显示区13,另一部分位于边框区14。
在一实施例中,如图1所示,至少一条信号传输母线包括第一低频时钟信号(LC1)传输母线15和第二低频时钟信号(LC2)传输母线16,对应的,如图2所示,至少一条信号传输线包括第一低频时钟信号传输线17和第二低频时钟信号传输线18,也就是说,第一GOA电路单元6和第二GOA电路单元7均通过第一低频时钟信号传输线17与第一低频时钟信号传输母线15电连接,用以接收第一低频时钟信号LC1,且第一GOA电路单元6和第二GOA电路单元7均通过第二低频时钟信号传输线18与第二低频时钟信号传输母线16电连接,用以接收第二低频时钟信号LC2。当然,至少一条信号传输线还可以包括第一低频时钟信号传输线17和第二低频时钟信号传输线18中的任意一个,使得第一GOA电路单元6和第二GOA电路单元7仅共用一条低频时钟信号传输线。
在一实施例中,如图1所示,至少一条信号传输母线还包括复位信号(RST)传输母线19;对应的,如图2所示,至少一条信号传输线还包括复位信号传输线20,也就是说,第一GOA电路单元6和第二GOA电路单元7均通过复位信号传输线20与复位信号传输母线19电连接,用以接收复位信号RST。
在一实施例中,如图1所示,至少一条信号传输母线还包括电源信号(VSS)传输母线21;对应的,如图2所示,至少一条信号传输线还包括电源信号传输线22,也就是说,第一GOA电路单元6和第二GOA电路单元7均通过电源信号传输线22与电源信号传输母线21电连接,用以接收电源信号VSS。具体的,电源信号VSS包括第一低电平信号VSSG和第二低电平信号VSSQ中的任意一种。
在一实施例中,如图2所示,每一条信号传输线位于第一GOA电路单元6和第二GOA电路单元7之间,例如第一低频时钟信号传输线17、第二低频时钟信号传输线18、复位信号传输线20和电源信号传输线22位于第一GOA电路单元6和第二GOA电路单元7之间;且第一GOA电路单元6通过第一桥接线28与每一条信号传输线电连接;第二GOA电路单元7通过第二桥接线29与每一条信号传输线一一对应电连接。第一桥接线28的数量与信号传输线的数量相等;第二桥接线29的数量也与信号传输线的数量相等。不同的信号传输线之间间隔设置,例如相互平行设置;不同的第一桥接线28之间以及不同的第二桥接线29之间也都间隔设置。
具体的,如图1所示,GOA母线单元11还包括多条高频时钟信号(CK)传输母线,例如CK1~CKn,n为大于或等于2的整数,本实施例中以n等于6为例说明;每个像素单元组3中,第一GOA电路单元6通过第一高频时钟信号传输线23与多条高频时钟信号传输母线中的一条(例如CK1)电连接,用于接收第一高频时钟信号;第二GOA电路单元7通过第二高频时钟信号传输线24与多条高频时钟信号传输母线中不同于第一GOA电路单元6电连接的另一条(例如CK2)电连接,用于接收第二高频时钟信号。
具体的,每个像素单元2包括红色像素单元(R)、绿色像素单元(G)和蓝色像素单元(B)中的任意一种。
本实施例中,将两级GOA电路单元(第一GOA电路单元6和第二GOA电路单元7)设置在相邻的两行像素单元(第一行像素单元4和第二行像素单元5)之间,分别为两行像素单元提供栅极信号,且这两级GOA电路单元共用至少一条信号传输线,使得每一条信号传输线用于向上述两级GOA电路单元传输相同信号,减少了信号传输线的总数量,从而减小了信号传输线在显示区13中所占的面积大小,节省的这部分面积可以用来增大像素单元2的开口率,从而可以提高显示面板1的穿透率。
如图3和图4所示,本申请实施例还提供了另一显示面板1’,与上述实施例不同的在于,本实施例中的GOA电路为双驱电路。
具体的,每个像素单元组3中,第一GOA电路单元6包括在行方向上并列设置的两个第一子GOA电路单元25;第二GOA电路单元7包括在行方向上并列设置的两个第二子GOA电路单元26;两个第二子GOA电路单元26与两个第一子GOA电路单元25一一对应设置;同列设置的第一子GOA电路单元25和第二子GOA电路单元26共用至少一条信号传输线。也就是说,若以同列设置的第一子GOA电路单元25和第二子GOA电路单元26为一组,需要两组信号传输线分别对应两组同列设置的第一子GOA电路单元25和第二子GOA电路单元26,其中,每组信号传输线包括至少一条信号传输线。
具体的,两个第一子GOA电路单元25均与第一栅极线9电连接,同时向第一栅极线9输入栅极信号,且两个第二子GOA电路单元26均与第二栅极线10电连接,同时向第二栅极线10输入栅极信号;通过两个子GOA电路单元同时向同一个栅极线输入栅极信号可以增强驱动能力,有利于提高显示面板1的响应速度和显示效果。
具体的,显示面板1的边框区14分别位于显示区13的相对的两侧;GOA母线单元11包括两个子GOA母线单元27,分别位于显示区13两侧的边框区14;且同列设置的第一子GOA电路单元25和第二子GOA电路单元26与相邻的(距离上更靠近的)子GOA母线单元27对应电连接。
具体的,如图3所示,每个子GOA母线单元27包括沿列方向延伸的第一低频时钟信号(LC1)传输母线15、第二低频时钟信号(LC2)传输母线16、复位信号(RST)传输母线19和电源信号(VSS)传输母线21;对应的,如图4所示,至少一条信号传输线包括第一低频时钟信号传输线17、第二低频时钟信号传输线18、复位信号传输线20和电源信号传输线22;并且,第一低频时钟信号传输线17、第二低频时钟信号传输线18、复位信号传输线20和电源信号传输线22的一端与第一低频时钟信号(LC1)传输母线15、第二低频时钟信号(LC2)传输母线16、复位信号(RST)传输母线19和电源信号(VSS)传输母线21一一对应的电连接,每一个上述信号传输线在远离信号传输母线的方向上分别与对应的第一子GOA电路单元25和第二子GOA电路单元26电连接。
在一实施例中,两组信号传输线相同,本申请实施例仅以其中一组信号传输线与对应的同列设置的第一子GOA电路单元25和第二子GOA电路单元26的位置关系作说明。如图4所示,其中一组信号传输线位于对应的同列设置的第一子GOA电路单元25和第二子GOA电路单元26之间,每组信号传输线包括第一低频时钟信号传输线17、第二低频时钟信号传输线18、复位信号传输线20和电源信号传输线22,位于对应的同列设置的第一子GOA电路单元25和第二子GOA电路单元26之间;且第一子GOA电路单元25通过第一桥接线28与每一条信号传输线电连接;第二子GOA电路单元26通过第二桥接线29与每一条信号传输线一一对应电连接。
具体的,如图3所示,每个子GOA母线单元27还包括多条高频时钟信号(CK)传输母线,例如CK1~CKn,n为大于或等于2的整数,本实施例中以n等于6为例说明;每个像素单元组3中,同列设置的第一子GOA电路单元25通过第一高频时钟信号传输线23与多条高频时钟信号传输母线中的一条(例如CK1)电连接,用于接收第一高频时钟信号,第二子GOA电路单元26通过第二高频时钟信号传输线24与多条高频时钟信号传输母线中不同于同列设置的第一子GOA电路单元25电连接的另一条(例如CK2)电连接,用于接收第二高频时钟信号。
本实施例中,一方面,每条栅极线通过两个子GOA电路单元输入栅极信号,即双驱架构,可以有效的增强驱动能力,即有效的提高驱动信号的传递效率以及降低了驱动信号的衰减,从而提高显示面板1的响应速度和显示效果;另一方面,双驱架构的显示面板1’需要的GOA电路单元更多,即信号传输线的数量更多,本实施例中每组同列设置的第一子GOA电路单元25和第二子GOA电路单元26共用四条信号传输线,更有效的减少的信号传输线的总数量,从而较大程度的减小了信号传输线在显示区13中所占的面积大小,将节省的这部分面积用来增大像素单元的开口率,可以有效的提高显示面板1的穿透率。
如图5所示,本申请实施例还提供了一种显示装置30,包括上述实施例中的任意一个显示面板,例如显示面板1和显示面板1’,本实施例中以显示面板1’为例说明;显示装置30还包括与显示面板1’的第一GOA电路单元和第二GOA电路单元电连接的电路板31。
具体的,电路板31通过GOA母线单元与第一GOA电路单元和第二GOA电路单元电连接,用于提供驱动信号,控制显示面板1’正常显示。
本实施例中,将两级GOA电路单元(第一GOA电路单元和第二GOA电路单元)设置在相邻的两行像素单元(第一行像素单元和第二行像素单元)之间,分别为两行像素单元提供栅极信号,且这两级GOA电路单元共用至少一条信号传输线,使得每一条信号传输线用于向上述两级GOA电路单元传输相同信号,减少了信号传输线的总数量,从而减小了信号传输线在显示区13中所占的面积大小,增大了像素单元的开口率,提高了显示面板的穿透率,从而改善了显示装置30的显示效果。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
以上对本申请实施例所提供的一种显示面板和显示装置进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。
Claims (10)
1.一种显示面板,其特征在于,包括多行像素单元,所述多行像素单元中每两行像素单元组合为一像素单元组;每个所述像素单元组包括相邻设置的第一行像素单元和第二行像素单元;
所述显示面板还包括位于所述第一行像素单元和所述第二行像素单元之间的第一GOA电路单元,以及位于所述第一GOA电路单元和所述第二行像素单元之间的第二GOA电路单元;所述第一GOA电路单元与所述第一行像素单元电连接;所述第二GOA电路单元与所述第二行像素单元电连接;
所述第一GOA电路单元和所述第二GOA电路单元共用至少一条信号传输线;每条所述信号传输线分别与所述第一GOA电路单元和所述第二GOA电路单元电连接。
2.如权利要求1所述的显示面板,其特征在于,所述至少一条信号传输线包括第一低频时钟信号传输线和第二低频时钟信号传输线中的至少一种。
3.如权利要求2所述的显示面板,其特征在于,所述至少一条信号传输线还包括复位信号传输线。
4.如权利要求2所述的显示面板,其特征在于,所述至少一条信号传输线还包括电源信号传输线。
5.如权利要求1至4任意一项所述的显示面板,其特征在于,所述至少一条信号传输线位于所述第一GOA电路单元和所述第二GOA电路单元之间;且所述第一GOA电路单元通过至少一条第一桥接线与所述至少一条信号传输线一一对应电连接;所述第二GOA电路单元通过至少一条第二桥接线分别与所述至少一条信号传输线一一对应电连接。
6.如权利要求1所述的显示面板,其特征在于,所述第一GOA电路单元包括并列设置的两个第一子GOA电路单元;
所述第二GOA电路单元包括并列设置的两个第二子GOA电路单元;所述两个第二子GOA电路单元与所述两个第一子GOA电路单元一一对应设置;
同列设置的所述第一子GOA电路单元和所述第二子GOA电路单元共用所述至少一条信号传输线。
7.如权利要求1所述的显示面板,其特征在于,所述显示面板还包括GOA母线单元,所述GOA母线单元位于所述多行像素单元的外围;
所述GOA母线单元包括沿列方向延伸的至少一条信号传输母线;
所述至少一条信号传输线与所述至少一条信号传输母线一一对应的电连接。
8.如权利要求7所述的显示面板,其特征在于,所述至少一条信号传输母线包括第一低频时钟信号传输母线、第二低频时钟信号传输母线、复位信号传输母线和电源信号传输母线中的至少一种。
9.如权利要求1所述的显示面板,其特征在于,所述显示面板还包括:
第一栅极线,位于所述第一行像素单元和所述第一GOA电路单元之间,且对应所述第一行像素单元设置;所述第一GOA电路单元通过所述第一栅极线与所述第一行像素单元电连接;
第二栅极线,位于所述第二GOA电路单元和所述第二行像素单元之间,且对应所述第二行像素单元设置;所述第二GOA电路单元通过所述第二栅极线与所述第二行像素单元电连接。
10.一种显示装置,其特征在于,包括如权利要求1至9任一项所述的显示面板,以及与所述第一GOA电路单元和所述第二GOA电路单元电连接的电路板。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010285575.8A CN111429828A (zh) | 2020-04-13 | 2020-04-13 | 一种显示面板和显示装置 |
PCT/CN2020/086010 WO2021208119A1 (zh) | 2020-04-13 | 2020-04-22 | 显示面板和显示装置 |
US16/771,231 US11869410B2 (en) | 2020-04-13 | 2020-04-22 | Display panel and display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010285575.8A CN111429828A (zh) | 2020-04-13 | 2020-04-13 | 一种显示面板和显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN111429828A true CN111429828A (zh) | 2020-07-17 |
Family
ID=71554114
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010285575.8A Pending CN111429828A (zh) | 2020-04-13 | 2020-04-13 | 一种显示面板和显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11869410B2 (zh) |
CN (1) | CN111429828A (zh) |
WO (1) | WO2021208119A1 (zh) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111816123A (zh) * | 2020-07-21 | 2020-10-23 | 合肥京东方卓印科技有限公司 | 显示基板及显示装置 |
CN112180645A (zh) * | 2020-10-19 | 2021-01-05 | Tcl华星光电技术有限公司 | 阵列基板 |
CN114120905A (zh) * | 2021-11-12 | 2022-03-01 | 合肥京东方卓印科技有限公司 | 显示基板及其制备方法、显示装置 |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105164743A (zh) * | 2013-03-15 | 2015-12-16 | 夏普株式会社 | 有源矩阵基板、有源矩阵基板的制造方法以及显示面板 |
CN106098698A (zh) * | 2016-06-21 | 2016-11-09 | 京东方科技集团股份有限公司 | 阵列基板及其制作方法、显示装置 |
CN106932936A (zh) * | 2015-12-30 | 2017-07-07 | 乐金显示有限公司 | 显示装置 |
US20190103049A1 (en) * | 2017-09-29 | 2019-04-04 | Lg Display Co., Ltd. | Gate driver and flat panel display device including the same |
CN110599898A (zh) * | 2019-08-20 | 2019-12-20 | 深圳市华星光电技术有限公司 | 栅极驱动阵列型显示面板 |
CN110767097A (zh) * | 2019-11-27 | 2020-02-07 | 武汉天马微电子有限公司 | 一种显示面板及显示装置 |
Family Cites Families (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5687495B2 (ja) | 2008-01-21 | 2015-03-18 | シーリアル テクノロジーズ ソシエテ アノニムSeereal Technologies S.A. | 画素を制御する装置及び電子表示装置 |
KR102301271B1 (ko) * | 2015-03-13 | 2021-09-15 | 삼성디스플레이 주식회사 | 표시 장치 |
CN104934005B (zh) | 2015-07-01 | 2017-05-17 | 京东方科技集团股份有限公司 | 显示面板及显示装置 |
KR102444173B1 (ko) * | 2015-08-12 | 2022-09-19 | 삼성디스플레이 주식회사 | 표시 장치 |
CN105355179B (zh) * | 2015-12-03 | 2018-03-02 | 武汉华星光电技术有限公司 | 一种扫描驱动电路及其显示装置 |
KR102515027B1 (ko) | 2017-04-12 | 2023-03-29 | 엘지디스플레이 주식회사 | 표시패널과 이를 이용한 전계 발광 표시장치 |
-
2020
- 2020-04-13 CN CN202010285575.8A patent/CN111429828A/zh active Pending
- 2020-04-22 US US16/771,231 patent/US11869410B2/en active Active
- 2020-04-22 WO PCT/CN2020/086010 patent/WO2021208119A1/zh active Application Filing
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105164743A (zh) * | 2013-03-15 | 2015-12-16 | 夏普株式会社 | 有源矩阵基板、有源矩阵基板的制造方法以及显示面板 |
CN106932936A (zh) * | 2015-12-30 | 2017-07-07 | 乐金显示有限公司 | 显示装置 |
CN106098698A (zh) * | 2016-06-21 | 2016-11-09 | 京东方科技集团股份有限公司 | 阵列基板及其制作方法、显示装置 |
US20190103049A1 (en) * | 2017-09-29 | 2019-04-04 | Lg Display Co., Ltd. | Gate driver and flat panel display device including the same |
CN110599898A (zh) * | 2019-08-20 | 2019-12-20 | 深圳市华星光电技术有限公司 | 栅极驱动阵列型显示面板 |
CN110767097A (zh) * | 2019-11-27 | 2020-02-07 | 武汉天马微电子有限公司 | 一种显示面板及显示装置 |
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111816123A (zh) * | 2020-07-21 | 2020-10-23 | 合肥京东方卓印科技有限公司 | 显示基板及显示装置 |
WO2022017032A1 (zh) * | 2020-07-21 | 2022-01-27 | 京东方科技集团股份有限公司 | 显示基板及显示装置 |
CN114258563A (zh) * | 2020-07-21 | 2022-03-29 | 京东方科技集团股份有限公司 | 显示基板及显示装置 |
US11955089B2 (en) | 2020-07-21 | 2024-04-09 | Hefei Boe Joint Technology Co., Ltd | Display substrate and display device |
CN112180645A (zh) * | 2020-10-19 | 2021-01-05 | Tcl华星光电技术有限公司 | 阵列基板 |
CN112180645B (zh) * | 2020-10-19 | 2022-02-01 | Tcl华星光电技术有限公司 | 阵列基板 |
CN114120905A (zh) * | 2021-11-12 | 2022-03-01 | 合肥京东方卓印科技有限公司 | 显示基板及其制备方法、显示装置 |
Also Published As
Publication number | Publication date |
---|---|
WO2021208119A1 (zh) | 2021-10-21 |
US11869410B2 (en) | 2024-01-09 |
US20230031812A1 (en) | 2023-02-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11308834B2 (en) | GOA display panel | |
US10559604B2 (en) | Array substrate, gate driving circuit and display panel | |
CN104934005B (zh) | 显示面板及显示装置 | |
CN111429828A (zh) | 一种显示面板和显示装置 | |
WO2021212558A1 (zh) | 一种显示面板 | |
CN108376522B (zh) | 一种异形显示面板及显示装置 | |
US10783821B2 (en) | Display panel, and method for driving the display panel | |
US11687193B2 (en) | Display substrate and display device | |
CN105469764A (zh) | 一种阵列基板、液晶显示面板及电子设备 | |
US20220108645A1 (en) | Display panel | |
US20230040448A1 (en) | Display substrate and display apparatus | |
US20230025386A1 (en) | Display panel and display device | |
WO2024060774A1 (zh) | 触控显示面板 | |
CN111474782B (zh) | 显示面板和电子设备 | |
CN216487050U (zh) | 一种特殊显示屏结构 | |
CN112114709B (zh) | 显示面板及其驱动方法、显示装置 | |
US11502113B2 (en) | Array substrate and display panel | |
CN110955077B (zh) | 一种显示面板及显示装置 | |
CN111292679A (zh) | 显示面板及显示装置 | |
CN113421888B (zh) | 一种阵列基板及显示面板 | |
WO2020258583A1 (zh) | 显示面板以及显示装置 | |
TWI700681B (zh) | 閘極掃描單元電路、閘極掃描電路及顯示面板 | |
CN115185128B (zh) | 显示面板及其制作方法、以及显示装置 | |
CN113763896B (zh) | 驱动电路、显示面板及装置 | |
US20240053843A1 (en) | Touch display panel and display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20200717 |