CN111292679A - 显示面板及显示装置 - Google Patents
显示面板及显示装置 Download PDFInfo
- Publication number
- CN111292679A CN111292679A CN202010190353.8A CN202010190353A CN111292679A CN 111292679 A CN111292679 A CN 111292679A CN 202010190353 A CN202010190353 A CN 202010190353A CN 111292679 A CN111292679 A CN 111292679A
- Authority
- CN
- China
- Prior art keywords
- goa
- display panel
- bus
- metal layer
- display
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000002184 metal Substances 0.000 claims abstract description 60
- 239000000758 substrate Substances 0.000 claims description 17
- 238000002161 passivation Methods 0.000 claims description 12
- 239000004065 semiconductor Substances 0.000 claims description 9
- 239000010409 thin film Substances 0.000 claims description 9
- 239000010410 layer Substances 0.000 description 79
- 230000005540 biological transmission Effects 0.000 description 5
- 239000010408 film Substances 0.000 description 5
- 230000008054 signal transmission Effects 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 230000003247 decreasing effect Effects 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 239000000565 sealant Substances 0.000 description 2
- 230000004075 alteration Effects 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 239000002355 dual-layer Substances 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/12—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
- H01L27/1214—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs
- H01L27/124—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body comprising a plurality of TFTs formed on a non-semiconducting substrate, e.g. driving circuits for AMLCDs with a particular composition, shape or layout of the wiring layers specially adapted to the circuit arrangement, e.g. scanning lines in LCD pixel circuits
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Theoretical Computer Science (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本揭示提供一种显示面板及显示装置,显示面板包括显示区域和非显示区域,非显示区域包括GOA电路区域,GOA电路区域设置有第一GOA总线和第二GOA总线,其中第二GOA总线设置在所述第一GOA总线上,且第一GOA总线与第二GOA总线均通过相对应的GOA分线接入到显示面板的显示区域内,通过将GOA总线设置为多层,并且与显示面板内的第三金属层连接,进而降低数据线的电阻值,减小数据线的负载并提高数据线对像素的充电效率,同时实现窄边框设计。
Description
技术领域
本揭示涉及显示技术领域,尤其涉及一种显示面板及显示装置。
背景技术
因市场的需求,大尺寸面板以及高解析度和窄边框型显示面板成为市场的趋势,尤其以具有窄边框型的显示面板。对于上述类型的显示面板而言,显示面板的解析度变高,就意味着面板中的像素的尺寸减小,像素的充电时间缩短。现有技术中常常在面板的周围区域设置栅极驱动阵列(gate drive on array,GOA)电路以减少制作程序,进而实现窄边框设计。
但是,现有技术中,为了保证电路中电源信号VDD和VSS的均匀性,VDD和VSS信号线设置较宽,因此导致现有的显示面板中的左右以及底部边框较大,同时,大尺寸显示面板其对应的GOA电路布局空间也较大,GOA对应的总线的数量随之增多,进而导致与GOA相邻的对应的显示区内的数据线的载荷随之变大,像素的充电能力减弱。
综上所述,现有大尺寸型显示面板对应的GOA区域的边框较宽,同时,大尺寸显示面板其对应的GOA电路布局空间也较大,GOA对应的总线的数量随之增多,显示区内的数据线的载荷随之变大,像素的充电能力减弱。
发明内容
本揭示提供一种显示面板及显示装置,以解决现有的显示面板中非显示区域的边框较宽,并且显示面板对应的GOA电路布局空间较大,数据线传输载荷较大,使得像素的充电能力弱等问题。
为解决上述技术问题,本揭示实施例提供的技术方案如下:
根据本揭示实施例的第一方面,提供了一种显示面板,所述显示面板包括显示区域以及与设置在所述显示区域外围的非显示区域;
所述显示面板的非显示区域包括GOA电路区域,在所述GOA电路区域设置有:
阵列基板;以及
同层设置在所述阵列基板上的公共电极、第一GOA总线、GOA分线,所述公共电极远离所述显示区域设置,所述第一GOA总线与所述公共电极电连接并与相对应的所述GOA分线连接;
其中,所述GOA电路区域还设置有第二GOA总线,所述第二GOA总线设置在所述第一GOA总线上,且所述第一GOA总线与所述第二GOA总线均通过相对应的所述GOA分线接入到所述显示面板的所述显示区域内。
根据本揭示一实施例,所述第二GOA总线包括低频信号线和电压信号线。
根据本揭示一实施例,所述低频信号线为STV信号线,所述电压信号线为VSS信号线。
根据本揭示一实施例,所述第二GOA总线设置在所述GOA分线相对应的区域位置上。
根据本揭示一实施例,所述GOA电路区域还包括:
衬底基板;以及
由下至上依次设置于所述衬底基板上的第一金属层、栅极绝缘层、半导体层、第二金属层、第一钝化层以及第三金属层;
其中,所述第三金属层通过第一过孔与所述第二金属层连接,所述第一GOA总线或所述第二GOA总线与所述第三金属层电连接。
根据本揭示一实施例,还包括第二过孔,所述第二金属层通过所述第二过孔与所述第一金属层连接。
根据本揭示一实施例,还包括第二钝化层,所述第二钝化层设置在所述第一钝化层上并覆盖所述第三金属层。
根据本揭示一实施例,所述第一金属层为薄膜晶体管的栅极,所述第二金属层为薄膜晶体管的源极和漏极。
根据本揭示一实施例,所述显示面板的显示区域内还包括第三过孔,所述GOA分线通过所述第三过孔与所述第二金属层连接。
根据本揭示的第二方面,还提供了一种显示装置,所述显示装置包括本揭示实施例中提供的显示面板。
综上所述,本揭示实施例的有益效果为:
本揭示提供一种显示面板及显示装置,显示面板中的非显示区域包括GOA电路区域,通过GOA电路对显示面板中的薄膜晶体管进行驱动,在设置时GOA电路时,将GOA总线设置为上下两行GOA总线,并均与各自对应的GOA分线相连接,使原先的一排GOA总线变为两排,进而缩短了GOA总线的占用空间,从而减小了非显示区域的面积,同时,GOA电路还与显示面板内设置的的第三金属层连接,即相当于增加了驱动电路中数据线路的金属厚度,进而减小了数据线路的电阻值,减小了数据线的负荷以及能量损耗。提高了GOA驱动电路的驱动能力,并提高了显示面板内像素的充电能力。
附图说明
为了更清楚地说明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单介绍,显而易见地,下面描述中的附图仅仅是揭示的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本揭示实施例提供的显示面板的平面结构示意图;
图2为本揭示实施例中图1的非显示区域A-A剖面示意图;
图3为本揭示实施例提供的显示面板的膜层结构示意图;
图4为本揭示实施例提供的显示装置结构示意图。
具体实施方式
下面将结合本揭示实施例中的附图,对本揭示实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本揭示一部分实施例,而不是全部的实施例。基于本揭示中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本揭示保护的范围。
在本揭示的实施例中,如图1所示,图1为本揭示实施例提供的显示面板的平面结构示意图。本揭示实施例中的显示面板为常用的栅极驱动阵列型显示面板。显示面板100包括显示区域101和非显示区域102。非显示区域102围绕所述显示区域101进行设置,显示区域101主要对显示画面进行显示。在设计时,非显示区域102的尺寸D1要设计的尽量小,以满足人们对全面屏显示面板的需求。
其中,显示区域101用于设置像素阵列结构中的各膜层以及器件层,非显示区域102用于设置驱动电路如GOA电路等相关走线。
具体的,在本揭示实施例中,在非显示区域102内包括GOA电路区域103,GOA电路区域103设置在显示面板100的相对的两侧非显示区域102内。如图1中所示。
在本揭示实施例中,通过改变非显示区域102内GOA电路的结构,以达到减小非显示区域102边框区域的面积,即使非显示区域102的边框处的距离D1减小,同时缩短GOA电路区域103的宽度,进而使显示区域101的显示面积最大化,并实现全面屏的显示效果。
进一步的,如图2所示,图2为本揭示实施例中图1的非显示区域A-A剖面示意图。本揭示实施例中,改变GOA电路的结构,减小GOA总线占据的设计空间。具体的,显示面板的非显示区域102内设置有GOA电路,非显示区域102内还包括阵列基板200、设置在阵列基板200上的公共电极201、第一GOA总线202、第二GOA总线203以及GOA分线204。具体的,公共电极201设置在远离显示面板显示区域一侧,同时,公共电极201与第一GOA总线202连接,外界信号通过公共电极201为第一GOA总线203提供信号数据,第一GOA总线202与GOA分线204相连接。本揭示实施例中,GOA分线204包括多组不同功能的N级分信号线,不同功能的分信号线分别从第一GOA总线中接出并将信号传输至显示面板的显示区。
本揭示实施例中,公共电极201、第一GOA总线202以及GOA分线设置在同一层。
对于大尺寸和高解析度的显示面板而言,在信号传输过程中,GOA总线上的阻容负载(RC,loading)较大,为了避免较大的阻容负载,现有技术在设计GOA总线时,其设计的宽度较大。
在本揭示实施例中,还包括第二GOA总线203。第二GOA总线203设置在第一GOA总线202上,与第一GOA总线202分层设置。具体的,第二GOA总线203可对应的设置在与第一GOA总线202相对应的位置区域上,或第二GOA总线203设置在GOA分线204层上。
在连接时,第一GOA总线202可通过金属引线与第二GOA总线203相连接,或直接通过金属引线与公共电极201相连接并为其提供信号数据。
同时,第一GOA总线202与第二GOA总线203均与GOA分线204连接,对应的,第一GOA总线202与其对应的GOA分线连接,第二GOA总线203与其对应的GOA分线连接。当输入外界信号时,信号数据传输到公共电极201,并依次传输到第一GOA总线202、第二GOA总线203、GOA分线204,最终传输至显示面板,对显示面板内的薄膜晶体管进行充电,并控制显示面板的发光。
因此,本实施例中,将显示面板中的GOA总线分为多个部分,不同部分的GOA总线分别接入不同的数据信号,进而减小了每个GOA部分的阻容负载值,使得第一GOA总线202的宽度减小,进而使得显示面板的非显示区域和边框处的面积变小,提高显示面板的屏占比。
具体的,由于第二GOA总线203设置在第一GOA总线202上,第二GOA总线203可包括低频信号线和电压信号线,其中,低频信号线为LC或STV信号线,电压信号线为VSS信号线。这样,上述信号只通过第二GOA总线203进行传输,以减小第一GOA总线202的负载,提高显示面板的传输性能。
优选的,在设置第一GOA总线202和第二GOA总线203时,第一GOA总线202的宽度可大于第二GOA总线203的宽度,这样,第一GOA总线202可牢固的贴合在基板上,并且,第二GOA总线203也可牢固的贴合在GOA分线204上。
同时,由于第二GOA总线203与第一GOA总线202为不同层,第二GOA总线203设置在第一GOA总线202上,其一侧边与第一GOA总线202的一侧边对齐,第二GOA总线203的另一侧边与所述第一GOA总线202的一侧边相隔一定的距离,并朝向显示区域进行设置。或者将第二GOA总线203直接设置在GOA总线204上,同时在第一GOA总线202的投影上,两者相互无重合部分。优选的,第一GOA总线202的厚度可大于第二GOA总线203的厚度,以减轻第二GOA总线203对GOA分线204的压力,提高信号在传输时的传输质量。通过上述的结构设计,进而有效的缩短了GOA总线在布局时占据的设计空间,减小了非显示区域的面积,实现了窄边框设计。
显示面板还包括设置在第一GOA总线202上的缓冲层205和框胶208,框胶208设置在远离显示区域的边缘处,缓冲层205覆盖第二GOA总线203,缓冲层205可为聚酰亚胺膜层。同时,还可包括像素电极层206和设置在像素电极层206上的彩膜基板207。
如图3所示,图3为本揭示实施例提供的显示面板的膜层结构示意图。显示面板包括显示区域101和与设置在显示区域101外围的非显示区域102。具体的,显示面板包括衬底基板300、第一金属层305、栅极绝缘层301、半导体层302、第二金属层306和第一钝化层303。其中,第一金属层305设置在衬底基板300膜层上,栅极绝缘层301设置在衬底基板300上并覆盖第一金属层305,半导体层302设置在栅极绝缘层301上,同时,第二金属层306设置在半导体层302上,第一钝化层303设置在半导体层302上并覆盖第二金属层306。
进一步的,显示面板还包括第三金属层307以及第二钝化层304,第三金属层307设置在第一钝化层303上,第二钝化层304设置在第一钝化层303上并覆盖第三金属层307。
同时,在显示面板的非显示区域102内,还包括第一过孔308以及第二过孔309。第一过孔308设置在第二金属层306对应的位置处,并且第三金属层307通过第一过孔308与对应的第二金属层306连接,第二金属层306通过第二过孔309与对应的第一金属层305相连接,其中远离显示区域101的第一金属层305可为栅极信号数据线。在显示区域101内,还包括第三过孔310,第三过孔310设置在第二金属层306对应的位置处。对应的,GOA电路中的栅极数据线通过第三过孔310与第二金属层306电连接。
本揭示实施例中,第一金属层305为薄膜晶体管的栅极层,第二金属层306为薄膜晶体管的源极和漏极层,因此,第一金属层305与半导体层302和第二金属层306形成薄膜晶体管阵列结构,同时,结合图2的剖面示意图,在本揭示实施例中,第一GOA总线或第二GOA总线与第三金属层307电连接,其可通过第一GOA总线或第二GOA总线对应的GOA分线与第三金属层307相连接,因此,GOA分线在对信号数据进行传输时,第三金属层307相当于信号传输线,当第三金属层307与第二金属层306连通后,信号传输线的半径变大,根据材料特性与材料电阻之间的关系,信号传输线的电阻值R随之减小,并减小数据信号线的负载值,进而提高显示面板对像素充电的效率。
具体的,在设置时,非显示区域102内的第三金属层307可与第二GOA总线对应的GOA分线连接,该GOA分线对应低频信号线和电压信号线。在显示区域101内,第三金属层307可与相应的栅极信号线连接,连接后,由于第三金属层307增加了数据线的传输面积,进而减小了数据线的负载,同时由于GOA总线采用双层的结构设置,有效的减小了GOA电路占据的设计空间,进而缩小了非显示区域边框的面积,实现了窄边框的显示面板。
因此,在本揭示实施例中,GOA电路与显示面板内设置的第三金属层307连接,即相当于增加了驱动电路中数据线路的金属厚度,进而减小了数据线路的电阻值,减小了数据线的负荷以及能量损耗。提高了GOA驱动电路的驱动能力,并提高了显示面板内像素的充电能力。
进一步的,本揭示实施例还提供一种显示装置,如图4所示,图4为本揭示实施例提供的显示装置结构示意图。显示装置400包括阵列基板401和驱动电路区域402,其中,阵列基板401的结构为本揭示实施例中的显示面板的结构,驱动电路区域402内的驱动电路的结构为本揭示实施例中的设计结构,通过双层GOA总线,有效的减小了数据信号线上的负载值,提高了对像素的充电效率,并实现了窄边框的设计。
以上对本揭示实施例所提供的一种显示面板及显示装置进行了详细介绍,以上实施例的说明只是用于帮助理解本揭示的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,而这些修改或者替换,并不使相应技术方案的本质脱离本揭示各实施例的技术方案的范围。
Claims (10)
1.一种显示面板,其特征在于,所述显示面板包括显示区域以及与设置在所述显示区域外围的非显示区域;
所述显示面板的非显示区域包括GOA电路区域,在所述GOA电路区域设置有:
阵列基板;以及
同层设置在所述阵列基板上的公共电极、第一GOA总线、GOA分线,所述公共电极远离所述显示区域设置,所述第一GOA总线与所述公共电极电连接并与相对应的所述GOA分线连接;
其中,所述GOA电路区域还设置有第二GOA总线,所述第二GOA总线设置在所述第一GOA总线上,且所述第一GOA总线与所述第二GOA总线均通过相对应的所述GOA分线接入到所述显示面板的所述显示区域内。
2.根据权利要求1所述的显示面板,其特征在于,所述第二GOA总线包括低频信号线和电压信号线。
3.根据权利要求2所述的显示面板,其特征在于,所述低频信号线为STV信号线,所述电压信号线为VSS信号线。
4.根据权利要求1所述的显示面板,其特征在于,所述第二GOA总线设置在所述GOA分线相对应的区域位置上。
5.根据权利要求1所述的显示面板,其特征在于,所述GOA电路区域还包括:
衬底基板;以及
由下至上依次设置于所述衬底基板上的第一金属层、栅极绝缘层、半导体层、第二金属层、第一钝化层以及第三金属层;
所述第三金属层通过第一过孔与所述第二金属层连接,所述第一GOA总线或所述第二GOA总线与所述第三金属层电连接。
6.根据权利要求5所述的显示面板,其特征在于,还包括第二过孔,所述第二金属层通过所述第二过孔与所述第一金属层连接。
7.根据权利要求5所述的显示面板,其特征在于,还包括第二钝化层,所述第二钝化层设置在所述第一钝化层上并覆盖所述第三金属层。
8.根据权利要求5所述的显示面板,其特征在于,所述第一金属层为薄膜晶体管的栅极,所述第二金属层为薄膜晶体管的源极和漏极。
9.根据权利要求5所述的显示面板,其特征在于,所述显示面板的显示区域内还包括第三过孔,所述GOA分线通过所述第三过孔与所述第二金属层连接。
10.一种显示装置,其特征在于,包括如权利要求1-9任一项所述的显示面板。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010190353.8A CN111292679A (zh) | 2020-03-18 | 2020-03-18 | 显示面板及显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010190353.8A CN111292679A (zh) | 2020-03-18 | 2020-03-18 | 显示面板及显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN111292679A true CN111292679A (zh) | 2020-06-16 |
Family
ID=71025020
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010190353.8A Pending CN111292679A (zh) | 2020-03-18 | 2020-03-18 | 显示面板及显示装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111292679A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2022047863A1 (zh) * | 2020-09-03 | 2022-03-10 | Tcl华星光电技术有限公司 | 显示面板及拼接显示面板 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN103676382A (zh) * | 2013-12-26 | 2014-03-26 | 京东方科技集团股份有限公司 | 阵列基板及显示装置 |
US20160247840A1 (en) * | 2013-07-05 | 2016-08-25 | Boe Technology Group Co., Ltd. | Array substrate and method for manufacturing the same, display device |
CN109147574A (zh) * | 2018-10-10 | 2019-01-04 | 武汉华星光电半导体显示技术有限公司 | 显示面板 |
CN110599898A (zh) * | 2019-08-20 | 2019-12-20 | 深圳市华星光电技术有限公司 | 栅极驱动阵列型显示面板 |
-
2020
- 2020-03-18 CN CN202010190353.8A patent/CN111292679A/zh active Pending
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20160247840A1 (en) * | 2013-07-05 | 2016-08-25 | Boe Technology Group Co., Ltd. | Array substrate and method for manufacturing the same, display device |
CN103676382A (zh) * | 2013-12-26 | 2014-03-26 | 京东方科技集团股份有限公司 | 阵列基板及显示装置 |
CN109147574A (zh) * | 2018-10-10 | 2019-01-04 | 武汉华星光电半导体显示技术有限公司 | 显示面板 |
CN110599898A (zh) * | 2019-08-20 | 2019-12-20 | 深圳市华星光电技术有限公司 | 栅极驱动阵列型显示面板 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2022047863A1 (zh) * | 2020-09-03 | 2022-03-10 | Tcl华星光电技术有限公司 | 显示面板及拼接显示面板 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107742481B (zh) | 一种异形显示面板及显示装置 | |
CN111090202B (zh) | 显示面板及显示装置 | |
CN102237355B (zh) | 薄膜晶体管阵列基板和液晶面板 | |
CN106950772B (zh) | 阵列基板、显示面板和显示装置 | |
US10031393B2 (en) | Array substrate, display device and method for manufacturing the same | |
CN104977740A (zh) | 显示基板及其制备方法、显示装置 | |
CN206098392U (zh) | 一种显示面板及显示装置 | |
US11361695B2 (en) | Gate-driver-on-array type display panel | |
US9971212B2 (en) | Array substrate, liquid crystal display panel, and liquid crystal display | |
US12013616B2 (en) | Array substrate and display panel | |
EP2618209B1 (en) | Active matrix substrate and electronic device comprising the same | |
CN105372894A (zh) | 一种阵列基板及液晶显示装置 | |
US8189130B2 (en) | Array substrate, liquid crystal display panel and method for manufacturing the same | |
US10546879B2 (en) | Array substrate and display device | |
CN112748616A (zh) | 阵列基板、阵列基板的制作方法、显示面板以及显示装置 | |
US20230110225A1 (en) | Array substrate, display panel and display device having the array substrate | |
US10824070B2 (en) | Mask, stitching exposure method, and display panel having the mask | |
WO2013037236A1 (zh) | 阵列基板及液晶显示面板 | |
CN104460154A (zh) | 阵列基板及其制备方法、显示装置 | |
WO2021227122A1 (zh) | 阵列基板和显示面板 | |
US20220005912A1 (en) | Array substrate and display panel | |
CN215895193U (zh) | 显示面板和显示装置 | |
CN107678220B (zh) | 显示面板和显示装置 | |
CN112331676B (zh) | 一种阵列基板、显示面板及显示装置 | |
US20230154427A1 (en) | Array substrate and display device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |