CN111090202B - 显示面板及显示装置 - Google Patents

显示面板及显示装置 Download PDF

Info

Publication number
CN111090202B
CN111090202B CN202010204838.8A CN202010204838A CN111090202B CN 111090202 B CN111090202 B CN 111090202B CN 202010204838 A CN202010204838 A CN 202010204838A CN 111090202 B CN111090202 B CN 111090202B
Authority
CN
China
Prior art keywords
clock signal
line
display panel
electrode
lines
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010204838.8A
Other languages
English (en)
Other versions
CN111090202A (zh
Inventor
高雅楠
金一坤
赵斌
张鑫
赵军
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN202010204838.8A priority Critical patent/CN111090202B/zh
Priority to PCT/CN2020/086106 priority patent/WO2021189581A1/zh
Priority to US16/770,412 priority patent/US11694646B2/en
Publication of CN111090202A publication Critical patent/CN111090202A/zh
Application granted granted Critical
Publication of CN111090202B publication Critical patent/CN111090202B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1335Structural association of cells with optical devices, e.g. polarisers or reflectors
    • G02F1/133509Filters, e.g. light shielding masks
    • G02F1/133514Colour filters
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1343Electrodes
    • G02F1/134309Electrodes characterised by their geometrical arrangement
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes

Abstract

本申请提出了一种显示面板及显示装置,包括:沿第一方向排列的多个GOA单元;沿第二方向排列的多条时钟信号线,多条该时钟信号线位于多个该GOA单元的一侧并沿该第一方向延伸,该第二方向垂直于该第一方向;多条连接线,每条该连接线沿该第二方向延伸并连接于对应的该时钟信号线和对应的该GOA单元之间;第一电极,该第一电极位于多个该GOA单元、多条该时钟信号线和多条该连接线的一侧,该第一电极具有开口,该开口对应于至少一条该时钟信号线和/或至少一条该连接线。

Description

显示面板及显示装置
技术领域
本申请涉及显示面板技术领域,尤其涉及一种显示面板及显示装置。
背景技术
现今显示技术领域,液晶显示器(Liquid Crystal Display,LCD)与有机发光二极管显示器(Organic Light Emitting Diode,OLED)已广泛应用于日常生活中,如手机或电视等。LCD的显示面板为例,其主要是由一薄膜晶体管(Thin Film Transistor,TFT)阵列基板、一彩膜 (Color Filter,CF)基板、以及配置于两基板间的液晶层(Liquid CrystalLayer)所构成。随着TFT性能的提升,直接将栅极电路形成于薄膜晶体管阵列技术 (Gatedriver on Array,GOA)目前已经普遍应用于显示面板中。
LCD TV产品目前大量使用GOA技术,实现窄边框或无边框设计,特别是在超高清TV(8K分辨率)产品中尤为考量设计。随着影像品质的提升,GOA电路运用了多颗TFT管子,各管子的沟道长度,源/漏极蚀刻完最终完成值攸关整个电路的运作功能正常与稳定性。但每一级GOA源头信号是来自于GOA的总线(Busline)区。如图1所示,其图示了GOA信号输入结构,其中包括:设于阵列基板一侧的GOA单元61~64、Busline中的时钟信号线11~14、电性连接时钟信号线11~14和对应GOA单元61~64之间的连接线31~34;设置于彩膜基板一侧的第二电极82,第二电极82为常规电极,且常规电极为公共电极,常规的公共电极在彩膜基板上整面设置。第二电极82覆盖住时钟信号线和连接线,由于连接各GOA单元61~64的时钟信号线11~14、连接线31~34的长度/面积不同,导致了各时钟信号线11~14、连接线31~34与第二电极82形成电容的电容值不同,超高分辨率产品对电阻/电容敏感性较高,若传入GOA单元61~64、面内信号的falling time(信号下降沿时间、信号延迟)存在差异,会产生面内显示出现水平横线等问题。
发明内容
本申请实施例提供一种显示面板及显示装置,以解决现有显示面板中由于时钟信号线、连接线与第二电极形成的电容不同导致的面内显示出现水平横线的问题。
本申请实施例提供了一种显示面板,包括:沿第一方向排列的多个GOA单元;沿第二方向排列的多条时钟信号线,多条时钟信号线位于多个GOA单元的一侧并沿第一方向延伸,第二方向垂直于第一方向;多条连接线,每条连接线沿第二方向延伸并连接于对应的时钟信号线和对应的GOA单元之间;第一电极,第一电极位于多个GOA单元、多条时钟信号线和多条连接线的一侧,第一电极具有开口,开口对应于至少一条时钟信号线和/或至少一条连接线。
在本申请的显示面板中,开口对应于多条时钟信号线、多条连接线和多个GOA单元。
在本申请的显示面板中,至少两条连接线的宽度在第一方向上逐渐增加或逐渐减小,和/或至少两条连接线的绕线补偿部的面积在第一方向上逐渐增加或逐渐减小。
在本申请的显示面板中,显示面板包括:阵列基板,时钟信号线、GOA单元和连接线设置于阵列基板的一侧;彩膜基板,第一电极设置于彩膜基板的一侧,第一电极为公共电极。
在本申请的显示面板中,显示面板包括显示区和围绕显示区的非显示区,非显示区包括相对设置的第一边框区和第三边框区,以及相对设置的第二边框区和第四边框区,第二边框区连接于第一边框区和第三边框区之间,第四边框区连接于第一边框区和第三边框区之间;
显示面板包括两组多个GOA单元、两组多条时钟信号线和两组多条连接线,两组多个GOA单元、两组多条时钟信号线和两组多条连接线设置在阵列基板上并分别位于第一边框区和第三边框区内,第一电极包括两组开口;显示面板包括公共电极导通单元,阵列基板与彩膜基板相对设置,阵列基板包括公共走线,公共电极导通单元位于阵列基板和彩膜基板之间并位于第二边框区以及第四边框区内,公共电极导通单元电性连接于公共电极与公共走线。
本申请实施例还提出了一种显示面板,其包括:
第一时钟信号驱动线和第二时钟信号驱动线;
第一GOA单元和第二GOA单元,第一时钟信号驱动线连接于第一GOA单元,第二时钟信号驱动线连接于第二GOA单元;
第一电极,第一电极设有开口,开口对应于第一时钟信号驱动线的部分的面积大于开口对应于第二时钟信号驱动线的部分的面积。
在本申请的显示面板中,第一时钟信号驱动线的面积大于第二时钟信号驱动线的面积。
在本申请的显示面板中,第一时钟信号驱动线包括第一时钟信号线和第一连接线,第二时钟信号驱动线包括第二时钟信号线和第二连接线;第一连接线电性连接于第一时钟信号线与第一GOA单元,第二连接线电性连接于第二时钟信号线与第二GOA单元;其中,第一GOA单元和第二GOA单元沿第一方向排列,第一时钟信号线和第二时钟信号线沿第二方向排列且第一时钟信号线位于第二时钟信号线的远离第一GOA单元和第二GOA单元的一侧,第一连接线和第二连接线沿第二方向延伸,第二方向垂直于第一方向,第一连接线的长度大于第二连接线的长度;
开口对应于第一时钟信号线、第二时钟信号线,以及第一连接线和第二连接线的位于第一时钟信号线和第二时钟信号线之间的部分。
在本申请的显示面板中,开口对应于第一时钟信号线和第二时钟信号线、第一连接线和第二连接线,以及第一GOA单元和第二GOA单元。
在本申请的显示面板中,显示面板包括:阵列基板,第一时钟信号驱动线和第二时钟信号驱动线设置在阵列基板的非显示区;彩膜基板,第一电极设置于彩膜基板的一侧,第一电极为公共电极。
本申请还提出了提供了一种显示装置,包括上述显示面板。
本申请的有益效果为:通过在第一电极上设置开口,从而减小时钟信号线、连接线与第一电极形成电容的电容值的差异,以改善面内显示出现水平横线等问题。
附图说明
下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。
图1为现有技术提供的一种显示面板边框区域的结构示意图;
图2为本申请实施例一提供的显示面板边框区域的第一种结构示意图;
图3为本申请实施例一提供的显示面板边框区域的第二种结构示意图;
图4为本申请实施例二提供的显示面板边框区域的第一种结构示意图;
图5为本申请实施例二提供的显示面板边框区域的第二种结构示意图;
图6为本申请实施例三提供的显示面板边框区域的第一种结构示意图;
图7为本申请实施例三提供的显示面板的边框区域的第二种结构示意图;
图8为本申请实施例四提供的显示面板的边框区域的一种结构示意图;
图9为本申请实施例五/十提供的显示面板的第一种俯视结构示意图;
图10为本申请实施例五/十提供的显示面板的第二种俯视结构示意图;
图11为本申请实施例五/十提供的显示面板的第三种俯视结构示意图;
图12为本申请实施例六/七提供的显示面板的边框区域第一种结构示意图;
图13为本申请实施例六/七提供的显示面板的边框区域第二种结构示意图;
图14为本申请实施例六/七提供的显示面板的边框区域第三种结构示意图;
图15为本申请实施例八提供的显示面板的边框区域一种结构示意图;
图16为本申请实施例九提供的显示面板的边框区域一种结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在本申请的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接或可以相互通讯;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
在本申请中,除非另有明确的规定和限定,第一特征在第二特征之“上”或之“下”可以包括第一和第二特征直接接触,也可以包括第一和第二特征不是直接接触而是通过它们之间的另外的特征接触。而且,第一特征在第二特征“之上”、“上方”和“上面”包括第一特征在第二特征正上方和斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”包括第一特征在第二特征正下方和斜下方,或仅仅表示第一特征水平高度小于第二特征。
下文的公开提供了许多不同的实施方式或例子用来实现本申请的不同结构。为了简化本申请的公开,下文中对特定例子的部件和设置进行描述。当然,它们仅仅为示例,并且目的不在于限制本申请。此外,本申请可以在不同例子中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。此外,本申请提供了的各种特定的工艺和材料的例子,但是本领域普通技术人员可以意识到其他工艺的应用和/或其他材料的使用。
本申请实施例提供了一种显示面板,包括:沿第一方向排列的多个GOA单元;沿第二方向排列的多条时钟信号线,多条时钟信号线位于多个GOA单元的一侧并沿第一方向延伸,第二方向垂直于第一方向;多条连接线,每条连接线沿第二方向延伸并连接于对应的时钟信号线和对应的GOA单元之间;第一电极,第一电极位于多个GOA单元、多条时钟信号线和多条连接线的一侧,第一电极具有开口,开口对应于多条时钟信号线,以及多条连接线的位于多条时钟信号线的之间部分。
本申请通过在第一电极上设置开口,减小时钟信号线、连接线与第一电极形成电容的电容值差异,改善了面内显示出现水平横线等技术问题。
下面结合附图和实施例对本申请作进一步说明。
实施例一
请参阅图2~图3,显示面板的类型包括但不限于液晶显示面板、有机发光显示面板、量子点显示面板。显示面板包括:沿第一方向排列的多个GOA单元61~64;沿第二方向排列的多条时钟信号线11~14,多条时钟信号线11~14位于多个GOA单元61~64的一侧并沿第一方向延伸,第二方向垂直于第一方向;多条连接线31~34,每条连接线31~34沿第二方向延伸并连接于对应的时钟信号线11~14和对应的GOA单元61~64之间;第一电极81,第一电极81位于多个GOA单元61~64、多条时钟信号线11~14和多条连接线31~34的一侧,第一电极81具有开口100,开口100对应于至少一条时钟信号线11~14和/或至少一条连接线31~34,包括但不限于:开口100对应于多条时钟信号线11~14,以及多条连接线31~34的位于多条时钟信号线11~14之间的部分。开口对应于至少一条时钟信号线11~14和/或至少一条连接线31~34,是指开口100对应多条时钟信号线11~14中的至少一条,或者开口100对应多条连接线31~34中的至少一条,或者开口100同时对应多条时钟信号线11~14中的至少一条和多条连接线31~34中的至少一条,在此不做限定。同时开口100可以为一个开口、两个或者多个子开口,在此不做限定。在后面说明中以开口100对应于多条时钟信号线11~14、以及多条连接线31~34的位于多条时钟信号线11~14之间的部分来举例说明。需要说明的是,第一电极81位于多个GOA单元61~64、多条时钟信号线11~14和多条连接线31~34的一侧,这里的“一侧”是指第一电极81位于多条时钟信号线11~14所在平面(或多条连接线31~34所在平面、或多个GOA单元61~64所在平面)的一侧,包括但不限于第一电极位于多条时钟信号线11~14所在平面(或多条连接线31~34所在平面、或多个GOA单元61~64所在平面)的上方或者下方。
在图2中,开口100对应于多条时钟信号线11~14,以及多条连接线31~34的位于多条时钟信号线11~14之间的部分,同时开口100在第二方向上远离GOA单元61~64的一侧没有设置第一电极81。在图3中,开口100对应于多条时钟信号线11~14,以及多条连接线31~34的位于多条时钟信号线11~14之间的部分,同时开口100在第二方向上远离GOA单元61~64的一侧设置有第一电极81。
开口100的形成方法包括:先制作整面性的第一电极81,然后通过曝光、刻蚀等工艺形成开口100。第一电极81的制作材料包括但不限于ITO。其中连接线31~34与时钟信号线11~14为不同层导线金属且之间被绝缘层间隔,连接线31~34通过绝缘层上的通孔电性连接对应的时钟信号线11~14。在一些实施例中,时钟信号线11~14用第一层金属制作,连接线31~34用第二层金属制作,第一层金属与第二层金属之间通过绝缘层间隔,第二层金属的连接线31~34通过绝缘层上的通孔电性连接对应的第一层金属的时钟信号线11~14。在一些实施例中,第一层金属、第二层金属可以为与显示面板面内的金属层同工序形成并刻蚀而成,例如:第一层金属可以与扫描线同层、第二层金属可以与数据线同层,或者第一层金属可以与扫描线或者数据线同层、第二层金属可以与公共电极或者像素电极同层,但不限于这些举例。
本实施例中,通过设置开口对应于至少一条时钟信号线和/或至少一条连接线,减小了时钟信号线、连接线与第一电极形成电容的电容值差异,从而减小传入GOA单元、面内信号的falling time(信号下降沿时间、信号延迟)差异,以改善面内显示出现水平横线等问题。
实施例二
本实施例与实施例一相同或相似,不同之处在于:
请参阅图4~图5,显示面板具有第一电极81,第一电极81位于多个GOA单元61~64、多条时钟信号线11~14和多条连接线31~34的一侧,第一电极81具有开口100,开口100对应于多条时钟信号线11~14、多条连接线31~34和多个GOA单元61~64。
本实施例中,通过设置开口100对应于多个时钟信号线、多条连接线和多个GOA单元,减小了时钟信号线、连接线与第一电极形成电容的电容值差异,从而减小传入GOA单元、面内信号的falling time差异,以改善面内显示出现水平横线等问题。
实施例三
本实施例与实施例一~实施例二相同或相似,不同之处在于:
请参阅图6~图7。在图6中,连接线31至连接线34之中,至少两条连接线具有逐渐减小的宽度,以减小连接线31至连接线34的电阻值差异。在图7中,连接线31至连接线34之中,至少两条连接线具有逐渐增加的宽度,以减小连接线31至连接线34与第一电极81形成电容的电容值差异。
进一步的,在本实施中,可以同时设置实施例一~实施例二中的开口100。
在本实施例中,通过开口100与连接线宽度渐变的双重设置,同时减小了时钟信号线、连接线与第一电极形成电容的电容值差异和连接线之间的电阻值差异,从而减小传入GOA单元、面内的信号falling time的差异,以改善面内显示出现水平横线等问题。
实施例四
本实施例与实施例一~实施例三相同或相似,不同之处在于:
请参阅图8,进一步的,为了补偿由于时钟信号线、连接线的长度不同导致的电阻值差异,连接线进行了绕线补偿部的设计。在图8中, GOA单元61~64沿第一方向排列的,时钟信号线11~14沿第二方向排列,时钟信号线11~14位于GOA单元61~64的一侧并沿第一方向延伸,第二方向垂直于第一方向,连接线31~34沿第二方向延伸并连接于对应的时钟信号线11~14和对应的GOA单元61~64之间。时钟信号线11、12、13、14位于GOA单元61~64的一侧并依次靠近GOA单元61~64,连接线31电性连接于时钟信号线11与GOA单元61,连接线32电性连接于时钟信号线12与GOA单元62,连接线33电性连接于时钟信号线13与GOA单元63,连接线34电性连接于时钟信号线14与GOA单元64,连接线31、32、33、34具有逐渐减小的长度,连接线31、32、33、34分别设置补偿绕线长度逐渐增加的补偿部1,可以减小连接线31、32、33、34之间的电阻值差异。进一步的,连接线31、32、33、34分别设置逐渐减小的补偿绕线长度,可以减小时钟信号线11和连接线31、时钟信号线12和连接线32、时钟信号线13和连接线33、时钟信号线14和连接线34之间与第一电极81形成电容的电容值差异。在本实施例中对补偿绕线部数量的限定是:至少两条连接线的绕线补偿部的面积在第一方向上逐渐增加或逐渐减小。
在图8中示意了优选方案中的开口100同时对应了连接线31~34的绕线补偿部1。在一些实施例中,开口100可以不对应连接线31~34的绕线补偿部1,例如开口100设置在图8中连接线31~34的绕线补偿部1远离GOA单元61~64的一侧。
在本实施例中,通过开口与连接线的补偿绕线部的双重设置,同时减小了时钟信号线、连接线与第一电极形成电容的电容值差异和连接线之间的电阻值差异,从而减小传入GOA单元、面内的信号falling time的差异,以改善面内显示出现水平横线等问题。
在实施例一~实施例四中,显示面板的类型可以包括但不限于液晶显示面板、有机发光显示面板、量子点显示面板。显示面板包括但不限于:阵列基板,时钟信号线11~14、GOA单元61~64和连接线31~34设置于阵列基板的一侧;彩膜基板,第一电极81设置于彩膜基板的一侧,第一电极81为公共电极。
在实施例一~实施例四中,当显示面板为液晶显示面板时,特别的显示面板以VA型(垂直配向型)液晶显示面板举例进行说明。显示面板可以包括:阵列基板,时钟信号线11~14、GOA单元61~64和连接线31~34设置于阵列基板的一侧;彩膜基板,第一电极81、色阻层(图未示意)设置于彩膜基板的一侧,第一电极81为公共电极,色阻层包括红色色阻、绿色色阻、蓝色色阻。
在实施例一~实施例四中,当显示面板为液晶显示面板时,特别的显示面板以VA型(垂直配向型)液晶显示面板举例进行说明。此时液晶显示面板可以为COA(CF on array)型显示面板,显示面板可以包括:阵列基板,时钟信号线11~14、GOA单元61~64、连接线31~34、色阻层(图未示意)设置于阵列基板的一侧,色阻层包括红色色阻、绿色色阻、蓝色色阻;彩膜基板,第一电极81设置于彩膜基板的一侧,第一电极81为公共电极。
实施例五
请参阅图9~图11,基于实施例一~实施例四,本实施例的显示面板以VA型(垂直配向型)液晶显示面板举例进行说明。
在此实施例中液晶显示面板包括:阵列基板,时钟信号线11~14、GOA单元61~64和连接线31~34设置于阵列基板的一侧;彩膜基板,第一电极81设置于彩膜基板的一侧,第一电极81为公共电极。显示面板包括显示区和围绕显示区的非显示区,非显示区包括相对设置的第一边框区91和第三边框区93,以及相对设置的第二边框区92和第四边框区94,第二边框区92连接于第一边框区91和第三边框区93之间,第四边框区94连接于第一边框区91和第三边框区93之间。
在图9中,显示面板包括两组多个GOA单元61~64、两组多条时钟信号线11~14和两组多条连接线31~34,两组多个GOA单元61~64、两组多条时钟信号线11~14和两组多条连接线31~34设置在阵列基板的一侧并分别位于第一边框区91和第三边框区93内,第一电极81包括两组开口100,第一电极81为公共电极;显示面板包括公共电极导通单元102、104,阵列基板与彩膜基板相对设置,阵列基板包括公共走线,公共电极导通单元102位于阵列基板和彩膜基板之间并位于第二边框区92内,公共电极导通单元104位于阵列基板和彩膜基板之间并位于第四边框区94内,公共电极导通单元102、104电性连接于公共电极与公共走线,以便阵列基板上的公共信号通过公共走线、公共电极导通单元导通至公共电极上。公共电极导通单元的设置方法包括但不限于:通过框胶(seal)内金球(Au ball)导通。
在图10中,还可以设置公共电极导通单元101位于阵列基板和彩膜基板之间并位于第一边框区91内,公共电极导通单元103位于阵列基板和彩膜基板之间并位于第三边框区93内,公共电极导通单元101、103电性连接于公共电极与公共走线,以便阵列基板上的公共信号通过公共走线、公共电极导通单元导通至公共电极上。公共电极导通单元的设置方法包括但不限于:通过框胶(seal)内金球(Au ball)导通。
在图11中,还可以设置公共电极导通单元101位于阵列基板和彩膜基板之间并位于第一边框区91内,公共电极导通单元102位于阵列基板和彩膜基板之间并位于第二边框区92内,公共电极导通单元103位于阵列基板和彩膜基板之间并位于第三边框区93内,公共电极导通单元104位于阵列基板和彩膜基板之间并位于第四边框区94内。公共电极导通单元101、102、103、104电性连接于公共电极与公共走线,以便阵列基板上的公共信号通过公共走线、公共电极导通单元导通至公共电极上。公共电极导通单元的设置方法包括但不限于:通过框胶(seal)内金球(Au ball)导通。
当两组多个GOA单元61~64、两组多条时钟信号线11~14和两组多条连接线31~34设置在阵列基板上并分别位于第一边框区91和第三边框区93内,同时在阵列基板和彩膜基板之间并位于第一边框区91内设置有公共电极导通单元101、在阵列基板和彩膜基板之间并位于第三边框区93内设置有公共电极导通单元103,优选的,此时公共电极导通单元101、103对应的设于开口100在第二方向上远离GOA单元61~64的一侧,公共电极导通单元101、103导通开口100在第二方向上远离GOA单元61~64一侧的公共电极与阵列基板上的公共走线。但不限于:公共电极导通单元101、103对应的设于开口100在第二方向上靠近GOA单元61~64的一侧,公共电极导通单元101、103导通开口100在第二方向上靠近GOA单元61~64一侧的公共电极与阵列基板上的公共走线;或者,公共电极导通单元101、103对应的设于开口100的两侧,公共电极导通单元101、103导通开口100在第二方向上靠近和远离GOA单元61~64两侧的公共电极与阵列基板上的公共走线。
本实施例中,通过开口100设置减小了时钟信号线、连接线与第一电极形成电容的电容值差异,从而减小传入GOA单元、面内信号的falling time的差异,以改善面内显示出现水平横线等问题。同时提供了当显示面板为液晶显示面板,特别是VA型(垂直配向型)液晶显示面板时,公共电极信号通过阵列基板和彩膜基板之间的公共电极导通单元进行传递的方式。
本申请还提出了一种显示面板,其包括:第一时钟信号驱动线和第二时钟信号驱动线,其中,当第二电极覆盖第一时钟信号驱动线和第二时钟信号驱动线时,第二电极与第一时钟信号驱动线形成电容的电容值大于第二电极与第二时钟信号驱动线形成电容的电容值;
第一GOA单元和第二GOA单元,第一时钟信号驱动线连接于第一GOA单元,第二时钟信号驱动线连接于第二GOA单元;
第一电极,第一电极设有开口,开口对应于第一时钟信号驱动线的部分的面积大于开口对应于第二时钟信号驱动线的部分的面积。
本申请通过在第一电极上设置开口,减小时钟信号线、连接线与第一电极形成电容的电容值的差异,改善了面内显示出现水平横线等技术问题。
实施例六
请参阅图12~图14,显示面板的类型包括但不限于液晶显示面板、有机发光显示面板、量子点显示面板。在图12、图13、图14中,显示面板包括:第一时钟信号驱动线500,第一时钟信号驱动线500包括第一时钟信号线21和第一连接线41;第二时钟信号驱动线600,第二时钟信号驱动线600包括第二时钟信号线22和第二连接线42;第一GOA单元71和第二GOA单元72;第一连接线41,第一连接线41电性连接于第一时钟信号线21和第一GOA单元71之间,第二连接线42电性连接于第二时钟信号线22和第二GOA单元72之间;第一电极81,第一电极81上设置开口100,开口100包括子开口101、102。需要说明的是“第一、第二”在这里仅为方便描述显示面板的技术特征,并不是指显示面板仅仅具有第一、第二条时钟信号驱动线、GOA单元等结构,显示面板可以包括若干个时钟信号驱动线、若干个GOA单元等结构,在此不做限定。
结合图1举例说明,当第二电极82(第二电极82为常规电极,常规电极整面设置)覆盖第一时钟信号驱动线500和第二时钟信号驱动线600时,第二电极82与第一时钟信号驱动线500形成电容的电容值大于第二电极82与第二时钟信号驱动线600形成电容的电容值。
在本实施例中,第一电极81上设置开口100,开口100包括子开口101、102,子开口101对应于第一时钟信号驱动线500的面积大于子开口102对应于第二时钟信号驱动线600的面积。
在图12、图13、图14中,一些实施例中第一电极81的子开口101设置在第一时钟信号驱动线500对应位置,第一电极81的子开口102设置在第二时钟信号驱动线600对应位置。一些实施例中第一电极81的子开口101可以设置在第一时钟信号线21或/和第一连接线41对应位置,第一电极81的子开口102可以设置在第二时钟信号线22或/和第二连接线42对应位置。在一些实施例中,可以只是设置子开口101,子开口102的面积为零。只要满足子开口101对应于第一时钟信号驱动线500的面积大于子开口102对应于第二时钟信号驱动线600的面积,子开口101、102设置形式在此不做限定。
子开口101、102的形成方法包括:先制作整面性的第一电极81,然后通过曝光、刻蚀等工艺形成子开口101、102。第一电极81的制作材料包括但不限于ITO。其中第一、二连接线与第一、第二时钟信号线为不同层导线金属且之间被绝缘层间隔,第一、二连接线通过绝缘层上的通孔电性连接对应的第一、第二时钟信号线。在一些实施例中,第一时钟信号线21和第二时钟信号线22用第一层金属制作,第一连接线41和第二连接线42用第二层金属制作,第一层金属与第二层金属之间通过绝缘层间隔,第二层金属的第一连接线41和第二连接线42通过绝缘层上的通孔电性连接对应第一金属的第一时钟信号线21和第二时钟信号线22。在一些实施例中,第一层金属、第二层金属可以为与显示面板面内的金属层同工序形成并刻蚀而成,例如:第一层金属可以与扫描线同层、第二层金属可以与数据线同层,或者第一层金属可以与扫描线或者数据线同层、第二层金属可以与公共电极或者像素电极同层,但不限于这些举例。
在本实施例中,第二电极与第一时钟信号驱动线形成电容的电容值大于第二电极与第二时钟信号驱动线形成电容的电容值,通过在第一电极对应第一时钟信号驱动线部位、第一电极对应第二时钟信号驱动线部位分别设置子开口,子开口对应于第一时钟信号驱动线的面积大于子开口对应于第二时钟信号驱动线的面积,减小了第一时钟信号驱动线、第二时钟信号驱动线与第一电极形成电容的电容值差异,从而减小传入GOA单元、面内信号的falling time(信号下降沿时间、信号延迟)的差异,以改善面内显示出现水平横线等问题。
实施例七
本实施例与实施例六相同或相似,不同之处在于:
请参阅图12~14,第一GOA单元71和第二GOA单元72沿第一方向排列,第一时钟信号线21和第二时钟信号线22沿第二方向排列且第一时钟信号线21位于第二时钟信号线22的远离第一GOA单元71和第二GOA单元72的一侧,第一连接线41和第二连接线42沿第二方向延伸,第二方向垂直于第一方向,第一连接线41电性连接第一时钟信号线21和第一GOA单元71,第二连接线42电性连接第二时钟信号线22和第二GOA单元72。由于第一时钟信号线21位于第二时钟信号线22的远离第一GOA单元71和第二GOA单元72的一侧,因此第一连接线41的长度大于第二连接线42的长度。
本实施例中第一时钟信号驱动线500的面积大于第二时钟信号驱动线600的面积。第一时钟信号驱动线500的第一时钟信号线21或/和第一连接线41具有比第二时钟信号驱动线600的第二时钟信号线22或/和第二连接线42更宽的宽度或/和长度,使得第一时钟信号驱动线500的面积大于第二时钟信号驱动线600的面积。结合图1举例说明,当第二电极82覆盖第一时钟信号驱动线500和第二时钟信号驱动线600时,由于第一时钟信号驱动线500的面积大于第二时钟信号驱动线600的面积,使得第二电极82与第一时钟信号驱动线500形成电容的电容值大于第二电极82与第二时钟信号驱动线600形成电容的电容值。
在本实施例中,第一电极81上设置开口100,开口100包括子开口101、102,子开口101对应于第一时钟信号驱动线500,子开口102对应于第二时钟信号驱动线600,子开口101的面积大于子开口102的面积。
在本实施例中,第一时钟信号驱动线的面积大于第二时钟信号驱动线的面积,使得第二电极与第一时钟信号驱动线形成电容的电容值大于第二电极与第二时钟信号驱动线形成电容的电容值,通过在第一电极对应第一时钟信号驱动线部位、第一电极对应第二时钟信号驱动线部位分别设置子开口,子开口对应于第一时钟信号驱动线的面积大于子开口对应于第二时钟信号驱动线的面积,减小了第一时钟信号驱动线、第二时钟信号驱动线与第一电极形成电容的电容值差异,从而减小传入GOA单元、面内的信号falling time的差异,以改善面内显示出现水平横线等问题。
实施例八
本实施例与实施例六~实施例七相同或相似,不同之处在于:
请参阅图15,开口100对应于第一时钟信号线21和第二时钟信号线22、以及第一连接线41和第二连接线42位于第一时钟信号线21和第二时钟信号线22之间的部分。在图15中,开口100在第二方向上远离第一GOA单元71、第二GOA单元72的一侧设置有第一电极81,开口100在第二方向上远离第一GOA单元71、第二GOA单元72的一侧还可以不设置有第一电极81,在此不做限定。
本实施例中,通过设置开口对应于第一时钟信号线和第二时钟信号线、以及第一连接线和第二连接线位于第一时钟信号线和第二时钟信号线之间的部分,减小了时钟信号线、连接线与第一电极形成电容的电容值差异,从而减小传入GOA单元、面内信号的fallingtime的差异,以改善面内显示出现水平横线等问题。
实施例九
本实施例与实施例六~实施例八相同或相似,不同之处在于:
请参阅图16,开口100对应于第一时钟信号线21和第二时钟信号线22、第一连接线41和第二连接线42、以及第一GOA单元71和第二GOA单元72。
本实施例中,通过设置开口对应于第一时钟信号线和第二时钟信号线、第一连接线和第二连接线、以及第一GOA单元和第二GOA单元,减小了时钟信号线、连接线与第一电极形成电容的电容值差异,从而减小传入GOA单元、面内的信号的falling time差异,以改善面内显示出现水平横线等问题。
在实施例六~实施例九中,显示面板的类型可以包括但不限于液晶显示面板、有机发光显示面板、量子点显示面板。显示面板包括但不限于:阵列基板,第一时钟信号线21和第二时钟信号线22、第一连接线41和第二连接线42、以及第一GOA单元71和第二GOA单元72设置于阵列基板的一侧;彩膜基板,第一电极81设置于彩膜基板的一侧,第一电极81为公共电极。
在实施例六~实施例九中,当显示面板为液晶显示面板时,特别的显示面板以VA型(垂直配向型)液晶显示面板举例进行说明。显示面板可以包括:阵列基板,第一时钟信号线21和第二时钟信号线22、第一连接线41和第二连接线42、以及第一GOA单元71和第二GOA单元72设置于阵列基板的一侧;彩膜基板,第一电极81、色阻层(图未示意)设置于彩膜基板的一侧,第一电极81为公共电极,色阻层包括红色色阻、绿色色阻、蓝色色阻。
在实施例六~实施例九中,当显示面板为液晶显示面板时,特别的显示面板为VA型(垂直配向型)液晶显示面板举例进行说明。此时液晶显示面板可以为COA(CF on array)型显示面板,显示面板可以包括:阵列基板,第一时钟信号线21和第二时钟信号线22、第一连接线41和第二连接线42、以及第一GOA单元71和第二GOA单元72、色阻层(图未示意)设置于阵列基板的一侧,色阻层包括红色色阻、绿色色阻、蓝色色阻;彩膜基板,第一电极81设置于彩膜基板的一侧,第一电极81为公共电极。
实施例十
请参阅图9~图11,基于实施例六~实施例九,本实施例的显示面板以VA型(垂直配向型)液晶显示面板举例进行说明。
在此实施例中液晶显示面板包括:阵列基板,第一时钟信号驱动线500、第二时钟信号驱动线600、第一GOA单元71、以及第二GOA单元72设置于阵列基板的一侧;彩膜基板,第一电极81设置于彩膜基板的一侧,第一电极81为公共电极。显示面板包括显示区和围绕显示区的非显示区,非显示区包括相对设置的第一边框区91和第三边框区93,以及相对设置的第二边框区92和第四边框区94,第二边框区92连接于第一边框区91和第三边框区93之间,第四边框区94连接于第一边框区91和第三边框区93之间。
在图9中,显示面板包括两组多个GOA单元71~72、两组多条时钟信号驱动线500~600,两组多个GOA单元71~72、两组多条时钟信号驱动线500~600设置在阵列基板上并分别位于第一边框区91和第三边框区93内,第一电极81包括两组开口100,第一电极81为公共电极;显示面板包括公共电极导通单元102、104,阵列基板与彩膜基板相对设置,阵列基板包括公共走线,公共电极导通单元102位于阵列基板和彩膜基板之间并位于第二边框区92内,公共电极导通单元104位于阵列基板和彩膜基板之间并位于第四边框区94内,公共电极导通单元102、104电性连接于公共电极与公共走线,以便阵列基板上的公共信号通过公共走线、公共电极导通单元导通至公共电极上。公共电极导通单元的设置方法包括但不限于:通过框胶(seal)内金球(Au ball)导通。
在图10中,还可以设置公共电极导通单元101位于阵列基板和彩膜基板之间并位于第一边框区91内,公共电极导通单元103位于阵列基板和彩膜基板之间并位于第三边框区93内,公共电极导通单元101、103电性连接于公共电极与公共走线,以便阵列基板上的公共信号通过公共走线、公共电极导通单元导通至公共电极上。公共电极导通单元的设置方法包括但不限于:通过框胶(seal)内金球(Au ball)导通。
在图11中,还可以设置公共电极导通单元101位于阵列基板和彩膜基板之间并位于第一边框区91内,公共电极导通单元102位于阵列基板和彩膜基板之间并位于第二边框区92内,公共电极导通单元103位于阵列基板和彩膜基板之间并位于第三边框区93内,公共电极导通单元104位于阵列基板和彩膜基板之间并位于第四边框区94内。公共电极导通单元101、102、103、104电性连接于公共电极与公共走线,以便阵列基板上的公共信号通过公共走线、公共电极导通单元导通至公共电极上。公共电极导通单元的设置方法包括但不限于:通过框胶(seal)内金球(Au ball)导通。
在一些实施例中,当两组多个GOA单元71~72、两组多条时钟信号驱动线500~600设置在阵列基板上并分别位于第一边框区91和第三边框区93内,同时在阵列基板和彩膜基板之间并位于第一边框区91内设置有公共电极导通单元101、在阵列基板和彩膜基板之间并位于第三边框区93内设置有公共电极导通单元103,优选的,此时公共电极导通单元101、103对应的设于开口100远离GOA单元71~72的一侧,公共电极导通单元101、103导通开口100在第二方向上远离GOA单元71~72一侧的公共电极与公共走线。但不限于:公共电极导通单元101、103对应的设于开口100靠近GOA单元71~72的一侧,公共电极导通单元101、103导通开口100在第二方向上靠近GOA单元71~72一侧的公共电极与公共走线;或者,公共电极导通单元101、103对应的设于开口100两侧,公共电极导通单元101、103导通开口100在第二方向上靠近和远离GOA单元71~72两侧的公共电极与阵列基板上的公共走线。
在一些实施例中,当两组多个GOA单元71~72、两组多条时钟信号驱动线500~600设置在阵列基板上并分别位于第一边框区91和第三边框区93内,同时开口100包括子开口101、子开口102时,若在阵列基板和彩膜基板之间并位于第一边框区91内有设置公共电极导通单元101、在阵列基板和彩膜基板之间并位于第三边框区93内有设置公共电极导通单元103,那么共电极导通单元101、103也可以设置在第一电极对应第一时钟信号驱动线500和第二时钟信号驱动线600的非开口区。
本实施例中,通过设置开口减小了时钟信号线、连接线与第一电极形成电容的电容值差异,从而减小传入GOA单元、面内信号的falling time差异,以改善面内显示出现水平横线等问题。同时提供了当显示面板为液晶显示面板,特别是VA型(垂直配向型)液晶显示面板时,公共电极信号通过阵列基板和彩膜基板之间的公共电极导通单元进行传递的方式。
基于上述实施例,本申请还提供了一种显示装置,显示装置包括上述显示面板,显示装置包括但不限于手机、笔记本电脑、电视机等。
以上对本申请实施例进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。

Claims (5)

1.一种显示面板,其特征在于,包括:
沿第一方向排列的多个GOA单元;
沿第二方向排列的多条时钟信号线,多条所述时钟信号线位于多个所述GOA单元的一侧并沿所述第一方向延伸,所述第二方向垂直于所述第一方向;
多条连接线,每条所述连接线沿所述第二方向延伸并连接于对应的所述时钟信号线和对应的所述GOA单元之间;
第一电极,所述第一电极位于多个所述GOA单元、多条所述时钟信号线和多条所述连接线的一侧,所述第一电极具有开口;
所述开口对应于多条所述时钟信号线、多条所述连接线和多个所述GOA单元,所述第一电极为公共电极;
多条所述连接线的长度逐渐减小,至少两条所述连接线的宽度沿从长度较长的连接线指向长度较短的连接线的方向逐渐增加,并且至少两条所述连接线的绕线补偿部的面积沿从长度较长的连接线指向长度较短的连接线的方向逐渐增加。
2.如权利要求1所述的显示面板,其特征在于,所述显示面板包括显示区和围绕显示区的非显示区,所述非显示区包括相对设置的第一边框区和第三边框区,以及相对设置的第二边框区和第四边框区,所述第二边框区连接于所述第一边框区和所述第三边框区之间,所述第四边框区连接于所述第一边框区和所述第三边框区之间;
所述显示面板包括两组所述多个GOA单元、两组所述多条时钟信号线和两组所述多条连接线,两组所述多个GOA单元、两组所述多条时钟信号线和两组所述多条连接线设置在所述显示面板的阵列基板上并分别位于所述第一边框区和所述第三边框区内,所述第一电极包括两组所述开口;
所述显示面板包括公共电极导通单元,所述阵列基板与所述显示面板的彩膜基板相对设置,所述阵列基板包括公共走线,所述公共电极导通单元位于所述阵列基板和所述彩膜基板之间并位于所述第二边框区以及所述第四边框区内,所述公共电极导通单元电性连接于所述公共电极与所述公共走线。
3.一种显示面板,其特征在于,包括:
第一时钟信号驱动线和第二时钟信号驱动线,所述第一时钟信号驱动线和所述第二时钟信号驱动线设置在所述显示面板的阵列基板的非显示区,第一时钟信号驱动线的面积大于第二时钟信号驱动线的面积,第一时钟信号驱动线包括第一时钟信号线和第一连接线,第二时钟信号驱动线包括第二时钟信号线和第二连接线;
第一GOA单元和第二GOA单元,所述第一时钟信号驱动线连接于所述第一GOA单元,所述第二时钟信号驱动线连接于所述第二GOA单元;
第一电极,所述第一电极设置于所述显示面板的彩膜基板的一侧,所述第一电极设有开口,所述开口对应于所述第一时钟信号线和所述第二时钟信号线、所述第一连接线和所述第二连接线,以及所述第一GOA单元和所述第二GOA单元,所述第一电极为公共电极,所述开口包括至少两子开口,对应于第一时钟信号驱动线的子开口设置在第一时钟信号线和第一连接线对应的位置,对应于第二时钟信号驱动线的子开口设置在第二时钟信号线和第二连接线对应的位置,对应于第一时钟信号驱动线的子开口的面积大于对应于第二时钟信号驱动线的子开口的面积。
4.如权利要求3所述的显示面板,其特征在于,第一连接线电性连接于第一时钟信号线与第一GOA单元,第二连接线电性连接于第二时钟信号线与第二GOA单元;
其中,所述第一GOA单元和所述第二GOA单元沿第一方向排列,所述第一时钟信号线和所述第二时钟信号线沿第二方向排列且所述第一时钟信号线位于所述第二时钟信号线的远离所述第一GOA单元和所述第二GOA单元的一侧,所述第一连接线和所述第二连接线沿所述第二方向延伸,所述第二方向垂直于所述第一方向,所述第一连接线的长度大于所述第二连接线的长度;
所述开口对应于所述第一时钟信号线、所述第二时钟信号线,以及所述第一连接线和所述第二连接线的位于所述第一时钟信号线和所述第二时钟信号线之间的部分。
5.一种显示装置,包括如权利要求1-4任一项所述的显示面板。
CN202010204838.8A 2020-03-22 2020-03-22 显示面板及显示装置 Active CN111090202B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202010204838.8A CN111090202B (zh) 2020-03-22 2020-03-22 显示面板及显示装置
PCT/CN2020/086106 WO2021189581A1 (zh) 2020-03-22 2020-04-22 显示面板及显示装置
US16/770,412 US11694646B2 (en) 2020-03-22 2020-04-22 Display panel having opening in first electrode and display device thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010204838.8A CN111090202B (zh) 2020-03-22 2020-03-22 显示面板及显示装置

Publications (2)

Publication Number Publication Date
CN111090202A CN111090202A (zh) 2020-05-01
CN111090202B true CN111090202B (zh) 2020-09-01

Family

ID=70400566

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010204838.8A Active CN111090202B (zh) 2020-03-22 2020-03-22 显示面板及显示装置

Country Status (3)

Country Link
US (1) US11694646B2 (zh)
CN (1) CN111090202B (zh)
WO (1) WO2021189581A1 (zh)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111584500A (zh) * 2020-04-27 2020-08-25 深圳市华星光电半导体显示技术有限公司 一种显示面板
CN111583882A (zh) * 2020-05-21 2020-08-25 深圳市华星光电半导体显示技术有限公司 阵列基板以及显示面板
CN111679520A (zh) * 2020-06-01 2020-09-18 深圳市华星光电半导体显示技术有限公司 显示面板及显示装置
WO2022088079A1 (zh) * 2020-10-30 2022-05-05 京东方科技集团股份有限公司 显示基板及显示装置
CN112433415A (zh) * 2020-12-02 2021-03-02 深圳市华星光电半导体显示技术有限公司 阵列基板、显示面板及电子设备
CN113325637A (zh) * 2021-05-31 2021-08-31 Tcl华星光电技术有限公司 显示面板
CN113419366B (zh) * 2021-06-17 2022-10-04 深圳市华星光电半导体显示技术有限公司 一种时钟信号线路、栅极驱动电路及显示面板
CN114141198B (zh) * 2021-12-07 2023-04-21 合肥京东方卓印科技有限公司 扫描驱动电路及其维修方法、显示装置
CN114446255B (zh) * 2022-01-20 2023-02-28 Tcl华星光电技术有限公司 显示面板及显示装置
CN114695389A (zh) * 2022-03-18 2022-07-01 Tcl华星光电技术有限公司 显示面板及显示装置
WO2023230876A1 (zh) * 2022-05-31 2023-12-07 京东方科技集团股份有限公司 触控显示面板、显示装置及其制备方法
CN115202114B (zh) * 2022-07-14 2023-11-28 惠州华星光电显示有限公司 阵列基板及显示面板
CN115616817A (zh) * 2022-10-11 2023-01-17 苏州华星光电技术有限公司 显示面板和电子装置
CN115657378B (zh) * 2022-12-27 2023-04-14 惠科股份有限公司 显示面板及显示装置

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003100511A1 (en) * 2002-05-28 2003-12-04 Samsung Electronics Co., Ltd. Amorphous silicon thin film transistor-liquid crystal display device and method of manufacturing the same
CN1945839A (zh) * 2006-10-27 2007-04-11 京东方科技集团股份有限公司 Tft lcd阵列基板外围走线结构及其制造方法
US7692740B2 (en) * 2002-05-30 2010-04-06 Sharp Kabushiki Kaisha Liquid crystal display having a reflective electrode formed on an organic resin film
CN103472606A (zh) * 2013-09-27 2013-12-25 京东方科技集团股份有限公司 一种液晶显示面板及显示装置
CN104810002A (zh) * 2015-05-19 2015-07-29 武汉华星光电技术有限公司 一种显示装置
CN108806573A (zh) * 2017-04-27 2018-11-13 乐金显示有限公司 显示装置
CN110888277A (zh) * 2018-09-07 2020-03-17 三星显示有限公司 显示设备

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
MY167330A (en) * 2012-04-20 2018-08-16 Sharp Kk Display device
CN103745707B (zh) 2013-12-31 2015-11-11 深圳市华星光电技术有限公司 补偿栅极驱动电路信号线阻值的方法及应用该方法的液晶显示面板
KR102436255B1 (ko) * 2015-12-30 2022-08-26 삼성디스플레이 주식회사 표시 장치
KR20170113935A (ko) * 2016-03-29 2017-10-13 삼성디스플레이 주식회사 표시 장치
KR102585124B1 (ko) * 2016-04-20 2023-10-05 삼성디스플레이 주식회사 표시 장치 및 그 제조 방법
CN107978293B (zh) * 2018-01-03 2019-12-10 惠科股份有限公司 一种曲面显示面板及曲面显示面板的制作方法
CN109119039A (zh) * 2018-09-13 2019-01-01 惠科股份有限公司 一种显示面板和显示装置
CN109523963B (zh) 2018-11-21 2020-10-16 惠科股份有限公司 一种显示装置的驱动电路和显示装置
KR20200119954A (ko) * 2019-04-10 2020-10-21 삼성디스플레이 주식회사 게이트 구동부 및 이를 포함하는 표시 장치
KR20210025759A (ko) * 2019-08-27 2021-03-10 삼성디스플레이 주식회사 표시 장치

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2003100511A1 (en) * 2002-05-28 2003-12-04 Samsung Electronics Co., Ltd. Amorphous silicon thin film transistor-liquid crystal display device and method of manufacturing the same
US7692740B2 (en) * 2002-05-30 2010-04-06 Sharp Kabushiki Kaisha Liquid crystal display having a reflective electrode formed on an organic resin film
CN1945839A (zh) * 2006-10-27 2007-04-11 京东方科技集团股份有限公司 Tft lcd阵列基板外围走线结构及其制造方法
CN103472606A (zh) * 2013-09-27 2013-12-25 京东方科技集团股份有限公司 一种液晶显示面板及显示装置
CN104810002A (zh) * 2015-05-19 2015-07-29 武汉华星光电技术有限公司 一种显示装置
CN108806573A (zh) * 2017-04-27 2018-11-13 乐金显示有限公司 显示装置
CN110888277A (zh) * 2018-09-07 2020-03-17 三星显示有限公司 显示设备

Also Published As

Publication number Publication date
US20220114980A1 (en) 2022-04-14
CN111090202A (zh) 2020-05-01
WO2021189581A1 (zh) 2021-09-30
US11694646B2 (en) 2023-07-04

Similar Documents

Publication Publication Date Title
CN111090202B (zh) 显示面板及显示装置
CN107742481B (zh) 一种异形显示面板及显示装置
US11126044B1 (en) Display device comprising a flip chip film connected to a connecting surface of a plurality of bonding pins and manufacturing method thereof
US11264407B2 (en) Array substrate
US20210333676A1 (en) Liquid crystal display panel and manufacturing method thereof
US7535519B2 (en) Liquid crystal display and thin film transistor substrate therefor
TWI410724B (zh) 主動元件陣列基板
JP4879781B2 (ja) 表示パネル
US20230107895A1 (en) Array substrate and display panel
US20240036420A1 (en) Array substrate and display panel
US9703152B2 (en) Liquid crystal display device
US10802361B2 (en) Array substrate comprising a light-shielding electrode having a main section with a vertical projection covering a data line, liquid crystal display panel and liquid crystal display device
US9651836B2 (en) Display device
CN114428427B (zh) 显示面板及显示装置
US11862644B2 (en) Array substrate and display panel
US10795202B2 (en) Display devices
KR20180059020A (ko) 액정 표시 장치
WO2020220529A1 (zh) Tft 阵列基板及其制作方法
US11181795B2 (en) Array substrate and liquid crystal display panel
WO2018223433A1 (zh) 阵列基板、液晶显示面板及液晶显示装置
WO2022152223A9 (zh) 电极结构、显示面板及电子设备
KR100361624B1 (ko) 액정표시장치
WO2023184426A1 (zh) 阵列基板、显示面板及显示装置
US11971631B2 (en) Liquid crystal display panel and display device
US20230110276A1 (en) Array substrate and display device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20210624

Address after: No. 338, Fangzhou Road, Suzhou Industrial Park, Suzhou, Jiangsu 215000

Patentee after: Suzhou Huaxing Optoelectronic Technology Co.,Ltd.

Address before: 9-2 Tangming Avenue, Gongming street, Guangming New District, Shenzhen City, Guangdong Province

Patentee before: SHENZHEN CHINA STAR OPTOELECTRONICS SEMICONDUCTOR DISPLAY TECHNOLOGY Co.,Ltd.

TR01 Transfer of patent right
TR01 Transfer of patent right

Effective date of registration: 20231121

Address after: 9-2 Tangming Avenue, Gongming street, Guangming New District, Shenzhen City, Guangdong Province

Patentee after: SHENZHEN CHINA STAR OPTOELECTRONICS SEMICONDUCTOR DISPLAY TECHNOLOGY Co.,Ltd.

Address before: No. 338, Fangzhou Road, Suzhou Industrial Park, Suzhou, Jiangsu 215000

Patentee before: Suzhou Huaxing Optoelectronic Technology Co.,Ltd.

TR01 Transfer of patent right