CN114446255B - 显示面板及显示装置 - Google Patents

显示面板及显示装置 Download PDF

Info

Publication number
CN114446255B
CN114446255B CN202210063725.XA CN202210063725A CN114446255B CN 114446255 B CN114446255 B CN 114446255B CN 202210063725 A CN202210063725 A CN 202210063725A CN 114446255 B CN114446255 B CN 114446255B
Authority
CN
China
Prior art keywords
clock signal
signal line
goa
substrate
display panel
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202210063725.XA
Other languages
English (en)
Other versions
CN114446255A (zh
Inventor
胡梦
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
TCL Huaxing Photoelectric Technology Co Ltd
Original Assignee
TCL Huaxing Photoelectric Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by TCL Huaxing Photoelectric Technology Co Ltd filed Critical TCL Huaxing Photoelectric Technology Co Ltd
Priority to CN202210063725.XA priority Critical patent/CN114446255B/zh
Priority to US17/753,073 priority patent/US20240036405A1/en
Priority to PCT/CN2022/074867 priority patent/WO2023137797A1/zh
Publication of CN114446255A publication Critical patent/CN114446255A/zh
Application granted granted Critical
Publication of CN114446255B publication Critical patent/CN114446255B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/133345Insulating layers
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/1333Constructional arrangements; Manufacturing methods
    • G02F1/1345Conductors connecting electrodes to cell terminals
    • G02F1/13454Drivers integrated on the active matrix substrate
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136227Through-hole connection of the pixel electrode to the active element through an insulation layer

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本申请公开一种显示面板及显示装置。所述显示面板包括衬底、时钟信号线以及GOA电路。多条所述时钟信号线设置在所述衬底上,且沿第一方向排布。所述GOA电路设置在所述衬底上,所述GOA电路包括多级级联的GOA单元,多级所述GOA单元沿第二方向排布,所述第二方向与所述第一方向交叉,所述GOA电路与所述时钟信号线位于不同层,每一所述GOA单元与相应的所述时钟信号线通过过孔连接。其中,多条所述时钟信号线在所述衬底上的正投影与所述GOA电路在所述衬底上的正投影至少部分重叠。本申请能够有效减小多个GOA单元与相应时钟信号线之间的线程差异,从而提高传输至各个GOA单元的时钟信号的均一性。

Description

显示面板及显示装置
技术领域
本申请涉及显示技术领域,具体涉及一种显示面板及显示装置。
背景技术
阵列基板栅极驱动技术(Gate Driver on Array,简称GOA),是将栅极驱动电路集成在显示面板的阵列基板上,以实现逐行扫描的驱动方式,从而可以省掉栅极驱动电路部分,具有降低生产成本和实现面板窄边框设计的优点,为多种显示器所使用。
其中,GOA电路需要接入控制信号,以根据控制信号输出扫描信号。控制信号包括多路时钟信号,多路时钟信号通过多条时钟信号线传输。多条时钟信号线沿同一方向依次排布。然后每一GOA单元通过连接线分别连接到对应的时钟信号线。目前的面板制程中,多条时钟信号线与GOA电路同平面设置,且相邻时钟信号线之间存在一定距离。因此,多个GOA单元与相应时钟信号线之间的线程相差较大,导致连接线产生的电阻损耗或者与其它导电层之间的寄生电阻不同,从而影响传输至各个GOA单元的时钟信号的均一性。
发明内容
本申请提供一种显示面板及显示装置,以解决现有技术中多个GOA单元与相应时钟信号线之间的线程相差较大,从而影响传输至各个GOA单元的时钟信号的均一性的技术问题。
本申请提供一种显示面板,其包括:
衬底;
多条时钟信号线,多条所述时钟信号线设置在所述衬底上,多条所述时钟信号线沿第一方向排布;
GOA电路,所述GOA电路设置在所述衬底上,所述GOA电路包括多级级联的GOA单元,多级所述GOA单元沿第二方向排布,所述第二方向与所述第一方向交叉,所述GOA电路与所述时钟信号线位于不同层,每一所述GOA单元与相应的所述时钟信号线通过过孔连接;
其中,多条所述时钟信号线在所述衬底上的正投影与所述GOA电路在所述衬底上的正投影至少部分重叠。
可选的,在本申请一些实施例中,每一条所述时钟信号线均与多个所述GOA单元交叉且异层设置,每一所述GOA单元与相应所述时钟信号线之间的垂直距离均相等。
可选的,在本申请一些实施例中,所述显示面板还包括绝缘层,所述绝缘层设置在所述时钟信号线和所述GOA电路之间,所述绝缘层中设有所述过孔,每一所述过孔的孔径均相等,且每一所述过孔的延伸方向与垂直于所述绝缘层的方向之间的夹角均相同。
可选的,在本申请一些实施例中,每一所述过孔均沿垂直于所述绝缘层的方向延伸。
可选的,在本申请一些实施例中,多条所述时钟信号线包括第一时钟信号线和第二时钟信号线,所述第一时钟信号线与多个所述GOA单元交叉且异层设置,所述第二时钟信号线在所述衬底上的正投影与所述GOA电路在所述衬底上的正投影交错。
可选的,在本申请一些实施例中,所述显示面板还包括绝缘层,所述绝缘层设置在所述时钟信号线和所述GOA电路之间,所述绝缘层中设有所述过孔;
其中,与所述第一时钟信号线对应的所述过孔的延伸方向与垂直于所述绝缘层的方向具有一夹角,所述夹角的角度大于0。
可选的,在本申请一些实施例中,与所述第二时钟信号线对应的所述过孔的孔径大于与所述第一时钟信号线对应的所述过孔的孔径。
可选的,在本申请一些实施例中,与所述第二时钟信号线对应的每一所述过孔均包括多个子过孔,所述第二时钟信号线通过多个所述子过孔与相应的所述GOA单元连接。
可选的,在本申请一些实施例中,所述显示面板还包括绝缘层,所述绝缘层设置在所述时钟信号线和所述GOA电路之间,所述绝缘层中设有所述过孔;
其中,与所述第一时钟信号线对应的所述过孔沿垂直于所述绝缘层的方向延伸,与所述第二时钟信号线对应的所述过孔的孔径大于与所述第一时钟信号线对应的所述过孔的孔径。
相应的,本申请还提供一种显示装置,其包括时序控制芯片和显示面板,所述显示面板为上述任一项所述的显示面板,所述时序控制芯片与所述GOA电路连接。
本申请公开一种显示面板及显示装置。在所述显示面板中,所述GOA电路与所述时钟信号线位于不同层,每一所述GOA单元与相应的所述时钟信号线通过过孔连接,多条所述时钟信号线在所述衬底上的正投影与所述GOA电路在所述衬底上的正投影至少部分重叠。本申请通过将GOA电路与时钟信号线设置在不同层,且多条时钟信号线在衬底上的正投影与GOA电路在衬底上的正投影至少部分重叠,可以有效减小多个GOA单元与相应时钟信号线之间的线程差异,从而提高传输至各个GOA单元的时钟信号的均一性。此外,由于多条时钟信号线在衬底上的正投影与GOA电路在衬底上的正投影至少部分重叠,可以进一步减小显示面板的边框,实现窄边框化。
附图说明
图1是本申请提供的显示面板的第一平面结构示意图;
图2是本申请提供的显示面板的部分结构示意图;
图3是图1所示的显示面板的第一剖面结构示意图;
图4是图1所示的显示面板的第二剖面结构示意图;
图5是本申请提供的显示面板的第二平面结构示意图;
图6是图5所示的显示面板的第一剖面结构示意图;
图7是图5所示的显示面板的第二剖面结构示意图;
图8是图5所示的显示面板的第三剖面结构示意图;
图9是本申请提供的显示面板的非显示区的一种剖面结构示意图;
图10为本申请提供的显示装置的一种结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请的一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
此外,本申请的说明书和权利要求书中的术语“第一”、“第二”等是用于区别不同对象,而不是用于描述特定顺序。术语“包括”和“具有”以及它们任何变形,意图在于覆盖不排他的包含。
本申请提供一种显示面板及显示装置以下进行详细说明。需要说明的是,以下实施例的描述顺序不作为对本申请实施例优选顺序的限定。
请参阅图1和图2,图1是本申请提供的显示面板的第一平面结构示意图。图2是本申请提供的显示面板的部分结构示意图。在本申请实施例中,显示面板100包括衬底10、多条时钟信号线20以及GOA电路30。
其中,多条时钟信号线20设置在衬底10上。多条时钟信号线20沿第一方向X排布。每条时钟信号线20均沿第二方向Y延伸。GOA电路30设置在衬底10上。GOA电路30包括多级级联的GOA单元31。多级GOA单元31沿第二方向Y排布。第二方向Y与第一方向X交叉。GOA电路30与时钟信号线20位于不同层。每一GOA单元31与相应的时钟信号线20通过过孔20A连接。其中,多条时钟信号线20在衬底10上的正投影与GOA电路30在衬底10上的正投影至少部分重叠。
其中,第二方向Y与第一方向X可以垂直交叉,也可以只垂直不交叉,具体可根据显示面板100的驱动架构设置。图示仅为示意,不能理解为对本申请的限定。
可以理解的是,在本申请实施例中,由于GOA电路30与时钟信号线20设置在不同层,且多条时钟信号线20在衬底10上的正投影与GOA电路30在衬底10上的正投影至少部分重叠,则具有重叠部分的GOA单元31与时钟信号线20之间的垂直距离基本相等。因此,可以有效减小多个GOA单元31与相应时钟信号线20之间的线程差异,降低由线程差异导致的传输损耗差异、寄生电容差异等,从而提高传输至各个GOA单元31的时钟信号的均一性,进而提高各个GOA单元31输出的扫描信号的均一性。此外,由于多条时钟信号线20在衬底10上的正投影与GOA电路30在衬底10上的正投影至少部分重叠,可以进一步减小显示面板100的边框,实现窄边框化。
需要说明的是,在本申请实施例中,通过过孔20A连接,指的是过孔20A中设有导电材料,相当于通过连接线连接。也即,GOA单元31与相应的时钟信号线20通过过孔20A连接指的是GOA单元31与相应的时钟信号线20通过设置在过孔20A中的连接线电连接。其中,过孔20A的延伸长度代表了连接线的长度,也即GOA单元31与相应时钟信号线20之间的线程。过孔20A的孔径代表连接线的横截面尺寸。
在本申请实施例中,衬底10可以是玻璃基板、石英基板、树脂基板、柔性基板或其他类型基板,在此不一一赘述。此外,衬底10可以是单层衬底也可以是叠层设置的多层衬底。时钟信号线20的材料可以是铜、铝、镍、其合金或者混合物等金属材料。
本申请实施例以4CK信号的GOA电路30为例进行介绍,但本申请的原理同样适用于2CK、4CK、6CK、12CK等多CK信号的GOA电路30。因此本申请中的实施例介绍不能理解为对本申请的限定。
在本申请实施例中,显示面板100包括显示区AA和围绕显示区AA设置的非显示区NA。时钟信号线20与GOA电路30均位于非显示区NA。显示区AA内设有多条沿第二方向Y排布的扫描线(图中未标示)。每一GOA单元31均通过信号传输线32与至少一扫描线电连接,以传输扫描信号至显示区AA。
需要说明的是,在本申请实施例中,可以采用GOA电路30设置在显示区AA两侧的双侧驱动方式,也可以采用GOA电路30仅设置在显示区AA一侧的单侧驱动方式。单侧驱动的配置有利于窄边框的设置。与单侧驱动的配置的情况相比较,双侧驱动的设置可以减少每一个扫描信号的传播延迟。因此可根据实际需求进行设置,本申请对此不作具体限定。本申请的附图仅为示意,不能理解为对本申请的限定。
请参阅图1和图3。图3是图1所示的显示面板的第一剖面结构示意图。在本申请实施例中,每一条时钟信号线20均与多个GOA单元31交叉且异层设置。每一GOA单元31与相应时钟信号线20之间的垂直距离均相等。
本申请实施例将每一条时钟信号线20与多个GOA单元31交叉且异层设置,使得时钟信号线20与GOA电路30交叉的部分在衬底10上的正投影位于GOA电路在衬底10上的正投影内,可以进一步减小显示面板100的边框宽度。此外,每一条时钟信号线20均与多个GOA单元31交叉且异层设置,在考虑到工艺误差的基础上,每一GOA单元31与相应时钟信号线20之间的垂直距离基本相等。因此,多个GOA单元31与相应时钟信号线20之间的线程可以相等,进一步提高了传输至各个GOA单元31的时钟信号的均一性。
进一步的,显示面板100还包括绝缘层40。绝缘层40设置在时钟信号线20和GOA电路30之间。绝缘层40中设有过孔20A。每一过孔20A的孔径均相等。每一过孔20A的延伸方向与垂直于绝缘层40的方向Z之间的夹角θ相同。
其中,垂直于绝缘层40的方向Z与第一方向X以及第二方向Y均相互垂直。夹角θ可以是大于0的任意角度。也即,在绝缘层40中,过孔20A倾斜设置。
可以理解的是,由于每一GOA单元31与相应时钟信号线20之间的垂直距离均相等。则当每一过孔20A的延伸方向与垂直于绝缘层40的方向Z之间的夹角θ相同时,每一过孔20A的延伸长度相等。也即,位于每一过孔20A中的连接线201的长度相等。再则,由于每一过孔20A的孔径均相等,所以每一连接线201的电阻值均相等。因此,本申请实施例有效减小了多个GOA单元31与相应时钟信号线20之间的时钟信号传输差异,进一步提高传输至各个GOA单元31的时钟信号的均一性。
此外,多个过孔20A的延伸方向可以相同,也可以不相同。由于每一GOA单元31与相应时钟信号线20之间的垂直距离均相等,仅需要满足每一过孔20A的延伸方向与垂直于绝缘层40的方向Z之间的夹角θ相同,即可使得每一过孔20A的延伸长度相等。
请参阅图1和图4。图4是图1所示的显示面板的第二剖面结构示意图。与图3所示的显示面板100的剖面结构的不同之处在于,在本申请实施例中,每一过孔20A均沿垂直于绝缘层40的方向延伸。
也即,在本申请实施例中,每一过孔20A的延伸方向与垂直于绝缘层40的方向Z之间的夹角θ为0。此时,每一GOA单元31与相应时钟信号线20之间的线程最短。可以有效减少时钟信号在传输过程中的损耗,提高传输至各个GOA单元31的时钟信号的准确性。
可选的,在本申请一些实施例中,多条所述时钟信号线包括第一时钟信号线和第二时钟信号线,所述第一时钟信号线在所述衬底上的正投影位于所述GOA电路在所述衬底上的正投影内,所述第二时钟信号线在所述衬底上的正投影与所述GOA电路在所述衬底上的正投影交错。
请参阅图5,图5是本申请提供的显示面板的第二平面结构示意图。与图1所示的显示面板100的不同之处在于,在本申请实施例中,多条时钟信号线20包括第一时钟信号线21和第二时钟信号线22。第一时钟信号线21与多个GOA单元31交叉且异层设置。第二时钟信号线22在衬底10上的正投影与GOA电路30在衬底10上的正投影交错。
本申请实施例将多条时钟信号线20中的第二时钟信号线22与GOA电路30交错设置,可以增加各时钟信号线20之间的间距。从而避免相邻时钟信号线20之间产生信号串扰。同时,避免相邻时钟信号线20之间距离较小时,形成过孔20A时导致的短路或断线。
此外,可以理解的是,当GOA电路30所需的时钟信号较多时,时钟信号线20的数量也相应增多。将,第二时钟信号线22与GOA电路30交错设置,可以降低布线难度。
进一步的,请同时参阅图5和图6。图6是图5所示的显示面板的第一剖面结构示意图。在本申请实施例中,显示面板100还包括绝缘层40。绝缘层40设置在时钟信号线20和GOA电路30之间。绝缘层40中设有过孔20A。
其中,与第一时钟信号线21对应的过孔20A沿垂直于绝缘层40的方向Z延伸。与第二时钟信号线22对应的过孔20A的孔径大于与第一时钟信号线21对应的过孔20A的孔径。
可以理解的是,由于第一时钟信号线21与多个GOA单元31交叉且异层设置,连接第一时钟信号线21与GOA单元31的过孔20A可以沿垂直于绝缘层40的方向Z延伸。由于第二时钟信号线22在衬底10上的正投影与GOA电路30在衬底10上的正投影交错,连接第一时钟信号线21与GOA单元31之间的过孔20A的延伸长度大于连接第一时钟信号线21与GOA单元31的过孔20A的延伸长度。也即,第二时钟信号线22与GOA单元31之间的连接线201的线程较长。因此,本申请实施例设置与第二时钟信号线22对应的过孔20A的孔径大于与第一时钟信号线21对应的过孔20A的孔径,可以降低由线程差引起的时钟信号传输差异,从而提高传输至各GOA单元31的时钟信号的均一性。
请同时参阅图5和图7。图7是图5所示的显示面板的第二剖面结构示意图。与图6所示的显示面板100的剖面结构的不同之处在于,在本申请实施例中,与第二时钟信号线22对应的每一过孔20A均包括多个子过孔21A。第二时钟信号线22通过多个子过孔21A与相应的GOA单元31连接。
由上述分析可知,当与第一时钟信号线21对应的过孔20A沿垂直于绝缘层40的方向Z延伸时,第二时钟信号线22与GOA单元31之间的线程大于第一时钟信号线21与GOA单元31之间的线程。因此,本申请设置与第二时钟信号线22对应的每一过孔20A均包括多个子过孔21A,通过多个子过孔21A并联,可以减小由于第二时钟信号线22与GOA单元31之间的线程较长导致的传输损耗,从而减小由于第一时钟信号线21以及第二时钟信号线22与GOA单元31之间的线程差异导致的传输损耗差异。
在本申请一些实施例中,与第一时钟信号线21对应的每一过孔20A的孔径与子过孔21A的孔径相同,从而降低工艺难度,简化工艺制程。
请同时参阅图5和图8。图8是图5所示的显示面板的第三剖面结构示意图。与图6所示的显示面板100的剖面结构的不同之处在于,在本申请实施例中,与第一时钟信号线21对应的过孔20A的延伸方向与垂直于绝缘层40的方向Z具有一夹角θ。
由上述分析可知,当与第一时钟信号线21对应的过孔20A沿垂直于绝缘层40的方向Z延伸时,第二时钟信号线22与GOA单元31之间的线程大于第一时钟信号线21与GOA单元31之间的线程。因此,本申请设置与第一时钟信号线21对应的过孔20A的延伸方向与垂直于绝缘层40的方向Z具有一夹角θ,可以增加第一时钟信号线21与GOA单元31之间的线程,从而减小第一时钟信号线21以及第二时钟信号线22与GOA单元31之间的线程差异。
此外,夹角θ的角度大于0。比如,夹角θ的角度可以是5度、10度、30度、50度等。具体可根据第一时钟信号线21以及第二时钟信号线22与GOA单元31之间的线程差异进行设置。
在本申请一些实施例中,请参阅图9,图9是本申请提供的显示面板的非显示区的一种剖面结构示意图。在本申请实施例中,显示面板100为液晶显示面板。衬底10包括第一衬底11和第二衬底12。第一衬底11可以是阵列基板衬底。第二衬底12可以是彩膜基板衬底。GOA电路30设置在第一衬底11上。GOA电路30可以与第一衬底11上的阵列层(位于显示区,图中未示出)同层设置。时钟信号线20设置在第二衬底12上。显示面板100还包括公共电极层50。公共电极层50设置在第二衬底12上,且位于时钟信号线20靠近第二衬底12的一侧。
当然,本申请实施例中,时钟信号线20与GOA电路30的位置关系并不限于上述实施例,时钟信号线20可以与GOA电路30均设置在第一衬底11上。具体的,时钟信号线20可以设置在GOA电路30靠近第一衬底11的一侧。时钟信号线20也可以设置在GOA电路30远离第一衬底11的一侧。当,时钟信号线20在第一衬底11上,且位于GOA电路30靠近第一衬底11的一侧时,可以远离公共电极层50,降低时钟信号线20与公共电极层50之间的耦合电容。
相应的,本申请还提供一种显示装置,显示装置包括显示面板和时序控制器。显示面板为上述任一实施例所述显示面板,具体可参阅上述实施例,在此不再赘述。时序控制器与显示面板中的GO电路电连接,以输出控制信号至GOA电路。
在本申请中,显示装置可以是智能手机、平板电脑、视频播放器、个人计算机(PC)等,本申请对此不作限定。
具体的,请参阅图10,图10是本申提供的显示装置的一种结构示意图。其中,显示装置1000包括显示面板100和时序控制器200。显示面板100包括GOA电路30。时序控制器200用于提供控制信号至GOA电路30。
其中,显示面板100包括衬底10以及设置在衬底10上的多条扫描线41和多条数据线42。多条扫描线41沿第一方向X排布。多条数据线42沿第二方向Y排布。每一GOA单元31与至少一条扫描线41连接。显示面板100还包括多个子像素(图中未标示),每一子像素均与相应的扫描线41以及数据线42电连接。显示面板100还可以包括源极驱动芯片300。源极驱动芯片300与数据线42连接,以通过数据线42输出数据电压至子像素。
其中,时序控制器200可以响应于外部接收的控制信号生成用于控制GOA电路30的控制信号。例如,控制信号可以包括时钟信号、垂直同步信号和水平同步信号。GOA电路30在控制信号的作用下输出多级扫描信号至相应的扫描线41。
在本申请的显示装置中,通过将GOA电路30与时钟信号线20设置在不同层,且多条时钟信号线20在衬底10上的正投影与GOA电路30在衬底10上的正投影至少部分重叠,可以有效减小多个GOA单元31与相应时钟信号线20之间的线程差异,从而提高传输至各个GOA单元31的时钟信号的均一性。此外,由于多条时钟信号线20在衬底10上的正投影与GOA电路30在衬底10上的正投影至少部分重叠,可以进一步减小显示面板100的边框,提高显示装置1000的品质。
以上对本申请实施例进行了详细介绍。本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的方法及其核心思想,并非因此限制本申请的专利范围。凡是利用本申请说明书及附图内容所作的等效结构或等效流程变换,或直接或间接运用在其他相关的技术领域,均同理包括在本申请的专利保护范围内。

Claims (5)

1.一种显示面板,其特征在于,包括:
衬底;
多条时钟信号线,多条所述时钟信号线设置在所述衬底上,多条所述时钟信号线沿第一方向排布;
GOA电路,所述GOA电路设置在所述衬底上,所述GOA电路包括多级级联的GOA单元,多级所述GOA单元沿第二方向排布,所述第二方向与所述第一方向交叉,所述GOA电路与所述时钟信号线位于不同层,每一所述GOA单元与相应的所述时钟信号线通过过孔连接;
其中,多条所述时钟信号线在所述衬底上的正投影与所述GOA电路在所述衬底上的正投影至少部分重叠;
多条所述时钟信号线包括第一时钟信号线和第二时钟信号线,所述第一时钟信号线与多个所述GOA单元交叉且异层设置,所述第二时钟信号线在所述衬底上的正投影与所述GOA电路在所述衬底上的正投影交错;
所述显示面板还包括绝缘层,所述绝缘层设置在所述时钟信号线和所述GOA电路之间,所述绝缘层中设有所述过孔;与所述第一时钟信号线对应的所述过孔的延伸方向与垂直于所述绝缘层的方向具有一夹角,所述夹角的角度大于0。
2.根据权利要求1所述的显示面板,其特征在于,与所述第二时钟信号线对应的所述过孔的孔径大于与所述第一时钟信号线对应的所述过孔的孔径。
3.根据权利要求1所述的显示面板,其特征在于,与所述第二时钟信号线对应的每一所述过孔均包括多个子过孔,所述第二时钟信号线通过多个所述子过孔与相应的所述GOA单元连接。
4.根据权利要求1所述的显示面板,其特征在于,所述显示面板还包括绝缘层,所述绝缘层设置在所述时钟信号线和所述GOA电路之间,所述绝缘层中设有所述过孔;
其中,与所述第一时钟信号线对应的所述过孔沿垂直于所述绝缘层的方向延伸,与所述第二时钟信号线对应的所述过孔的孔径大于与所述第一时钟信号线对应的所述过孔的孔径。
5.一种显示装置,其特征在于,包括时序控制芯片和显示面板,所述显示面板为权利要求1-4任一项所述的显示面板,所述时序控制芯片与所述GOA电路连接。
CN202210063725.XA 2022-01-20 2022-01-20 显示面板及显示装置 Active CN114446255B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202210063725.XA CN114446255B (zh) 2022-01-20 2022-01-20 显示面板及显示装置
US17/753,073 US20240036405A1 (en) 2022-01-20 2022-01-29 Oled display module and oled display device
PCT/CN2022/074867 WO2023137797A1 (zh) 2022-01-20 2022-01-29 显示面板及显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202210063725.XA CN114446255B (zh) 2022-01-20 2022-01-20 显示面板及显示装置

Publications (2)

Publication Number Publication Date
CN114446255A CN114446255A (zh) 2022-05-06
CN114446255B true CN114446255B (zh) 2023-02-28

Family

ID=81367046

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202210063725.XA Active CN114446255B (zh) 2022-01-20 2022-01-20 显示面板及显示装置

Country Status (3)

Country Link
US (1) US20240036405A1 (zh)
CN (1) CN114446255B (zh)
WO (1) WO2023137797A1 (zh)

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050000193A (ko) * 2003-06-23 2005-01-03 삼성전자주식회사 액정표시장치
CN208156354U (zh) * 2018-05-21 2018-11-27 惠科股份有限公司 一种显示面板母版
WO2018223470A1 (zh) * 2017-06-06 2018-12-13 惠科股份有限公司 一种显示面板及显示装置
CN109119039A (zh) * 2018-09-13 2019-01-01 惠科股份有限公司 一种显示面板和显示装置
CN111090202A (zh) * 2020-03-22 2020-05-01 深圳市华星光电半导体显示技术有限公司 显示面板及显示装置
CN111223439A (zh) * 2020-03-12 2020-06-02 深圳市华星光电半导体显示技术有限公司 应用于阵列基板的goa电路、阵列基板及goa电路的制作方法

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2008058864A (ja) * 2006-09-04 2008-03-13 Seiko Epson Corp 電気光学装置及び電子機器
KR101365055B1 (ko) * 2006-12-04 2014-02-19 삼성디스플레이 주식회사 표시 장치
CN104617106B (zh) * 2015-01-09 2017-12-08 京东方科技集团股份有限公司 一种阵列基板及显示装置
CN104991388B (zh) * 2015-07-17 2018-05-29 京东方科技集团股份有限公司 显示面板、触控面板、液晶显示装置及其测试方法
KR102449200B1 (ko) * 2017-07-04 2022-09-30 삼성디스플레이 주식회사 클럭 배선을 포함하는 표시 장치
CN108598118A (zh) * 2018-04-26 2018-09-28 京东方科技集团股份有限公司 一种显示面板及显示装置
CN211238253U (zh) * 2019-12-20 2020-08-11 京东方科技集团股份有限公司 一种阵列基板、显示面板和显示装置
KR20210085068A (ko) * 2019-12-30 2021-07-08 엘지디스플레이 주식회사 게이트 구동부 및 그를 가지는 표시 장치
CN213877370U (zh) * 2020-12-02 2021-08-03 北京小米移动软件有限公司 显示屏的驱动电路、显示屏及终端
CN112433415A (zh) * 2020-12-02 2021-03-02 深圳市华星光电半导体显示技术有限公司 阵列基板、显示面板及电子设备
CN215494431U (zh) * 2021-06-09 2022-01-11 合肥京东方显示技术有限公司 一种阵列基板、显示面板及显示设备
CN116312244A (zh) * 2021-09-10 2023-06-23 厦门天马显示科技有限公司 显示面板及显示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20050000193A (ko) * 2003-06-23 2005-01-03 삼성전자주식회사 액정표시장치
WO2018223470A1 (zh) * 2017-06-06 2018-12-13 惠科股份有限公司 一种显示面板及显示装置
CN208156354U (zh) * 2018-05-21 2018-11-27 惠科股份有限公司 一种显示面板母版
CN109119039A (zh) * 2018-09-13 2019-01-01 惠科股份有限公司 一种显示面板和显示装置
CN111223439A (zh) * 2020-03-12 2020-06-02 深圳市华星光电半导体显示技术有限公司 应用于阵列基板的goa电路、阵列基板及goa电路的制作方法
CN111090202A (zh) * 2020-03-22 2020-05-01 深圳市华星光电半导体显示技术有限公司 显示面板及显示装置

Also Published As

Publication number Publication date
WO2023137797A1 (zh) 2023-07-27
US20240036405A1 (en) 2024-02-01
CN114446255A (zh) 2022-05-06

Similar Documents

Publication Publication Date Title
CN109658855B (zh) 阵列基板、显示模组及其测试方法、显示面板
JP4049162B2 (ja) 電気光学装置及び電子機器
JP2002244580A (ja) 表示素子駆動装置およびそれを用いた表示装置
KR20000011370A (ko) 액티브매트릭스형액정표시장치및그것에사용하는기판
US11069320B2 (en) Chip-on-film and display device
CN108172174B (zh) 像素阵列基板
KR20000057871A (ko) 액정 표시 장치
CN114280861B (zh) 阵列基板及显示装置
US20240012299A1 (en) Display panel
JP2006030368A (ja) 電気光学装置、実装構造体及び電子機器
US20200176480A1 (en) Display panel and display device
CN109061972B (zh) 一种显示面板
US11862064B2 (en) Array substrate and display panel with gate driver on array circuit in display area
CN111785226B (zh) 信号传输线结构及显示面板
US10256257B2 (en) Display panel, pixel array substrate and line array structure
JP2000056724A (ja) 表示装置
CN114446255B (zh) 显示面板及显示装置
KR100990315B1 (ko) 액정표시장치
US10459298B2 (en) Display device, array substrate and manufacturing method thereof
WO2023231104A1 (zh) 显示面板及显示终端
WO2022048007A1 (zh) 显示面板和显示装置
JP2018093101A (ja) フレキシブルプリント基板、および画像表示装置
JP2006227230A (ja) 液晶表示パネル
US11822200B2 (en) Thin film transistor array substrate and touch display panel
US20230186843A1 (en) Display panel and display device

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant