CN111722520A - 一种时间数字转换器、相位差的检测方法 - Google Patents

一种时间数字转换器、相位差的检测方法 Download PDF

Info

Publication number
CN111722520A
CN111722520A CN201910219184.3A CN201910219184A CN111722520A CN 111722520 A CN111722520 A CN 111722520A CN 201910219184 A CN201910219184 A CN 201910219184A CN 111722520 A CN111722520 A CN 111722520A
Authority
CN
China
Prior art keywords
clock signal
circuit
reference signal
time
phase difference
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN201910219184.3A
Other languages
English (en)
Other versions
CN111722520B (zh
Inventor
张鹏展
王勇
李彦宏
吴瑶敏
常仲元
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Montage Technology Shanghai Co Ltd
Original Assignee
Montage Technology Shanghai Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Montage Technology Shanghai Co Ltd filed Critical Montage Technology Shanghai Co Ltd
Priority to CN201910219184.3A priority Critical patent/CN111722520B/zh
Priority to US16/807,803 priority patent/US10826504B2/en
Publication of CN111722520A publication Critical patent/CN111722520A/zh
Application granted granted Critical
Publication of CN111722520B publication Critical patent/CN111722520B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/085Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
    • H03L7/093Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal using special filtering or amplification characteristics in the loop
    • GPHYSICS
    • G04HOROLOGY
    • G04FTIME-INTERVAL MEASURING
    • G04F10/00Apparatus for measuring unknown time intervals by electric means
    • G04F10/005Time-to-digital converters [TDC]
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R25/00Arrangements for measuring phase angle between a voltage and a current or between voltages or currents
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03LAUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
    • H03L7/00Automatic control of frequency or phase; Synchronisation
    • H03L7/06Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
    • H03L7/08Details of the phase-locked loop
    • H03L7/099Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
    • H03L7/0995Details of the phase-locked loop concerning mainly the controlled oscillator of the loop the oscillator comprising a ring oscillator

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Manipulation Of Pulses (AREA)

Abstract

本申请公开了一种时间数字转换器、相位差的检测方法,时间数字转换器包括:所述检测单元包括:相位检测电路,待检测的第一时钟信号、第二时钟信号分别连接至相位检测电路的同一输入端,参考信号连接至相位检测电路的另一输入端,其输出待检测的时钟信号与参考信号之间相位差对应的脉冲宽度;滤波电路,其连接相位检测电路的输出端;环形振荡电路,其连接滤波电路的输出端,输出所述脉冲宽度对应的振荡时钟信号;所述数字控制电路提供参考信号,接收所述振荡时钟信号。

Description

一种时间数字转换器、相位差的检测方法
技术领域
本申请涉及一种集成电路,特别但不限于一种时间数字转换器、相位差的检测方法。
背景技术
传统结构的时间差到时间数字转换器如图1所示,其由一组延迟单元2和D触发器1组成,每个延迟单元2配合一个触发器1,start、stop分别为输入的待检测信号,触发器可以记录stop信号相对于start信号落后的时间。其工作过程参考图2所示,stop信号作为采样时钟,start信号的不同延迟被stop信号的上升沿采样,并通过D触发器1输出Q<N:0>。根据Q<N:0>的值,可以得到start信号的上升沿到stop信号的上升沿的时间差(skew)。
该传统方案由于受D触发器采样精度及输出亚稳态区间限制,故其时间差检测精度低,不适合于高精度时间差检测。同时,传统方案随着检测范围和精度的提高,所需的功耗和面积显著增加,不适合于低成本和低功耗应用。
发明内容
为了解决现有技术中检测精度低、成本高的问题,本申请提供一种时间数字转换器及时钟信号相位差的检测方法。
本申请公开了一种时间数字转换器,包括检测单元、数字控制电路:
所述检测单元包括:
相位检测电路,待检测的第一时钟信号、第二时钟信号分别连接至相位检测电路的同一输入端,参考信号连接至相位检测电路的另一输入端,其输出待检测的时钟信号与参考信号之间相位差对应的脉冲宽度;
滤波电路,其连接相位检测电路的输出端;
环形振荡电路,其连接滤波电路的输出端,输出所述脉冲宽度对应的振荡时钟信号;
所述数字控制电路提供参考信号,接收所述振荡时钟信号。
在一个优选例中,其中所述参考信号的延迟时间可调。
在一个优选例中,其中通过所述数字控制电路的延迟单元调整参考信号的延迟时间。
在一个优选例中,其中所述相位检测电路采用D触发器。
在一个优选例中,其中所述第一时钟信号、第二时钟信号分别通过一开关连接至相位检测电路的输入端。
在一个优选例中,其中所述滤波电路包括反相器、PMOS晶体管及电容,所述反相器的输入端连接至相位检测电路的输出端,输出端连接PMOS晶体管的栅极,所述PMOS晶体管的源极连接电源端,所述电容的一极连接PMOS晶体管的漏极,另一极接地,PMOS晶体管的漏极输出至所述环形振荡电路的输入端。
在一个优选例中,其中所述滤波电路包括电阻和电容,所述电阻一端连接相位检测电路的输出端,另一端连接所述电容的一极,并输出至环形振荡电路,电容的另一极接地。
在一个优选例中,其中所述环形振荡电路包括若干个串联的反相器。
在一个优选例中,其中包括多个检测单元,所述数字控制电路调节所述多个检测单元连接的参考信号。
本申请还公开了一种相位差的检测方法包括:
第一时钟检测信号与参考信号输入至相位检测电路,依次通过滤波电路、环形振荡电路,输出第一时钟信号与参考信号之间的相位差对应的第一振荡时钟信号;
第二时钟检测信号与参考信号输入至相位检测电路,依次通过滤波电路、环形振荡电路,输出第二时钟信号与参考信号之间的相位差对应的第二振荡时钟信号;
第一振荡时钟信号与第二振荡时钟信号之间的相位差为第一时钟信号与第二时钟信号之间的相位差。
在一个优选例中,其中包括:调整参考信号的延迟时间,分别得出环形振荡电路的输出频率随参考信号延迟时间变化关系,取振荡频率相同时对应的参考信号的时间差为第一时钟信号与第二时钟信号的相位差。
与现有技术相比,本申请至少具有以下有益效果:
1)相位差检测精度由参考信号延时单元的调整精度决定,可实现芯片内部信号间高精度相位差检测,避免了传统D触发器结构的采样亚稳态区间造成的检测误差。同时,相位差的数字转换精度可由数字控制电路的数字计数器位数决定,易于扩展。
2)本申请的时间数字转换器可包括多个检测单元,多个检测单元采用分布式结构,只需一套数字控制电路为所有的检测单元共同调整参考信号的延迟时间,以节省芯片面积和功耗。
附图说明
本申请通过所附的附图用示例形式展示。附图应当被理解为作为示例而非限制,本申请的范围是由权利要求所限定的。
图1是示出了现有技术中相位检测电路的示意图。
图2是示出了现有技术中相位检测电路的工作时序图。
图3a是示出了本申请中时间数字转换器的框图。
图3b是示出了另一实施例中时间数字转换器的框图。
图4是示出了相位检测电路的图。
图5a是示出了滤波电路的图。
图5b是示出了另一实施例中滤波电路的图。
图6是示出了环形振荡电路的图。
图7是示出了相位检测的流程图。
图8是示出了时间数字转换器的工作时序图。
图9是示出了振荡频率随参考信号延迟的变化图。
图10是示出了分布式数据转换器的框图。
具体实施方式
参考图3a所示,本申请公开了一种时间数字转换器,包括检测单元10、数字控制电路20:其中,所述检测单元10包括:相位检测电路11、滤波电路12、环形振荡电路13。
其中,待检测的第一时钟信号QA、第二时钟信号QB分别连接至相位检测电路11的同一输入端Din,具体的,所述第一时钟信号QA、第二时钟信号QB分别通过一开关连接至相位检测电路11的输入端Din,通过控制信号sel控制第一时钟信号QA和第二时钟信号QB中的一个输出至相位检测电路11的输入端Din(例如,当控制信号sel为低电平时,第一时钟信号QA被输出至相位检测电路11的输入端Din,当控制信号sel为高电平时,第二时钟信号QB被输出至相位检测电路11的输入端Din),参考信号REF连接至相位检测电路的另一输入端Ref,相位检测电路11的输出端Out输出与待检测的时钟信号和参考信号之间相位差对应的脉冲宽度,即分别输出与第一时钟信号QA和参考信号REF之间相位差、第二时钟信号QB和参考信号REF之间相位差对应的脉冲宽度至滤波电路12。参考图4所示,在一个优选例中,其中所述相位检测电路11采用D触发器111。
本申请的滤波电路12为低通滤波电路,提取与待检测的时钟信号和参考信号之间相位差对应的脉冲宽度的直流部分。参考图5a所示,滤波电路12的输入端连接相位检测电路11的输出端Out,其中所述滤波电路12包括反相器121、PMOS晶体管及电容Cap,所述反相器121的输入端连接至相位检测电路11的输出端Out,反相器121的输出端连接PMOS晶体管的栅极,所述PMOS晶体管的源极连接电源端,所述电容Cap的一极连接PMOS晶体管的漏极,另一极接地,PMOS晶体管的漏极输出至所述环形振荡电路13的输入端Vin。
在本申请的另一实施例中,参考图5b所示,其中所述滤波电路12’包括电阻R和电容C,所述电阻R一端连接相位检测电路11’的输出端,另一端连接所述电容C的一极,并输出至环形振荡电路13’,电容C的另一极接地。
其中,环形振荡电路13的输入端连接滤波电路12(或12’)的输出端,输出与所述脉冲宽度对应的振荡时钟信号。参考图6所示,本申请中的环形振荡电路13优选为若干个反相器131串联形成,滤波电路12(或12’)的输出的信号输出至各个反相器131的输入端Vin,环形振荡电路13输出振荡时钟信号至数字控制电路20。
继续参考图3a所示,所述数字控制电路20提供参考信号REF至相位检测电路11,接收所述振荡时钟信号。所述参考信号REF的延迟时间Td是可调的,其中,通过所述数字控制电路20的延迟单元22调整参考信号REF的延迟时间。在本申请的另一实施例中,参考图3b所示,所述参考信号REF可由外部电路(图中未示出)提供,通过所述数字控制电路20的延迟单元22调整参考信号REF的延迟时间。
参考图1、图7、图8所示,本申请还公开了一种相位差的检测方法包括:
S110,开关控制信号sel为低电平,选择与第二时钟信号QB连接的开关断开,与第一时钟信号QA连接的开关闭合,第一时钟检测信号QA与参考信号REF输入至相位检测电路11,相位检测电路11输出第一时钟信号QA与参考信号REF之间相位差Skew_a对应的脉冲宽度,即第一时钟信号QA的上升沿与参考信号REF上升沿相位差Skew_b对应的脉冲宽度,依次通过滤波电路12、环形振荡电路13,滤波电路12提取其中的直流电流部分,环形振荡电路13根据输入的信号输出与第一时钟信号QA和参考信号REF之间的相位差对应的第一振荡时钟信号QA_to_REF;
S120,开关控制信号sel为高电平,选择与第一时钟信号QA连接的开关断开,与第二时钟信号QB连接的开关闭合,第二时钟检测信号QB与参考信号REF输入至相位检测电路11,相位检测电路11输出第二时钟信号QB与参考信号REF之间相位差对应的脉冲宽度,即第二时钟信号QB与参考信号REF上升沿相位差对应的脉冲宽度,依次通过滤波电路12、环形振荡电路13,滤波电路12提取其中的直流电流部分,环形振荡电路13根据输入的信号输出第二时钟信号QB与参考信号REF之间的相位差对应的第二振荡时钟信号QB_to_REF;
S130,数字控制电流20中的数字计数器21分别接受第一振荡时钟信号QA_to_REF、第二振荡时钟信号QB_to_REF,第一振荡时钟信号QA_to_REF与第二振荡时钟信号QB_to_REF之间的相位差即为第一时钟信号QA与第二时钟信号QB之间的相位差Skew。本申请中由于采用两次检测(QA to REF与QB to REF)得到QA与QB的时间差,故相位检测电路、环形振荡电路等引入的系统误差可以被有效消除。
可以理解的是,本申请中S110、S120不受顺序关系的限制,其中,S110中得出第一时钟信号QA和参考信号REF之间的相位差对应的第一振荡时钟信号QA_to_REF,S120中得出第二时钟信号QB与参考信号REF之间的相位差对应的第二振荡时钟信号QB_to_REF,也可以在S110中得出第二时钟信号QB与参考信号REF之间的相位差对应的第二振荡时钟信号QB_to_REF,S120中得出第一时钟信号QA和参考信号REF之间的相位差对应的第一振荡时钟信号QA_to_REF只要分别得出对应的时钟信号,即在本申请保护的思想范围之内。
进一步的,本申请中还可以调整参考信号REF的延迟时间(delay),得出环形振荡电路13的输出频率随参考信号REF的变化关系,分别输入待检测的时钟信号得出环形振荡电路的输出频率随参考信号延迟时间变化关系,取振荡频率相同时对应的参考信号的时间差为待检测的时钟信号的相位差。参考图9所示,相位检测电路11输入第一时钟信号QA和参考信号REF,调节参考信号REF的延迟时间得出第一时钟信号QA随参考信号REF延迟时间变化关系Forc_a,相位检测电路11输入第二时钟信号QB和参考信号REF,调节参考信号REF的延迟时间得出第二时钟信号QB随参考信号REF延迟时间变化关系Forc_b,取Forc_a、Forc_b频率相等时的延迟时间,即为第一时钟信号QA与第二时钟信号QB的相位差Skew。
本申请中可实现芯片内部信号间高精度相位差检测,其相位差检测精度由参考信号的延时单元、数字计数器的位数精度决定,数字可调延时电路步长越小,数字计数器位数越高,则时间差到时间数字转换器的精度越高。避免了传统D触发器结构的采样亚稳态区间造成的检测误差,更易于实现高精度时间差数字检测。同时,相位差数字转换精度可有数字计数器位数决定,易于扩展。
参考图10所示,在一个优选例中,本申请的时间数字转换器包括多个检测单元10,所述数字控制电路20调节所述多个检测单元10连接的参考信号。所述多个检测单元10采用可采用分布式结构,将高精度数字控制电路20和多个检测单元10分开,采用一个高精度数字控制电路为所有检测单元10提供的共同参考信号REF,调整参考信号REF的延迟,以节省芯片面积和功耗。本申请中,多个检测单元之间可以采用串行或并行的方式,均可实现对多个时钟信号的相位差检测。此外,相位检测电路10靠近待检测信号,以减少寄生和金属连线负载的影响。
应当注意以上所描述的所有或者任一实施例可以彼此结合,除非另外声明或者此类实施例可能在功能上和/或架构上相互排斥。
虽然本申请与引用的特定示例实施例一起被描述,但是本申请并不仅限于于此描述的实施例,而是可以用在后附的权利要求的精神和范围内以修改或者变更的形式被实施。相应的,说明书和附图应被视为说明的意思而非限制的意思。
由上所述,应当注意到本申请特定的实施例在这里以示例为目的被描述,但是在不背离本申请范围的情况下可以做不同的修改。相应地,本申请除了后附的权利要求,并不被限制。
本领域技术人员在实施本申请时可以通过对于附图、公开的内容和权利要求的研究,了解并进行对于公开的实施例的其他改变。在权利要求中,词语“包括”并不排除其他组件或步骤,并且不定冠词“一个”并不排除多个。即使特定的特征记载在不同的从属权利要求中,本申请也涉及具有共同的这些特征的实施例。任何在权利要求中的附图标记不应当被解释为限制范围。
不同实施例的特征和方面可以被整合到另外的实施例中,并且本文件所示的实施例可以在没有所有示例或者描述的特征或者方面的情况下实施。本领域技术人员会注意到,虽然本系统和方法的特定的示例和实施例为了示例目的而被描述,在不背离本申请的精神和范围的情况下可以做出不同的修改。此外,一个实施例的特征可以被包含到另一个实施例中,即使这些特征并未在本文件中在一个单一的实施例中被一起描述。相应地,本申请被所附的权利要求描述。

Claims (11)

1.一种时间数字转换器,包括检测单元、数字控制电路:
所述检测单元包括:
相位检测电路,待检测的第一时钟信号、第二时钟信号分别连接至相位检测电路的同一输入端,参考信号连接至相位检测电路的另一输入端,其输出待检测的时钟信号与参考信号之间相位差对应的脉冲宽度;
滤波电路,其连接相位检测电路的输出端;
环形振荡电路,其连接滤波电路的输出端,输出所述脉冲宽度对应的振荡时钟信号;
所述数字控制电路提供参考信号,接收所述振荡时钟信号。
2.如权利要求1所述的时间数字转换器,其中所述参考信号的延迟时间可调。
3.如权利要求1所述的时间数字转换器,其中通过所述数字控制电路的延迟单元调整参考信号的延迟时间。
4.如权利要求1所述的时间数字转换器,其中所述相位检测电路采用D触发器。
5.如权利要求1所述的时间数字转换器,其中所述第一时钟信号、第二时钟信号分别通过一开关连接至相位检测电路的输入端。
6.如权利要求1所述的时间数字转换器,其中所述滤波电路包括反相器、PMOS晶体管及电容,所述反相器的输入端连接至相位检测电路的输出端,输出端连接PMOS晶体管的栅极,所述PMOS晶体管的源极连接电源端,所述电容的一极连接PMOS晶体管的漏极,另一极接地,PMOS晶体管的漏极输出至所述环形振荡电路的输入端。
7.如权利要求1所述的时间数字转换器,其中所述滤波电路包括电阻和电容,所述电阻一端连接相位检测电路的输出端,另一端连接所述电容的一极,并输出至环形振荡电路,电容的另一极接地。
8.如权利要求1所述的时间数字转换器,其中所述环形振荡电路包括若干个串联的反相器。
9.如权利要求1所述的时间数字转换器,其中所述时间数字转换器包括多个检测单元,所述数字控制电路调节所述多个检测单元连接的参考信号。
10.一种相位差的检测方法,包括:
第一时钟检测信号与参考信号输入至相位检测电路,依次通过滤波电路、环形振荡电路,输出第一时钟信号与参考信号之间的相位差对应的第一振荡时钟信号;
第二时钟检测信号与参考信号输入至相位检测电路,依次通过滤波电路、环形振荡电路,输出第二时钟信号与参考信号之间的相位差对应的第二振荡时钟信号;
第一振荡时钟信号与第二振荡时钟信号之间的相位差为第一时钟信号与第二时钟信号之间的相位差。
11.如权利要求10所述的相位差检测方法,其中包括:调整参考信号的延迟时间,分别得出环形振荡电路的输出频率随参考信号延迟时间变化关系,取振荡频率相同时对应的参考信号的时间差为第一时钟信号与第二时钟信号的相位差。
CN201910219184.3A 2019-03-21 2019-03-21 一种时间数字转换器、相位差的检测方法 Active CN111722520B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201910219184.3A CN111722520B (zh) 2019-03-21 2019-03-21 一种时间数字转换器、相位差的检测方法
US16/807,803 US10826504B2 (en) 2019-03-21 2020-03-03 Time-to-digital converter and phase difference detection method

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910219184.3A CN111722520B (zh) 2019-03-21 2019-03-21 一种时间数字转换器、相位差的检测方法

Publications (2)

Publication Number Publication Date
CN111722520A true CN111722520A (zh) 2020-09-29
CN111722520B CN111722520B (zh) 2022-04-05

Family

ID=72514756

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910219184.3A Active CN111722520B (zh) 2019-03-21 2019-03-21 一种时间数字转换器、相位差的检测方法

Country Status (2)

Country Link
US (1) US10826504B2 (zh)
CN (1) CN111722520B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116015284A (zh) * 2022-12-31 2023-04-25 成都电科星拓科技有限公司 一种基于参考时钟周期获得tdc延迟步进的方法及装置

Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7570182B2 (en) * 2006-09-15 2009-08-04 Texas Instruments Incorporated Adaptive spectral noise shaping to improve time to digital converter quantization resolution using dithering
CN101958710A (zh) * 2009-07-13 2011-01-26 瑞萨电子株式会社 锁相环电路和通信装置
CN104506190A (zh) * 2014-12-18 2015-04-08 华为技术有限公司 数字小数分频锁相环控制方法及锁相环
US9209820B2 (en) * 2013-12-26 2015-12-08 Intel Corporation Apparatus for symmetric and linear time-to-digital converter (TDC)
CN108604980A (zh) * 2016-03-11 2018-09-28 英特尔Ip公司 用于补偿相位波动的装置和方法

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6515526B2 (en) * 1999-04-26 2003-02-04 Ando Electric Co., Ltd. Phase fluctuation generation
US6628112B2 (en) * 2001-06-28 2003-09-30 Conexant Systems, Inc. System and method for detecting phase offset in a phase-locked loop
US8330509B2 (en) * 2010-04-12 2012-12-11 Intel Mobile Communications GmbH Suppression of low-frequency noise from phase detector in phase control loop
US8559582B2 (en) * 2010-09-13 2013-10-15 Altera Corporation Techniques for varying a periodic signal based on changes in a data rate
JP6644204B2 (ja) * 2017-10-17 2020-02-12 三菱電機株式会社 信号源
KR102534241B1 (ko) * 2018-11-05 2023-05-22 에스케이하이닉스 주식회사 위상 감지 회로, 이를 포함하는 클럭 생성 회로 및 반도체 장치

Patent Citations (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7570182B2 (en) * 2006-09-15 2009-08-04 Texas Instruments Incorporated Adaptive spectral noise shaping to improve time to digital converter quantization resolution using dithering
CN101958710A (zh) * 2009-07-13 2011-01-26 瑞萨电子株式会社 锁相环电路和通信装置
US9209820B2 (en) * 2013-12-26 2015-12-08 Intel Corporation Apparatus for symmetric and linear time-to-digital converter (TDC)
CN104506190A (zh) * 2014-12-18 2015-04-08 华为技术有限公司 数字小数分频锁相环控制方法及锁相环
CN108604980A (zh) * 2016-03-11 2018-09-28 英特尔Ip公司 用于补偿相位波动的装置和方法

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
张陆: "基于TDC的全数字锁相环研究与设计", 《中国优秀硕士学位论文全文数据库信息科技辑》 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN116015284A (zh) * 2022-12-31 2023-04-25 成都电科星拓科技有限公司 一种基于参考时钟周期获得tdc延迟步进的方法及装置
CN116015284B (zh) * 2022-12-31 2024-01-30 成都电科星拓科技有限公司 一种基于参考时钟周期获得tdc延迟步进的方法及装置

Also Published As

Publication number Publication date
US10826504B2 (en) 2020-11-03
US20200304128A1 (en) 2020-09-24
CN111722520B (zh) 2022-04-05

Similar Documents

Publication Publication Date Title
KR100486256B1 (ko) 듀티사이클 보정회로를 구비하는 반도체 메모리 장치 및상기 반도체 메모리 장치에서 클럭신호를 보간하는 회로
US7592847B2 (en) Phase frequency detector and phase-locked loop
JP5561010B2 (ja) 逐次比較型ad変換器及び逐次比較型ad変換器の動作クロック調整方法
US8884676B2 (en) Clock generator with duty cycle control and method
US8710882B2 (en) Calibration device and related method for phase difference between data and clock
US20050225351A1 (en) Method for detecting a power load of a power supply module according to duty cycle detection, and related device
CN110957998A (zh) 一种精确校正时钟信号占空比的电路
US11169564B2 (en) Timing circuit and timing method
JP2012114716A (ja) Tdc装置とtdcのキャリブレーション方法
CN111722520B (zh) 一种时间数字转换器、相位差的检测方法
US10753966B2 (en) Duty cycle estimation
CN105406868B (zh) 用于模/数转换的自适应计时
US20140118043A1 (en) Programmable duty cycle setter employing time to voltage domain referenced pulse creation
JP2018200666A (ja) 検出システム、センサ及びマイクロコンピュータ
US11275344B2 (en) Time to digital converter
CN116582131A (zh) 带增益调节和积分非线性校准的数字时间转换器电路结构
KR102485895B1 (ko) 시간-디지털 변환기 및 시간-디지털 변환기의 교정 방법
CN115913179A (zh) 一种占空比矫正电路及存储器件
US10656032B2 (en) Temperature sensor in an integrated circuit and method of calibrating the temperature sensor
US7924068B2 (en) Automatic adjustment circuit, and filter circuit
JPH0599756A (ja) 温度検出回路
WO2023033103A1 (ja) 逐次比較型a/dコンバータ
KR100640598B1 (ko) 듀티 보정회로
US20230387889A1 (en) Clock generator and electronic device including the same
US20060245130A1 (en) Delay circuit

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant