CN116582131A - 带增益调节和积分非线性校准的数字时间转换器电路结构 - Google Patents
带增益调节和积分非线性校准的数字时间转换器电路结构 Download PDFInfo
- Publication number
- CN116582131A CN116582131A CN202310558665.3A CN202310558665A CN116582131A CN 116582131 A CN116582131 A CN 116582131A CN 202310558665 A CN202310558665 A CN 202310558665A CN 116582131 A CN116582131 A CN 116582131A
- Authority
- CN
- China
- Prior art keywords
- digital
- clock signal
- integral
- inverter
- integral nonlinear
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000001514 detection method Methods 0.000 claims abstract description 15
- 239000003990 capacitor Substances 0.000 claims description 10
- 230000001934 delay Effects 0.000 claims description 4
- 238000005070 sampling Methods 0.000 claims description 4
- 230000003111 delayed effect Effects 0.000 claims description 3
- 238000003491 array Methods 0.000 abstract description 4
- 238000007493 shaping process Methods 0.000 abstract 1
- 238000000034 method Methods 0.000 description 5
- 230000000630 rising effect Effects 0.000 description 5
- 238000007599 discharging Methods 0.000 description 4
- 238000010586 diagram Methods 0.000 description 3
- 230000009286 beneficial effect Effects 0.000 description 2
- 208000028659 discharge Diseases 0.000 description 2
- 230000007423 decrease Effects 0.000 description 1
- 230000010363 phase shift Effects 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/66—Digital/analogue converters
- H03M1/82—Digital/analogue converters with intermediate conversion to time interval
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03G—CONTROL OF AMPLIFICATION
- H03G3/00—Gain control in amplifiers or frequency changers
- H03G3/20—Automatic control
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M1/00—Analogue/digital conversion; Digital/analogue conversion
- H03M1/10—Calibration or testing
- H03M1/1009—Calibration
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Analogue/Digital Conversion (AREA)
Abstract
本发明公开了一种带增益调节和积分非线性校准的数字时间转换器电路结构,包括第一D触发器、第二D触发器,由第一反相器阵列和第二反相器阵列组成的相位插值器,后级反相器、异或门、积分非线性检测模块和积分非线性校准模块。本发明中输入时钟CKgain的频率大小决定了数字时间转换器的增益大小。相位插值器通过数字控制字X和Y分别控制两组反相器阵列的选通数目,从而改变输出相位,并由后级反相器进行整形。本发明中的积分非线性检测模块和积分非线性校准模块通过调节两组反相器阵列的数字控制字X和Y实现对数字时间转换器积分非线性的校准。
Description
技术领域
本发明涉及半导体集成电路领域,具体涉及带增益调节和积分非线性校准的数字时间转换器电路结构。
背景技术
在许多系统中,时间延迟或相移功能至关重要。在这样的系统中,数字时间转换器(DTC)用于实现基于数字输入代码对输入时钟进行可编程时延。DTC最重要的两个场景是高速串口中的时钟数据恢复电路(CDR)和锁相环(PLL)。CDR属于DTC的经典应用场景。当高速串口的接收机收到发射机发过来的一串“0”和“1”之后,它需要知道在什么时间点对这串电平进行采样。最好的情况是等符号码稳定之后再采样,所以它需要DTC去控制时钟的延时,从而灵活的控制采样时间。在PLL中则是最近一些年才发展出来的用法,以实现小数锁相环的功能。在所有基于DTC的应用中,良好性能的DTC对整个系统的性能至关重要。例如,在全数字锁相环中,DTC的非线性导致了高杂散。
DTC最重要的指标是增益和线性度。增益指DTC最大的可控延时是多少。DTC的线性度包含积分非线性(INL)和微分非线性(DNL)。线性度衡量DTC产生的延时是否随数字控制信号线性变化。因此,如何在保持高性能的同时实现可变延迟是DTC最需解决的问题。
延迟线DTC使用延迟阶段链来实现可变时间延迟。尽管它很简单,这种方法存在有限的分辨率和高功耗,特别是当需要广泛的动态范围时。另一种实现DTC的方式是通过控制电容器组的值来实现不同的延迟。这种方法仍然存在动态范围和功耗之间的权衡。此外,电容器之间的不适配增加了DTC的非线性。通用的校准非线性的方法是最小均方(LMS)校准方法,然而这种校准只能在环路内部完成,且校准速度会缓慢至百微秒甚至毫秒量级。
除此之外,大部分结构并没有关注DTC的增益可调。但是由于DTC的满量程并不一定在工艺偏差以及温度变化下一直保持不变,故DTC需要进行增益校准,即改变输入控制码字与DTC延时量的对应关系。
发明内容
发明目的:本发明针对现有技术存在的无法调节增益、积分非线性差等问题,提供了一种变增益调节和积分非线性校准的数字时间转换器电路。相较于传统数字时间转换器电路,本发明具有增益可调的优势和更高的线性度。
技术方案:为实现上述发明目的,本发明的一种带增益调节和积分非线性校准的数字时间转换器电路结构采用如下技术方案:
带增益调节和积分非线性校准的数字时间转换器电路结构,所述电路结构包括第一D触发器、第二D触发器、第一反相器阵列、第二反相器阵列、电容C1、后级反相器、异或门、积分非线性检测模块、积分非线性校准模块和控制字A和B产生模块,所述电路结构基于控制字A和B产生不同程度的延迟。
优选的,
所述第一D触发器的输入端接时钟信号CKin,所述第一D触发器的时钟控制端接时钟信号CKgain,产生时钟信号CK1;
所述第二D触发器的输入端接时钟信号CK1,所述第二D触发器的时钟控制端接时钟信号CKgain,产生时钟信号CK2;
所述第一反相器阵列的输入端为时钟信号CK1,由数字控制字X控制;
所述第二反相器阵列的输入端为时钟信号CK2,由数字控制字Y控制;
所述第一反相器阵列和所述第二反相器阵列的输出端短接后连接于电容C1,所述电容C1连接后级反相器的输入端,所述后级反相器的输出端输出延时后的信号CKout;
所述异或门的第一输入端接时钟信号CK1,其第二输入端接时钟信号CKout,所述异或门的输出端连接所述所述积分非线性检测模块;
所述积分非线性检测模块的输出端连接于所述积分非线性校准模块,所述控制字A和B产生模块生成控制字A和B并送入所述积分非线性校准模块,所述积分非线性校准模块调整控制字A和B产生新的控制字X和Y控制所述第一反相器阵列和所述第二反相器阵列。
优选的,所述异或门产生脉冲CKpulse,所述脉冲CKpulse的脉冲宽度代表了所述时钟信号CK1和所述时钟信号CKout的相位差,即数字时间转换器产生的延时Delay。
所述积分非线性检测模块的工作流程包括步骤一和二,其中:
步骤一:采样不同控制字A和B下的延时Delay;
步骤二:判断当前延时是否等于理想延时;
所述积分非线性校准模块工作流程包括步骤a和b,其中:
步骤a:拟合积分非线性情况下控制字A和B与延时的关系曲线;
步骤b:计算当前所需的新控制字X和Y。
优选的,所述第一反相器阵列和第二反相器阵列均包括N个并联的反相器,所述第一反相器阵列中反相器的选通数目由数字控制字X控制,所述第二反相器阵列中反相器的选通数目由数字Y控制。
有益效果:本发明与现有技术相比,其有益效果是:
1、只需改变输入时钟CKgain的周期T即可改变数字时间转换器的增益,实现增益可调。
2、通过控制字改变第一反相器阵列和第二反相器阵列中选通的反相器数目即可改变输出延迟,无需大的可调电容,降低面积的同时提高了线性度。
3、利用积分非线性检测模块和积分非线性校准模块,通过数字方式进一步提高线性度。
附图说明
图1为本发明的带增益调节和积分非线性校准的数字时间转换器电路结构示意图;
图2为本发明的两个D触发器的输出时钟时序示意图;
图3为本发明的不同选通的反相器数目下两组反相器阵列输出波形图;
图4为本发明的不同控制字下输出信号CKout波形图;
图5为本发明的积分非线性检测模块和积分非线性校准模块工作流程图。
具体实施方式
下面结合具体实施方式和附图对本发明技术方案进行详细说明。
如图1所示,本发明的一种带增益调节和积分非线性校准的数字时间转换器电路结构,一种带增益调节和积分非线性校准的数字时间转换器电路结构,基于数字控制字X和Y对输入信号CKin进行不同程度的延迟,包括第一D触发器、第二D触发器、第一反相器阵列、第二反相器阵列、电容C1、后级反相器、积分非线性检测模块、积分非线性校准模块和控制字A/B产生模块。
具体的说,当该电路开始工作时,其具体包括如下的工作过程:
所述第一D触发器输入端接时钟信号CKin,时钟控制端接时钟信号CKgain,产生时钟信号CK1。第一D触发器的输出时钟信号CK1与时钟信号CKgain上升沿同步。所述第二D触发器输入端接时钟信号CK1,时钟控制端接时钟信号CKgain,产生时钟信号CK2。第二D触发器的输出时钟信号CK2延迟了相比于时钟信号CK1延迟了一个CKgain的时钟周期T。也即,两个D触发器的输出时钟信号CK1和CK2之间的相位差等于一个时钟信号CKgain的周期T,如图2中的时序图所示。
第一反相器阵列和第二反相器阵列的输入分别接时钟信号CK1和CK2,输出直接短接在一起。在时钟信号CK1和CK2上升沿到来之前,第一反相器阵列和第二反相器阵列中选通的反相器的PMOS管导通,NMOS管关断,输出为高电平。接下来,时钟信号CK1的上升沿先到来,第一反相器阵列中选通的反相器的NMOS管导通,开始对输出节点的电容放电,输出电平逐渐减小,放电的速度由第一反相器阵列中选通的反相器数目决定。一直到时钟信号CK2的上升沿到来,第二反相器阵列中选通的反相器的NMOS管也导通,一起对输出节点的电容放电,直到输出电平变为低电平。同理,在时钟信号CK1和CK2下降沿到来之前,第一反相器阵列和第二反相器阵列中选通的反相器的NMOS管导通,PMOS管关断,输出保持低电平。接下来,时钟信号CK1的下降沿先到来,第一反相器阵列中选通的反相器的PMOS管导通,开始对输出节点的电容充电,输出电平逐渐增大,充电的速度由第一反相器阵列中选通的反相器数目决定。一直到时钟信号CK2的下降沿到来,第二反相器阵列中选通的反相器的PMOS管也导通,一起对输出节点的电容充电,直到输出电平变为高电平。最终得到的输出电压波形可以使用分段直线来近似。
改变两组反相器阵列中选通的反相器数目即可改变输出相位。当第一反相器阵列选通的反相器数目多,则在第一个放电阶段放掉的电荷多,最终的输出波形相位靠前;当第一反相器阵列选通的反相器数目少,则在第一个放电阶段放掉的电荷少,最终的输出波形相位靠后。下降沿充电的情况与上升沿放电相似。最终得到的不同输出波形如图3所示。
后级反相器对由第一反相器阵列和第二反相器阵列构成的相位插值器的输出进行整形,输出信号CKout的波形如图4所示。相位插值器输出相位的最大调节范围等于两个输入时钟CK1和CK2的相位差,即数字时间转换器的增益大小为输入时钟CKgain的周期T。改变输入时钟CKgain的周期T即可改变数字时间转换器的增益。
所述第一反相器阵列和第二反相器阵列均包括N个并联的反相器,两组反相器阵列中反相器的选通数目在未进行积分非线性校准情况下分别由数字控制字A和B控制。在已知数字时间转换器的增益的情况下,如数字时间转换器不存在积分非线性,可以得到理想延时Delay_ideal=k×(A/B)。然而实际电路中可能存在积分非线性,因此利用所述异或门、所述积分非线性检测模块和所述积分非线性校准模块对可能存在的积分非线性进行校准,使得新产生的控制字X/Y与实际延时之间不存在积分非线性,即Delay_real=k×(X/Y)。
所述异或门将输出信号CKout与输入时钟CK1异或,产生脉冲CKpulse,CKpulse的脉冲宽度代表了时钟信号CK1和时钟信号CKout的相位差,即数字时间转换器产生的实际延时Delay_real。所述积分非线性检测模块的工作流程包括:步骤一:采样不同控制字A/B下的延时Delay_real;步骤二:判断当前延时Delay_real是否等于理想延时Delay_ideal。如是,则电路不存在积分非线性,所述积分非线性校准模块输出新的控制字X/Y=A/B。如否,则所述积分非线性校准模块工作流程包括:步骤一:拟合积分非线性情况下控制字A/B与延时的关系曲线Delay_real=f(A/B);步骤二:计算当前所需的新控制字X/Y,X/Y=k-1×Delay_real=k-1×f(A/B)。具体工作流程如图5所示。
如上所述,尽管参照特定的优选实施例已经表示和表述了本发明,但其不得解释为对本发明自身的限制。在不脱离所附权利要求定义的本发明的精神和范围前提下,可对其在形式上和细节上做出各种变化。
Claims (4)
1.带增益调节和积分非线性校准的数字时间转换器电路结构,其特征在于:所述电路结构包括第一D触发器、第二D触发器、第一反相器阵列、第二反相器阵列、电容C1、后级反相器、异或门、积分非线性检测模块、积分非线性校准模块和控制字A、B产生模块,所述电路结构基于控制字A和B产生不同程度的延迟。
2.根据权利要求1所述的带增益调节和积分非线性校准的数字时间转换器电路结构,其特征在于:
所述第一D触发器的输入端接时钟信号CKin,所述第一D触发器的时钟控制端接时钟信号CKgain,产生时钟信号CK1;
所述第二D触发器的输入端接时钟信号CK1,所述第二D触发器的时钟控制端接时钟信号CKgain,产生时钟信号CK2;
所述第一反相器阵列的输入端为时钟信号CK1,由数字控制字X控制;
所述第二反相器阵列的输入端为时钟信号CK2,由数字控制字Y控制;
所述第一反相器阵列和所述第二反相器阵列的输出端短接后连接于电容C1,所述电容C1连接后级反相器的输入端,所述后级反相器的输出端输出延时后的信号CKout;
所述异或门的第一输入端接时钟信号CK1,其第二输入端接时钟信号CKout,所述异或门的输出端连接所述所述积分非线性检测模块;
所述积分非线性检测模块的输出端连接于所述积分非线性校准模块,所述控制字A、B产生模块生成控制字A和B并送入所述积分非线性校准模块,所述积分非线性校准模块调整控制字A和B产生新的控制字X和Y控制所述第一反相器阵列和所述第二反相器阵列。
3.根据权利要求2所述的带增益调节和积分非线性校准的数字时间转换器电路结构,其特征在于:所述异或门产生脉冲CKpulse,所述脉冲CKpulse的脉冲宽度代表了所述时钟信号CK1和所述时钟信号CKout的相位差,即数字时间转换器产生的延时Delay。
所述积分非线性检测模块的工作流程包括步骤一和二,其中:
步骤一:采样不同控制字A和B下的延时Delay;
步骤二:判断当前延时是否等于理想延时;
所述积分非线性校准模块工作流程包括步骤a和b,其中:
步骤a:拟合积分非线性情况下控制字A和B与延时的关系曲线;
步骤b:计算当前所需的新控制字X和Y。
4.根据权利要求3所述的带增益调节和积分非线性校准的数字时间转换器电路结构,其特征在于:所述第一反相器阵列和第二反相器阵列均包括N个并联的反相器,所述第一反相器阵列中反相器的选通数目由数字控制字X控制,所述第二反相器阵列中反相器的选通数目由数字Y控制。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310558665.3A CN116582131A (zh) | 2023-05-18 | 2023-05-18 | 带增益调节和积分非线性校准的数字时间转换器电路结构 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202310558665.3A CN116582131A (zh) | 2023-05-18 | 2023-05-18 | 带增益调节和积分非线性校准的数字时间转换器电路结构 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN116582131A true CN116582131A (zh) | 2023-08-11 |
Family
ID=87535465
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202310558665.3A Pending CN116582131A (zh) | 2023-05-18 | 2023-05-18 | 带增益调节和积分非线性校准的数字时间转换器电路结构 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN116582131A (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117767948A (zh) * | 2024-02-22 | 2024-03-26 | 成都电科星拓科技有限公司 | 相位插值器非线性响应校正方法 |
-
2023
- 2023-05-18 CN CN202310558665.3A patent/CN116582131A/zh active Pending
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN117767948A (zh) * | 2024-02-22 | 2024-03-26 | 成都电科星拓科技有限公司 | 相位插值器非线性响应校正方法 |
CN117767948B (zh) * | 2024-02-22 | 2024-04-26 | 成都电科星拓科技有限公司 | 相位插值器非线性响应校正方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US10181844B1 (en) | Clock duty cycle calibration and frequency multiplier circuit | |
CN110957998B (zh) | 一种精确校正时钟信号占空比的电路 | |
US7592847B2 (en) | Phase frequency detector and phase-locked loop | |
US9897976B2 (en) | Fractional divider using a calibrated digital-to-time converter | |
US8634509B2 (en) | Synchronized clock phase interpolator | |
WO2019164626A2 (en) | Clock screening with programmable counter-based clock interface and time-to-digital converter with high resolution and wide range operation | |
CN108199699B (zh) | 一种占空比稳定和低抖动时钟电路 | |
US10530376B2 (en) | Phase interpolation and rotation apparatus and method | |
CN104753499A (zh) | 占空比校准电路 | |
US8258830B2 (en) | Methods for calibrating gated oscillator and oscillator circuit utilizing the same | |
CN103684438A (zh) | 延迟锁相环 | |
CN105656475B (zh) | 分数除法电路及相关的校正方法 | |
CN103427798B (zh) | 一种多相位时钟产生电路 | |
CN116582131A (zh) | 带增益调节和积分非线性校准的数字时间转换器电路结构 | |
CN117097330A (zh) | 延迟自校准电路、直接数字频率合成器及延迟自校准方法 | |
WO2007084876A2 (en) | Systems and methods for reducing static phase error | |
CN110768647A (zh) | 一种基于边沿控制的降低脉冲信号抖动方法及系统 | |
CN109905128B (zh) | 一种自适应的高速sar-adc转换时间完全利用电路及方法 | |
US20200412351A1 (en) | Systems and Methods for Generating a Controllable-Width Pulse Signal | |
KR19990088276A (ko) | 인터리브위상검출기를이용한1000mb위상피커클럭복구구조 | |
CN114157275B (zh) | 宽范围低抖动高精度时钟信号占比稳定器电路及调节方法 | |
CN113162586B (zh) | 一种时钟占空比修调方法及系统 | |
CN112383291B (zh) | 数字可控延迟链 | |
KR102451264B1 (ko) | 델타 시그마 디더링 셀 기반 완전 디지털 멀티플라잉 지연 고정 루프회로 | |
CN109283832B (zh) | 一种低功耗的时间数字转换器及其phv补偿方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination |