CN111681612B - 数据驱动电路和显示面板 - Google Patents

数据驱动电路和显示面板 Download PDF

Info

Publication number
CN111681612B
CN111681612B CN202010589719.9A CN202010589719A CN111681612B CN 111681612 B CN111681612 B CN 111681612B CN 202010589719 A CN202010589719 A CN 202010589719A CN 111681612 B CN111681612 B CN 111681612B
Authority
CN
China
Prior art keywords
data
data lines
division multiplexing
group
potential
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010589719.9A
Other languages
English (en)
Other versions
CN111681612A (zh
Inventor
陶健
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Wuhan China Star Optoelectronics Technology Co Ltd
Original Assignee
Wuhan China Star Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Wuhan China Star Optoelectronics Technology Co Ltd filed Critical Wuhan China Star Optoelectronics Technology Co Ltd
Priority to CN202010589719.9A priority Critical patent/CN111681612B/zh
Priority to PCT/CN2020/103179 priority patent/WO2021258463A1/zh
Publication of CN111681612A publication Critical patent/CN111681612A/zh
Application granted granted Critical
Publication of CN111681612B publication Critical patent/CN111681612B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3275Details of drivers for data electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请提供一种数据驱动电路和显示面板,数据驱动电路包括分时复用信号输入模块、多个开关模块和电位控制模块,其中,分时复用信号输入模块包括至少两个分时复用信号输入端,用于交替输入向不同的控制点输入分时复用信号,每个控制点对应控制一组数据线,每组数据线包括多条数据线;每个开关模块的输出端接入一条数据线,同组数据线对应的开关模块的第一输入端均连接于同一控制点,开关模块用于在控制点电位和第一数据信号的控制下,向对应的数据线输入第二数据信号;电位控制模块对应至少一组数据线设置,用于对控制点的电位进行两次拉高,因此使得开关模块打开更加充分,数据线对应像素充电率得到提升。

Description

数据驱动电路和显示面板
技术领域
本申请涉及显示技术领域,尤其涉及一种数据驱动电路和显示面板。
背景技术
随着显示技术的迅速发展,人们对显示面板的分辨率要求越来越高,因此显示面板中的数据线较多,所需要的源驱动器也越多,为减少源驱动器的数量,通常采用分时复用的方式来实现对每列数据线的充电。现有的分时复用数据驱动电路结构如图1所示,包括分时复用信号输入模块10和多个开关模块20,显示面板中数据线分为两组,第一组数据线包括从左至右第1条数据线D1、第3条数据线D3、...、第2n-1条数据线D(2n-1),第二组数据线包括从左至右第2条数据线D2、第4条数据线D4、...、第2n条数据线D(2n),为方便表示,图1中仅示出了D1至D4,其中D1至D4对应的开关模块20中依次包括晶体管T1、T2、T3和T4,且T1和T3的栅极连接于Q点,T2和T4的栅极连接于P点。分时复用信号输入模块10中第一分时复用输入端11用于向Q点输入控制第一组数据线的第一分时复用信号MUX1,第二分时复用输入端12用于向P点输入控制第二组数据线的第二分时复用信号MUX2,第一分时复用信号MUX1和第二分时复用信号MUX2交替输入。如图2所示,当第一分时复用信号MUX1为高电位时,T1和T3打开,Data1和Data2给D1和D3输入信号,D1和D3的输出信号分别为Data1’和Data2’,之后第一分时复用信号MUX1为低电位,T1和T3关闭,第二分时复用信号MUX2由低电位转为高点位,此时T2和T4打开,Data1和Data2给D2和D4输入信号,D2和D4的输出信号分别为Data1’和Data2’。
然而,开关模块20中晶体管多采用NMOS晶体管,NMOS晶体管的RC loading会造成输出给数据线的数据信号的延迟,如图3和图4所示,使得输出的Data1’信号的上升沿的时间较长,进而压缩对应的数据线的充电时间,使得数据线对应的像素充电不足。
因此,现有的显示面板存在像素充电不足的技术问题,需要改进。
发明内容
本申请实施例提供一种数据驱动电路和显示面板,用以缓解现有的显示面板中像素充电不足的技术问题。
本申请提供一种数据驱动电路,包括:
分时复用信号输入模块,包括至少两个分时复用信号输入端,用于交替向不同的控制点输入分时复用信号,每个控制点对应控制一组数据线,每组数据线包括多条数据线;
多个开关模块,每个开关模块的输出端接入一条数据线,同组数据线对应的开关模块的第一输入端均连接于同一控制点,所述开关模块用于在对应的控制点电位和第一数据信号的控制下,向连接的数据线输出第二数据信号;
电位控制模块,对应至少一组数据线设置,且所述电位控制模块的第一输入端与本组数据线对应的第一分时复用信号输入端连接,所述电位控制模块的输出端与本组数据线对应的控制点连接,所述电位控制模块用于在第一驱动阶段,在所述第一分时复用信号输入端输入的第一分时复用信号的控制下,将对应控制点的电位拉高至第一高电位,在第二驱动阶段,在所述第一分时复用信号和所述第一数据信号的控制下,将对应控制点的电位由所述第一高电位拉高至第二高电位。
在本申请的数据驱动电路中,所述电位控制模块的第二输入端与下组数据线对应的第二分时复用信号输入端连接,所述电位控制模块还用于,在第三驱动阶段,在所述第一分时复用信号和所述第二分时复用信号输入端输入的第二分时复用信号的控制下,将所述控制点的电位拉低。
在本申请的数据驱动电路中,所述开关模块包括第一晶体管,所述第一晶体管的栅极与本组数据线对应的第一分时复用信号输入端连接于控制点,所述第一晶体管的第一电极接入第一数据信号,所述第一晶体管的第二电极与数据线连接。
在本申请的数据驱动电路中,所述电位控制模块包括第二晶体管和第三晶体管,所述第二晶体管的栅极和第一电极、以及第三晶体管的第一电极均接入所述第一分时复用信号,所述第二晶体管的第二电极和所述第三晶体管的第二电极均与所述第一晶体管的栅极连接于控制点,所述第三晶体管的栅极接入所述第二分时复用信号。
在本申请的数据驱动电路中,所述第一晶体管为NMOS晶体管。
在本申请的数据驱动电路中,各组数据线包括的数据线数量相等。
在本申请的数据驱动电路中,每组数据线包括多条间隔设置的数据线,且各数据线之间间隔的数据线数量相等。
在本申请的数据驱动电路中,各组数据线中第i条数据线对应的开关模块的第二输入端均接入相同的第一数据信号。
在本申请的数据驱动电路中,各组数据线的开关模块和分时复用信号输出端之间均设置有电位控制模块。
本申请还提供一种显示面板,包括多列数据线和数据驱动电路,所述数据驱动电路为上述任一项所述的数据驱动电路。
有益效果:本申请提供一种数据驱动电路和显示面板,数据驱动电路包括分时复用信号输入模块、多个开关模块和电位控制模块;分时复用信号输入模块包括至少两个分时复用信号输入端,用于交替向不同的控制点输入分时复用信号,每个控制点对应控制一组数据线,每组数据线包括多条数据线;每个开关模块的输出端接入一条数据线,同组数据线对应的开关模块的第一输入端均连接于同一控制点,所述开关模块用于在对应的控制点电位和第一数据信号的控制下,向连接的数据线输出第二数据信号;电位控制模块对应至少一组数据线设置,且所述电位控制模块的第一输入端与本组数据线对应的第一分时复用信号输入端连接,所述电位控制模块的输出端与本组数据线对应的控制点连接,所述电位控制模块用于在第一驱动阶段,在所述第一分时复用信号输入端输入的第一分时复用信号的控制下,将对应控制点的电位拉高至第一高电位,在第二驱动阶段,在所述第一分时复用信号和所述第一数据信号的控制下,将对应控制点的电位由所述第一高电位拉高至第二高电位。本申请通过在分时复用信号输入模块和开关模块之间设置电位控制模块,对控制点的电位进行两次拉高,可以使得开关模块打开更加充分,输入给数据线的第二数据信号上升沿时间缩短,数据线对应像素充电率得到提升。
附图说明
下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。
图1为现有技术中数据驱动电路的结构示意图。
图2为现有技术的数据驱动电路中各信号的时序图。
图3为现有技术的数据驱动电路中各信号的仿真图。
图4为图3中Data1’信号的放大示意图。
图5为本申请实施例提供的数据驱动电路的结构示意图。
图6为本申请实施例提供的数据驱动电路中各信号的时序图。
图7为本申请实施例提供的数据驱动电路中各信号的仿真图。
图8为图7中Data1’信号的放大示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在本申请的描述中,需要理解的是,术语“中心”、“纵向”、“横向”、“长度”、“宽度”、“厚度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”、“顶”、“底”、“内”、“外”、“顺时针”、“逆时针”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。
在本申请的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接或可以相互通讯;可以是直接相连,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系。对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
在本申请中,除非另有明确的规定和限定,第一特征在第二特征之“上”或之“下”可以包括第一和第二特征直接接触,也可以包括第一和第二特征不是直接接触而是通过它们之间的另外的特征接触。而且,第一特征在第二特征“之上”、“上方”和“上面”包括第一特征在第二特征正上方和斜上方,或仅仅表示第一特征水平高度高于第二特征。第一特征在第二特征“之下”、“下方”和“下面”包括第一特征在第二特征正下方和斜下方,或仅仅表示第一特征水平高度小于第二特征。
下文的公开提供了许多不同的实施方式或例子用来实现本申请的不同结构。为了简化本申请的公开,下文中对特定例子的部件和设置进行描述。当然,它们仅仅为示例,并且目的不在于限制本申请。此外,本申请可以在不同例子中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。此外,本申请提供了的各种特定的工艺和材料的例子,但是本领域普通技术人员可以意识到其他工艺的应用和/或其他材料的使用。
本申请实施例提供一种显示面板,用以缓解现有的显示面板中像素充电不足的技术问题。
如图5所示,本申请提供一种数据驱动电路,包括分时复用信号输入模块100、多个开关模块200和电位控制模块300;
分时复用信号输入模块100包括至少两个分时复用信号输入端,用于交替向不同的控制点输入分时复用信号,每个控制点对应控制一组数据线,每组数据线包括多条数据线;
每个开关模块200的输出端接入一条数据线,同组数据线对应的开关模块的第一输入端均连接于同一控制点,开关模块200用于在对应的控制点电位和第一数据信号的控制下,向连接的数据线输出第二数据信号;
电位控制模块300对应至少一组数据线设置,且电位控制模块300的第一输入端与本组数据线对应的第一分时复用信号输入端连接,电位控制模块300的输出端与本组数据线对应的控制点连接,电位控制模块300用于在第一驱动阶段,在第一分时复用信号输入端输入的第一分时复用信号的控制下,将对应控制点的电位拉高至第一高电位,在第二驱动阶段,在第一分时复用信号和第一数据信号的控制下,将对应控制点的电位由第一高电位拉高至第二高电位。
在显示面板中包括多列子像素,每列子像素连接一条数据线,通过数据线写入的数据信号进行驱动发光。为减少驱动芯片的数量,通常采用分时复用的方式,将显示面板中数据线分为至少两组,每组数据线包括多条数据线,且各组数据线包括的数据线数量相等,每组数据线由对应的分时复用信号控制写入数据信号的时间,各组数据线中第i条数据线均由一个驱动芯片控制输入数据信号。
在图5中,以分时复用信号输入模块100包括两个分时复用信号输入端,且电位控制模块300对应两组数据线设置为例,对各模块的工作原理进行说明。
显示面板中每组数据线中均包括多条数据线,每组数据线包括多条间隔设置的数据线,且各数据线之间间隔的数据线数量相等,当显示面板中所有数据线包括两组数据线时,第一组数据线包括从左至右第1条数据线D1、第3条数据线D3、...、第2n-1条数据线D(2n-1),第二组数据线包括从左至右第2条数据线D2、第4条数据线D4、...、第2n条数据线D(2n),为方便表示,图3中仅示出了D1至D4。
分时复用信号输入模块100包括第一分时复用信号输入端101和第二分时复用信号输入端102,第一分时复用信号输入端101用于向第一组数据线对应的控制点输入第一分时复用信号MUX1,第二分时复用信号输入端102用于向第二组数据线对应的控制点输入第二分时复用信号MUX2,第一分时复用信号MUX1用于控制第一组数据线中数据信号的输出,第二分时复用信号MUX2用于控制第二组数据线中数据信号的输出,分时复用信号输入模块100通过控制第一分时复用信号MUX1和第二分时复用信号MUX2交替输入至不同的控制点,进而控制第一组数据线中各条数据线和第一组数据线中各条数据线交替向对应列的子像素中写入数据信号。
每个开关模块200的输出端接入一条数据线,同组数据线对应的开关模块200的第一输入端均连接于同一控制点,开关模块200用于在对应的控制点电位和第一数据信号的控制下,向对应的数据线输入第二数据信号。在图5中,第一组数据线对应的开关模块200的第一输入端均连接于Q点,第二组数据线对应的开关模块200的第一输入端均连接于P点,其中,Q点为第一组数据线对应的控制点,P点为第二组数据线对应的控制点。
第一组数据线对应的开关模块200用于在Q点电位和第一输入数据信号Data1的控制下,向对应的数据线D1、D3、...、D(2n-1)写入第一输出数据信号Data1’,第二组数据线对应的开关模块200用于在P点电位和第二输入数据信号Data2的控制下,向对应的数据线D2、D4、...、D(2n)写入第二输出数据信号Data2’,其中,第一输入数据信号Data1为第一组数据线对应的第一数据信号,第一输出数据信号Data1’为第一组数据线对应的第二数据信号,第二输入数据信号Data2为第二组数据线对应的第一数据信号,第二输出数据信号Data2’为第二组数据线对应的第二数据信号。
各组数据线中第i条数据线对应的开关模块200的第二输入端均接入相同的第一数据信号。在图5中,D1和D2分别为第一组数据线中第1条数据线和第二组数据线中第1条数据线,两者对应的开关模块200的第二输入端均接入第一输入数据信号Data1,D3和D4分别为第一组数据线中第2条数据线和第二组数据线中第2条数据线,两者对应的开关模块200的第二输入端均接入第二输入数据信号Data2。
电位控制模块300对应至少一组数据线设置,即可仅在一组数据线对应的分时复用信号输入端和开关模块200之间设置一个电位控制模块300,也可以在每组数据线对应的分时复用信号输入端和开关模块200之间均设置一个电位控制模块300。本实施例中第一组数据线对应的第一分时复用信号输入端101和开关模块100之间设置有一个电位控制模块300,第二组数据线对应的第二分时复用信号输入端102和开关模块100之间也设置有一个电位控制模块300。
此外,电位控制模块300的第二输入端与下组数据线对应的第二分时复用信号输入端102连接,电位控制模块300还用于,在第三驱动阶段,在第一分时复用信号MUX1和第二分时复用信号输入端102输入的第二分时复用信号MUX2的控制下,将控制点的电位拉低。
以第一组数据线对应的电位控制模块300为例,该电位控制模块300的输出端与第一组数据线对应控制点连接,也即与Q点连接,电位控制模块300的第一输入端与对应的第一分时复用信号输入端101连接,电位控制模块300的第二输入端与下组数据线对应的第二分时复用信号输入端102连接,该电位控制模块300用于在第一驱动阶段,在第一分时复用信号输入端101输入的第一分时复用信号MUX1的控制下,将Q点的电位拉高至第一高电位,在第二驱动阶段,在第一分时复用信号MUX1和第一数据信号Data1的控制下,将Q点的电位由第一高电位拉高至第二高电位,在第三驱动阶段,在第一分时复用信号MUX1和第二分时复用信号输入端102输入的第二分时复用信号MUX2的控制下,将Q点的电位拉低。同样地,第二组数据线对应的电位控制模块300工作原理也相同,在此不再赘述。
在本实施例中,第一分时复用信号MUX1和第二分时复用信号MUX2交替输入,因此第一组数据线和第二组数据线也交替写入第二数据信号,当第一组数据线为本组数据线时,第二组数据线为下组数据线,当第二组数据线为本组数据线时,第一组数据线为下组数据线。依次类推,当数据线组数多于两组时,以当前分时复用信号工作阶段结束后,下一时刻输入的分时复用信号所对应的数据线为下组数据线。
需要说明的是,第一组数据线对应的电位控制模块300和第二组数据线对应的电位控制模块300工作时间不重叠,两者的工作时间交替进行。
具体地,开关模块200包括第一晶体管,第一晶体管的栅极与本组数据线对应的分时复用信号输入端连接于控制点,第一晶体管的第一电极接入第一数据信号,第一晶体管的第二电极与数据线连接。电位控制模块300包括第二晶体管和第三晶体管,第二晶体管的栅极和第一电极、以及第三晶体管的第一电极均接入第一分时复用信号,第二晶体管的第二电极和第三晶体管的第二电极均与第一晶体管的栅极连接于控制点,第三晶体管的栅极接入其他组数据线对应的第二分时复用信号。
在一种实施例中,第一晶体管为NMOS晶体管,NMOS工艺相较于CMOS工艺要少2张到3张光罩,因此制造工艺简单,在高分辨率的显示面板中广泛应用。
如图5所示,数据驱动电路中包括晶体管T1、T2、T3、T4、T-mux1、T-mux1’、T-mux2、T-mux2’,其中T1和T3为第一组数据线对应的开关模块200中的第一晶体管,T2和T4为第二组数据线对应的开关模块200中的第一晶体管,T-mux1和T-mux1’分别为第一组数据线对应的电位控制模块300中的第二晶体管和第三晶体管,T-mux2和T-mux2’分别为第二组数据线对应的电位控制模块300中的第二晶体管和第三晶体管。
如图6所示,为数据驱动电路中各信号的时序图,此外,Gate1和Gate2分别为显示面板中第一行子像素和第二行子像素对应的像素驱动电路中栅极驱动信号,分别控制第一行子像素和第二行子像素的打开。
当Gate1为高电位时,第一行子像素被打开,第一分时复用信号MUX1和第二分时复用信号MUX2交替打开,控制第一组数据线和第二组数据线交替向第一行子像素写入数据信号,当Gate2为高电位时,第二行子像素被打开,第一分时复用信号MUX1和第二分时复用信号MUX2交替打开,控制第一组数据线和第二组数据线交替向第二行子像素写入数据信号,每行子像素对应的写入阶段均包括第一阶段t1、第二阶段t2、第三阶段t3和第四阶段t4,其中Gate1为高电位时的第一阶段t1、第二阶段t2和第三阶段t3分别为第一组数据线对应的第一驱动阶段、第二驱动阶段和第三驱动阶段,Gate1为高电位时的第三阶段t3、第四阶段t4为第二组数据线对应的第一驱动阶段和第二驱动阶段,Gate2为高电位时的第一阶段t1为第二组数据线对应的第三驱动阶段。
在第一阶段t1,第一分时复用信号MUX1为高电位,第二分时复用信号MUX2为低电位,T-mux1打开,T-mux1’关断,第一分时复用信号MUX1的高电位输入至晶体管T1和T3的栅极,将Q点的电位拉高至第一高电位。
在第二阶段t2,第一分时复用信号MUX1和第二分时复用信号MUX2均为低电位,由于分时复用控制模块300中T-mux1和T-mux1’的存在,这些晶体管与T1的栅极的正对电容较大,因此这个电容会保持T1和T3的栅极电位为第一高电位,即Q点保持第一高电位,同时,第一输入数据信号Data1为高电位,基于悬浮电容的自举效应,可以将T1和T3的栅极电位拉高至第二高电位,即Q点由第一高电位被拉高至第二高电位。此时,T1和T3充分打开,第一输入数据信号Data1数值为5V,第二输入数据信号Data2数值为-5V,第一输入数据信号Data1和第二输入数据信号Data2输入至T1和T3后,可以全摆幅输出对应的第一输出数据信号Data1’和第二输出数据信号Data2’,即第一输出数据信号Data1’数值也为5V,第二输出数据信号Data2’数值也为-5V,且二者的上升沿时间也较短,因此第一行子像素中第一组数据线对应的各子像素充电时间充足,充电率得到提升。
在第三阶段t3,第一分时复用信号MUX1为低电位,第二分时复用信号MUX2为高电位,T-mux2打开,T-mux2’关断,第二分时复用信号MUX2的高电位输入至晶体管T2和T4的栅极,将P点的电位拉高至第一高电位。
在第四阶段t4,第一分时复用信号MUX1和第二分时复用信号MUX2均为低电位,由于分时复用控制模块300中T-mux2和T-mux2’的存在,这些晶体管与T2的栅极的正对电容较大,因此这个电容会保持T2和T4的栅极电位为第一高电位,即P点保持第一高电位,同时,第二输入数据信号Data2为高电位,基于悬浮电容的自举效应,可以将T2和T4的栅极电位拉高至第二高电位,即P点由第一高电位被拉高至第二高电位。此时,T2和T4充分打开,第一输入数据信号Data1数值为-5V,第二输入数据信号Data2数值为5V,第一输入数据信号Data1和第二输入数据信号Data2输入至T2和T4后,可以全摆幅输出对应的第一输出数据信号Data1’和第二输出数据信号Data2’,即第一输出数据信号Data1’数值也为-5V,第二输出数据信号Data2’数值也为5V,且二者的上升沿时间也较短,因此第一行子像素中第二组数据线对应的各子像素充电时间充足,充电率得到提升。
如图3和图4所示,在现有技术中,Data1’的上升沿时间是1.3us,最高充电电压是4.9V,而Data1输入的初始电压是5V,即Data1输入至T1后,输出波形产生了延迟,会造成对应子像素的充电时间不足。如图7和图8所示,在本申请中,Q和P点在Data1和Data2输入时被拉高了很多,Data1’的输出波形上升沿由1.3us下降到0.9us,Data1’的最高电压也升高至5V,即本申请通过在分时复用信号输入模块100和开关模块200之间设置至少一个电位控制模块300,对控制点的电位进行两次拉高,使得开关模块200打开更加充分,从而增大了开关模块200的开态电流Ion,输入给数据线的第二数据信号上升沿时间缩短,数据线对应像素充电率得到提升,且此设计对显示面板的边框尺寸几乎没有影响,因此结构简单,提升充电率效果明显。
此外,需要说明的是,本申请实施例中以包括两个分时复用信号的数据驱动电路为例进行说明,但本申请不以此为限,在包括三个或更多分时复用信号的数据驱动电路中也可设置分时复用控制模块,其工作原理对任意一种包括分时复用信号的数据驱动电路均适用。
本申请还提供一种显示面板,包括多列数据线和数据驱动电路,所述数据驱动电路为上述任一项所述的数据驱动电路。本申请的显示面板可以是液晶显示面板或OLED显示面板,通过在数据驱动电路中分时复用信号输入模块和开关模块之间设置电位控制模块,对控制点的电位进行两次拉高,使得开关模块打开更加充分,输入给数据线的第二数据信号上升沿时间缩短,数据线对应像素充电率得到提升。
根据以上实施例可知:
本申请提供一种数据驱动电路和显示面板,数据驱动电路包括分时复用信号输入模块、多个开关模块和电位控制模块;分时复用信号输入模块包括至少两个分时复用信号输入端,用于交替向不同的控制点输入分时复用信号,每个控制点对应控制一组数据线,每组数据线包括多条数据线;每个开关模块的输出端接入一条数据线,同组数据线对应的开关模块的第一输入端均连接于同一控制点,所述开关模块用于在对应的控制点电位和第一数据信号的控制下,向连接的数据线输出第二数据信号;电位控制模块对应至少一组数据线设置,且所述电位控制模块的第一输入端与本组数据线对应的第一分时复用信号输入端连接,所述电位控制模块的输出端与本组数据线对应的控制点连接,所述电位控制模块用于在第一驱动阶段,在所述第一分时复用信号输入端输入的第一分时复用信号的控制下,将对应控制点的电位拉高至第一高电位,在第二驱动阶段,在所述第一分时复用信号和所述第一数据信号的控制下,将对应控制点的电位由所述第一高电位拉高至第二高电位。本申请通过在分时复用信号输入模块和开关模块之间设置电位控制模块,对控制点的电位进行两次拉高,使得开关模块打开更加充分,输入给数据线的第二数据信号上升沿时间缩短,数据线对应像素充电率得到提升。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述的部分,可以参见其他实施例的相关描述。
以上对本申请实施例所提供的一种数据驱动电路和显示面板进行了详细介绍,本文中应用了具体个例对本申请的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本申请的技术方案及其核心思想;本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例的技术方案的范围。

Claims (9)

1.一种数据驱动电路,其特征在于,包括:
分时复用信号输入模块,包括至少两个分时复用信号输入端,用于交替向不同的控制点输入分时复用信号,每个控制点对应控制一组数据线,每组数据线包括多条数据线;
多个开关模块,每个开关模块的输出端接入一条数据线,同组数据线对应的开关模块的第一输入端均连接于同一控制点,所述开关模块用于在对应的控制点电位和第一数据信号的控制下,向连接的数据线输出第二数据信号,所述开关模块包括第一晶体管,所述第一晶体管的栅极与本组数据线对应的第一分时复用信号输入端连接于控制点,所述第一晶体管的第一电极接入第一数据信号,所述第一晶体管的第二电极与数据线连接;
电位控制模块,对应至少一组数据线设置,且所述电位控制模块的第一输入端与本组数据线对应的第一分时复用信号输入端连接,所述电位控制模块的输出端与本组数据线对应的控制点连接,所述电位控制模块用于在第一驱动阶段,在所述第一分时复用信号输入端输入的第一分时复用信号的控制下,将对应控制点的电位拉高至第一高电位,在第二驱动阶段,在所述第一分时复用信号和所述第一数据信号的控制下,将对应控制点的电位由所述第一高电位拉高至第二高电位。
2.如权利要求1所述的数据驱动电路,其特征在于,所述电位控制模块的第二输入端与下组数据线对应的第二分时复用信号输入端连接,所述电位控制模块还用于,在第三驱动阶段,在所述第一分时复用信号和所述第二分时复用信号输入端输入的第二分时复用信号的控制下,将所述控制点的电位拉低。
3.如权利要求2所述的数据驱动电路,其特征在于,所述电位控制模块包括第二晶体管和第三晶体管,所述第二晶体管的栅极和第一电极、以及第三晶体管的第一电极均接入所述第一分时复用信号,所述第二晶体管的第二电极和所述第三晶体管的第二电极均与所述第一晶体管的栅极连接于控制点,所述第三晶体管的栅极接入所述第二分时复用信号。
4.如权利要求2所述的数据驱动电路,其特征在于,所述第一晶体管为NMOS晶体管。
5.如权利要求1所述的数据驱动电路,其特征在于,各组数据线包括的数据线数量相等。
6.如权利要求5所述的数据驱动电路,其特征在于,每组数据线包括多条间隔设置的数据线,且各数据线之间间隔的数据线数量相等。
7.如权利要求6所述的数据驱动电路,其特征在于,各组数据线中第i条数据线对应的开关模块的第二输入端均接入相同的第一数据信号。
8.如权利要求1所述的数据驱动电路,其特征在于,各组数据线的开关模块和分时复用信号输出端之间均设置有电位控制模块。
9.一种显示面板,其特征在于,包括多列数据线和数据驱动电路,所述数据驱动电路为权利要求1至8任一项所述的数据驱动电路。
CN202010589719.9A 2020-06-24 2020-06-24 数据驱动电路和显示面板 Active CN111681612B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN202010589719.9A CN111681612B (zh) 2020-06-24 2020-06-24 数据驱动电路和显示面板
PCT/CN2020/103179 WO2021258463A1 (zh) 2020-06-24 2020-07-21 数据驱动电路和显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010589719.9A CN111681612B (zh) 2020-06-24 2020-06-24 数据驱动电路和显示面板

Publications (2)

Publication Number Publication Date
CN111681612A CN111681612A (zh) 2020-09-18
CN111681612B true CN111681612B (zh) 2021-06-25

Family

ID=72437030

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010589719.9A Active CN111681612B (zh) 2020-06-24 2020-06-24 数据驱动电路和显示面板

Country Status (2)

Country Link
CN (1) CN111681612B (zh)
WO (1) WO2021258463A1 (zh)

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106601173A (zh) * 2017-01-03 2017-04-26 京东方科技集团股份有限公司 时序控制器、像素驱动方法及触控显示装置

Family Cites Families (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101888431B1 (ko) * 2011-11-15 2018-08-16 엘지디스플레이 주식회사 표시장치 및 그 구동방법
CN102495503A (zh) * 2011-11-22 2012-06-13 深圳市华星光电技术有限公司 阵列基板及其驱动方法
KR20140099025A (ko) * 2013-02-01 2014-08-11 삼성디스플레이 주식회사 액정 표시 장치 및 액정 표시 장치의 구동 방법
TWI582737B (zh) * 2015-07-17 2017-05-11 群創光電股份有限公司 閘極驅動電路
KR102407980B1 (ko) * 2015-10-27 2022-06-14 엘지디스플레이 주식회사 쉬프트레지스터 및 이를 포함하는 표시장치
KR102520147B1 (ko) * 2016-07-27 2023-04-11 엘지디스플레이 주식회사 표시장치와 이의 구동방법
CN106782405B (zh) * 2017-02-07 2019-04-30 武汉华星光电技术有限公司 显示驱动电路及液晶显示面板
CN107240374A (zh) * 2017-07-21 2017-10-10 京东方科技集团股份有限公司 一种源极驱动电路、显示装置及其驱动方法
CN108053799A (zh) * 2018-01-23 2018-05-18 深圳市华星光电技术有限公司 放大电路、源极驱动器及液晶显示器
JP6757353B2 (ja) * 2018-03-28 2020-09-16 シャープ株式会社 アクティブマトリクス基板および表示装置
CN110503910B (zh) * 2018-05-17 2023-03-10 京东方科技集团股份有限公司 一种多路分配器及其控制方法、显示装置
KR102668922B1 (ko) * 2018-07-20 2024-05-23 엘지디스플레이 주식회사 표시 장치
KR102498498B1 (ko) * 2018-10-11 2023-02-10 엘지디스플레이 주식회사 멀티플렉서를 포함하는 표시장치 및 그 제어 방법
KR20200068509A (ko) * 2018-12-05 2020-06-15 엘지디스플레이 주식회사 표시 장치

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN106601173A (zh) * 2017-01-03 2017-04-26 京东方科技集团股份有限公司 时序控制器、像素驱动方法及触控显示装置

Also Published As

Publication number Publication date
WO2021258463A1 (zh) 2021-12-30
CN111681612A (zh) 2020-09-18

Similar Documents

Publication Publication Date Title
CN104835476B (zh) 移位寄存器单元、栅极驱动电路及其驱动方法、阵列基板
CN109841193B (zh) Oled显示面板及包括该oled显示面板的oled显示装置
CN100397446C (zh) 脉冲输出电路、移位寄存器和显示器件
CN104091572B (zh) 双下拉控制模块、移位寄存单元、栅极驱动器和显示面板
CN104867439B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路及显示装置
CN104766586B (zh) 移位寄存器单元、其驱动方法、栅极驱动电路及显示装置
CN102831867B (zh) 栅极驱动单元电路及其栅极驱动电路和一种显示器
US20150318052A1 (en) Shift register unit, gate drive circuit and display device
CN106782282A (zh) 移位寄存器、栅极驱动电路、显示面板及驱动方法
CN105047228A (zh) 一种移位寄存器及其驱动方法、驱动电路和显示装置
CN107705762A (zh) 移位寄存器单元及其驱动方法、栅极驱动装置和显示装置
CN103714792A (zh) 一种移位寄存器单元、栅极驱动电路及显示装置
CN103578433A (zh) 一种栅极驱动电路、方法及液晶显示器
CN110299116B (zh) 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
CN102270434A (zh) 显示驱动电路
CN108597430A (zh) 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN106157874A (zh) 移位寄存器单元、驱动方法、栅极驱动电路及显示装置
CN104700789A (zh) 移位寄存器、栅极驱动电路单元、栅极驱动电路及显示器
US10332471B2 (en) Pulse generation device, array substrate, display device, drive circuit and driving method
CN107358906A (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN206040190U (zh) 移位寄存器单元及栅极驱动电路、显示装置
CN107093399A (zh) 移位暂存电路
CN110060616B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路
CN103854622A (zh) 一种栅极驱动电路
CN105489190B (zh) 移位寄存单元及其驱动方法、栅极驱动电路、阵列基板

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant