CN111640705A - 掩模板组合及接触插塞制作方法、半导体器件及其制造方法 - Google Patents

掩模板组合及接触插塞制作方法、半导体器件及其制造方法 Download PDF

Info

Publication number
CN111640705A
CN111640705A CN201910925253.2A CN201910925253A CN111640705A CN 111640705 A CN111640705 A CN 111640705A CN 201910925253 A CN201910925253 A CN 201910925253A CN 111640705 A CN111640705 A CN 111640705A
Authority
CN
China
Prior art keywords
mask
region
light
layer
mask plate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN201910925253.2A
Other languages
English (en)
Inventor
赖惠先
童宇诚
林昭维
朱家仪
吕前宏
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujian Jinhua Integrated Circuit Co Ltd
Original Assignee
Fujian Jinhua Integrated Circuit Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujian Jinhua Integrated Circuit Co Ltd filed Critical Fujian Jinhua Integrated Circuit Co Ltd
Priority to CN201910925253.2A priority Critical patent/CN111640705A/zh
Priority to US17/612,231 priority patent/US20220254785A1/en
Priority to PCT/CN2020/079581 priority patent/WO2021056985A1/zh
Publication of CN111640705A publication Critical patent/CN111640705A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/768Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
    • H01L21/76897Formation of self-aligned vias or contact plugs, i.e. involving a lithographically uncritical step
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/538Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames the interconnection structure between a plurality of semiconductor chips being formed on, or in, insulating substrates
    • H01L23/5386Geometry or layout of the interconnection structure
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/01Manufacture or treatment
    • H10B12/02Manufacture or treatment for one transistor one-capacitor [1T-1C] memory cells
    • H10B12/03Making the capacitor or connections thereto
    • H10B12/033Making the capacitor or connections thereto the capacitor extending over the transistor
    • H10B12/0335Making a connection between the transistor and the capacitor, e.g. plug
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10BELECTRONIC MEMORY DEVICES
    • H10B12/00Dynamic random access memory [DRAM] devices
    • H10B12/30DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells
    • H10B12/34DRAM devices comprising one-transistor - one-capacitor [1T-1C] memory cells the transistor being at least partially in a trench in the substrate

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Manufacturing & Machinery (AREA)
  • Geometry (AREA)
  • Semiconductor Memories (AREA)
  • Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)

Abstract

本发明提供了一种掩模板组合及接触插塞制作方法、半导体器件及其制造方法,通过本发明提供的掩模版组合,来定义接触插塞的形成位置,以使得核心区边界处的部分有源区的上方无接触插塞,而核心区边界处的其他有源区以及核心区内部的有源区的上方均有接触插塞,由此,后续再采用现有工艺在核心区的内部和边界处形成相应的电学结构时,使得核心区边界处的部分电学结构因其下方没有与有源区接触的接触插塞而变为虚拟结构,由此可以避免制造出来的半导体器件因核心区边界处的电学结构的问题而导致不能通过相关测试的问题,继而提高了制得的半导体器件的性能和合格率。

Description

掩模板组合及接触插塞制作方法、半导体器件及其制造方法
技术领域
本发明涉及半导体技术领域,特别涉及一种掩模板组合及接触插塞制作方法、半导体器件及其制造方法。
背景技术
已使用各种技术,在半导体衬底或晶片的有限面积中集成更多电路图案。由于电路图案间距的不同,集成电路一般分为器件密集区(Dense)、器件稀疏区(ISO)及器件孤立区,器件密集区是器件密度较高(即器件比较密集)的区域,器件稀疏区是器件密度较低(即器件比较稀疏)的区域,器件孤立区是相对稀疏区和密集区单独设置的区域。随着半导体器件的临界尺寸不断减小,电路图案的密度和/或器件高度也不断增加,受到曝光机台(optical exposure tool)的分辨率极限以及器件密集区和器件稀疏区之间的密度差异效应(即电路图案的密集/稀疏效应)的影响,在执行光刻工艺和/或蚀刻工艺时的困难也会增大很多(例如,工艺余量减小),进而导致制造出来的半导体器件的性能受到影响。
例如,在动态随机存取存储(dynamic random access memory,以下简称为DRAM)装置的情况中,数目庞大的存储单元(memory cell)聚集形成一阵列存储区,而阵列存储区的旁边存在有周边电路区,周边电路区内包含有其他晶体管元件以及接触结构等,阵列存储区作为DRAM的器件密集区,用来存储数据,周边电路区作为DRAM的器件稀疏区,用于提供阵列存储区所需的输入输出信号等。其中,阵列存储区中的每一存储单元可由一金属氧化半导体(metal oxide semiconductor,MOS)晶体管与一电容(capacitor)结构串联组成。其中,电容位于阵列存储区内,其中,所述电容堆叠在位线上方并电耦接至所述电容器对应的存储节点接触部,所述存储节点接触部电耦接至其下的有源区。随着半导体技术的不断发展,器件的临界尺寸不断减小,DRAM装置的存储单元之间的间隙变得更窄,当通过自对准接触(Self Aligned Contact,SAC)工艺形成存储节点接触部时,受到曝光机台(opticalexposure too1)的分辨率极限以及器件密集区和器件稀疏区之间的密度差异效应的影响,在阵列存储区的接触插塞上上接电容器后,容易出现阵列存储区边界处的电容器坍塌或者部分失效的问题,这些问题影响了制作的DRAM器件的性能,并极有可能导致制作的DRAM器件不能通过相关测试,进而降低了生产的DRAM器件的合格率。
发明内容
本发明的目的在于提供一种掩模板组合及接触插塞制作方法、半导体器件及其制造方法,以能够提高制造的半导体器件的性能和合格率。
为解决上述技术问题,本发明提供一种掩模板组合,用于制作接触插塞,所述掩模板组合包括:
第一掩模板,具有多条平行的第一遮光条纹,相邻的两条第一遮光条纹之间为第一透光区;
第二掩模板,具有多条平行且与每条第一条纹相交的第二遮光条纹,相邻的两条第二遮光条纹之间为第二透光区;
第三掩模板,具有遮光块和与遮光块互补的第三透光区,所述遮光块覆盖所述第一掩模板的边界处的至少一条第一遮光条纹和该条第一遮光条纹最近邻的部分第一透光区,以及,覆盖所述第二掩模板的边界处的至少两条第二遮光条纹以及所述两条第二遮光条纹之间的部分第二透光区,第三透光区、第一透光区和第二透光区的重叠区域为形成接触插塞的区域。
基于同一发明构思,本发明还提供一种接触插塞制作方法,使用本发明所述的掩模板组合来制作,所述接触插塞制作方法包括:
提供具有多个有源区的半导体衬底,在所述半导体衬底上依次形成层间介质层、第一掩模层;
采用光刻结合刻蚀的工艺,将所述掩模板组合中的第一掩模板上的图案转移到所述第一掩模层上,以在所述第一掩模层中形成相应的多条第一线条,其中,每条第一线条对应第一掩模板上相应的第一遮光条纹,相邻第一线条之间的沟槽对应第一掩模板上相应的第一透光区并暴露出相应的层间介质层;
在所述层间介质层和所述第一掩模层上覆盖第二掩模层,并采用光刻结合刻蚀的工艺,将所述掩模板组合中的第二掩模板上的图案转移到所述第二掩模层上,以形成相应的多条第二线条,其中,每条第二线条对应第二掩模板上相应的第二遮光条纹,相邻第二线条之间的沟槽对应第二掩模板上相应的第二透光区并暴露出相应的所述第一线条以及所述第一透光区中的层间介质层;
在所述第一掩模层、第二掩模层和层间介质层上覆盖第三掩模层,并采用光刻工艺将所述掩模板组合中的第三掩模板上的图案转移到所述第三掩模层上,剩余的第三掩模层对应第三掩模板的遮光块,剩余的第三掩模层和所述第一掩模层、第二掩模层共同暴露出的层间介质层即为待形成接触插塞的区域;
以所述第一掩模层、第二掩模层和第三掩模层为掩模,刻蚀暴露出的层间介质层,以形成暴露出相应的有源区的接触孔;
在所述接触孔中形成接触插塞,各个所述接触插塞的底部与相应的有源区接触。
基于同一发明构思,本发明还提供一种半导体器件的制造方法,包括:采用本发明所述的制作接触插塞的方法,在一具有核心区的半导体衬底上形成接触插塞,各个所述接触插塞的底部与核心区中相应的核心元件的有源区接触。
基于同一发明构思,本发明还提供一种采用本发明所述的半导体器件的制造方法制造的半导体器件,包括:
半导体衬底,所述半导体衬底中形成有核心区,所述核心区中具有多个核心元件的有源区;
层间介质层,形成在所述半导体衬底上;
多个接触插塞,形成所述层间介质层中,并与相应的核心元件的有源区接触;
其中,所述核心区边界处的部分有源区的上方无接触插塞。
与现有技术相比,本发明的技术方案具有以下有益效果:
通过本发明提供的掩模版组合,来定义接触插塞的形成位置,以使得核心区边界处的部分有源区的上方无接触插塞,而核心区边界处的其他有源区以及核心区内部的有源区的上方均有接触插塞,由此,后续再采用现有工艺在核心区的内部和边界处形成相应的电学结构时,使得核心区边界处的部分电学结构因其下方没有与有源区接触的接触插塞而变为虚拟结构,由此可以避免制造出来的半导体器件因核心区边界处的电学结构的问题而导致不能通过相关测试的问题,继而提高了制得的半导体器件的性能和合格率。
附图说明
图1是本发明具体实施例的第一掩模板的结构示意图;
图2是本发明具体实施例的第二掩模板的结构示意图;
图3是本发明具体实施例的第一掩模板的结构示意图;
图4A是本发明具体实施例的第一掩模板和核心区的有源区的图案对准重叠后的结构示意图(其中省略了一些影响观察图案对准重叠效果的层);
图4B是本发明具体实施例的第二掩模板、第一掩模板和核心区的有源区的图案对准重叠后的结构示意图(其中省略了一些影响观察图案对准重叠效果的层);
图4C是本发明具体实施例的第三掩模板、第二掩模板、第一掩模板和核心区的有源区的图案对准重叠后的结构示意图(其中省略了一些影响观察图案对准重叠效果的层);
图5是本发明具体实施例中利用掩模板组合在核心区上制作的接触插塞的分布示意图,其中在核心区边界处的部分有源区的上方无接触插塞;
图6是本发明具体实施例在图5中核心区边界处且沿aa’线的剖面结构示意图;
图7是本发明具体实施例的半导体器件在核心区边界处的剖面结构示意图。
具体实施方式
以下结合附图和具体实施例对本发明提出的存储器及其形成方法作进一步详细说明。根据下面说明,本发明的优点和特征将更清楚。需说明的是,附图均采用非常简化的形式且均使用非精准的比例,仅用以方便、明晰地辅助说明本发明实施例的目的。
请参考图1~图3,本发明一实施例提供一种掩模板组合,用于制作接触插塞,所述掩模板组合包括:第一掩模板10、第二掩模板20以及第三掩模板30。
请参考图1,所述第一掩模板10具有多条平行的第一遮光条纹,相邻的两条第一遮光条纹之间为第一透光区102。本实施例中,所述第一掩模板10的边界处(即沿第一遮光条纹长度延伸的边界处)的第一条第一遮光条纹101a具有第一宽度W1,第二条第一遮光条纹101b的宽度小于W1,其余的第一遮光条纹101c具有第二宽度W2,所述第一宽度W1大于所述第二宽度W2,例如W1>1.5*W2,且第二条第一遮光条纹101b的宽度大于W2,由此在将第一掩模板10上的图案转移到相应的膜层上的光刻、刻蚀工艺中,可以利用第一掩模板10中的第一条第一遮光条纹101a、第二条第一遮光条纹101b以及其余的第一遮光条纹101c的宽度渐变性,来改善半导体器件的核心区和周边区之间的图案密集/稀疏效应,提高第一掩模板10图案转移效果。在本发明的其他实施例中,第二条第一遮光条纹101b的宽度可以等于第一条第一遮光条纹101a。此外,可选地,第一条第一遮光条纹101a、第二条第一遮光条纹101b之间的第一透光区102的宽度大于其余的第一透光区102的宽度,由此有利于为半导体器件的核心区边界处的接触插塞的制作提供足够的工艺余量。
请参考图2,所述第二掩模板20具有多条平行且与每条第一条纹101a、101b、101c垂直相交的第二遮光条纹201,相邻的两条第二遮光条纹201之间为第二透光区202。图2中示出的第二遮光条纹201的宽度基本相同,但是在本发明的其他实施例中,可选地,所述第二掩模板20的边界处(即沿第二遮光条纹长度延伸的边界处)的至少一条第二遮光条纹(未图示)具有第三宽度(未图示),其余的第二遮光条纹具有第四宽度(未图示),所述第三宽度大于所述第四宽度,例如述第三宽度大于1.5倍的所述第四宽度,由此在将第二掩模板20上的图案转移到相应的膜层上的光刻、刻蚀工艺中,可以利用第二掩模板20中第二遮光条纹的宽度渐变性,来改善半导体器件的核心区和周边区之间的图案密集/稀疏效应,提高第二掩模板20的图案转移效果。在本发明的其他实施例中,可选地,第二掩模板20的边界处的(即沿第一遮光条纹长度延伸的边界处)第一条第二遮光条纹、第二条第二遮光条纹之间的第二透光区202的宽度大于其余的第二透光区202的宽度,由此有利于为半导体器件的核心区边界处的接触插塞的制作提供足够的工艺余量。
请参考图3,所述第三掩模板30具有遮光块301和与遮光块301互补的第三透光区302。所述遮光块301可以具有面向核心区的锯齿状边缘,以用于掩蔽核心区边界处的部分待形成接触孔的区域。
需要说明的是,图1~图3分别仅仅示出了第一掩模板10、第二掩模板20以及第三掩模板30的一个角落区域的图案,本领域技术人员应当能够图1至图3显示的区域进行相应的延展而得到基本上呈矩形的完整掩模板。此外,所述遮光块301在完整的第三掩模板30上呈封闭的环状结构或者具有至少一个开口的非封闭的环状结构,所述遮光块301面向第三掩模板30中心的锯齿状边缘不对称,即第三掩模板30上侧和下侧的遮光块301不对称,第三掩模板30左侧和右侧的遮光块301不对称。
请参考图4C和图5,当本实施例的掩模板组合用于在一具有核心区I、交界区III和周边区II的半导体衬底上制作接触插塞时,所述遮光块301覆盖所述第一掩模板10的边界处的至少一条第一遮光条纹和该条第一遮光条纹最近邻的部分第一透光区,以及,覆盖所述第二掩模板20的边界处的至少两条第二遮光条纹201以及所述两条第二遮光条纹之间的部分第二透光区202。且,第三透光区302、第一透光区102和第二透光区202与核心区I的重叠区域为形成接触插塞的区域CT。可选地,根据第一遮光条纹的形状、第二遮光条纹的形状,所形成接触插塞的区域CT的形状包括正方形、圆形、椭圆形、三角形、矩形、多边形和心形中的至少一种。
此外,为了尽可能地兼顾器件密度以及性能、合格率等问题,所述遮光块301覆盖的第二遮光条纹201的数量为所述遮光块301覆盖的第一遮光条纹的数量的2~5倍。
请参考图1~3、图4A~4C以及图5~6,本发明一实施例还提供一种接触插塞制作方法,所述接触插塞制作方法使用本发明所述的掩模板组合来实现,具体包括以下步骤:
首先,请参考图4A和图6,提供具有多个有源区AA1的半导体衬底400,在所述半导体衬底400上依次形成层间介质层500和第一掩模层P1,其中,半导体衬底400还具有核心区I、周边区II以及位于核心区I和周边区II之间的交界区III,核心区I中形成有限定各个有源区AA1的浅沟槽隔离结构400b,交界区II中形成有限定核心区I和周边区II的浅沟槽隔离结构400a,第一掩模层P1的材料可以是氧化硅、氮化硅或氮氧化硅等。
接着,请参考图1、图4A和图6,通过采用光刻结合刻蚀的工艺,将所述掩模板组合中的第一掩模板上的图案转移到所述第一掩模层P1上,即利用第一掩模板10图案化第一掩模层P1。具体地,首先在第一掩模层P1上依次覆盖底部抗反射层(未图示)和光刻胶层(未图示),并采用所述第一掩模板10对所述光刻胶层进行曝光和显影,以将第一掩模板10上的图案转移到第一掩模层P1上,之后可以去除所述底部抗反射层和光刻胶层。其中,图案化后的第一掩模层P1中形成有多条第一线条,其中,每条第一线条对应第一掩模板10上相应的第一遮光条纹,相邻第一线条之间的沟槽(未标示)对应第一掩模板10上相应的第一透光区102并暴露出相应的层间介质层500。具体地,例如核心区I的边界处(即核心区I沿第一条纹长度方向延伸的边界处)的最外侧的第一条第一条纹P11对应第一掩模板10的边界处的第一条第一遮光条纹101a,第二条第一条纹P12对应第一掩模板10的边界处的第二条第一遮光条纹101b,其余的第一条纹P10对应第一掩模板10内部的其余第一遮光条纹101c。
然后,请参考图2、图4B和图6,在第一掩模层P1和层间介质层500上覆盖第二掩模层P2,并采用光刻结合刻蚀的工艺,将所述掩模板组合中的第二掩模板20上的图案转移到第二掩模层P2上,以形成相应的多条第二线条P20,即利用第二掩模板20图案化第二掩模层P2。具体工艺与采用第一掩模板图案化第一掩模层P1的工艺基本相同,在此不再详述。其中,每条第二线条P20对应第二掩模板20上相应的第二遮光条纹201,相邻第二线条P20之间的沟槽(未标示)对应第二掩模板20上相应的第二透光区202,每条第二线条P20均与所有的第一线条P11、P12、P10垂直相交并在其线宽区域中覆盖在这些第一线条P11、P12、P10及相邻的第一线条之间的沟槽的相应部分,且相邻第二线条P20之间的沟槽暴露出该沟槽宽度区域内相应的第一线条P11、P12、P10以及相邻的第一线条之间的沟槽中的层间介质层500。此时所有的第一线条和第二线条交叠,限定出呈棋盘状排布的沟槽CTa(未标示)。其中,第二掩膜层P2的材质不同于第一掩膜层P1的材质,以使得上述的刻蚀工艺能够保留相邻第二线条之间的第一线条。
接着,请参考图3、图4C和图6,在第二掩模层P2、第一掩膜层P1和层间介质层500上覆盖第三掩模层P3,其中,第三掩模层P3的材质不同于第二掩膜层P2的材质和第一掩膜层P1的材质,以使得后续图案化第三掩模层P3后能够保留其暴露出的第一线条和第二线条,可选地,第三掩模层P3的材料为光刻胶;采用光刻工艺将所述掩模板组合中的第三掩模板30上的图案转移到所述第三掩模层P3上,即利用第三掩模板30图案化第三掩模层P3,剩余的第三掩模层P3(即图案化后的第三掩模层P3)对应第三掩模板30的遮光块301,剩余的第三掩模层P3和剩余的第二掩模层P2、第一掩膜层P1共同暴露出的沟槽CTa区域(即暴露出的层间介质层500区域)为待形成接触插塞的区域。剩余的第三掩模层P3将交界区III上的第一线条和第二线条相交限定出的沟槽均覆盖,将核心区I各个方向上的边界处最外侧的第一线条和第二线条相交限定出的部分沟槽覆盖。此外,需要说明的是,本实施例中,所述字线WL可以与所述第二线条P20重叠,所述第一线条P10~P12可以相应的与所述位线BL重叠。因此,第一掩模板10可以是位线掩模板,第二掩模板20可以是字线掩模板。
接着,请参考图4C、图5和图6,以剩余的第三掩模层P3、第二掩模层P2、第一掩膜层P1为掩模,刻蚀暴露出的层间介质层500,至暴露出半导体衬底400中的有源区AA1,以形成暴露出相应的有源区AA1的接触孔。本实施例中,因为第三掩模层P3的掩蔽作用,使得核心区I沿第一线条的长度方向延伸的边界处的部分有源区AA1上有接触孔(如图5中aa’线上的实线边框的方块CT所示),另一部分有源区AA1上无接触孔(如图5中aa’线上的虚线边框的方块dCT所示)。
之后,请参考图5和图6,在各个所述接触孔中形成接触插塞CT,各个所述接触插塞CT的底部与相应的有源区AA1接触。从图6中可以看出,在核心区I的沿第一线条或第二线条的长度延伸方向上的边界处的部分有源区AA1上方无接触插塞,如图6中的dCT所示。此外,在一些实施例中,核心区I相对两侧的边界处的接触插塞CT不对称分布,例如核心区I上侧边界处和下侧边界处的接触插塞不对称分布,和/或,核心区I左侧边界处和右侧边界处的接触插塞不对称分布。从本发明的接触插塞制作方法中可以看出,调整第三掩模板的遮光块的形状和大小,可以调整图案化后的第三掩模层覆盖的第一线条和第二线条相交限定出的沟槽的位置,从而达到使核心区的边界处的某些特殊位置的有源区上方无接触插塞的要求。由此,在实际生产过程中,可以根据历史生产数据来收集核心区边界处易出问题的区域,使得这些区域中不再形成接触插塞,从而使得这些区域中原先的接触插塞位置上接的电学结构(例如电容器或电阻器等)成为虚拟结构,在后续的良率测试等测试中不参与测试,进而可以提高测试通过率,最终达到提高产品合格率的目的。
下面以半导体器件为动态随机存储器为例,并结合图1~3、图4A~4C以及图5和图7,来详细说明如何通过上述的接触插塞的制作方法来制作本发明的半导体器件。即本发明的半导体器件的制作方法,具体包括以下过程:
首先,请参考图4A和图7,提供具有多个核心元件(即存储晶体管)的半导体衬底400,具体过程包括:首先,提供一个半导体基底400a,其包含核心区I和周边区II以及交界区III。本实施例中,核心区I为存储区,核心区I上待形成的核心元件包括选择元件,后续在核心元件上方接数据存储元件,选择元件例如是MOS晶体管或二极管,数据存储元件例如是电容器、可变电阻器等,一个选择元件和相应的数据存储元件组成存储单元。周边区II中可形成外围电路(例如,NMOS晶体管和PMOS晶体管、二极管或电阻器)来控制存储单元。核心区I的半导体基底400a中形成有多个浅沟槽隔离结构401b,交界区III的半导体基底400a中形成有浅沟槽隔离结构401a,浅沟槽隔离结构401a在二维平面上界定出了核心区I和周边区II的分界处,浅沟槽隔离结构401b界定出了核心区I中的各个核心元件所对应的有源区AA1。其中有源区AA1在二维平面上的分布呈现条形且均沿第一方向延伸,且有源区AA1在半导体基底400a的面上可呈现错位的排列设置。然后,在半导体基底400a中形成的埋入式字线WL,埋入式字线WL一般埋设在半导体基底400a中一预定深度位置,沿第二方向(即行方向)延伸并穿过浅沟槽隔离结构401b以及有源区AA1,第二方向与有源区AA1的第一方向走向不垂直。埋入式字线WL作为栅极来控制存储单元的开关,通常埋入式字线WL的侧壁和底部被栅介质层(未图示)包围,埋入式字线WL的顶部被栅极盖层402掩埋在内。由于埋入式字线WL并非本发明的重点,其相关制作工艺可以参考本领域的已知技术方案,在此不再详述。此外,栅介质层可包括氧化硅或其他适合的介电材料,埋入式字线WL可包括铝、钨、铜、钛铝合金、多晶硅或其他适合的导电材料,而栅极盖层402可包括氮化硅、氮氧化硅、氮碳化硅或其他适合的绝缘材料。再者,在埋入式字线WL两旁的有源区AA1中可掺入第二类型的掺质,如P类型或N类型的掺质,来形成源区和漏区(统一定义为S/D),埋入式字线WL两旁的AA1中的一者位于AA1中心处对应预定的位线接触结构的位置,另一者位于有源区AA1末端预定的存储节点接触结构的位置。字线WL和S/D可以构成或限定形成在半导体器件的核心区I上的多个MOS存储晶体管。此外,在形成S/D的同时,也可以一并在周边区II中形成外围晶体管对应的源区和漏区(未图示)。在形成所述S/D之后,还可进一步形成刻蚀停止层403在所述半导体基底400a上,所述刻蚀停止层303覆盖所述S/D和浅沟槽隔离结构401a、401b,其材料例如包括氮化硅(SiN)和/或氧化硅(SiO2)等。然后,在核心区I的用作漏区的S/D上形成多个位线接触插塞(bit line contact,未图示)以及位于所述位线接触插塞上方的位线BL,位线接触插塞可以通过先刻蚀一个有源区AA1中形成的相邻两条WL之间的S/D来形成凹槽,之后在凹槽中形成金属硅化物的方法来形成。多条位线BL相互平行且沿着垂直于埋入式字线WL的第三方向(即列方向)延伸,并同时横跨该有源区AA1与埋入式字线WL。各位线BL例如包含依序堆叠的一半导体层(例如多晶硅,未图示)、一阻障层(例如包括Ti或TiN等,未图示)、一金属层(例如钨、铝或铜等,无图示)与一掩模层(例如包含氧化硅、氮化硅或碳氮化硅,未图示)。
然后,请参考图4A和图7,在提供具有位线BL、核心元件的源区和漏区S/D的半导体衬底400之后,在半导体衬底400上形成一层间介质层500,其材质包括氧化硅、氮化硅或低K介质等。具体地,先通过沉积工艺全面地在半导体衬底400上覆盖层间介质层500,并使得层间介质层500填满各位线BL之间的空间并将各位线BL掩埋在内,然后通过化学机械研磨等工艺对层间介质层500进行平坦化,形成整体上具有平坦的顶表面的层间介质层500。其中,平坦化后的层间介质层500的顶表面至少高于各位线BL的顶表面。
接着,请参照图1~图3、图4A~图4C、图5以及图7,通过上述的接触插塞的制作方法,在层间介质层500上依次形成具有第一掩模板10的图案的第一掩模层P1、具有第二掩模板10的图案的第二掩模层P2、具有第三掩模板30的图案的第三掩模层P3,具体工艺可以参考上文所述,在此不再详述。其中,第二掩模层P2形成在第一掩模层P1及其暴露出的层间介质层500上,第三掩模层P3形成在第二掩模层P2及其暴露出的第一掩模层P1和层间介质层500上,第一掩模层P1中的第一线条和第二掩模层P2中的第二线条垂直相交并限定出一些呈棋盘状排布的沟槽,第三掩模层P3对交界区III中的所有所述沟槽以及核心区I边界处的部分沟槽进行掩蔽,以定义出各个有效的存储节点接触结构的位置。
然后,请继续参照图4C、图5以及图7,以第三掩模层P3、第二掩模层P2和第一掩模层P1为掩模,各向异性地蚀刻层间介质层500,以形成贯穿所述层间介质层500且暴露出下方相应的用作源区的S/D的接触孔,此时可以同时形成暴露出周边区II中的相应区域的接触孔(未图示)。在核心区I的边界处的接触孔的尺寸可以大于核心区I内部的接触孔的尺寸。在本发明的其他实施例中,可以在交界区III靠近核心区I的边界处的区域中也形成接触孔,在后续交界区III中的接触孔中的接触插塞可以与核心区I的边界处的相应的接触插塞的顶部相联在一起。
接着,请继续参照图5和图7,在形成接触孔之后,可以执行灰化工艺或湿式清洗或其他合适的工艺,以去除层间介质层500上方的第三掩模层P3、第二掩模层P2和第一掩模层P1,并在各个接触孔中依次填充阻挡金属层(未图示)和导电金属层(未图示),所述阻挡金属层可以以均匀的厚度覆盖接触孔的内壁与层间介质层500的顶表面,阻挡金属层能够减少或防止设置在接触孔中的金属材料扩散到层间介质层500中,其可以由Ta、TaN、TaSiN、Ti、Ti N、TiSiN、W、WN或它们的任何组合形成,可以使用化学气相沉积(CVD)、原子层沉积(ALD)或物理气相沉积(PVD)(例如,溅射)等工艺形成;导电金属层可以由(一种或多种)难熔金属(例如,钴、铁、镍、钨和/或钼)形成。另外,可以使用具有良好阶梯覆盖性质的沉积工艺形成导电金属层,例如,使用化学气相沉积(CVD)、原子层沉积(ALD)或物理气相沉积(PVD)(例如,溅射)形成。形成的导电金属层还覆盖在接触孔周围的层间介质层500的表面上,之后,可以采用化学机械抛光(CMP)工艺对沉积的导电金属层的顶面进行化学机械抛光,直至暴露出出层间介质层500的顶面,以形成位于层间介质层500中的接触插塞CT。图7中显示出了核心区I边界处的部分有源区AA1上方无接触插塞(对于这些位置,现有技术中会形成接触插塞,而本发明中不会形成,即在图7中用于虚线框柱dCT来形成对比),另一部分有源区AA1上方有接触插塞CT。接触插塞CT作为核心区I中的存储节点接触结构,用于与后续在核心区I上方形成的电容器连接。
之后,请继续参照图7,可以采用本领域常规的电容器的制作方法来在核心区I上制作相应的电容器,具体过程在此不再详述。核心区I的每个S/D上方均形成有一个电容器705,在核心区I的边界处,底部通过相应的接触插塞CT与相应的S/D电连接的电容器705为有效的电容器,后续参与测试以及器件运作,而底部与相应的S/D之间没有接触插塞CT的电容器为虚拟电容器,后续不再参与器件相关测试以及器件运作,由此,提高了产品的合格率。本实施例中,每个电容器705包括下电极层701、电容介质层702以及上电极层703,电容器705之间具有横向支撑且间隔式层叠的底层支撑层600、中间支撑层601以及顶层支撑层602,其中底层支撑层600一方面用于对后续形成的下电极层进行底部支撑,另一方面还用于隔离半导体衬底400的内部元件与上方的电容器等元件。底层支撑层600的形成工艺还可以是热氧化工艺。所述底层支撑层600、中间支撑层601和顶层支撑层602的材质包含但不限于氮化硅。在本发明的其他实施例中,为了对下电极层进行更好的支撑,底层支撑层600和顶层支撑层602之间还可以层叠两层以上的中间支撑层601。可选的,所有的电容器705可以呈六方密堆积排布。进一步的,所述下电极层701呈筒状结构,可以是多晶硅电极或金属电极。当下电极层701为金属电极时,还可以采用氮化钛(TiN)和Ti层叠结构。当下电极层701为多晶硅电极时,可以采用零掺杂和/或掺杂的多晶硅材料形成。所述电容介质层702覆盖所述下电极层701的筒状结构的内表面和外表面,以充分利用下电极层701的两个相对表面,构成具有较大电极表面积的电容器。优选的,所述电容介质层702可以为金属氧化物等高K介质层。进一步的,所述电容介质层702为多层结构,例如为氧化哈-氧化锆的两层结构。所述上电极层703可以为单层结构也可以为多层结构,当所述上电极层703为单层结构时,例如为多晶硅电极,也可以为金属电极,当上电极层703为金属电极时,例如可以采用氮化钛(TiN)形成。所述上电极层703在对应所述筒状结构的内部和所述筒状结构的外部均能够与所述电容介质层702以及所述下电极层701构成电容器。此外,在核心区I边缘区域(即电容孔阵列的边界区域)上,由于横向支撑层(即中间支撑层601、顶层支撑层602)的存在,所述电容介质层702和所述上电极层703均具有凹凸不平形貌的侧壁结构,所述凹凸不平形貌的侧壁结构对应于在所述下电极层701的筒状结构筒外部的所述中间支撑层601、顶层支撑层602,由此使得所述上电极层703在所述核心区I边缘区域(即电容孔阵列的边界区域)上的部分,对应所述中间支撑层601、顶层支撑层602以远离所述下电极层701的方向凸出,使核心区I中的电容器阵列边界不平整。此外,本实施例中,所述电容介质层702和所述上电极层703还依次延伸覆盖在所述周边区II上保留的底层支撑层600的表面上,此外,在所述上电极层703表面还覆盖有一上电极填充层704,所述上电极填充层704填满所述上电极层703之间的间隙,也就是说,所述上电极填充层704填充满相邻的筒状结构之间的间隙并覆盖上述形成的结构。优选的,所述上电极填充层704的材质包括未掺杂或者硼掺杂的多晶硅。
请参考图7,本发明还提供一种采用上述的半导体器件的制造方法制造的半导体器件,包括:半导体衬底400、层间介质层500和多个接触插塞CT。其中,所述半导体衬底400具有核心区I、周边区II以及位于核心区I和周边区II之间的交界区III,核心区I中形成有限定各个有源区AA1的浅沟槽隔离结构400b,交界区II中形成有限定核心区I和周边区II的浅沟槽隔离结构400a。层间介质层500形成在所述半导体衬底400上,可以是二氧化硅、氮化硅或低K介质(介电常数K低于3)。多个接触插塞CT形成所述层间介质层500中,并与相应的核心元件的有源区AA1接触。其中,所述核心区I的边界处的部分有源区AA1的上方无接触插塞。此外,在一些实施例中,核心区I相对两侧的边界处的接触插塞CT不对称分布,例如核心区I上侧边界处和下侧边界处的接触插塞不对称分布,和/或,核心区I左侧边界处和右侧边界处的接触插塞不对称分布。
可选地,所述半导体器件可以是存储器,其还包括多条字线WL、源区及漏区S/D、位线接触部(未图示)以及多条位线BL(未图示)。其中,各条字线WL为埋入式字线,形成在所述半导体衬底400中,并与所述有源区AA1交叉。源区及漏区S/D形成在所述字线两侧的有源区AA1中。位线接触部形成在漏区上,各条位线形成在相应的所述位线接触部上并与各条所述字线交叉。所述层间介质层500将所述半导体衬底400、字线WL、源区和漏区S/D、位线接触部和位线均掩埋在内。所述核心区I的边界处,至少最外侧的两条位线BL之间的部分有源区的上方无接触插塞,和/或(二选一或二者兼具),至少两条字线WL之间的部分有源区的上方无接触插塞。
综上所述,本发明的技术方案中,通过本发明提供的掩模版组合,来定义接触插塞的形成位置,以使得核心区边界处的部分有源区的上方无接触插塞,而核心区边界处的其他有源区以及核心区内部的有源区的上方均有接触插塞,由此,后续再采用现有工艺在核心区的内部和边界处形成相应的电学结构时,使得核心区边界处的部分电学结构因其下方没有与有源区接触的接触插塞而变为虚拟结构,由此可以避免制造出来的半导体器件因核心区边界处的电学结构的问题而导致不能通过相关测试的问题,继而提高了制得的半导体器件的性能和合格率。
需要说明的是,本说明书中各个实施例采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似部分互相参见即可。以及,上述描述仅是对本发明较佳实施例的描述,并非对本发明范围的任何限定,本发明领域的普通技术人员根据上述揭示内容做的任何变更、修饰,均属于本发明技术方案所要求的保护范围。
此外,还需要说明的是,除非特别说明或者指出,否则说明书中的术语“第一”、“第二”和“第三”等描述仅仅用于区分说明书中的各个组件、元素、步骤等,而不是用于表示各个组件、元素、步骤之间的逻辑关系或者顺序关系等。本文中的用语“和/或”表示二选一或二者兼具。

Claims (16)

1.一种掩模板组合,用于制作接触插塞,其特征在于,所述掩模板组合包括:
第一掩模板,具有多条平行的第一遮光条纹,相邻的两条第一遮光条纹之间为第一透光区;
第二掩模板,具有多条平行且与每条第一条纹相交的第二遮光条纹,相邻的两条第二遮光条纹之间为第二透光区;
第三掩模板,具有遮光块和与遮光块互补的第三透光区,所述遮光块覆盖所述第一掩模板的边界处的至少一条第一遮光条纹和该条第一遮光条纹最近邻的部分第一透光区,以及,覆盖所述第二掩模板的边界处的至少两条第二遮光条纹以及所述两条第二遮光条纹之间的部分第二透光区,第三透光区、第一透光区和第二透光区的重叠区域为形成接触插塞的区域。
2.如权利要求1所述的掩模板组合,其特征在于,所述形成接触插塞的区域的形状包括正方形、圆形、椭圆形、三角形、矩形、多边形和心形中的至少一种。
3.如权利要求1所述的掩模板组合,其特征在于,所述遮光块覆盖的第二遮光条纹的数量为所述遮光块覆盖的第一遮光条纹的数量的2~5倍。
4.如权利要求1所述的掩模板组合,其特征在于,所述第一掩模板的边界处的至少一条第一遮光条纹具有第一宽度,其余的第一遮光条纹具有第二宽度,所述第一宽度大于所述第二宽度。
5.如权利要求4所述的掩模板组合,其特征在于,所述第一宽度大于1.5倍的所述第二宽度。
6.如权利要求1所述的掩模板组合,其特征在于,所述第二掩模板的边界处的至少一条第二遮光条纹具有第三宽度,其余的第二遮光条纹具有第四宽度,所述第三宽度大于所述第四宽度。
7.如权利要求6所述的掩模板组合,其特征在于,所述第三宽度大于1.5倍的所述第四宽度。
8.如权利要求1所述的掩模板组合,其特征在于,所述遮光块面向所述核心区的边缘是不对称的。
9.一种接触插塞制作方法,其特征在于,使用权利要求1~8中任一项所述的掩模板组合来制作,所述接触插塞制作方法包括:
提供具有多个有源区的半导体衬底,在所述半导体衬底上依次形成层间介质层、第一掩模层;
采用光刻结合刻蚀的工艺,将所述掩模板组合中的第一掩模板上的图案转移到所述第一掩模层上,以在所述第一掩模层中形成相应的多条第一线条,其中,每条第一线条对应第一掩模板上相应的第一遮光条纹,相邻第一线条之间的沟槽对应第一掩模板上相应的第一透光区并暴露出相应的层间介质层;
在所述层间介质层和所述第一掩模层上覆盖第二掩模层,并采用光刻结合刻蚀的工艺,将所述掩模板组合中的第二掩模板上的图案转移到所述第二掩模层上,以形成相应的多条第二线条,其中,每条第二线条对应第二掩模板上相应的第二遮光条纹,相邻第二线条之间的沟槽对应第二掩模板上相应的第二透光区并暴露出相应的所述第一线条以及所述第一透光区中的层间介质层;
在所述第一掩模层、第二掩模层和层间介质层上覆盖第三掩模层,并采用光刻工艺将所述掩模板组合中的第三掩模板上的图案转移到所述第三掩模层上,剩余的第三掩模层对应第三掩模板的遮光块,剩余的第三掩模层和所述第一掩模层、第二掩模层共同暴露出的层间介质层即为待形成接触插塞的区域;
以所述第一掩模层、第二掩模层和第三掩模层为掩模,刻蚀暴露出的层间介质层,以形成暴露出相应的有源区的接触孔;
在所述接触孔中形成接触插塞,各个所述接触插塞的底部与相应的有源区接触。
10.一种半导体器件的制造方法,其特征在于,包括:采用权利要求8所述的制作接触插塞的方法,在一具有核心区的半导体衬底上形成接触插塞,各个所述接触插塞的底部与核心区中相应的核心元件的有源区接触。
11.如权利要求10所述的半导体器件的制造方法,其特征在于,所述核心区为存储区,所述核心元件为存储晶体管,所述接触插塞为存储节点接触部,所述半导体器件的制造方法还包括:
在所述接触插塞上形成电容器的下电极;
形成覆盖所述下电极的电容介质;以及,
在所述电容介质上形成电容器的上电极。
12.如权利要求11所述的半导体器件的制造方法,其特征在于,提供具有核心区的半导体衬底的步骤包括:
提供一具有核心区的半导体衬底,所述核心区中形成有多个核心元件的有源区;
在所述半导体衬底中形成字线,所述字线与所述有源区交叉,所述字线与所述第二线条重叠;
在所述字线两侧的有源区中分别形成源区及漏区;
在所述漏区上形成位线接触部;以及
在所述位线接触部上形成位线,所述位线与所述字线交叉,所述第一线条与所述位线重叠。
13.一种采用权利要求10~12中任一项所述的半导体器件的制造方法制造的半导体器件,其特征在于,包括:
半导体衬底,所述半导体衬底中形成有核心区,所述核心区中具有多个核心元件的有源区;
层间介质层,形成在所述半导体衬底上;
多个接触插塞,形成所述层间介质层中,并与相应的核心元件的有源区接触;
其中,所述核心区边界处的部分有源区的上方无接触插塞。
14.如权利要求13所述的半导体器件,其特征在于,所述核心区相对两侧的边界处的接触插塞不对称分布。
15.如权利要求13所述的半导体器件,其特征在于,所述半导体器件还包括:
多条字线,形成在所述半导体衬底中,并与所述有源区交叉;
源区及漏区,形成在所述字线两侧的有源区中;
位线接触部,形成在所述漏区上;
多条位线,形成在所述位线接触部上,所述位线与所述字线交叉;
所述层间介质层将所述半导体衬底、字线、源区、漏区、位线接触部和位线掩埋在内。
16.如权利要求15所述的半导体器件,其特征在于,所述核心区的边界处,至少两条位线之间的部分有源区的上方无接触插塞,以及,至少两条字线之间的部分有源区的上方无接触插塞。
CN201910925253.2A 2019-09-27 2019-09-27 掩模板组合及接触插塞制作方法、半导体器件及其制造方法 Pending CN111640705A (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN201910925253.2A CN111640705A (zh) 2019-09-27 2019-09-27 掩模板组合及接触插塞制作方法、半导体器件及其制造方法
US17/612,231 US20220254785A1 (en) 2019-09-27 2020-03-17 Electrical Contact Structure
PCT/CN2020/079581 WO2021056985A1 (zh) 2019-09-27 2020-03-17 电接触结构、掩模板组合、接触插塞制作方法及半导体器件

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201910925253.2A CN111640705A (zh) 2019-09-27 2019-09-27 掩模板组合及接触插塞制作方法、半导体器件及其制造方法

Publications (1)

Publication Number Publication Date
CN111640705A true CN111640705A (zh) 2020-09-08

Family

ID=72332329

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201910925253.2A Pending CN111640705A (zh) 2019-09-27 2019-09-27 掩模板组合及接触插塞制作方法、半导体器件及其制造方法

Country Status (1)

Country Link
CN (1) CN111640705A (zh)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022057534A1 (zh) * 2020-09-18 2022-03-24 长鑫存储技术有限公司 半导体器件的制备方法
WO2022193603A1 (zh) * 2021-03-18 2022-09-22 长鑫存储技术有限公司 半导体结构及其形成方法

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022057534A1 (zh) * 2020-09-18 2022-03-24 长鑫存储技术有限公司 半导体器件的制备方法
WO2022193603A1 (zh) * 2021-03-18 2022-09-22 长鑫存储技术有限公司 半导体结构及其形成方法

Similar Documents

Publication Publication Date Title
CN110071108B (zh) 半导体存储器元件及其制作方法
WO2021056984A1 (zh) 电接触结构、接触垫版图及结构、掩模板组合及制造方法
KR100555564B1 (ko) 스퀘어형 스토리지 전극을 채용하는 반도체 소자 및 그제조 방법
US9613967B1 (en) Memory device and method of fabricating the same
US8298893B2 (en) Method for manufacturing semiconductor device having multi-layered contact
CN111584489B (zh) 半导体存储器件与其制作方法
US9196618B2 (en) Semiconductor device and method of manufacturing the same
US11653491B2 (en) Contacts and method of manufacturing the same
US8247304B2 (en) Method of manufacturing semiconductor device having capacitor under bit line structure
KR20020020858A (ko) 반도체 메모리 장치 및 그 제조 방법
KR20110128048A (ko) 수직 채널 트랜지스터를 구비한 반도체 소자
KR101699443B1 (ko) 수직 채널 트랜지스터를 구비한 반도체 소자의 제조 방법
CN109935588B (zh) 存储器及其制作方法
JP2011142256A (ja) 半導体装置及びその製造方法
CN111640733A (zh) 半导体器件及其接触垫版图、接触垫结构和掩模板组合
CN111640747A (zh) 半导体器件及其电接触结构与制造方法
WO2014184299A1 (en) Semiconductor memory device with improved active area/word line layout
CN111640748A (zh) 半导体器件及其电接触结构、制造方法
CN100394584C (zh) 用于制造具有在位线方向延伸的接触体的半导体器件的方法
US20220384449A1 (en) Semiconductor memory device and method of fabricating the same
CN111640705A (zh) 掩模板组合及接触插塞制作方法、半导体器件及其制造方法
TW201322255A (zh) 動態隨機存取記憶體結構及其製作方法
US6953959B2 (en) Integrated circuit devices including self-aligned contacts with increased alignment margin
US20220254785A1 (en) Electrical Contact Structure
US7145195B2 (en) Semiconductor memory device and method of manufacturing the same

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination