CN111445831A - 一种显示面板 - Google Patents

一种显示面板 Download PDF

Info

Publication number
CN111445831A
CN111445831A CN202010330926.2A CN202010330926A CN111445831A CN 111445831 A CN111445831 A CN 111445831A CN 202010330926 A CN202010330926 A CN 202010330926A CN 111445831 A CN111445831 A CN 111445831A
Authority
CN
China
Prior art keywords
frequency clock
clock signal
compensation
display panel
units
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010330926.2A
Other languages
English (en)
Other versions
CN111445831B (zh
Inventor
肖邦清
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Original Assignee
Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd filed Critical Shenzhen China Star Optoelectronics Semiconductor Display Technology Co Ltd
Priority to CN202010330926.2A priority Critical patent/CN111445831B/zh
Priority to PCT/CN2020/089469 priority patent/WO2021212558A1/zh
Priority to US16/766,717 priority patent/US11521530B2/en
Publication of CN111445831A publication Critical patent/CN111445831A/zh
Application granted granted Critical
Publication of CN111445831B publication Critical patent/CN111445831B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/2003Display of colours
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0404Matrix technologies
    • G09G2300/0408Integration of the drivers onto the display substrate
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0876Supplementary capacities in pixels having special driving circuits and electrodes instead of being connected to common electrode or ground; Use of additional capacitively coupled compensation electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0267Details of drivers for scan electrodes, other than drivers for liquid crystal, plasma or OLED displays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/02Improving the quality of display appearance
    • G09G2320/0223Compensation for problems related to R-C delay and attenuation in electrodes of matrix panels, e.g. in gate electrodes or on-substrate video signal electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3266Details of drivers for scan electrodes
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本申请提供一种显示面板,包括位于显示区的像素单元以及位于非显示区的GOA电路区,GOA电路区包括级联的n级GOA电路单元以及N条高频时钟信号线;每级GOA电路单元通过一条信号连接线与N条高频时钟信号线中的一条电连接;第一条高频时钟信号线至第N条高频时钟信号线由近及远的依次排布于显示区的一侧;显示面板还包括至少两个补偿单元组,补偿单元组位于N条高频时钟信号线所在区域内,一补偿单元组包括N‑1个补偿单元;第一条高频时钟信号线至第N‑1条高频时钟信号线与N‑1个补偿单元一一对应电连接。本申请通过将补偿单元组设置于高频时钟信号线所在区域内,从而解决了GOA区域较宽的问题,有利于面板的窄边框设计。

Description

一种显示面板
技术领域
本申请涉及显示技术领域,尤其涉及一种显示面板。
背景技术
栅极驱动阵列(Gate Driver On Array,GOA)技术是直接将栅极驱动电路(GateDriver ICs)制作在阵列(Array)基板上,来代替由外接硅芯片制作的驱动芯片的一种技术。GOA电路制作在显示区周围的基板上,简化显示面板的制作工序,省去水平扫描线方向的接合(bonding)工艺,可提升产能并降低产品成本,同时可以提升显示面板的集成度使之更适合制作窄边框或无边框显示产品,满足现代人们的视觉追求。
随着现在显示面板尺寸和分辨提不断增加,特别是大尺寸8K产品中,GOA区域信号的走线加长,负载增加,例如会导致不同时钟信号(CK信号)间存在差异,容易产生水平横线等不良显示现象。目前采用的解决方法是在GOA电路区设置补偿结构,但是增设新的结构会浪费空间,不利于窄边框化。
因此,现有技术存在缺陷,急需解决。
发明内容
本申请提供一种显示面板,能够解决现有显示面板的GOA区域较宽,从而不利于面板的窄边框设计的技术问题。
为解决上述问题,本申请提供的技术方案如下:
本申请提供一种显示面板,显示面板的显示区包括阵列分布的像素单元,所述显示面板的非显示区包括位于所述显示区至少一侧的GOA电路区,所述GOA电路区包括级联的n级GOA电路单元以及沿列方向延伸的N条高频时钟信号线,其中,n和N均为大于或等于2的正整数;
每级GOA电路单元通过一条信号连接线与N条高频时钟信号线中的一条电连接,并且每级GOA电路单元对应连接一行所述像素单元;
所述GOA电路区内的第一条高频时钟信号线至第N条高频时钟信号线由近及远的依次排布于所述显示区的一侧;
所述显示面板还包括沿列方向设置的至少两个补偿单元组,所述补偿单元组位于N条高频时钟信号线所在区域内,一所述补偿单元组包括N-1个补偿单元;
其中,第一条高频时钟信号线至第N-1条高频时钟信号线与N-1个补偿单元一一对应电连接,且所述补偿单元位于与之连接的所述高频时钟信号线远离所述显示区的一侧。
在本申请的显示面板中,所述信号连接线与所述高频时钟信号线异层设置,所述信号连接线通过桥接线与所述高频时钟信号线桥接,所述补偿单元与所述信号连接线同层设置并且电性连接。
在本申请的显示面板中,所述补偿单元呈直线状、折线状、梳状、曲线状、螺旋线状、网状、环状、条状中的一种或一种以上的组合。
在本申请的显示面板中,一条所述高频时钟信号线所连接的所述补偿单元与所述信号连接线分别位于所述高频时钟信号线的两侧,且所述补偿单元在与所述高频时钟信号线相交的方向上至少跨越一条所述高频时钟信号线。
在本申请的显示面板中,对应位于所述补偿单元之下的所述高频时钟信号线与所述补偿单元之间形成第一补偿电容。
在本申请的显示面板中,所述显示面板还包括位于所述非显示区的电极层,所述电极层对应位于所述补偿单元之上且与所述补偿单元存在交叠区域,所述补偿单元与所述电极层之间形成第二补偿电容。
在本申请的显示面板中,第一条高频时钟信号线至第N-1条高频时钟信号线各自对应的补偿单元所补偿的第一补偿电容值依次减小;或者,第一条高频时钟信号线至第N-1条高频时钟信号线各自对应的补偿单元所补偿的第一补偿电容与第二补偿电容之和依次减小。
在本申请的显示面板中,所述第一条高频时钟信号线至所述第N条高频时钟信号线所对应的N条所述信号连接线为所述信号连接线中的一组重复单元,在一组重复单元中所述第一条高频时钟信号线至所述第N条高频时钟信号线所对应连接的所述信号连接线的走线长度依次增加。
在本申请的显示面板中,在一组重复单元中所述第一条高频时钟信号线至所述第N-1条高频时钟信号线所对应连接的所述补偿单元的走线宽度相等,并且所述第一条高频时钟信号线至所述第N-1条高频时钟信号线所对应连接的所述补偿单元的走线长度依次减小。
在本申请的显示面板中,在一组重复单元中所述第一条高频时钟信号线至所述第N-1条高频时钟信号线所对应连接的所述补偿单元的走线长度相等,并且所述第一条高频时钟信号线至所述第N-1条高频时钟信号线所对应连接的所述补偿单元的走线宽度依次增加。
本申请的有益效果为:本申请提供的显示面板,通过在GOA电路区设置补偿单元,补偿单元可以对不同时钟信号间存在的电阻电容差异进行补偿,从而解决水平横线等不良显示现象;并且通过将补偿单元设置于高频时钟信号线所在区域内,从而解决了GOA区域较宽的问题,有利于面板的窄边框设计。
附图说明
下面结合附图,通过对本申请的具体实施方式详细描述,将使本申请的技术方案及其它有益效果显而易见。
图1为本申请提供的显示面板的结构示意图;
图2为本申请实施例一提供的显示面板的结构示意图;
图3为图2中的显示面板的局部放大图;
图4为本申请实施例提供的三种补偿单元与高频时钟信号连接线的结构示意图;
图5为本申请实施例二提供的显示面板的结构示意图;
图6为本申请实施例三提供的显示面板的局部结构示意图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述。显然,所描述的实施例仅仅是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
在本申请的描述中,需要理解的是,术语“纵向”、“横向”、“长度”、“宽度”、“上”、“下”、“前”、“后”、“左”、“右”、“竖直”、“水平”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本申请和简化描述,而不是指示或暗示所指的装置或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本申请的限制。此外,术语“第一”、“第二”仅用于描述目的,而不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。由此,限定有“第一”、“第二”的特征可以明示或者隐含地包括一个或者更多个所述特征。在本申请的描述中,“多个”的含义是两个或两个以上,除非另有明确具体的限定。在本申请中,“/”表示“或者”的意思。
本申请可以在不同例子中重复参考数字和/或参考字母,这种重复是为了简化和清楚的目的,其本身不指示所讨论各种实施方式和/或设置之间的关系。
GOA型显示面板是采用GOA电路驱动显示面板进行显示,GOA电路通常设置于沿扫描线方向上的显示区的一侧/两侧。GOA电路包括GOA总线(GOA Busline)和GOA电路单元(GOA Circuit),GOA总线又包括多条高频时钟信号线、低频时钟信号线、复位信号线以及电源信号线等,电路板输出的高频时钟信号、低频时钟信号、复位信号和电源信号等驱动信号需要经过相应的GOA总线才能抵达GOA电路单元,从而逐行控制扫描线进行显示。
但是随着显示面板的尺寸和解析度的逐渐增大,比如大尺寸8k产品的GOA电路信号比普通的GOA电路信号更多、输入的走线更长,导致GOA总线的RC(Resistance-Capacitance,阻抗)负载较重。由于电阻电容(阻抗)大,不同的电阻电容会使不同的高频时钟信号(CK信号)间存在差异,使面板产生水平横线等不良显示现象。一般降低CK信号间阻抗差异的方法是增设电阻补偿结构,但是电阻补偿结构会占用一定的非显示区的空间,使得GOA电路区宽度较宽,不利于窄边框的设计。
基于此,本申请提供一种显示面板以解决上述缺陷。
如图1所示,为本申请提供的显示面板的结构示意图。显示面板1包括位于显示区10内阵列分布的像素单元2以及位于所述显示区10外围的非显示区,所述显示面板1的非显示区包括位于所述显示区10至少一侧的GOA电路区20。示例性的,所述GOA电路区20位于所述显示面板在扫描线方向上的所述显示区10的一侧或者两侧。所述GOA电路区20内包括级联的n级GOA电路单元3以及沿列方向(数据线方向)延伸的多条信号总线4,例如多条高频时钟信号线CK、低频时钟信号线41、复位信号线42以及电源信号线43等。在大尺寸及高解析度的显示面板中,所需的高频时钟信号线较多,本申请的显示面板中包括N条高频时钟信号线(CK1...CKN),其中,n和N均为大于或等于2的正整数。
由于多条信号总线用于分别传输不同的驱动信号,每一级GOA电路单元3都需要通过多条信号连接线5分别与多条信号总线4一一对应电连接。例如,每一个GOA电路单元3与信号总线4之间均通过低频时钟信号连接线51、复位信号连接线52和电源信号连接53以及高频时钟信号连接线54实现信号的传输。
其中,每级GOA电路单元3均通过一条高频时钟信号连接线54与N条高频时钟信号线(CK1...CKN)中的一条电连接;并且每级GOA电路单元3对应连接一行所述像素单元2,用于控制相应行的所述像素单元2。
所述GOA电路区20内的第一条高频时钟信号线CK1至第N条高频时钟信号线CKN由近及远的依次排布于所述显示区10的一侧。
所述显示面板还包括沿列方向设置的至少两个补偿单元组6,所述补偿单元组6位于N条高频时钟信号线所在区域内,也就是说所述补偿单元组6无需单独占用新的布设空间,因此本申请的显示面板不会增加所述GOA电路区20的宽度,有利于显示面板的窄边框设计。
所述补偿单元组6包括多个补偿单元60。其中,每个所述补偿单元60对应电连接一条高频时钟信号线,且所述补偿单元60位于与之连接的所述高频时钟信号线远离所述显示区10的一侧。
本申请在不增加GOA电路区宽度的情况下,在不同高频时钟信号线上设置所述补偿单元。由于高解析度面板的高频时钟信号线较多,导致GOA电路区20的高频时钟信号连接线54的走线加长,负载(电阻电容)增加,不同的电阻电容会使不同的高频时钟信号(CK信号)间存在差异,使面板产生水平横线等不良显示现象。本申请的所述补偿单元可以对不同高频时钟信号线上传输的高频时钟信号间的差异进行补偿。
以下请结合具体实施例对本申请的所述显示面板进行详细描述。
实施例一
请参照图2所示,为本申请实施例一提供的显示面板的结构示意图。需要说明的是,图2中为了方便说明只示意了GOA电路区的多级高频时钟信号线,GOA电路区还包括上文中所述的其他信号总线,在图2中未示意出。
本实施例以GOA电路区20位于所述显示面板在扫描线方向上的所述显示区10的一侧为例进行说明。所述显示区10内还包括沿行方向设置的多条扫描线7和沿列方向设置的多条数据线(未图示),一行所述像素单元2对应连接一条所述扫描线7。
所述GOA电路区20包括级联的n级GOA电路单元3以及沿列方向延伸的N条高频时钟信号线,其中本实施例以所述GOA电路区20包括八条高频时钟信号线(CK1...CK8)的产品为例。
每级GOA电路单元3通过一条高频时钟信号连接线54与八条高频时钟信号线(CK1...CK8)中的一条电连接,并且每级GOA电路单元3对应连接一行所述像素单元2。其中,所述GOA电路区20内的第一条高频时钟信号线CK1至第八条高频时钟信号线CK8由近及远的依次排布于所述显示区10的一侧,即第一条高频时钟信号线CK1离所述显示区10最近,相应的与之连接的高频时钟信号连接线54的走线长度最短,高频时钟信号通过该条时钟信号连接线所产生的电容电阻负载越小;第八条高频时钟信号线CK8离所述显示区10最远,相应的与之连接的高频时钟信号连接线54的走线长度最长,高频时钟信号通过该条时钟信号连接线所产生的电容电阻负载越大。
所述第一条高频时钟信号线CK1至所述第八条高频时钟信号线CK8所对应的八条所述高频时钟信号连接线54为所述信号连接线5中的一组重复单元。结合图3所示,图3为图2中的显示面板的局部放大图。在所述一组重复单元中所述第一条高频时钟信号线CK1至所述第八条高频时钟信号线CK8所对应连接的所述高频时钟信号连接线54的走线长度依次增加。由于不同长度的高频时钟信号连接线上所产生的负载不同,从而便导致了不同高频时钟信号线上的高频时钟信号间会产生电容和电阻的差异,进而影响显示效果。
结合图2和图3所示,一所述补偿单元组6包括N-1个补偿单元60,且所述补偿单元60均位于该八条高频时钟信号线(CK1...CK8)所在区域内。所述补偿单元60用于对不同高频时钟信号线上的高频时钟信号间产生电容和电阻的差异进行补偿。也就是说,所述补偿单元60用于对电阻电容负载较小的高频时钟信号进行补偿,使得不同的高频时钟信号间的电阻电容负载一致或相当,从而消除差异。
其中,第一条高频时钟信号线至第N-1条高频时钟信号线与N-1个补偿单元60一一对应电连接,且所述补偿单元60位于与之连接的所述高频时钟信号线远离所述显示区10的一侧。由于第八条高频时钟信号线CK8上信号的电阻电容负载最大,因此无需补偿,所以第一条高频时钟信号线CK1至第七条高频时钟信号线CK7与7个补偿单元60一一对应电连接。使得第一条高频时钟信号线CK1至第七条高频时钟信号线CK7上对应各自信号的电阻电容负载与第八条高频时钟信号线CK8上信号的电阻电容负载一致或相当。
在本实施例中,所述信号连接线5与所述高频时钟信号线(CK1...CK8)异层设置,所述高频时钟信号线可以与所述显示区10内的薄膜晶体管的栅极或有源层同层同材料制成,所述信号连接线5可以与所述薄膜晶体管的源/漏极同层同材料制成,或者与阳极同层同材料制成,此处不做限制。
在本实施例中,所述高频时钟信号连接线54通过桥接线与所述高频时钟信号线桥接。
进一步的,所述补偿单元60与所述高频时钟信号连接线54同层设置并且电性连接。
所述补偿单元60呈直线状、折线状、梳状、曲线状、螺旋线状、网状、环状、条状中的一种或一种以上的组合。如图4所示,给出了三种补偿单元与高频时钟信号连接线的结构示意图,当然并不以此为限。
在本实施例中,一条所述高频时钟信号线(例如CK1)所连接的所述补偿单元60与所述高频时钟信号连接线54分别位于该条所述高频时钟信号线的两侧,且所述补偿单元60在与所述高频时钟信号线相交的方向上至少跨越一条所述高频时钟信号线(例如CK1连接的补偿单元60跨越了CK2...CK8)。
结合图2和图3所示,在所述高频时钟信号连接线54的一组重复单元中所述第一条高频时钟信号线CK1至所述第N-1条高频时钟信号线(CK7)所对应连接的所述补偿单元60的走线宽度相等,并且所述第一条高频时钟信号线CK1至所述第N-1条高频时钟信号线(CK7)所对应连接的所述补偿单元60的走线长度依次减小。
由于所述第一条高频时钟信号线CK1至所述第八条高频时钟信号线CK8所对应连接的所述高频时钟信号连接线54的走线长度依次增加,所以第一高频时钟信号至第八高频时钟信号的电阻电容负载也依次增加,因此将所述第一条高频时钟信号线CK1至所述第七条高频时钟信号线CK7所对应连接的所述补偿单元60的走线长度依次减小,即所述第一条高频时钟信号线CK1对应连接的所述补偿单元60的走线长度最长,所述第七条高频时钟信号线CK7所对应连接的所述补偿单元60的走线长度最短,从而补偿由于不同高频时钟信号线所连接的高频时钟信号连接线的长度不同所造成的不同高频时钟信号间的电阻负载差异。
进一步的,在所述高频时钟信号连接线54的一组重复单元中,一所述补偿单元60的走线长度与对应连接的所述高频时钟信号连接线54的长度之和等于/接近于所述第八条高频时钟信号线CK8所对应连接的所述高频时钟信号连接线54的走线长度。由于所述高频时钟信号线上的高频时钟信号通过桥接线分别向相对两侧的所述补偿单元60和所述高频时钟信号连接线54传输,因此,平衡了不同高频时钟信号之间的电阻差异。
在另一种实施例中,在所述高频时钟信号连接线54的一组重复单元中,所述第一条高频时钟信号线CK1至所述第N-1条高频时钟信号线(CK7)所对应连接的所述补偿单元60的走线长度相等,并且所述第一条高频时钟信号线CK1至所述第N-1条高频时钟信号线(CK7)所对应连接的所述补偿单元60的走线宽度依次增加。从而平衡不同高频时钟信号之间的电阻差异。
现有显示面板的电阻补偿结构通过绕线的方式只能对不同高频时钟信号之间的电阻差异进行补偿,而忽略了不同高频时钟信号之间的电容差异,因此并不能完全解决不同高频时钟信号之间电阻电容负载(RC loading)差异的问题,进而不能很好的改善显示面板显示不良的问题。
本申请的另一目的是解决不同高频时钟信号之间的电容差异,从而最大程度上消除不同高频时钟信号之间电阻电容负载差异的问题。
具体地,如上文中所述,由于所述补偿单元60在与所述高频时钟信号线相交的方向上至少跨越一条所述高频时钟信号线,因此,对应位于所述补偿单元60之下的所述高频时钟信号线会与所述补偿单元60之间形成第一补偿电容。由于所述第一条高频时钟信号线CK1至所述第七条高频时钟信号线CK7所对应连接的所述补偿单元60的走线长度依次减小,即所述第一条高频时钟信号线CK1对应连接的所述补偿单元60的走线跨越的其他高频时钟信号线(例如CK2...CK8)的数量最多,因此所形成的第一补偿电容值也越大;所述第七条高频时钟信号线CK7对应连接的所述补偿单元60的走线跨越的其他高频时钟信号线(例如CK8)的数量最少,因此所形成的第一补偿电容值也越小。
也就是说,所述第一条高频时钟信号线CK1至所述第N-1条高频时钟信号线(CK7)各自对应的补偿单元60所补偿的第一补偿电容值依次减小。
由于所述第一条高频时钟信号线CK1至所述第八条高频时钟信号线CK8所对应连接的所述高频时钟信号连接线54的走线长度依次增加,所以第一高频时钟信号至第八高频时钟信号的电容负载也依次增加,因此将所述第一条高频时钟信号线CK1至所述第七条高频时钟信号线CK7所对应连接的所述补偿单元60的走线长度依次减小(即补偿的第一补偿电容值依次减小),从而补偿由于不同高频时钟信号线所连接的高频时钟信号连接线的长度不同所造成的不同高频时钟信号间的电容负载差异。
进一步的,在所述高频时钟信号连接线54的一组重复单元中,一所述补偿单元60所补偿的第一补偿电容值等于或接近于该补偿单元60对应的高频时钟信号与第八条高频时钟信号线CK8对应的高频时钟信号之间的电容负载差值。由于所述高频时钟信号线上的高频时钟信号通过桥接线分别向相对两侧的所述补偿单元60和所述高频时钟信号连接线54传输,因此,平衡了不同高频时钟信号之间的电容差异。
在一种实施例中,所述显示面板还包括位于所述非显示区的电极层,所述电极层可以为公共电极层,但不以此为限。所述电极层对应位于所述补偿单元60之上且与所述补偿单元60存在交叠区域,所述补偿单元60与所述电极层之间形成第二补偿电容。
进一步的,所述第一补偿电容与所述第二补偿电容形成电容的叠加,所述补偿单元60以叠加后的补偿电容对不同高频时钟信号之间的电容差异进行补偿。在所述高频时钟信号连接线54的一组重复单元中,第一条高频时钟信号线CK1至第N-1条高频时钟信号线(CK7)各自对应的补偿单元60所补偿的第一补偿电容与第二补偿电容之和依次减小。
进一步的,一所述补偿单元60所补偿的第一补偿电容与第二补偿电容之和在数值上等于或接近于该补偿单元60对应的高频时钟信号与第八条高频时钟信号线CK8对应的高频时钟信号之间的电容负载差值。因此,平衡了不同高频时钟信号之间的电容差异。
本实施例的显示面板通过上述设计,能够最大程度上消除不同高频时钟信号之间的电阻和电容差异,并且相较于传统的电阻补偿结构可以减小GOA电路区的宽度,从而有利于显示面板的窄边框设计。
实施例二
如图5所示,为本申请实施例二提供的显示面板的结构示意图。本实施例的显示面板与上述实施例一中的显示面板的结构相同/相似,区别仅在于:本实施例的显示面板为双驱动型显示面板,即GOA电路区20位于所述显示面板在扫描线方向上的所述显示区10的两侧。即显示面板包括两套GOA电路,每套GOA电路均包括级联的n级GOA电路单元3和N高频时钟信号线,还包括所述补偿单元组6。两个所述GOA电路区20中均包括所述补偿单元组6,所述补偿单元组6具体的设计与上述实施例一中的设计一致,此处不再赘述。其中,每一级GOA电路单元3对应连接一条扫描线7。
本实施例的显示面板由于从两侧同时驱动一行所述像素单元2,因此相较于单侧驱动的驱动能力更强。另外,由于所述补偿单元可以从面板两侧同时对不同高频时钟信号之间的电阻和电容差异进行补偿,因此,可以分担所述补偿单元在一侧GOA电路区的布线设计,并且也可以减小高频时钟信号的电阻电容负载。
实施例三
如图6所示,为本申请实施例三提供的显示面板的局部结构示意图。本实施例的显示面板与上述实施例一中的显示面板的结构相同/相似,区别仅在于:本实施例中所述补偿单元60的绕线方式为迂回式设计,采用此方式可以进一步增加所述补偿单元60的走线长度以及跨越其他高频时钟信号线的次数,因此可以进一步增加所述补偿单元60的电阻和电容的补偿能力。
本申请的显示面板通过在GOA电路区设置补偿单元,补偿单元可以对不同时钟信号间存在的电阻电容差异进行补偿,从而解决水平横线等不良显示现象;并且通过将补偿单元设置于高频时钟信号线所在区域内,从而解决了GOA区域较宽的问题,有利于面板的窄边框设计。
综上所述,虽然本申请已以优选实施例揭露如上,但上述优选实施例并非用以限制本申请,本领域的普通技术人员,在不脱离本申请的精神和范围内,均可作各种更动与润饰,因此本申请的保护范围以权利要求界定的范围为准。

Claims (10)

1.一种显示面板,其特征在于,显示面板的显示区包括阵列分布的像素单元,所述显示面板的非显示区包括位于所述显示区至少一侧的GOA电路区,所述GOA电路区包括级联的n级GOA电路单元以及沿列方向延伸的N条高频时钟信号线,其中,n和N均为大于或等于2的正整数;
每级GOA电路单元通过一条信号连接线与N条高频时钟信号线中的一条电连接,并且每级GOA电路单元对应连接一行所述像素单元;
所述GOA电路区内的第一条高频时钟信号线至第N条高频时钟信号线由近及远的依次排布于所述显示区的一侧;
所述显示面板还包括沿列方向设置的至少两个补偿单元组,所述补偿单元组位于N条高频时钟信号线所在区域内,一所述补偿单元组包括N-1个补偿单元;
其中,第一条高频时钟信号线至第N-1条高频时钟信号线与N-1个补偿单元一一对应电连接,且所述补偿单元位于与之连接的所述高频时钟信号线远离所述显示区的一侧。
2.根据权利要求1所述的显示面板,其特征在于,所述信号连接线与所述高频时钟信号线异层设置,所述信号连接线通过桥接线与所述高频时钟信号线桥接,所述补偿单元与所述信号连接线同层设置并且电性连接。
3.根据权利要求2所述的显示面板,其特征在于,所述补偿单元呈直线状、折线状、梳状、曲线状、螺旋线状、网状、环状、条状中的一种或一种以上的组合。
4.根据权利要求2所述的显示面板,其特征在于,一条所述高频时钟信号线所连接的所述补偿单元与所述信号连接线分别位于所述高频时钟信号线的两侧,且所述补偿单元在与所述高频时钟信号线相交的方向上至少跨越一条所述高频时钟信号线。
5.根据权利要求4所述的显示面板,其特征在于,对应位于所述补偿单元之下的所述高频时钟信号线与所述补偿单元之间形成第一补偿电容。
6.根据权利要求5所述的显示面板,其特征在于,所述显示面板还包括位于所述非显示区的电极层,所述电极层对应位于所述补偿单元之上且与所述补偿单元存在交叠区域,所述补偿单元与所述电极层之间形成第二补偿电容。
7.根据权利要求5或6所述的显示面板,其特征在于,第一条高频时钟信号线至第N-1条高频时钟信号线各自对应的补偿单元所补偿的第一补偿电容值依次减小;或者,第一条高频时钟信号线至第N-1条高频时钟信号线各自对应的补偿单元所补偿的第一补偿电容与第二补偿电容之和依次减小。
8.根据权利要求1所述的显示面板,其特征在于,所述第一条高频时钟信号线至所述第N条高频时钟信号线所对应的N条所述信号连接线为所述信号连接线中的一组重复单元,在一组重复单元中所述第一条高频时钟信号线至所述第N条高频时钟信号线所对应连接的所述信号连接线的走线长度依次增加。
9.根据权利要求8所述的显示面板,其特征在于,在一组重复单元中所述第一条高频时钟信号线至所述第N-1条高频时钟信号线所对应连接的所述补偿单元的走线宽度相等,并且所述第一条高频时钟信号线至所述第N-1条高频时钟信号线所对应连接的所述补偿单元的走线长度依次减小。
10.根据权利要求8所述的显示面板,其特征在于,在一组重复单元中所述第一条高频时钟信号线至所述第N-1条高频时钟信号线所对应连接的所述补偿单元的走线长度相等,并且所述第一条高频时钟信号线至所述第N-1条高频时钟信号线所对应连接的所述补偿单元的走线宽度依次增加。
CN202010330926.2A 2020-04-24 2020-04-24 一种显示面板 Active CN111445831B (zh)

Priority Applications (3)

Application Number Priority Date Filing Date Title
CN202010330926.2A CN111445831B (zh) 2020-04-24 2020-04-24 一种显示面板
PCT/CN2020/089469 WO2021212558A1 (zh) 2020-04-24 2020-05-09 一种显示面板
US16/766,717 US11521530B2 (en) 2020-04-24 2020-05-09 Display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010330926.2A CN111445831B (zh) 2020-04-24 2020-04-24 一种显示面板

Publications (2)

Publication Number Publication Date
CN111445831A true CN111445831A (zh) 2020-07-24
CN111445831B CN111445831B (zh) 2021-08-03

Family

ID=71654406

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010330926.2A Active CN111445831B (zh) 2020-04-24 2020-04-24 一种显示面板

Country Status (3)

Country Link
US (1) US11521530B2 (zh)
CN (1) CN111445831B (zh)
WO (1) WO2021212558A1 (zh)

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112180645A (zh) * 2020-10-19 2021-01-05 Tcl华星光电技术有限公司 阵列基板
CN112906340A (zh) * 2021-02-24 2021-06-04 北京华大九天科技股份有限公司 电容补偿布线方法、装置、服务器和存储介质
CN113539203A (zh) * 2021-06-29 2021-10-22 北海惠科光电技术有限公司 一种显示面板的驱动装置、显示装置
WO2022001411A1 (zh) * 2020-06-28 2022-01-06 京东方科技集团股份有限公司 阵列基板、显示面板和显示装置
CN113990270A (zh) * 2021-11-08 2022-01-28 深圳市华星光电半导体显示技术有限公司 显示装置
CN114023279A (zh) * 2021-11-15 2022-02-08 深圳市华星光电半导体显示技术有限公司 显示装置
CN114141198A (zh) * 2021-12-07 2022-03-04 合肥京东方卓印科技有限公司 扫描驱动电路及其维修方法、显示装置
CN114333697A (zh) * 2021-12-30 2022-04-12 深圳市华星光电半导体显示技术有限公司 显示装置
WO2022088079A1 (zh) * 2020-10-30 2022-05-05 京东方科技集团股份有限公司 显示基板及显示装置
WO2022252323A1 (zh) * 2021-05-31 2022-12-08 Tcl华星光电技术有限公司 显示面板
WO2024087034A1 (zh) * 2022-10-25 2024-05-02 京东方科技集团股份有限公司 显示面板及显示装置

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN111679520A (zh) * 2020-06-01 2020-09-18 深圳市华星光电半导体显示技术有限公司 显示面板及显示装置
CN115202114B (zh) * 2022-07-14 2023-11-28 惠州华星光电显示有限公司 阵列基板及显示面板

Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101086995A (zh) * 2006-06-08 2007-12-12 三星电子株式会社 薄膜晶体管基板及具有该薄膜晶体管基板的液晶显示面板
JP2009230108A (ja) * 2008-02-29 2009-10-08 Canon Inc 表示パネルの駆動回路および表示装置
CN102402957A (zh) * 2011-11-15 2012-04-04 深圳市华星光电技术有限公司 Lcd数据驱动ic输出补偿电路及补偿方法
CN103839488A (zh) * 2012-11-23 2014-06-04 乐金显示有限公司 显示装置
CN106991949A (zh) * 2015-12-30 2017-07-28 三星显示有限公司 显示设备
CN107180594A (zh) * 2017-06-30 2017-09-19 厦门天马微电子有限公司 一种显示面板和显示装置
US9928809B2 (en) * 2016-02-02 2018-03-27 Innolux Corporation Display panel
CN108877658A (zh) * 2018-07-27 2018-11-23 京东方科技集团股份有限公司 栅极驱动电路及其制作方法、驱动方法
CN109523963A (zh) * 2018-11-21 2019-03-26 惠科股份有限公司 一种显示装置的驱动电路和显示装置
CN209729473U (zh) * 2019-02-22 2019-12-03 上海和辉光电有限公司 一种显示面板和显示装置
CN111091792A (zh) * 2020-03-22 2020-05-01 深圳市华星光电半导体显示技术有限公司 栅极驱动电路及显示面板

Family Cites Families (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP5727120B2 (ja) * 2006-08-25 2015-06-03 三星ディスプレイ株式會社Samsung Display Co.,Ltd. 液晶表示装置
KR101392160B1 (ko) * 2006-08-25 2014-05-08 삼성디스플레이 주식회사 액정표시장치
CN101661173B (zh) 2008-08-27 2011-03-16 上海天马微电子有限公司 液晶显示面板
CN103745707B (zh) 2013-12-31 2015-11-11 深圳市华星光电技术有限公司 补偿栅极驱动电路信号线阻值的方法及应用该方法的液晶显示面板
US20160365042A1 (en) * 2015-06-15 2016-12-15 Apple Inc. Display Driver Circuitry With Gate Line and Data Line Delay Compensation
KR102456943B1 (ko) 2016-05-09 2022-10-19 엘지디스플레이 주식회사 버퍼가 내장된 표시패널을 포함하는 표시장치
CN106652957B (zh) 2017-01-16 2020-04-24 昆山龙腾光电股份有限公司 液晶显示装置及驱动方法
CN108564916A (zh) * 2018-04-27 2018-09-21 上海天马有机发光显示技术有限公司 一种显示面板及显示装置
CN109036282B (zh) 2018-08-24 2020-05-22 合肥鑫晟光电科技有限公司 栅极驱动输出级电路、栅极驱动单元及驱动方法
US11024246B2 (en) * 2018-11-09 2021-06-01 Sakai Display Products Corporation Display apparatus and method for driving display panel with scanning line clock signal or scanning line signal correcting unit
CN109741716B (zh) 2019-03-15 2021-01-29 京东方科技集团股份有限公司 数据信号延迟电路和延迟方法以及显示装置

Patent Citations (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101086995A (zh) * 2006-06-08 2007-12-12 三星电子株式会社 薄膜晶体管基板及具有该薄膜晶体管基板的液晶显示面板
JP2009230108A (ja) * 2008-02-29 2009-10-08 Canon Inc 表示パネルの駆動回路および表示装置
CN102402957A (zh) * 2011-11-15 2012-04-04 深圳市华星光电技术有限公司 Lcd数据驱动ic输出补偿电路及补偿方法
CN103839488A (zh) * 2012-11-23 2014-06-04 乐金显示有限公司 显示装置
CN106991949A (zh) * 2015-12-30 2017-07-28 三星显示有限公司 显示设备
US9928809B2 (en) * 2016-02-02 2018-03-27 Innolux Corporation Display panel
CN107180594A (zh) * 2017-06-30 2017-09-19 厦门天马微电子有限公司 一种显示面板和显示装置
CN108877658A (zh) * 2018-07-27 2018-11-23 京东方科技集团股份有限公司 栅极驱动电路及其制作方法、驱动方法
CN109523963A (zh) * 2018-11-21 2019-03-26 惠科股份有限公司 一种显示装置的驱动电路和显示装置
CN209729473U (zh) * 2019-02-22 2019-12-03 上海和辉光电有限公司 一种显示面板和显示装置
CN111091792A (zh) * 2020-03-22 2020-05-01 深圳市华星光电半导体显示技术有限公司 栅极驱动电路及显示面板

Cited By (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2022001411A1 (zh) * 2020-06-28 2022-01-06 京东方科技集团股份有限公司 阵列基板、显示面板和显示装置
CN112180645A (zh) * 2020-10-19 2021-01-05 Tcl华星光电技术有限公司 阵列基板
CN112180645B (zh) * 2020-10-19 2022-02-01 Tcl华星光电技术有限公司 阵列基板
WO2022088079A1 (zh) * 2020-10-30 2022-05-05 京东方科技集团股份有限公司 显示基板及显示装置
CN115210802A (zh) * 2020-10-30 2022-10-18 京东方科技集团股份有限公司 显示基板及显示装置
US11823640B2 (en) 2020-10-30 2023-11-21 Beijing Boe Display Technology Co., Ltd. Display substrate and display device
CN112906340A (zh) * 2021-02-24 2021-06-04 北京华大九天科技股份有限公司 电容补偿布线方法、装置、服务器和存储介质
WO2022252323A1 (zh) * 2021-05-31 2022-12-08 Tcl华星光电技术有限公司 显示面板
CN113539203A (zh) * 2021-06-29 2021-10-22 北海惠科光电技术有限公司 一种显示面板的驱动装置、显示装置
CN113990270A (zh) * 2021-11-08 2022-01-28 深圳市华星光电半导体显示技术有限公司 显示装置
CN114023279A (zh) * 2021-11-15 2022-02-08 深圳市华星光电半导体显示技术有限公司 显示装置
CN114141198A (zh) * 2021-12-07 2022-03-04 合肥京东方卓印科技有限公司 扫描驱动电路及其维修方法、显示装置
CN114333697A (zh) * 2021-12-30 2022-04-12 深圳市华星光电半导体显示技术有限公司 显示装置
CN114333697B (zh) * 2021-12-30 2023-04-07 深圳市华星光电半导体显示技术有限公司 显示装置
WO2024087034A1 (zh) * 2022-10-25 2024-05-02 京东方科技集团股份有限公司 显示面板及显示装置

Also Published As

Publication number Publication date
US11521530B2 (en) 2022-12-06
WO2021212558A1 (zh) 2021-10-28
US20220122503A1 (en) 2022-04-21
CN111445831B (zh) 2021-08-03

Similar Documents

Publication Publication Date Title
CN111445831B (zh) 一种显示面板
US10126868B2 (en) Array substrate, method for driving the array substrate, display panel and display device
CN108182921B (zh) 一种阵列基板、显示面板与显示装置
CN101487962B (zh) 具窄型边框区结构的显示装置与其驱动方法
JP4966481B2 (ja) Rc遅延のばらつきを抑制する補償キャパシタを有する液晶パネル
US11308834B2 (en) GOA display panel
US10079069B2 (en) Array substrate and method for forming the same
CN108873521B (zh) 阵列基板、显示面板及显示装置
CN103149758B (zh) 显示装置
KR20100053949A (ko) 액정 표시 장치
KR0153222B1 (ko) 표시 장치의 구동 회로
CN114664270B (zh) 栅极驱动电路及显示面板
US6847346B2 (en) Semiconductor device equipped with transfer circuit for cascade connection
CN111429828A (zh) 一种显示面板和显示装置
JP4163611B2 (ja) 液晶表示装置
CN108594552B (zh) 显示基板、显示面板、显示装置及其驱动方法
US11468811B2 (en) Display panel containing GOA circuits arranged between adjacent rows of pixel units
CN115202114B (zh) 阵列基板及显示面板
US11605359B2 (en) Display apparatus and display panel
TWI700681B (zh) 閘極掃描單元電路、閘極掃描電路及顯示面板
US11869405B2 (en) Display panel and display device
TW201903483A (zh) 顯示裝置
CN111754948A (zh) 栅极扫描单元电路、栅极扫描电路及显示面板
JP2596495Y2 (ja) 液晶パネル駆動icおよびその実装方法
WO2020133086A1 (zh) 显示面板和电子装置

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant