CN111294045B - 一种降低电荷泵锁相环相位噪声的电路及方法 - Google Patents
一种降低电荷泵锁相环相位噪声的电路及方法 Download PDFInfo
- Publication number
- CN111294045B CN111294045B CN202010203434.7A CN202010203434A CN111294045B CN 111294045 B CN111294045 B CN 111294045B CN 202010203434 A CN202010203434 A CN 202010203434A CN 111294045 B CN111294045 B CN 111294045B
- Authority
- CN
- China
- Prior art keywords
- circuit
- control switch
- capacitor
- charging
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 20
- 238000007599 discharging Methods 0.000 claims abstract description 35
- 238000001914 filtration Methods 0.000 claims abstract description 4
- 239000003990 capacitor Substances 0.000 claims description 61
- 230000001360 synchronised effect Effects 0.000 claims description 3
- 230000000694 effects Effects 0.000 abstract 1
- 238000005516 engineering process Methods 0.000 description 3
- 238000010586 diagram Methods 0.000 description 2
- 230000000630 rising effect Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/099—Details of the phase-locked loop concerning mainly the controlled oscillator of the loop
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03L—AUTOMATIC CONTROL, STARTING, SYNCHRONISATION OR STABILISATION OF GENERATORS OF ELECTRONIC OSCILLATIONS OR PULSES
- H03L7/00—Automatic control of frequency or phase; Synchronisation
- H03L7/06—Automatic control of frequency or phase; Synchronisation using a reference signal applied to a frequency- or phase-locked loop
- H03L7/08—Details of the phase-locked loop
- H03L7/085—Details of the phase-locked loop concerning mainly the frequency- or phase-detection arrangement including the filtering or amplification of its output signal
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Abstract
本发明公开了一种降低电荷泵锁相环相位噪声的电路及方法,该电路包括电荷泵,所述电荷泵包括偏置电路、充电电路、放电电路、充电开关、放电开关和降噪电路,所述降噪电路分别与所述偏置电路、充电电路和放电电路连接,所述降噪电路用于滤除偏置电路产生的噪声;其效果是:用设置的降噪电路,在充电电路、放电电路工作时,将偏置电路和充电或放电电路之间的连线切断,使得偏置电路产生的噪声无法传递,来滤除偏置电路产生的噪声,从而达到降低锁相环输出相位噪声的目的。
Description
技术领域
本发明涉及电路设计技术领域,具体涉及一种降低电荷泵锁相环相位噪声的电路及方法。
背景技术
随着技术的不断发展,传统锁相环技术已无法满足当今社会的需求,因此出现了电荷泵锁相环的应用技术。
但现有技术中,电荷泵锁相环中的电荷泵,具体结构如图1所示,将鉴频鉴相器的输出信号转化为充电和放电电流信号。充电和放电电流来源于偏置电路,而偏置电路的噪声会经过环路滤波器和压控振荡器,构成锁相环的输出相位噪声的一部分。
发明内容
本发明的目的是提供一种降低电荷泵锁相环相位噪声的一种降低电荷泵锁相环相位噪声的电路及方法。
第一方面:本发明实施例提供了一种降低电荷泵锁相环相位噪声的电路,包括电荷泵,所述电荷泵包括偏置电路、充电电路、放电电路、充电开关和放电开关,还包括降噪电路,所述降噪电路分别与所述偏置电路、充电电路和放电电路连接,所述降噪电路用于滤除偏置电路产生的噪声。
作为本发明的一个优选的技术方案,所述降噪电路包括控制开关和滤波电容。
作为本发明的一个优选的技术方案,所述所述控制开关包括第一控制开关和第二控制开关,所述滤波电容包括第一电容C1和第二电容C2;
所述偏置电路与所述充电电路之间设置所述第一控制开关;
所述偏置电路与所述放电电路之间设置所述第二控制开关;
所述第一电容C1的一端与VDD连接,所述第一电容C1的另一端与所述充电电路中的一开关器件的栅极连接;
所述第二电容C2的一端与VSS连接,所述第二电容C2的另一端与所述放电电路中的一开关器件的栅极连接。
作为本发明的一个优选的技术方案,所述偏置电路包括晶体管Mn0、晶体管Mn1和晶体管Mp1;
通过所述晶体管Mn1和Mp1产生第一参考电压,并形成第一参考点Vbp,所述第一参考点Vbp通过所述第一控制开关分别与所述第一电容C1的另一端和所述充电电路中的一开关器件的栅极连接;
通过所述晶体管Mn0接收通过一恒流电流源产生的参考电流后,产生所述第二参考电压,并形成第二参考点Vbn,所述第二参考点Vbn通过所述第二控制开关分别与所述第二电容C2的另一端和所述放电电路中的一开关器件的栅极连接。
第二方面:本发明实施例提供了一种降低电荷泵锁相环相位噪声的方法,应用于第一方面所述的一种降低电荷泵锁相环相位噪声的电路,所述方法包括:
为电荷泵提供电源信号VDD、地信号VSS和参考电流;
通过偏置电路产生第一参考电压和第二参考电压;
利用鉴频鉴相器的UP信号控制所述充电开关,鉴频鉴相器的DOWN信号控制所述放电开关,利用外部的系统时钟信号控制第一控制开关和第二控制开关;
充电时:
通过鉴频鉴相器的UP信号控制所述充电开关接通,系统时钟信号控制第一控制开关和第二控制开关断开;
利用所述第一电容C1将所述第一参考电压加载至充电电路,形成充电电流;
放电时:
通过鉴频鉴相器的DOWN信号控制所述放电开关接通,系统时钟信号控制第一控制开关和第二控制开关断开;
利用所述第二电容C2将所述第二参考电压加载至放电电路,形成放电电流。
作为本发明的一个优选的技术方案,所述方法还包括:
无UP信号和DOWN信号时,系统时钟信号控制第一控制开关和第二控制开关接通,通过所述偏置电路对所述第一电容C1和第二电容C2充电。
作为本发明的一个优选的技术方案,所述方法还包括:
电荷泵锁相环稳定,UP信号和DOWN信号同步时:
系统时钟信号控制所述第一控制开关和第二控制开关断开,将所述偏置电路与所述放电电路和充电电路断开;
同时,通过所述第一电容C1将所述第一参考电压加载至充电电路,利用所述第二电容C2将所述第二参考电压加载至放电电路。
作为本发明的一个优选的技术方案,所述通过偏置电路产生第一参考电压和第二参考电压,具体包括:
所述偏置电路包括晶体管Mn0、晶体管Mn1和晶体管Mp1;
通过所述晶体管Mn1和Mp1产生所述第一参考电压,并形成第一参考点Vbp;
通过所述晶体管Mn0接收所述参考电流后,产生所述第二参考电压,并形成第二参考点Vbn。
采用上述技术方案,具有以下优点:本发明提出的一种降低电荷泵锁相环相位噪声的电路及方法,利用设置的降噪电路,在充电电路、放电电路工作时,通过控制开关将偏置电路和充电或放电电路之间的连线切断,使得偏置电路产生的噪声无法传递,来滤除偏置电路产生的噪声,从而达到降低锁相环输出相位噪声的目的。
附图说明
图1为现有技术中的一种电荷泵的电路的结构图;
图2为本发明实施例提供的一种降低电荷泵锁相环中电荷泵的电路的结构图;
图3为本发明实施例提供的一种降低电荷泵锁相环相位噪声的方法的流程图。
具体实施方式
为了使本发明要解决的技术问题、技术方案和优点更加清楚,下面将结合附图及具体实施例进行详细描述,以下实施例用于说明本发明,但不用来限制本发明的范围。
参照图2所示,本发明实施例提供了一种降低电荷泵锁相环相位噪声的电路,包括电荷泵,所述电荷泵包括偏置电路、充电电路、放电电路、充电开关、放电开关和降噪电路,所述降噪电路分别与所述偏置电路、充电电路和放电电路连接,所述降噪电路用于滤除偏置电路产生的噪声。
具体地,电荷泵锁相环的相关结构,本领域技术人员应当了解,在此不做赘述,基于本发明的创新点;所述降噪电路包括控制开关和滤波电容;应用时,除了采用本实例电路的开关电容结构,也可采用其它结构的滤波器,在此不做赘述。
所述所述控制开关包括第一控制开关和第二控制开关,所述滤波电容包括第一电容C1和第二电容C2;第一控制开关用S3表示,第二控制开关用S4表示,其控制信号用clk表示,即系统的时钟信号,S3和S4由同一个信号clk控制,其频率为24MHz,当然也可采用其它频率的时钟信号,其满足相应的约束条件即可;
所述偏置电路与所述充电电路之间设置所述第一控制开关;
所述偏置电路与所述放电电路之间设置所述第二控制开关;
所述第一电容C1的一端与VDD连接,所述第一电容C1的另一端与所述充电电路中的一开关器件的栅极连接;
所述第二电容C2的一端与VSS连接,所述第二电容C2的另一端与所述放电电路中的一开关器件的栅极连接。
具体地,所述偏置电路包括晶体管Mn0、晶体管Mn1和晶体管Mp1,所述充电电路包括晶体管Mp2,所述放电电路包括晶体管Mn2;
通过所述晶体管Mn1和Mp1产生第一参考电压,并形成第一参考点Vbp,所述第一参考点Vbp通过所述第一控制开关分别与所述第一电容C1的另一端和所述晶体管Mp2的栅极连接;
通过所述晶体管Mn0接收通过一恒流电流源产生的参考电流后,产生所述第二参考电压,并形成第二参考点Vbn,所述第二参考点Vbn通过所述第二控制开关分别与所述第二电容C2的另一端和所述晶体管Mn2的栅极连接;从图2中可以看出,所述晶体管Mn0的栅极与所述晶体管Mn2的栅极也连接在一起。
在本发明实施例中,利用设置的降噪电路,在充电电路、放电电路工作时,通过控制开关将偏置电路和充电或放电电路之间的连线切断,使得偏置电路产生的噪声无法传递,来滤除偏置电路产生的噪声,从而达到降低锁相环输出相位噪声的目的;并且采用较少硬件开销,达到降低电荷泵锁相环的相位噪声,提高锁相环的性能。
如图3所示,基于同样的发明构思,本发明实施例还提供了一种降低电荷泵锁相环相位噪声的方法,应用于第一方面所述的一种降低电荷泵锁相环相位噪声的电路,所述方法包括:
S101,为电荷泵提供电源信号VDD、地信号VSS和参考电流。
具体地,所述电源信号VDD、地信号VSS和参考电流在本实施例中通过一恒流电流源提供,参考电流还可来自限流电阻等方式,在此只是对此进行举例,并不是对其进行限制。
S102,通过偏置电路产生第一参考电压和第二参考电压。
具体地,所述偏置电路包括晶体管Mn0、晶体管Mn1和晶体管Mp1;
通过所述晶体管Mn1和Mp1产生所述第一参考电压,并形成第一参考点Vbp;
通过所述晶体管Mn0接收所述参考电流后,产生所述第二参考电压,并形成第二参考点Vbn。
S103,利用鉴频鉴相器的UP信号控制充电开关,鉴频鉴相器的DOWN信号控制放电开关,利用外部的系统时钟信号控制第一控制开关和第二控制开关。
具体地,第一控制开关用S3表示,第二控制开关用S4表示,其控制信号用clk表示,即系统的时钟信号,S3和S4由同一个信号clk控制,其频率为24MHz,当然也可采用其它频率的时钟信号,其满足相应的约束条件即可,所述约束条件为:需要在电荷泵锁相环(PLL)参考时钟高电平时,clk为低电平,即所述参考时钟的反向时钟,保证up/down信号高电平(也就是参考时钟上升沿附近)时,clk是低电平即可;例如,为所述参考时钟的倍数。
S104,充电时:
通过鉴频鉴相器的UP信号控制所述充电开关接通,系统时钟信号控制第一控制开关和第二控制开关断开。
具体地,使得所述第一参考点Vbp与所述晶体管Mp2的栅极连接断开,所述第二参考点Vbn与所述晶体管Mn2的栅极连接断开。
S105,利用所述第一电容C1将所述第一参考电压加载至充电电路,形成充电电流。
具体地,所述充电电路包括晶体管Mp2,将所述第一电容C1的一端与VDD连接,所述第一电容C1的另一端与所述晶体管Mp2的栅极连接,利用电容的电压不能突变的特性。
S106,放电时:
通过鉴频鉴相器的DOWN信号控制所述放电开关接通,系统时钟信号控制第一控制开关和第二控制开关断开。
具体地,所述放电电路包括晶体管Mn2,使得所述第一参考点Vbp与所述晶体管Mp2的栅极连接断开,所述第二参考点Vbn与所述晶体管Mn2的栅极连接断开。
S107,利用所述第二电容C2将所述第二参考电压加载至放电电路,形成放电电流。
具体地,利用电容的电压不能突变的特性,将所述第二电容C2的一端与VSS连接,所述第二电容C2的另一端与所述晶体管Mn2的栅极连接。
进一步地,所述方法还包括:
无UP信号和DOWN信号时,系统时钟信号控制第一控制开关和第二控制开关接通,通过所述偏置电路对所述第一电容C1和第二电容C2充电。
此时,所述第一参考点Vbp通过所述第一控制开关与所述晶体管Mp2的栅极连接;同时,将所述第二参考点Vbn通过所述第二控制开关与所述晶体管Mn2的栅极连接,以保证电流镜像功能;
这样处理,是为了保证所述Mp2和Mn2的栅极电压能通过所述第一电容C1和第二电容C2能进行保持,其中,第一电容C1用于保持Mp2的栅极电压,第二电容C2用于保持Mn2的栅极电压。
进一步地,所述方法还包括:
电荷泵锁相环稳定,UP信号和DOWN信号同步时:
系统时钟信号控制所述第一控制开关和第二控制开关断开,将所述偏置电路与所述放电电路和充电电路断开;
同时,通过所述第一电容C1将所述第一参考电压加载至充电电路,利用所述第二电容C2将所述第二参考电压加载至放电电路。
这是考虑到实际应用时情况,从上述可知,无论处于哪种状态,偏置电路中的Mn0、Mn1和Mp1的噪声,均由于控制开关的断开,将偏置电路和充电或放电电路之间的连线切断,使其不会传播到电荷泵的输出,从而起到了降低电荷泵噪声的作用。
通过上述方法,在原有电荷泵的基础上进行了改造,降低偏置电路噪声的方式来降低电荷泵锁相环的相位噪声,采用较少硬件开销,达到降低电荷泵锁相环的相位噪声,提高锁相环的性能。
最后需要说明的是,以上描述仅为本申请的较佳实施例以及对所运用技术原理的说明。本领域技术人员应当理解,本申请中所涉及的发明范围,并不限于上述技术特征的特定组合而成的技术方案,同时也应涵盖在不脱离本申请构思的情况下,由上述技术特征或其等同特征进行任意组合而形成的其它技术方案。例如上述特征与本申请中公开的(但不限于)具有类似功能的技术特征进行互相替换而形成的技术方案。
Claims (3)
1.一种降低电荷泵锁相环相位噪声的电路,包括电荷泵,所述电荷泵包括偏置电路、充电电路、放电电路、充电开关和放电开关,其特征在于,还包括降噪电路,所述降噪电路分别与所述偏置电路、充电电路和放电电路连接,所述降噪电路用于滤除偏置电路产生的噪声;
所述降噪电路包括控制开关和滤波电容;所述控制开关包括第一控制开关和第二控制开关,所述滤波电容包括第一电容C1和第二电容C2;控制信号采用系统时钟信号;
所述偏置电路包括晶体管Mn0、晶体管Mn1和晶体管Mp1;
通过所述晶体管Mn1和晶体管Mp1产生第一参考电压,并形成第一参考点Vbp,所述第一参考点Vbp通过所述第一控制开关分别与所述第一电容C1的另一端和所述充电电路中的一开关器件的栅极连接;
通过所述晶体管Mn0接收通过一恒流电流源产生的参考电流后,产生第二参考电压,并形成第二参考点Vbn,所述第二参考点Vbn通过所述第二控制开关分别与所述第二电容C2的另一端和所述放电电路中的一开关器件的栅极连接;
所述偏置电路与所述充电电路之间设置所述第一控制开关;
所述偏置电路与所述放电电路之间设置所述第二控制开关;
所述第一电容C1的一端与电源信号VDD连接,所述第一电容C1的另一端与所述充电电路中的一开关器件的栅极连接;
所述第二电容C2的一端与地信号VSS连接,所述第二电容C2的另一端与所述放电电路中的一开关器件的栅极连接;
无UP信号和DOWN信号时,系统时钟信号控制第一控制开关和第二控制开关接通,通过所述偏置电路对所述第一电容C1和第二电容C2充电;其中,所述UP信号用于控制所述充电开关,所述DOWN信号用于控制所述放电开关;
此时,所述第一参考点Vbp通过所述第一控制开关与所述充电电路中的一开关器件连接;同时,将所述第二参考点Vbn通过所述第二控制开关与所述放电电路中的一开关器件的栅极连接,以保证电流镜像功能。
2.一种降低电荷泵锁相环相位噪声的方法,其特征在于,应用于权利要求1所述的一种降低电荷泵锁相环相位噪声的电路,所述方法包括:
为电荷泵提供电源信号VDD、地信号VSS和参考电流;
通过偏置电路产生第一参考电压和第二参考电压;所述通过偏置电路产生第一参考电压和第二参考电压,具体包括:
所述偏置电路包括晶体管Mn0、晶体管Mn1和晶体管Mp1;
通过所述晶体管Mn1和晶体管Mp1产生所述第一参考电压,并形成第一参考点Vbp;
通过所述晶体管Mn0接收所述参考电流后,产生所述第二参考电压,并形成第二参考点Vbn;
利用鉴频鉴相器的UP信号控制所述充电开关,鉴频鉴相器的DOWN信号控制所述放电开关,利用外部的系统时钟信号控制第一控制开关和第二控制开关;
充电时:
通过鉴频鉴相器的UP信号控制所述充电开关接通,系统时钟信号控制第一控制开关和第二控制开关断开;
利用所述第一电容C1将所述第一参考电压加载至充电电路,形成充电电流;
放电时:
通过鉴频鉴相器的DOWN信号控制所述放电开关接通,系统时钟信号控制第一控制开关和第二控制开关断开;
利用所述第二电容C2将所述第二参考电压加载至放电电路,形成放电电流;
所述方法还包括:
无UP信号和DOWN信号时,系统时钟信号控制第一控制开关和第二控制开关接通,通过所述偏置电路对所述第一电容C1和第二电容C2充电;
此时,所述第一参考点Vbp通过所述第一控制开关与所述充电电路中的一开关器件的栅极连接;同时,将所述第二参考点Vbn通过所述第二控制开关与所述放电电路中的一开关器件的栅极连接,以保证电流镜像功能。
3.根据权利要求2所述的一种降低电荷泵锁相环相位噪声的方法,其特征在于,所述方法还包括:
电荷泵锁相环稳定,UP信号和DOWN信号同步时:
系统时钟信号控制所述第一控制开关和第二控制开关断开,将所述偏置电路分别与所述放电电路和充电电路断开;
同时,通过所述第一电容C1将所述第一参考电压加载至充电电路,利用所述第二电容C2将所述第二参考电压加载至放电电路。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010203434.7A CN111294045B (zh) | 2020-03-20 | 2020-03-20 | 一种降低电荷泵锁相环相位噪声的电路及方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010203434.7A CN111294045B (zh) | 2020-03-20 | 2020-03-20 | 一种降低电荷泵锁相环相位噪声的电路及方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111294045A CN111294045A (zh) | 2020-06-16 |
CN111294045B true CN111294045B (zh) | 2024-01-05 |
Family
ID=71019355
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010203434.7A Active CN111294045B (zh) | 2020-03-20 | 2020-03-20 | 一种降低电荷泵锁相环相位噪声的电路及方法 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN111294045B (zh) |
Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1677821A (zh) * | 2004-03-31 | 2005-10-05 | 美国博通公司 | 具有整流子的电荷泵电路 |
CN101278483A (zh) * | 2005-09-30 | 2008-10-01 | 硅实验室公司 | Pll-频率合成器中的电源噪声抑制 |
CN101888178A (zh) * | 2010-06-13 | 2010-11-17 | 浙江大学 | 用于锁相环中极低电压工作下降低电流失配的电荷泵电路 |
CN102347760A (zh) * | 2010-07-27 | 2012-02-08 | 中兴通讯股份有限公司 | 一种电荷泵及应用该电荷泵的锁相环 |
CN106100321A (zh) * | 2016-07-18 | 2016-11-09 | 东南大学 | 一种互补反馈式栅极开关电荷泵电路 |
US10200189B1 (en) * | 2016-05-25 | 2019-02-05 | Spatiallink Corporation | Dual-mode low-power low-jitter noise phased locked loop system |
Family Cites Families (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP6768617B2 (ja) * | 2017-09-19 | 2020-10-14 | 株式会社東芝 | チャージポンプ回路 |
-
2020
- 2020-03-20 CN CN202010203434.7A patent/CN111294045B/zh active Active
Patent Citations (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1677821A (zh) * | 2004-03-31 | 2005-10-05 | 美国博通公司 | 具有整流子的电荷泵电路 |
CN101278483A (zh) * | 2005-09-30 | 2008-10-01 | 硅实验室公司 | Pll-频率合成器中的电源噪声抑制 |
CN101888178A (zh) * | 2010-06-13 | 2010-11-17 | 浙江大学 | 用于锁相环中极低电压工作下降低电流失配的电荷泵电路 |
CN102347760A (zh) * | 2010-07-27 | 2012-02-08 | 中兴通讯股份有限公司 | 一种电荷泵及应用该电荷泵的锁相环 |
US10200189B1 (en) * | 2016-05-25 | 2019-02-05 | Spatiallink Corporation | Dual-mode low-power low-jitter noise phased locked loop system |
CN106100321A (zh) * | 2016-07-18 | 2016-11-09 | 东南大学 | 一种互补反馈式栅极开关电荷泵电路 |
Also Published As
Publication number | Publication date |
---|---|
CN111294045A (zh) | 2020-06-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6420914B1 (en) | Charge pump circuit having switching circuits for reducing leakage currents | |
US8330511B2 (en) | PLL charge pump with reduced coupling to bias nodes | |
US20090160565A1 (en) | Semiconductor integrated circuit | |
JP2914310B2 (ja) | チャージポンプ回路及びそれを用いたpll回路 | |
CN102118131B (zh) | 缩短晶体振荡器的启动时间的方法 | |
US7446595B2 (en) | Charge pump circuit with power management | |
CN101888244B (zh) | 低功耗锁相环电路 | |
US7852168B1 (en) | Power-efficient biasing circuit | |
CN111294045B (zh) | 一种降低电荷泵锁相环相位噪声的电路及方法 | |
CN107911112A (zh) | 一种带电荷泵电流校准技术的低参考杂散电荷泵型锁相环电路 | |
JP4343246B2 (ja) | 周波数シンセサイザおよびこれに用いるチャージポンプ回路 | |
US7579888B2 (en) | Frequency synthesizer and charge pump circuit used therein | |
JP3196409B2 (ja) | Pll回路 | |
CN100477484C (zh) | 电压控制振荡器以及具有其的锁相环 | |
JP4653000B2 (ja) | プリスケーラ及びバッファ | |
JPH10256903A (ja) | Pll回路 | |
JP3812141B2 (ja) | 分周器及びそれを用いたpll回路 | |
CN118713664A (zh) | 一种锁相环 | |
US20070024378A1 (en) | Voltage shift control circuit for pll | |
JP3627423B2 (ja) | 低電圧型pll半導体装置 | |
CN117081586A (zh) | 一种共用输入端的电阻和外部时钟双模式调频振荡器电路 | |
JPH11298321A (ja) | Pll回路 | |
JP2000224027A (ja) | Pll回路 | |
JP2004023553A (ja) | チャージポンプ回路 | |
JPH0818448A (ja) | 位相同期式周波数シンセサイザ用制御回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |