CN111223454A - 发光控制电路、发光控制模组及电子设备 - Google Patents

发光控制电路、发光控制模组及电子设备 Download PDF

Info

Publication number
CN111223454A
CN111223454A CN202010206495.9A CN202010206495A CN111223454A CN 111223454 A CN111223454 A CN 111223454A CN 202010206495 A CN202010206495 A CN 202010206495A CN 111223454 A CN111223454 A CN 111223454A
Authority
CN
China
Prior art keywords
control
output
node
terminal
electrically connected
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202010206495.9A
Other languages
English (en)
Other versions
CN111223454B (zh
Inventor
陈彩琴
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Vivo Mobile Communication Co Ltd
Original Assignee
Vivo Mobile Communication Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Vivo Mobile Communication Co Ltd filed Critical Vivo Mobile Communication Co Ltd
Priority to CN202010206495.9A priority Critical patent/CN111223454B/zh
Publication of CN111223454A publication Critical patent/CN111223454A/zh
Application granted granted Critical
Publication of CN111223454B publication Critical patent/CN111223454B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请提供了一种发光控制电路、发光控制模组及电子设备,其中发光控制电路包括:第一输出节点控制单元和第一储能单元;第一输出节点控制单元的控制端与第一储能单元的第一端电连接,第一输出节点控制单元的第一端与第一时钟信号端电连接,第一输出节点控制单元的第二端与输出节点电连接,第一输出节点控制单元用于在第一储能单元的第一端的电位的控制下,控制第一时钟信号端与输出节点之间连通;第一储能单元的第二端与输出控制节点电连接,第一储能单元用于储存电能。通过将时钟信号驱动控制单元的设计做电路变更,在保持输出波形功能不变的情况下,可以改善高频信号对控制单元老化的影响。

Description

发光控制电路、发光控制模组及电子设备
技术领域
本申请涉及显示技术领域,尤其涉及一种发光控制电路、发光控制模组及电子设备。
背景技术
AMOLED(Active Matrix/Organic Light Emitting Diode,有源矩阵有机发光二极体面板)显示电路中,每个像素电路包括多个TFT(Thin Film Transister,薄膜晶体管)驱动开关和一个OLED(Organic Light-Emitting Diode,有机发光二极管),例如7T1C(7个TFT晶体管和1个电容组成)像素补偿电路,以及驱动点亮各个显示器件单元的驱动电路。其中驱动电路通常包括GOA(Gate Driver On Array,阵列基板行驱动扫描电路)电路和EOA(Emit Gate Driver On Array,EM阵列基板行驱动电路),EM(Emition,OLED发光控制信号)电路中采用CK(时钟信号)\XCK(外部时钟信号)\VGL(低电位)\VGH(高电位)\STV(初始信号)等输入信号,通过时序电路TFT开关单元后(多个TFT和多个电容组成),输出级传后的EM每行驱动时序。其中EOA驱动结构的框架如图1所示。
现有技术中的电路在工作过程中由于开关动作频繁,易发生开关老化速度快的问题,在开关老化时易发生Ion(开启电流)不足和Ioff(关态电流)偏高(如图2a),进而会因输出的高位信号波动(如图2b),而影响像素发光阶段的OLED复位阶段和DTFT(Drive TFT,驱动晶体管)补偿阶段,从而出现闪屏现象。
综上,现有的电路中存在由于开关动作频繁,易发生开关老化速度快,以及由于开关老化出现闪屏的弊端。
发明内容
本申请实施例提供一种发光控制电路、发光控制模组及电子设备,能够解决现有技术中由于开关动作频繁,易发生开关老化速度快,以及出现闪屏的问题。
为了解决上述问题,本申请实施例是这样实现的:
第一方面,本申请实施例提供一种发光控制电路,包括第一输出节点控制单元和第一储能单元;
所述第一输出节点控制单元的控制端与所述第一储能单元的第一端电连接,所述第一输出节点控制单元的第一端与第一时钟信号端电连接,所述第一输出节点控制单元的第二端与输出节点电连接,所述第一输出节点控制单元用于在所述第一储能单元的第一端的电位的控制下,控制所述第一时钟信号端与所述输出节点之间连通;
所述第一储能单元的第二端与输出控制节点电连接,所述第一储能单元用于储存电能。
第二方面,本申请实施例提供一种发光控制模组,包括多级发光控制电路。
第三方面,本申请实施例提供一种电子设备,包括上述的发光控制模组。
在本申请技实施例中,通过将第一输出节点控制单元的控制端连接第一储能单元,第一端和第二端分别连接第一时钟信号端和输出节点,在第一储能单元的电位控制下,控制第一时钟信号端与输出节点之间连通,可以将时钟信号驱动控制单元的设计做电路变更,在保持输出波形功能不变的情况下,改善高频信号对控制单元老化的影响,延长控制单元的使用寿命,同时改善由于控制单元老化对闪屏的影响。
附图说明
图1表示现有技术EOA驱动结构的框架图;
图2a表示开关老化前后的电流电压特性曲线图;
图2b表示电路输出信号波动异常示意图;
图3表示本申请实施例发光控制电路示意图之一;
图4表示本申请实施例发光控制电路示意图之二;
图5表示本申请实施例发光控制电路对应的时序图。
具体实施方式
下面将结合本申请实施例中的附图,对本申请实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本申请一部分实施例,而不是全部的实施例。基于本申请中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本申请保护的范围。
本申请实施例提供一种发光控制电路,如图3所示,包括第一输出节点控制单元1和第一储能单元2;所述第一输出节点控制单元1的控制端与所述第一储能单元2的第一端电连接,所述第一输出节点控制单元1的第一端与第一时钟信号端电连接,所述第一输出节点控制单元1的第二端与输出节点C电连接,所述第一输出节点控制单元1用于在所述第一储能单元2的第一端的电位的控制下,控制所述第一时钟信号端与所述输出节点C之间连通;所述第一储能单元2的第二端与输出控制节点B电连接,所述第一储能单元2用于储存电能。
发光控制电路包括第一输出节点控制单元1和与第一输出节点控制单元1连接的第一储能单元2,其中第一输出节点控制单元1的控制端连接至第一储能单元2的第一端,第一储能单元2的第二端与输出控制节点B电连接,用于储存电能。第一输出节点控制单元1的第一端与第二端分别连接至第一时钟信号端和输出节点C,通过控制端与第一储能单元2的第一端的连接,可以在第一储能单元2的第一端的电位的控制下,连通第一时钟信号端与输出节点C。
该电路设计可以将时钟信号驱动第一输出节点控制单元变更为第一储能单元控制第一输出节点控制单元,在保持输出波形功能不变的情况下,改善高频信号对控制单元老化的影响,进而延长控制单元的使用寿命。
可选的,在本申请一实施例中,如图4所示,发光控制电路还包括第二储能单元3和第一控制单元4,所述第二储能单元3的第一端与输出复位节点A电连接;所述第一控制单元4的控制端与输出复位控制节点D电连接,所述第一控制单元4的第一端与第一时钟信号端电连接,所述第一控制单元4的第二端与所述第二储能单元3的第二端电连接。
发光控制电路还包括第二储能单元3和第一控制单元4,其中第一控制单元4的控制端连接至输出复位控制节点D,第一端和第二端分别连接至第一时钟信号端和第二储能单元3的第二端,第二储能单元3的第一端连接至输出复位节点A。
上述电路设计可以将时钟信号驱动第一控制单元做电路变更,在保持输出波形功能不变的情况下,改善高频信号对控制单元老化的影响,进而延长控制单元的使用寿命。
需要说明的是,将时钟信号驱动第一控制单元的设计做电路变更,以及将时钟信号驱动第一输出节点控制单元的设计做电路变更,可以同时进行,也可以仅变更其中的一种情况。
可选的,在本申请一实施例中,如图3所示,所述第一输出节点控制单元1包括第一输出节点控制晶体管T4;所述第一储能单元2包括第一存储电容C2;
所述第一输出节点控制晶体管T4的控制极与第一存储电容C2的第一端电连接,所述第一输出节点控制晶体管T4的第一极与所述第一时钟信号端电连接,所述第一输出节点控制晶体管T4的第二极与所述输出节点C电连接。
本实施例中第一输出节点控制单元1包括第一输出节点控制晶体管T4,第一储能单元2包括第一存储电容C2,其中第一输出节点控制晶体管T4的控制极(栅极)连接至第一存储电容C2的第一端,第一输出节点控制晶体管T4的第一极和第二极分别连接至第一时钟信号端和输出节点C,控制极在第一存储电容C2的第一端的电位的控制下,控制第一极与第二极连通,进而实现第一时钟信号端与输出节点C之间的连通。
通过利用第一存储电容第一端的电位控制第一输出节点控制晶体管的控制极,可以改善高频信号对第一输出节点控制晶体管老化的影响,进而延长第一输出节点控制晶体管的使用寿命。
可选的,在本申请一实施例中,如图4所示,所述第二储能单元3包括第二存储电容C1,所述第一控制单元4包括第一控制晶体管T9;所述第二存储电容C1的第一端与所述输出复位节点A电连接;所述第一控制晶体管T9的控制极与所述输出复位控制节点D电连接,所述第一控制晶体管T9的第一极与所述第一时钟信号端电连接,所述第一控制晶体管T9的第二极与所述第二存储电容C1的第二端电连接。
本实施例中第二储能单元3包括第二存储电容C1,第一控制单元4包括第一控制晶体管T9,其中第一控制晶体管T9的控制极连接至输出复位控制节点D,第一极和第二极分别连接至第一时钟信号端和第二存储电容C1的第二端,第二存储电容C1的第一端与输出复位节点A连接。
通过第一控制晶体管的控制极连接至输出复位控制节点D,可以改善高频信号对第一控制晶体管老化的影响,进而延长第一控制晶体管的使用寿命。
可选的,在本申请一实施例中,如图3和图4所示,发光控制电路还包括发光控制信号输出端、输出电路5和输出复位电路6;所述输出电路5分别与所述输出节点C、第一电压端和所述发光控制信号输出端电连接,用于在所述输出节点C的电位的控制下,控制导通或断开所述发光控制信号输出端与所述第一电压端之间的连接;所述输出复位电路6分别与所述输出复位节点A、第二电压端和所述发光控制信号输出端电连接,用于在所述输出复位节点A的电位的控制下,控制导通或断开所述发光控制信号输出端与所述第二电压端之间的连接。
在本实施例中,发光控制电路在包括第一输出节点控制单元1和第一储能单元2的基础上,或者在包括第二储能单元3和第一控制单元4的基础上,或者在包括第一输出节点控制单元1、第一储能单元2、第二储能单元3和第一控制单元4的基础上,还可以包括发光控制信号输出端、输出电路5和输出复位电路6。
输出电路5分别连接至输出节点C、第一电压端和发光控制信号输出端,输出电路5在输出节点C的电位的控制下,控制导通或断开发光控制信号输出端与第一电压端之间的连接。输出复位电路6分别连接至输出复位节点A、第二电压端和发光控制信号输出端,输出复位电路6在输出复位节点A的电位的控制下,控制导通或断开发光控制信号输出端与第二电压端之间的连接。
其中,输出电路5和输出复位电路6均为晶体管,输出电路5为第三晶体管,输出复位电路6为第四晶体管。
第三晶体管的控制极连接至输出节点C,第三晶体管的第一极和第二极分别连接至第一电压端和发光控制信号输出端,控制极在输出节点C的电位的控制下,实现第一极和第二极之间的连通或断开,进而可以实现发光控制信号输出端与第一电压端之间的连接或者断开。
第四晶体管的控制极连接至输出复位节点A,第四晶体管的第一极和第二极分别连接至第二电压端和发光控制信号输出端,控制极在输出复位节点A的电位控制下,实现第一极和第二极之间的连通或断开,进而可以实现发光控制信号输出端与第二电压端之间的连接或者断开。
其中第一电压端和第二电压端对应的电位相反,在第一电压端对应高电位时,第二电压端对应低电位,在第一电压端对应低电位时,第二电压端对应高电位,图3和图4为输出电路5和输出复位电路6为PMOS管且第一电压端对应高电位、第二电压端对应低电位的情况。
可选的,在本申请一实施例中,在发光控制电路在包括第一输出节点控制单元和第一储能单元的基础上,如图3所示,还包括第二控制单元7;所述第二控制单元7分别与所述输出控制节点B、第一时钟信号端和所述第一输出节点控制单元1的控制端电连接,用于在所述输出控制节点B的控制下,控制所述第一时钟信号端提供第一时钟信号至所述第一输出节点控制单元1的控制端。
在本实施例中,发光控制电路在包括第一输出节点控制单元1和第一储能单元2的基础上,还包括第二控制单元7。其中,第二控制单元7可以为第五晶体管,且第五晶体管的控制极连接输出控制节点B,第一极和第二极分别连接第一时钟信号端和第一输出节点控制单元1的控制端。
其中,第五晶体管的控制极可以在输出控制节点B的控制下,控制第一极和第二极连通,进而可以实现第一时钟信号端提供第一时钟信号传输至第一输出节点控制单元1的控制端,以使得第一输出节点控制单元1的控制端根据第一时钟信号来实现其他两端之间的连通或者断开。
可选的,在本申请一实施例中,发光控制电路在包括第二储能单元和第一控制单元的基础上,或者在包括第一输出节点控制单元、第一储能单元、第二储能单元和第一控制单元的基础上,如图4所示,还包括输入端和第三控制单元8;所述第三控制单元8分别与第一节点E、第一电压端、所述第二储能单元3的第二端、第二时钟信号端、所述输入端和所述第一控制单元4的控制端电连接,用于在所述第一节点E的电位的控制下,控制所述第一电压端写入第一电压信号至所述第二储能单元3的第二端,并用于在第二时钟信号端输入的第二时钟信号的控制下,控制所述输入端提供输入信号至所述第一控制单元4的控制端。
发光控制电路所包含的第三控制单元8分别连接至第一节点E、第一电压端、第二储能单元3的第二端、第二时钟信号端、输入端和第一控制单元4的控制端,通过连接至第一节点E,可以在第一节点E的电位控制下,实现将第一电压端写入第一电压信号传输至第二储能单元3的第二端;通过连接至第一控制单元4的控制端,并在第二时钟信号端输入的第二时钟信号的控制下,将输入端提供输入信号至第一控制单元4的控制端。
其中,第二时钟信号端输出的第二时钟信号与第一时钟信号端输出的第一时钟信号的时序相反,如第二时钟信号端对应于XCK,第一时钟信号端对应于CK。
下面对第三控制单元8的具体形式进行介绍,所述第三控制单元8包括第一晶体管T8和第二晶体管T10;所述第一晶体管T8的控制极与所述第二时钟信号端电连接,所述第一晶体管T8的第一极与所述输入端电连接,所述第一晶体管T8的第二极与所述第一控制单元4的控制端电连接;所述第二晶体管T10的控制极与所述第一节点E电连接,所述第二晶体管T10的第一极与所述第一电压端电连接,所述第二晶体管T10的第二极与所述第二储能单元3的第二端电连接。
第三控制单元8包括:第一晶体管T8和第二晶体管T10,其中第一晶体管T8的控制极连接至第二时钟信号端,第一晶体管T8的第一极和第二极分别连接输入端和第一控制单元4的控制端,在控制极根据第二时钟信号端输入的第二时钟信号,控制第一极和第二极连通的情况下,可以实现输入端与第一控制单元4的控制端之间的连通,进而可以将输入端提供的输入信号传输至第一控制单元4的控制端。
第二晶体管T10的控制极连接至第一节点E,第二晶体管T10的第一极和第二极分别连接至第一电压端和第二储能单元3的第二端,控制极在第一节点E的电位控制下,可以控制第一极和第二极连通,进而实现第一电压端和第二储能单元3的第二端之间的连通,实现将第一电压端写入第一电压信号传输至第二储能单元3的第二端。
可选的,在发光控制电路在包括第一输出节点控制单元和第一储能单元的基础上,或者在包括第二储能单元和第一控制单元的基础上,或者在包括第一输出节点控制单元、第一储能单元、第二储能单元和第一控制单元的基础上,在本申请一实施例中,如图3和图4所示,发光控制电路还包括第四控制单元T12;所述第四控制单元T12用于在第二电压端输入的第二电压信号的控制下,控制导通或者断开所述输出复位节点A与输出复位控制节点D之间的连接。
第四控制单元T12为晶体管,第四控制单元T12的控制极连接第二电压端,第一极和第二极分别连接至输出复位节点A和输出复位控制节点D,控制极在第二电压端输入的第二电压信号的控制下,导通或者断开第一极与第二极之间的连接,进而可以实现导通或者断开输出复位节点A与输出复位控制节点D之间的连接。其中图3和图4中,第二电压端的第二电压信号对应于低电位,第四控制单元T12为PMOS管,用于在低电位的控制下导通。第二电压端的第二电压信号还可对应于高电位,此时第四控制单元T12断开,或者第四控制单元T12为NMOS管,在第二电压端的低电位下断开,在第二电压端的高电位下导通。
可选的,在发光控制电路在包括第一输出节点控制单元和第一储能单元的基础上,或者在包括第二储能单元和第一控制单元的基础上,或者在包括第一输出节点控制单元、第一储能单元、第二储能单元和第一控制单元的基础上,在本申请一实施例中,如图3和图4所示,发光控制电路还包括第五控制单元9;所述第五控制单元9用于在第二电压端输入的第二电压信号的控制下,控制导通或者断开所述输出控制节点B与所述第一节点E之间的连接,并用于在第二时钟信号端输入的第二时钟信号的控制下,控制第二电压端输入所述第二电压信号至所述第一节点E,并用于在所述输出复位控制节点D的电位的控制下,控制所述第二时钟信号端输入第二时钟信号至所述第一节点E。
第五控制单元9包括第六晶体管T11、第七晶体管T7和第八晶体管T6,其中第六晶体管T11的控制极连接至第二电压端,第一极和第二极分别连接输出控制节点B与第一节点E,控制极在第二电压端输入的第二电压信号的控制下,控制导通或者断开第一极和第二极之间的连接,进而控制导通或者断开输出控制节点B与第一节点E之间的连接。其中图3和图4中,第二电压端的第二电压信号对应于低电位,第六晶体管T11为PMOS管,用于在低电位的控制下导通。第二电压端还可为其他情况(参见第四控制单元T12的相关描述)这里不再进一步阐述。
第七晶体管T7的控制极连接至第二时钟信号端,第一极和第二极分别连接至第二电压端和第一节点E,控制极根据第二时钟信号端输入的第二时钟信号控制第一极和第二极之间连通,进而可以控制第二电压端和第一节点E之间连通,实现第二电压端输入第二电压信号至第一节点E。
第八晶体管T6的控制极连接输出复位控制节点D,第一极和第二极分别连接至第二时钟信号端和第一节点E,控制极在输出复位控制节点D的电位控制下,控制第一极和第二极之间连通,进而控制第二时钟信号端和第一节点E连通,实现第二时钟信号端输入第二时钟信号至第一节点E。
可选的,在发光控制电路在包括第一输出节点控制单元和第一储能单元的基础上,或者在包括第二储能单元和第一控制单元的基础上,或者在包括第一输出节点控制单元、第一储能单元、第二储能单元和第一控制单元的基础上,在本申请一实施例中,如图3和图4所示,发光控制电路还包括第六控制单元T3;所述第六控制单元T3用于在所述输出复位控制节点D的电位的控制下,控制第一电压端输入第一电压信号至所述输出节点C。
第六控制单元T3为晶体管,且第六控制单元T3的控制极连接至输出复位控制节点D,第一极和第二极分别连接至第一电压端和输出节点C,控制极在输出复位控制节点D的电位的控制下,连通第一极和第二极,实现第一电压端和输出节点C之间的连通,进而可以控制第一电压端输入第一电压信号至输出节点C。
可选的,在发光控制电路在包括第一输出节点控制单元和第一储能单元的基础上,或者在包括第二储能单元和第一控制单元的基础上,或者在包括第一输出节点控制单元、第一储能单元、第二储能单元和第一控制单元的基础上,在本申请一实施例中,如图3和图4所示,发光控制电路还包括第三储能单元10;所述第三储能单元10的第一端与所述输出节点C电连接,所述第三储能单元10的第二端与第一电压端电连接,所述第三储能单元10用于储存电能。
第三储能单元10包括第三存储电容C3,其中第三存储电容C3的两端分别连接至输出节点C和第一电压端,用于进行电能的存储。
以上为本申请实施例的发光控制电路,其中上述发光控制电路中的晶体管优选为PMOS管,也可以为NMOS管。在晶体管为PMOS管的情况下,第一电压端输出高电位,第二电压端输出低电位,图3和图4中为晶体管为PMOS管时所对应的电路结构,其中在图3和图4中第六晶体管T11、第四控制单元T12处于常闭状态。且上述各实施例中,第二时钟信号端输出的时钟信号与第一时钟信号端输出的时钟信号的时序相反。需要说明的是,若晶体管为NMOS管,则图3与图4中的高电位需要改为低电位,低电位需要改为高电位,XCK需要改为CK,CK需要改为XCK。
本申请实施例中可以在原有电路的基础上仅对第一输出节点控制单元进行改进,也可以仅对第一控制单元进行改进,还可以对两者均进行改进。
针对仅对第一输出节点控制单元进行改进的情况,下面以晶体管为PMOS管为例,对具体的工作过程进行阐述,参见图3以及图5的时序图。
在t1阶段:XCK低电位,T8开启,将A点电位拉低,T1开启;T3开启,将C点电位拉高,T2关闭;此时因T1开启,EM[n]输出低电位;此阶段B点电位因T7开启被L拉低,T5开启,CK高位,电容C2充电,同时T4(第一输出节点控制单元)关闭。
在t2阶段:CK由H变为L,A点电位变为2L,T6先开启,将B点电位拉高,T5、T10关闭;由于A点电位为2L,T3开启,C点电位被拉高,T2关闭;同时T1开启,EM[n]输出低电位;此阶段T6开启,B点电位被XCK拉高,C2维持电位差,电容的另外一端T4栅极保持高电位,T4继续关闭。
在t3阶段:XCK低电位,T8开启,同时,将A点电位拉高,T1、T3、T6关闭;XCK低电位,T7开启,B点电位被L拉低,T5开启,CK高电位将T4关闭,C点维持上一阶段高电位,T2关闭,从而EM[n]维持上一阶段电位即低电位。
在t4阶段:B点由于电容的作用保持低电位,T5、T10开启,CK低电位使得T9开启,T10控制D点高电位,使得T1、T3、T6关闭;T5开启,CK此时低电位,T4开启,将C点电位拉低,T2开启,EM[n]输出高电位。
在t5阶段:XCK低电位,T8开启,EM[n-1]高电位将A点电位维持为高电位,T1、T3、T6关闭;XCK低电位,T7开启,B点电位被L拉低,T5打开,CK高位将T4关闭,C点由于电容作用保持上一阶段低电位,T2开启,EM[n]输出高电位;
在t6阶段(同t4阶段):B点由于电容的作用保持低电位,T5、T10开启,将A点电位拉高,使得T1、T3、T6关闭;T5开启,CK此时低电位,将T4打开,将C点电位拉低,T2开启,EM[n]输出高电位。
t7阶段同t1阶段,由于此后EM[n-1]一直持续低位,A点电位此后一直保持低位,T1开启,C点电位此后一直保持高位,T2关闭,故而EM[n]此后一直输出低位。
上述发光控制电路在t1~t6工作周期内和其后时序周期内,EM[n]输出波形和原电路输出波形一致,在t1~t6时序单元内,T4在t1~t6阶段的开关状态为:关、关、关、开、关、开,且t7到下一帧扫描电路刷新前,T4持续关闭,改善了原电路时钟高频信号,作用于T4栅极,在t1~t6时序内反复开关,且其后时序内反复开关循环的状态。本申请延长了T4开关使用寿命,改善了电路老化对闪屏的影响。如表1所示为本申请电路中T4开关次数与原电路的对比。且随着AMOLED高帧率90Hz,120Hz的应用,改善EM因时钟高频的闪屏越显著。
Figure BDA0002421253640000111
表1
下面以晶体管为PMOS管为例,针对仅改进第一控制单元的情况,对具体的工作过程进行阐述,参见图4以及图5的时序图。
在t1阶段:XCK低电位,T8开启,将A点电位拉低,T1开启;T8开启,EM[n-1]低电位,T9(第一控制单元)开启,电容C1两端:A点低位,另外一端连接CK高电位,开始充电;T3开启,将C点电位拉高,T2关闭;因T1开启,EM[n]输出低电位。
在t2阶段:CK由H变为L,T9因Vgs(栅极相对于源极的电压)变为2L而持续开启,A点电位变为2L,T6先开启,将B点电位拉高,T5、T10关闭;由于A点电位为2L,T3开启,C点电位被拉高,T2关闭;同时T1开启,EM[n]输出低电位。
在t3阶段:XCK低电位,T8开启,此时EM[n-1]高电位,将T9关闭,同时,将A点电位拉高,T1、T3、T6关闭;CK高电位,T4关闭,C点由于电容作用保持高电位,T2关闭,EM[n]维持上一阶段电位即低电位。
在t4阶段:B点由于电容的作用保持低电位,T5、T10开启,其中T10开启,与T10连接的H信号将C1电容的一端电位拉高,因电容C1维持电位的原因,A点电位同时被拉高,使得T1、T3、T6关闭;T5开启,CK此时低电位,将C点电位拉低,T2开启,EM[n]输出高电位。
在t5阶段:XCK低电位,T8开启,EM[n-1]高电位将A点电位维持为高电位,T1、T3、T6关闭;CK高电位,T4关闭,C点由于电容作用保持上一阶段低电位,T2开启,EM[n]输出高电位。
t6阶段(同t4阶段):B点由于电容的作用保持低电位,T5、T10开启,将A点电位拉高,使得T1、T3、T6关闭;T5开启,CK此时低电位,将C点电位拉低,T2开启,EM[n]输出高电位。
t7阶段同t1阶段,由于此后EM[n-1]一直持续低位,A点电位此后一直保持低位,T1开启,C点电位此后一直保持高位,T2关闭,故而EM[n]此后一直输出低位。
在t1~t6工作周期内和其后时序周期内,EM[n]输出波形和原电路输出波形一致,在t1~t6时序单元内,T9只在t1阶段和t2阶段开启,其余时序单元都关闭,且t7到下一帧扫描电路刷新前,T9持续开启,改善了原电路时钟高频信号作用于T9栅极,t1~t6时序内反复开关(开3次,关3次),且其后t7到下一帧扫描电路刷新前,循环t1~t6时序内反复开关的状态。本申请延长了T9开关的寿命,改善了电路老化对闪屏的影响。如表2所示为本申请电路中T9开关次数与原电路的对比。随着AMOLED高帧率90Hz,120Hz的应用,改善EM因时钟高频的闪屏越显著。
Figure BDA0002421253640000131
表2
下面以晶体管为PMOS管为例,针对改进第一控制单元和第一输出节点控制单元的情况,对具体的工作过程进行阐述,对应时序图参见图5。
在t1阶段:XCK低电位,T8开启,将A点电位拉低,T1开启;T8开启,EM[n-1]低电位,T9(第一控制单元)开启,电容C1两端:A点低位,另外一端连接CK高电位,开始充电;T3开启,将C点电位拉高,T2关闭;因T1开启,EM[n]输出低电位;此阶段B点电位因T7开启被L拉低,T5开启,CK高位,电容C2充电,同时T4(第一输出节点控制单元)关闭。
在t2阶段:CK由H变为L,T9因Vgs(栅极相对于源极的电压)变为2L而持续开启,A点电位变为2L,T6先开启,将B点电位拉高,T5、T10关闭;由于A点电位为2L,T3开启,C点电位被拉高,T2关闭;同时T1开启,EM[n]输出低电位;此阶段T6开启,B点电位被XCK拉高,C2维持电位差,电容的另外一端T4栅极保持高电位,T4继续关闭。
在t3阶段:XCK低电位,T8开启,此时EM[n-1]高电位,将T9关闭,同时,将A点电位拉高,T1、T3、T6关闭;XCK低电位,T7开启,B点电位被L拉低,T5开启,CK高电位将T4关闭,C点由于电容作用保持高电位,T2关闭,EM[n]维持上一阶段电位即低电位。
在t4阶段:B点由于电容的作用保持低电位,T5、T10开启,其中T10开启,与T10连接的H信号将C1电容的一端电位拉高,因电容C1维持电位的原因,A点电位同时被拉高,使得T1、T3、T6关闭;T5开启,CK此时低电位,T4开启,将C点电位拉低,T2开启,EM[n]输出高电位。
在t5阶段:XCK低电位,T8开启,EM[n-1]高电位将A点电位维持为高电位,T1、T3、T6关闭;XCK低电位,T7开启,B点电位被L拉低,T5打开,CK高位将T4关闭,C点由于电容作用保持上一阶段低电位,T2开启,EM[n]输出高电位。
t6阶段(同t4阶段):B点由于电容的作用保持低电位,T5、T10开启,将A点电位拉高,使得T1、T3、T6关闭;T5开启,CK此时低电位,将T4打开,将C点电位拉低,T2开启,EM[n]输出高电位。
t7阶段同t1阶段,由于此后EM[n-1]一直持续低位,A点电位此后一直保持低位,T1开启,C点电位此后一直保持高位,T2关闭,故而EM[n]此后一直输出低位。
以上为本申请实施例发光控制电路的具体实例,可以将时钟信号驱动开关的设计做电路变更,在保持输出波形功能不变的情况下,改善高频信号对开关老化的影响,延长开关的使用寿命,同时改善由于开关老化对闪屏的影响。
本申请实施例还提供一种发光控制模组,包括多级发光控制电路,其中发光控制电路包括输入端和发光控制信号输出端;除了第一级发光控制电路之外,每一级发光控制电路的输入端与相邻上一级发光控制电路的发光控制信号输出端电连接。通过将上一级发光控制电路的发光控制信号输出端与下一级发光控制电路的输入端连接,可以实现信号的极传。
本申请实施例还提供一种电子设备,包括上述的发光控制模组。
上面结合附图对本申请的实施例进行了描述,但是本申请并不局限于上述的具体实施方式,上述的具体实施方式仅仅是示意性的,而不是限制性的,本领域的普通技术人员在本申请的启示下,在不脱离本申请宗旨和权利要求所保护的范围情况下,还可做出很多形式,均属于本申请的保护之内。

Claims (15)

1.一种发光控制电路,其特征在于,包括第一输出节点控制单元(1)和第一储能单元(2);
所述第一输出节点控制单元(1)的控制端与所述第一储能单元(2)的第一端电连接,所述第一输出节点控制单元(1)的第一端与第一时钟信号端电连接,所述第一输出节点控制单元(1)的第二端与输出节点(C)电连接,所述第一输出节点控制单元(1)用于在所述第一储能单元(2)的第一端的电位的控制下,控制所述第一时钟信号端与所述输出节点(C)之间连通;
所述第一储能单元(2)的第二端与输出控制节点(B)电连接,所述第一储能单元(2)用于储存电能。
2.根据权利要求1所述的发光控制电路,其特征在于,还包括第二储能单元(3)和第一控制单元(4);
所述第二储能单元(3)的第一端与输出复位节点(A)电连接;
所述第一控制单元(4)的控制端与输出复位控制节点(D)电连接,所述第一控制单元(4)的第一端与第一时钟信号端电连接,所述第一控制单元(4)的第二端与所述第二储能单元(3)的第二端电连接。
3.根据权利要求1所述的发光控制电路,其特征在于,所述第一输出节点控制单元(1)包括第一输出节点控制晶体管(T4);所述第一储能单元(2)包括第一存储电容(C2);
所述第一输出节点控制晶体管(T4)的控制极与第一存储电容(C2)的第一端电连接,所述第一输出节点控制晶体管(T4)的第一极与所述第一时钟信号端电连接,所述第一输出节点控制晶体管(T4)的第二极与所述输出节点(C)电连接。
4.根据权利要求2所述的发光控制电路,其特征在于,所述第二储能单元(3)包括第二存储电容(C1),所述第一控制单元(4)包括第一控制晶体管(T9);
所述第二存储电容(C1)的第一端与所述输出复位节点(A)电连接;
所述第一控制晶体管(T9)的控制极与所述输出复位控制节点(D)电连接,所述第一控制晶体管(T9)的第一极与所述第一时钟信号端电连接,所述第一控制晶体管(T9)的第二极与所述第二存储电容(C1)的第二端电连接。
5.根据权利要求2所述的发光控制电路,其特征在于,还包括发光控制信号输出端、输出电路(5)和输出复位电路(6);
所述输出电路(5)分别与所述输出节点(C)、第一电压端和所述发光控制信号输出端电连接,用于在所述输出节点(C)的电位的控制下,控制导通或断开所述发光控制信号输出端与所述第一电压端之间的连接;
所述输出复位电路(6)分别与所述输出复位节点(A)、第二电压端和所述发光控制信号输出端电连接,用于在所述输出复位节点(A)的电位的控制下,控制导通或断开所述发光控制信号输出端与所述第二电压端之间的连接。
6.根据权利要求1所述的发光控制电路,其特征在于,还包括第二控制单元(7);
所述第二控制单元(7)分别与所述输出控制节点(B)、第一时钟信号端和所述第一输出节点控制单元(1)的控制端电连接,用于在所述输出控制节点(B)的控制下,控制所述第一时钟信号端提供第一时钟信号至所述第一输出节点控制单元(1)的控制端。
7.根据权利要求2所述的发光控制电路,其特征在于,还包括输入端和第三控制单元(8);
所述第三控制单元(8)分别与第一节点(E)、第一电压端、所述第二储能单元(3)的第二端、第二时钟信号端、所述输入端和所述第一控制单元(4)的控制端电连接,用于在所述第一节点(E)的电位的控制下,控制所述第一电压端写入第一电压信号至所述第二储能单元(3)的第二端,并用于在第二时钟信号端输入的第二时钟信号的控制下,控制所述输入端提供输入信号至所述第一控制单元(4)的控制端。
8.根据权利要求7所述的发光控制电路,其特征在于,所述第三控制单元(8)包括第一晶体管(T8)和第二晶体管(T10);
所述第一晶体管(T8)的控制极与所述第二时钟信号端电连接,所述第一晶体管(T8)的第一极与所述输入端电连接,所述第一晶体管(T8)的第二极与所述第一控制单元(4)的控制端电连接;
所述第二晶体管(T10)的控制极与所述第一节点(E)电连接,所述第二晶体管(T10)的第一极与所述第一电压端电连接,所述第二晶体管(T10)的第二极与所述第二储能单元(3)的第二端电连接。
9.根据权利要求2所述的发光控制电路,其特征在于,还包括第四控制单元(T12);
所述第四控制单元(T12)用于在第二电压端输入的第二电压信号的控制下,控制导通或者断开所述输出复位节点(A)与所述输出复位控制节点(D)之间的连接。
10.根据权利要求7所述的发光控制电路,其特征在于,还包括第五控制单元(9);
所述第五控制单元(9)用于在第二电压端输入的第二电压信号的控制下,控制导通或者断开所述输出控制节点(B)与所述第一节点(E)之间的连接,并用于在第二时钟信号端输入的第二时钟信号的控制下,控制第二电压端输入所述第二电压信号至所述第一节点(E),并用于在所述输出复位控制节点(D)的电位的控制下,控制所述第二时钟信号端输入第二时钟信号至所述第一节点(E)。
11.根据权利要求2所述的发光控制电路,其特征在于,还包括第六控制单元(T3);
所述第六控制单元(T3)用于在所述输出复位控制节点(D)的电位的控制下,控制第一电压端输入第一电压信号至所述输出节点(C)。
12.根据权利要求1所述的发光控制电路,其特征在于,还包括第三储能单元(10);
所述第三储能单元(10)的第一端与所述输出节点(C)电连接,所述第三储能单元(10)的第二端与第一电压端电连接,所述第三储能单元(10)用于储存电能。
13.一种发光控制模组,其特征在于,包括多级如权利要求1至12任一项所述的发光控制电路。
14.根据权利要求13所述的发光控制模组,其特征在于,所述发光控制电路包括输入端和发光控制信号输出端;
其中,除了第一级发光控制电路之外,每一级发光控制电路的输入端与相邻上一级发光控制电路的发光控制信号输出端电连接。
15.一种电子设备,其特征在于,包括如权利要求13或14所述的发光控制模组。
CN202010206495.9A 2020-03-23 2020-03-23 发光控制电路、发光控制模组及电子设备 Active CN111223454B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010206495.9A CN111223454B (zh) 2020-03-23 2020-03-23 发光控制电路、发光控制模组及电子设备

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010206495.9A CN111223454B (zh) 2020-03-23 2020-03-23 发光控制电路、发光控制模组及电子设备

Publications (2)

Publication Number Publication Date
CN111223454A true CN111223454A (zh) 2020-06-02
CN111223454B CN111223454B (zh) 2021-07-02

Family

ID=70831649

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010206495.9A Active CN111223454B (zh) 2020-03-23 2020-03-23 发光控制电路、发光控制模组及电子设备

Country Status (1)

Country Link
CN (1) CN111223454B (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112527150A (zh) * 2020-12-14 2021-03-19 福建华佳彩有限公司 一种gip电路及其驱动方法
WO2021243637A1 (zh) * 2020-06-04 2021-12-09 京东方科技集团股份有限公司 显示基板、制作方法和显示装置
CN114155815A (zh) * 2022-01-21 2022-03-08 京东方科技集团股份有限公司 像素电路、像素驱动方法和显示装置
CN116168650A (zh) * 2023-04-21 2023-05-26 惠科股份有限公司 像素驱动电路和显示面板

Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104599629A (zh) * 2014-12-16 2015-05-06 上海天马有机发光显示技术有限公司 一种驱动电路及发光控制电路、显示面板、显示装置
CN105551420A (zh) * 2016-02-25 2016-05-04 上海天马有机发光显示技术有限公司 一种移位寄存器及其驱动方法
US20180234090A1 (en) * 2009-02-12 2018-08-16 Semiconductor Energy Laboratory Co., Ltd. Pulse output circuit, display device, and electronic device
CN108538336A (zh) * 2018-04-19 2018-09-14 上海天马有机发光显示技术有限公司 发光移位寄存器及发光控制方法、驱动电路及显示装置
CN209265989U (zh) * 2018-12-06 2019-08-16 北京京东方技术开发有限公司 移位寄存器、发光控制电路、显示面板
CN110176204A (zh) * 2018-08-24 2019-08-27 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路、显示装置
US20190325811A1 (en) * 2014-01-07 2019-10-24 Samsung Display Co., Ltd. Display device

Patent Citations (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20180234090A1 (en) * 2009-02-12 2018-08-16 Semiconductor Energy Laboratory Co., Ltd. Pulse output circuit, display device, and electronic device
US20190325811A1 (en) * 2014-01-07 2019-10-24 Samsung Display Co., Ltd. Display device
CN104599629A (zh) * 2014-12-16 2015-05-06 上海天马有机发光显示技术有限公司 一种驱动电路及发光控制电路、显示面板、显示装置
CN105551420A (zh) * 2016-02-25 2016-05-04 上海天马有机发光显示技术有限公司 一种移位寄存器及其驱动方法
CN108538336A (zh) * 2018-04-19 2018-09-14 上海天马有机发光显示技术有限公司 发光移位寄存器及发光控制方法、驱动电路及显示装置
CN110176204A (zh) * 2018-08-24 2019-08-27 京东方科技集团股份有限公司 移位寄存器及其驱动方法、栅极驱动电路、显示装置
CN209265989U (zh) * 2018-12-06 2019-08-16 北京京东方技术开发有限公司 移位寄存器、发光控制电路、显示面板

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
王兰兰等: "基于数据线控制发光的A-IGZO薄膜晶体管集成AMOLED像素电路", 《发光学报》 *

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2021243637A1 (zh) * 2020-06-04 2021-12-09 京东方科技集团股份有限公司 显示基板、制作方法和显示装置
CN114270431A (zh) * 2020-06-04 2022-04-01 京东方科技集团股份有限公司 显示基板、制作方法和显示装置
US11900881B2 (en) 2020-06-04 2024-02-13 Chengdu Boe Optoelectronics Technology Co., Ltd. Display substrate, manufacturing method thereof, and display device
CN112527150A (zh) * 2020-12-14 2021-03-19 福建华佳彩有限公司 一种gip电路及其驱动方法
CN114155815A (zh) * 2022-01-21 2022-03-08 京东方科技集团股份有限公司 像素电路、像素驱动方法和显示装置
CN116168650A (zh) * 2023-04-21 2023-05-26 惠科股份有限公司 像素驱动电路和显示面板
CN116168650B (zh) * 2023-04-21 2023-06-27 惠科股份有限公司 像素驱动电路和显示面板

Also Published As

Publication number Publication date
CN111223454B (zh) 2021-07-02

Similar Documents

Publication Publication Date Title
CN111223454B (zh) 发光控制电路、发光控制模组及电子设备
CN112102785B (zh) 像素电路、显示面板及其驱动方法和显示装置
CN104700776B (zh) 像素电路及其驱动方法、显示装置
CN107424649B (zh) 一种移位寄存器、其驱动方法、发光控制电路及显示装置
CN106887210B (zh) 显示面板、像素驱动电路及其驱动方法
CN110473496B (zh) 像素电路及其驱动方法、显示基板、显示装置
CN109285504B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路
US10297203B2 (en) Scanning driving circuit and flat display apparatus having the scanning driving circuit
CN111477162B (zh) 像素电路及其驱动方法、显示装置
CN111179820A (zh) 一种像素电路及显示面板
CN213277408U (zh) 像素电路、显示面板和显示装置
CN111341267B (zh) 像素电路及其驱动方法
WO2022227231A1 (zh) 像素电路及显示面板
CN114093321B (zh) 像素驱动电路、驱动方法、显示面板及显示装置
US11455957B2 (en) Shift register circuit with latch potential and its driving method, display panel, and display device
CN113113071B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置
CN216928002U (zh) 像素电路及显示面板
CN114420034B (zh) 显示面板及其驱动方法、显示装置
CN115148144A (zh) 像素电路及显示面板
US7864145B2 (en) Display units and display panels of light emitting display devices
CN111312168B (zh) 一种像素电路、显示装置和像素电路的驱动方法
CN106782339A (zh) 一种像素驱动电路及其驱动方法、显示装置
CN113689824B (zh) 发射控制驱动器和显示装置
CN111833820A (zh) 栅极扫描驱动电路、驱动方法及显示面板
US11715412B2 (en) Self-luminous pixel circuit and display panel

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant