CN116168650A - 像素驱动电路和显示面板 - Google Patents

像素驱动电路和显示面板 Download PDF

Info

Publication number
CN116168650A
CN116168650A CN202310431200.1A CN202310431200A CN116168650A CN 116168650 A CN116168650 A CN 116168650A CN 202310431200 A CN202310431200 A CN 202310431200A CN 116168650 A CN116168650 A CN 116168650A
Authority
CN
China
Prior art keywords
circuit
electrically connected
light
switching tube
terminal
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN202310431200.1A
Other languages
English (en)
Other versions
CN116168650B (zh
Inventor
叶志伟
周秀峰
康报虹
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
HKC Co Ltd
Original Assignee
HKC Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by HKC Co Ltd filed Critical HKC Co Ltd
Priority to CN202310431200.1A priority Critical patent/CN116168650B/zh
Publication of CN116168650A publication Critical patent/CN116168650A/zh
Application granted granted Critical
Publication of CN116168650B publication Critical patent/CN116168650B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2320/00Control of display operating conditions
    • G09G2320/04Maintaining the quality of display appearance
    • G09G2320/043Preventing or counteracting the effects of ageing
    • G09G2320/046Dealing with screen burn-in prevention or compensation of the effects thereof
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02BCLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
    • Y02B20/00Energy efficient lighting technologies, e.g. halogen lamps or gas discharge lamps
    • Y02B20/30Semiconductor lamps, e.g. solid state lamps [SSL] light emitting diodes [LED] or organic LED [OLED]

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本申请提供一种像素驱动电路和显示面板,涉及显示技术领域,其中,该像素驱动电路包括:数据输入电路、复位电路、储能电路、补偿电路、发光控制电路、第一开关电路、第二开关电路以及第三开关电路;发光控制电路的输入端通过第一开关电路与第一电源电连接,发光控制电路的输出端通过第二开关电路与发光器件的阳极电连接;补偿电路的输入端与发光控制电路的输入端电连接,并通过第三开关电路与储能电路的第一端电连接;补偿电路的输出端与数据输入电路的输出端电连接;储能电路的第一端分别与发光控制电路的控制端和补偿电路的控制端电连接。本申请提供的技术方案能够提高像素驱动电路的稳定性,进而提高显示质量。

Description

像素驱动电路和显示面板
技术领域
本申请涉及显示技术领域,尤其涉及一种像素驱动电路和显示面板。
背景技术
有源矩阵有机发光二极管(Active-matrix Organic Light Emitting Diode,OLED)显示装置因具备低功耗、宽视角、重量轻以及亮度高等特性,目前已被广泛地应用于电视、手机等产品中。
像素驱动电路用于驱动显示装置中的像素单元,像素驱动电路的稳定性影响着显示装置的显示质量。在任一显示周期中,像素驱动电路均需要通过驱动薄膜晶体管来实现画面的正常显示,但由于制备时的工艺差异以及晶体管老化等原因,容易导致驱动薄膜晶体管的阈值电压产生漂移现象,从而使得像素驱动电路的稳定性下降,影响显示质量。
发明内容
有鉴于此,本申请提供一种像素驱动电路和显示面板,用于提高像素驱动电路的稳定性,进而提高显示质量。
为了实现上述目的,第一方面,本申请实施例提供一种像素驱动电路,该像素驱动电路包括:数据输入电路、复位电路、储能电路、补偿电路、发光控制电路、第一开关电路、第二开关电路以及第三开关电路;
发光控制电路的输入端通过第一开关电路与第一电源电连接,发光控制电路的输出端通过第二开关电路与发光器件的阳极电连接,发光器件的阴极与第二电源电连接,发光控制电路用于在发光阶段向发光器件输出驱动电流;
补偿电路的输入端与发光控制电路的输入端电连接,并通过第三开关电路与储能电路的第一端电连接;补偿电路的输出端与数据输入电路的输出端电连接;数据输入电路用于在补偿写入阶段向补偿电路输出数据电压,补偿电路用于根据数据电压补偿发光控制电路的阈值电压;
储能电路的第一端分别与发光控制电路的控制端和补偿电路的控制端电连接,储能电路的第二端与发光器件的阳极电连接;储能电路用于储存电能;
复位电路与发光器件的阳极电连接,用于在复位阶段向发光器件的阳极输出复位电压;
第一开关电路在复位阶段和发光阶段导通,在补偿写入阶段关断;第二开关电路在发光阶段导通,在复位阶段和补偿写入阶段关断;第三开关电路在复位阶段和补偿写入阶段导通,在发光阶段关断。
在第一方面的一种可能的实施方式中,补偿电路包括第一薄膜晶体管,第一薄膜晶体管的控制端与储能电路的第一端电连接,第一薄膜晶体管的输入端与发光控制电路的输入端电连接,并通过第三开关电路与储能电路的第一端电连接,第一薄膜晶体管的输出端与数据输入电路的输出端电连接。
在第一方面的一种可能的实施方式中,发光控制电路包括第二薄膜晶体管,第二薄膜晶体管的控制端与储能电路的第一端电连接,第二薄膜晶体管的输入端通过第一开关电路与第一电源电连接,第二薄膜晶体管的输出端通过第二开关电路与发光器件的阳极电连接。
在第一方面的一种可能的实施方式中,第一开关电路包括第一开关管以及第一发光控制信号线,第一开关管的控制端与第一发光控制信号线的输出端电连接,第一开关管的输入端与第一电源的输出端电连接,第一开关管的输出端与发光控制电路的输入端电连接。
在第一方面的一种可能的实施方式中,第二开关电路包括第二开关管和第二发光控制信号线,第二开关管的控制端与第二发光控制信号线的输出端电连接,第二开关管的输入端与发光控制电路的输出端电连接,第二开关管的输出端与发光器件的阳极电连接。
在第一方面的一种可能的实施方式中,第三开关电路包括第三开关管和第一扫描线,第三开关管的控制端与第一扫描线的输出端电连接,第三开关管的输入端与储能电路的第一端电连接,第三开关管的输出端与补偿电路的输入端电连接。
在第一方面的一种可能的实施方式中,复位电路包括第四开关管、第二扫描线以及复位信号线,第四开关管的控制端与第二扫描线的输出端电连接,第四开关管的输入端与复位信号线的输出端电连接,第四开关管的输出端与发光器件的阳极电连接,复位信号线用于输出复位电压。
在第一方面的一种可能的实施方式中,数据输入电路包括第五开关管、数据线以及第三扫描线,第五开关管的控制端与第三扫描线的输出端电连接,第五开关管的输入端与数据线的输出端电连接,第五开关管的输出端与补偿电路的输出端电连接,数据线用于输出数据电压。
在第一方面的一种可能的实施方式中,储能电路包括电容。
第二方面,本申请实施例提供一种显示面板,该显示面板包括多个像素单元,各像素单元包括发光器件和如上述第一方面或第一方面任一项所述的像素驱动电路。
本申请实施例提供的像素驱动电路和显示面板,包括:数据输入电路、复位电路、储能电路、补偿电路、发光控制电路、第一开关电路、第二开关电路以及第三开关电路;发光控制电路的输入端通过第一开关电路与第一电源电连接,发光控制电路的输出端通过第二开关电路与发光器件的阳极电连接,发光器件的阴极与第二电源电连接,发光控制电路用于在发光阶段向发光器件输出驱动电流;补偿电路的输入端与发光控制电路的输入端电连接,并通过第三开关电路与储能电路的第一端电连接;补偿电路的输出端与数据输入电路的输出端电连接;数据输入电路用于在补偿写入阶段向补偿电路输出数据电压,补偿电路用于根据数据电压补偿发光控制电路的阈值电压;储能电路的第一端分别与发光控制电路的控制端和补偿电路的控制端电连接,储能电路的第二端与发光器件的阳极电连接;储能电路用于储存电能;复位电路与发光器件的阳极电连接,用于在复位阶段向发光器件的阳极输出复位电压;第一开关电路在复位阶段和发光阶段导通,在补偿写入阶段关断;第二开关电路在发光阶段导通,在复位阶段和补偿写入阶段关断;第三开关电路在复位阶段和补偿写入阶段导通,在发光阶段关断。上述技术方案中,在补偿写入阶段,通过补偿电路根据数据电压补偿发光控制电路的阈值电压,从而在发光阶段,能够根据数据电压和复位电压控制发光器件的驱动电流,使发光器件的驱动电流与发光控制电路的阈值电压无关,这样就可以减小因阈值电压漂移而导致的显示面板亮度不均等现象,提高显示面板的亮度均一性;而且,本申请通过补偿电路和发光控制电路分别完成补偿和发光,这样能够减小发光控制电路中第二薄膜晶体管的驱动频率,从而延缓像素驱动电路中器件的性能退化速度,提高像素驱动电路的稳定性,进而提高显示质量。
附图说明
图1为现有的一种像素驱动电路的电路结构示意图;
图2为本申请实施例提供的一种显示面板中任意一个像素单元的结构示意图;
图3为图2中像素驱动电路的电路结构示意图;
图4为本申请实施例提供的像素驱动电路的工作时序图;
图5为本申请实施例提供的复位阶段的等效电路图;
图6为本申请实施例提供的补偿写入阶段的等效电路图;
图7为本申请实施例提供的发光阶段的等效电路图。
具体实施方式
下面结合本申请实施例中的附图对本申请实施例进行描述。本申请实施例的实施方式部分使用的术语仅用于对本申请的具体实施例进行解释,而非旨在限定本申请。下面这几个具体的实施例可以相互结合,对于相同或相似的概念或过程可能在某些实施例不再赘述。
本申请实施例中的发光器件可以是有机发光二极管(OLED)、无机发光二极管(Light Emitting Diodes,LED)、量子点发光二极管(Quantum Dot Light EmittingDiodes,QLED)和次毫米发光二极管(Mini Light Emitting Diodes,Mini LED)中的任意一种。为便于说明,本实施例后续以发光器件为OLED为例,进行示例性说明。
图1为现有的一种像素驱动电路的结构示意图,如图1所示,该像素驱动电路可以包括:开关管T01、开关管T03、开关管T04、开关管T05、开关管T06、驱动薄膜晶体管T02、电容C1以及OLED。
开关管T01的控制端与扫描线S02电连接,开关管T01的输入端与数据线Data的输出端电连接,开关管T01的输出端与驱动薄膜晶体管T02的输出端电连接。
驱动薄膜晶体管T02的输入端通过开关管T03与第一电源VDD电连接,通过开关管T04与驱动薄膜晶体管T02的控制端电连接,驱动薄膜晶体管T02的输出端通过开关管T05与OLED的阳极电连接;开关管T03的控制端连接发光控制信号线Em01的输出端;开关管T04的控制端连接扫描线S01;开关管T05的控制端与发光控制信号线Em02的输出端电连接;驱动薄膜晶体管T02用于在发光阶段向OLED提供驱动电流,驱动OLED,使OLED发光。
电容C1的两端连接在驱动薄膜晶体管T02的控制端与OLED的阳极之间,用于储存电能。
开关管T06的控制端与扫描线S01的输出端电连接,开关管T06的输入端与复位信号线的输出端电连接,开关管T06的输出端与发光器件的阳极电连接。
其中,在复位阶段,开关管T03、开关管T04以及开关管T06导通,开关管T01、开关管T05以及驱动薄膜晶体管T02关断,第一电源VDD输出第一电压对电容C1进行充电,复位信号线输出的复位电压Vref对OLED的阳极进行复位;在补偿写入阶段,开关管T01、开关管T04以及开关管T06导通,开关管T03和开关管T05关断,数据线Data通过开关管T01输出数据电压,驱动薄膜晶体管T02在电容C1的作用下导通,驱动薄膜晶体管T02的控制端电压在达到数据电压和驱动薄膜晶体管T02的阈值电压之和后,驱动薄膜晶体管T02关断,补偿写入完成;在发光阶段,开关管T03和开关管T05导通,驱动薄膜晶体管T02在电容C1的作用下导通,向OLED提供驱动电流,OLED发光。
由于像素驱动电路工作时,在每个发光周期中一般都要经历复位阶段、补偿写入阶段以及发光阶段,而补偿写入阶段和发光阶段都需要经过驱动薄膜晶体管T02来完成,因此,在长时间高频率的使用中,驱动薄膜晶体管T02的性能退化会比较快,从而,像素驱动电路的稳定性会出现较快速度的下降,进而会影响显示面板的显示质量。
有鉴于此,本申请实施例提供一种像素驱动电路和显示面板,用于提高像素驱动电路的稳定性,进而提高显示质量。
本申请实施例提供的显示面板可以包括多个像素单元,图2为本申请实施例提供的显示面板中任意一个像素单元的结构示意图,如图2所示,该像素单元可以包括:第一电源VDD、第二电源VSS、像素驱动电路以及OLED。
第一电源VDD可以输出高电平电压,对应的,第二电源VSS可以输出低电平电压。
像素驱动电路可以包括:发光控制电路10、数据输入电路20、补偿电路30、储能电路40、复位电路50、第一开关电路60、第二开关电路70以及第三开关电路80。
发光控制电路10的输入端通过第一开关电路60与第一电源VDD电连接,发光控制电路10的输出端通过第二开关电路70与OLED的阳极电连接,OLED的阴极与第二电源VSS电连接,发光控制电路10用于在发光阶段向OLED输出驱动电流。
补偿电路30的输入端与发光控制电路10的输入端电连接,并通过第三开关电路80与储能电路40的第一端电连接;补偿电路30的输出端与数据输入电路20的输出端电连接;数据输入电路20用于在补偿写入阶段向补偿电路30输出数据电压,补偿电路30用于根据数据电压补偿发光控制电路10的阈值电压。
储能电路40的第一端分别与发光控制电路10的控制端和补偿电路30的控制端电连接,储能电路40的第二端与OLED的阳极电连接;储能电路40可以用于储存电能。
复位电路50与OLED的阳极电连接,用于在复位阶段向OLED的阳极输出复位电压。
第一开关电路60在复位阶段和发光阶段导通,在补偿写入阶段关断;第二开关电路70在发光阶段导通,在复位阶段和补偿写入阶段关断;第三开关电路80在复位阶段和补偿写入阶段导通,在发光阶段关断。
图3为图2中像素驱动电路的电路结构示意图。如图3所示,第一开关电路60可以包括第一开关管T1以及第一发光控制信号线Emit1,第一开关管T1的控制端与第一发光控制信号线Emit1的输出端电连接,第一开关管T1的输入端与第一电源VDD的输出端电连接,第一开关管T1的输出端与发光控制电路10的输入端电连接。
第二开关电路70可以包括第二开关管T2和第二发光控制信号线Emit2,第二开关管T2的控制端与第二发光控制信号线Emit2的输出端电连接,第二开关管T2的输入端与发光控制电路10的输出端电连接,第二开关管T2的输出端与OLED的阳极电连接。
第三开关电路80可以包括第三开关管T3和第一扫描线,第三开关管T3的控制端与第一扫描线的输出端电连接,第三开关管T3的输入端与储能电路40的第一端电连接,第三开关管T3的输出端与补偿电路30的输入端电连接。
复位电路50可以包括第四开关管T4、第二扫描线以及复位信号线,第四开关管T4的控制端与第二扫描线的输出端电连接,第四开关管T4的输入端与复位信号线的输出端电连接,第四开关管T4的输出端与OLED的阳极电连接,复位信号线用于输出复位电压Vref。
需要说明的是,第一扫描线和第二扫描线可以是不同的扫描线,也可以如图3中所示的为同一根扫描线S1,以降低电路的复杂度,本实施例后续以第一扫描线和第二扫描线为同一扫描线S1为例,进行示例性说明。
数据输入电路20可以包括第五开关管T5、数据线Data以及扫描线S2(即第三扫描线),第五开关管T5的控制端与扫描线S2的输出端电连接,第五开关管T5的输入端与数据线Data的输出端电连接,第五开关管T5的输出端与补偿电路30的输出端电连接,数据线Data用于输出数据电压。
补偿电路30可以包括第一薄膜晶体管T6(也可称为补偿薄膜晶体管),第一薄膜晶体管T6的控制端与储能电路40的第一端电连接,第一薄膜晶体管T6的输入端与发光控制电路10的输入端电连接,并通过第三开关电路80与储能电路40的第一端电连接,第一薄膜晶体管T6的输出端与数据输入电路20的输出端电连接。
补偿电路30用于补偿第二薄膜晶体管T6’的阈值电压Vth,对应地,第一薄膜晶体管T6的阈值电压等于第二薄膜晶体管T6’的阈值电压Vth,可以理解的是,此处的“等于”并非绝对的等于,也可以存在一定的误差。
发光控制电路10包括第二薄膜晶体管T6’,第二薄膜晶体管T6’的控制端与储能电路40的第一端电连接,第二薄膜晶体管T6’的输入端通过第一开关电路60与第一电源VDD电连接,第二薄膜晶体管T6’的输出端通过第二开关电路70与OLED的阳极电连接。
储能电路40可以包括电容Cst,电容Cst的一端与第三开关管T3的输入端电连接,并分别与第一薄膜晶体管T6的控制端和第二薄膜晶体管T6’的控制端电连接,电容Cst的另一端与OLED的阳极电连接。
其中,开关管T1、T2、T3、T4、T5以及薄膜晶体管T6和T6’,可以采用三极管或金氧半场效晶体管(Metal-Oxide-Semiconductor Field-Effect Transistor,MOS)当中的至少一种。开关管T1、T2、T3、T4、T5可以采用相同类型的晶体管,也可以采用不同类型的晶体管。为了便于说明,本申请实施例后续以开关管T1、T2、T3、T4、T5均为N型金属-氧化物-半导体管(N-Metal-Oxide-Semiconductor,NMOS)为例进行示例性说明。
图4为本申请实施例提供的像素驱动电路的工作时序图。如图4所示,该像素驱动电路的每个发光周期可以分为复位阶段、补偿写入阶段以及发光阶段。
其中,在复位阶段,扫描线S1和第一发光控制信号线Emit1输出高电平信号,扫描线S2和第二发光控制信号线Emit2输出低电平信号。
对应地,像素驱动电路的等效电路图如图5所示,第一开关管T1、第三开关管T3以及第四开关管T4导通,第二开关管T2和第五开关管T5关断(处于关断状态的开关管以“×”表示)。
此阶段中,第一电源VDD向电容Cst充电,节点N1和节点N2的电压被抬升为第一电源VDD的输出电压Vdd;复位信号线向电容Cst和OLED的阳极输出复位电压Vref,节点N4的电压被抬升为复位信号线的复位电压Vref。
在补偿写入阶段,扫描线S1、扫描线S2以及数据线Data输出高电平信号,第一发光控制信号线Emit1和第二发光控制信号线Emit2输出低电平信号。
对应地,像素驱动电路的等效电路图如图6所示,第三开关管T3、第四开关管T4以及第五开关管T5导通,第一开关管T1和第二开关管T2关断。
此阶段中,数据线Data通过第五开关管T5向节点N3输出数据电压Vdata,第一薄膜晶体管T6在电容Cst的作用下导通,使节点N1的电位等于数据电压Vdata和第一薄膜晶体管T6的阈值电压Vth之和后,第一薄膜晶体管T6关断,节点N1和节点N2的电压均为Vdata+Vth,节点N3的电压为Vdata。另外,复位信号线向电容Cst和OLED的阳极输出复位电压Vref,节点N4的电压被保持为Vref。
在发光阶段,第一发光控制信号线Emit1和第二发光控制信号线Emit2输出高电平信号,扫描线S1、扫描线S2以及数据线Data输出低电平信号。
对应地,像素驱动电路的等效电路图如图7所示,第一开关管T1、第二开关管T2导通,第二薄膜晶体管T6’导通,第三开关管T3、第四开关管T4以及第五开关管T5关断。
此阶段中,第一电源VDD于第一开关管T1、第二薄膜晶体管T6’以及第二开关管T2形成通路,发光控制电路10向OLED输出驱动电流,OLED发光。
在第二开关管T2导通后,节点N4的电压为Vss+VOLED,电容Cst的第二端的电压从Vref跳变到Vss+VOLED,跳变量Δ=Vss+VOLED-Vref;节点N1由于电容Cst的耦合作用,节点N1与节点N4的电压变化量相同,节点N1的电压变为Vdata+Vth+Vss+VOLED-Vref,其中,VOLED为OLED发光时的电压。
OLED的驱动电流可以根据如下公式确定:
IOLED=1/2k(Vgs-Vth)2
其中,IOLED为OLED的驱动电流,k=µnCoxW/L,µn为第二薄膜晶体管T6’的电子迁移率,Cox为第二薄膜晶体管T6’的栅氧化层单位面积电容,W/L为第二薄膜晶体管T6’的宽长比,Vgs为第二薄膜晶体管T6’的栅极(即第二薄膜晶体管T6’的控制端)相对于源极(即第二薄膜晶体管T6’的输出端)的电压,Vth为第二薄膜晶体管T6’的阈值电压。
第二薄膜晶体管T6’的栅源电压为:
Vgs=VN1-VN4=(Vdata+Vth+Vss+VOLED-Vref)-(Vss+VOLED)=Vdata+Vth- Vref。
根据OLED的驱动电流计算公式可得:
IOLED=1/2k(Vdata-Vref)2
根据上述公式可知,本申请提供的像素驱动电路中,OLED的驱动电流只与数据电压Vdata和复位电压Vref有关,与第二薄膜晶体管T6’的阈值电压Vth无关,从而消除了第二薄膜晶体管T6’的阈值电压对OLED发光亮度的影响,提高了OLED的亮度均一性,进而提高显示质量。另外,由于补偿写入阶段和发光阶段是由不同电路的薄膜晶体管驱动,从而可以减缓由于频繁驱动同一薄膜晶体管而引起的性能退化速度,这样可以提高像素驱动电路的稳定性,进而提高显示质量。
可以理解的是,本申请实施例示意的电路模块并不构成对像素驱动电路的具体限定。在本申请另一些实施例中,像素驱动电路可以包括比图示更多或更少的电路模块,或者组合某些电路模块,或者拆分某些电路模块;每个电路模块可以包括比图示更多或更少的器件。图示的电路模块可以以硬件,软件或软件和硬件的组合实现。
本申请实施例提供的像素驱动电路和显示面板,包括:数据输入电路、复位电路、储能电路、补偿电路、发光控制电路、第一开关电路、第二开关电路以及第三开关电路;发光控制电路的输入端通过第一开关电路与第一电源电连接,发光控制电路的输出端通过第二开关电路与发光器件的阳极电连接,发光器件的阴极与第二电源VSS电连接,发光控制电路用于在发光阶段向发光器件输出驱动电流;补偿电路的输入端与发光控制电路的输入端电连接,并通过第三开关电路与储能电路的第一端电连接;补偿电路的输出端与数据输入电路的输出端电连接;数据输入电路用于在补偿写入阶段向补偿电路输出数据电压,补偿电路用于根据数据电压补偿发光控制电路的阈值电压;储能电路的第一端分别与发光控制电路的控制端和补偿电路的控制端电连接,储能电路的第二端与发光器件的阳极电连接;储能电路用于储存电能;复位电路与发光器件的阳极电连接,用于在复位阶段向发光器件的阳极输出复位电压;第一开关电路在复位阶段和发光阶段导通,在补偿写入阶段关断;第二开关电路在发光阶段导通,在复位阶段和补偿写入阶段关断;第三开关电路在复位阶段和补偿写入阶段导通,在发光阶段关断。上述技术方案中,在补偿写入阶段,通过补偿电路根据数据电压补偿发光控制电路的阈值电压,从而在发光阶段,能够根据数据电压和复位电压控制发光器件的驱动电流,使发光器件的驱动电流与发光控制电路的阈值电压无关,这样就可以减小因阈值电压漂移而导致的显示面板亮度不均等现象,提高显示面板的显示质量;而且,本申请通过补偿电路和发光控制电路分别完成补偿和发光,这样能够减小发光控制电路中薄膜晶体管的驱动频率,从而可以延缓像素驱动电路中器件的性能退化速度,提高像素驱动电路的稳定性,进而提高显示质量;由于像素驱动电路中的器件的性能退化速度减慢,还可以延长像素驱动电路的使用寿命。
基于同一发明构思,本申请实施例还提供一种显示面板,该显示面板可以包括多个像素单元,各像素单元可以包括发光器件和上述像素驱动电路。
在上述实施例中,对各个实施例的描述都各有侧重,某个实施例中没有详述或记载的部分,可以参见其它实施例的相关描述。
应当理解,在本申请说明书和所附权利要求书的描述中,术语“包括”、“包含”、“具有”以及它们的任何变形,意图在于覆盖不排他的包含,都意味着“包括但不限于”,除非是以其他方式另外特别强调。
在本申请的描述中,除非另有说明,“/”表示前后关联的对象是一种“或”的关系,例如,A/B可以表示A或B;本申请中的“和/或”用于描述关联对象的关联关系,表示可以存在三种关系,例如,A和/或B,可以表示:单独存在A,同时存在A和B,单独存在B这三种情况,其中A、B可以是单数或者复数。
并且,在本申请的描述中,除非另有说明,“多个”是指两个或多于两个。“以下至少一项”或其类似表达,是指的这些项中的任意组合,包括单项或复数项的任意组合。
在本申请中,除非另有明确的规定和限定,术语“连接”、“相连”等应做广义理解,例如可以是机械连接,也可以是电连接;可以是直接连接,也可以通过中间媒介间接相连,可以是两个元件内部的连通或两个元件的相互作用关系,除非另有明确的限定、对于本领域的普通技术人员而言,可以根据具体情况理解上述术语在本申请中的具体含义。
此外,在本申请说明书和所附权利要求书的描述中,术语“第一”、“第二”等是用于区别类似的对象,而不必用于描述特定的顺序或先后次序,也不能理解为指示或暗示相对重要性或者隐含指明所指示的技术特征的数量。应该理解,这样使用的数据在适当情况下可以互换,以便这里描述的实施例能够以除了在这里图示或描述的内容以外的顺序实施;限定有“第一”、“第二”的特征可以明示或者隐含地包括至少一个该特征。
在本申请实施例中,“示例性地”或者“例如”等词用于表示作例子、例证或说明。本申请实施例中被描述为“示例性地”或者“例如”的任何实施例或设计方案不应被解释为比其它实施例或设计方案更优选或更具优势。确切而言,使用“示例性地”或者“例如”等词旨在以具体方式呈现相关概念。
在本申请说明书中描述的参考“一个实施例”或“一些实施例”等意味着在本申请的一个或多个实施例中包括结合该实施例描述的特定特征、结构或特点。由此,在本说明书中的不同之处出现的语句“在一个实施例中”、“在一些实施例中”、“在其他一些实施例中”、“在另外一些实施例中”等不是必然都参考相同的实施例,而是意味着“一个或多个但不是所有的实施例”,除非是以其他方式另外特别强调。
最后应说明的是:以上各实施例仅用以说明本申请的技术方案,而非对其限制;尽管参照前述各实施例对本申请进行了详细的说明,本领域的普通技术人员应当理解:其依然可以对前述各实施例所记载的技术方案进行修改,或者对其中部分或者全部技术特征进行等同替换;而这些修改或者替换,并不使相应技术方案的本质脱离本申请各实施例技术方案的范围。

Claims (10)

1.一种像素驱动电路,其特征在于,包括:数据输入电路、复位电路、储能电路、补偿电路、发光控制电路、第一开关电路、第二开关电路以及第三开关电路;
所述发光控制电路的输入端通过所述第一开关电路与第一电源电连接,所述发光控制电路的输出端通过所述第二开关电路与发光器件的阳极电连接,所述发光器件的阴极与第二电源电连接,所述发光控制电路用于在发光阶段向所述发光器件输出驱动电流;
所述补偿电路的输入端与所述发光控制电路的输入端电连接,并通过所述第三开关电路与所述储能电路的第一端电连接;所述补偿电路的输出端与所述数据输入电路的输出端电连接;所述数据输入电路用于在补偿写入阶段向所述补偿电路输出数据电压,所述补偿电路用于根据所述数据电压补偿所述发光控制电路的阈值电压;
所述储能电路的第一端分别与所述发光控制电路的控制端和所述补偿电路的控制端电连接,所述储能电路的第二端与所述发光器件的阳极电连接;所述储能电路用于储存电能;
所述复位电路与所述发光器件的阳极电连接,用于在复位阶段向所述发光器件的阳极输出复位电压;
所述第一开关电路在所述复位阶段和所述发光阶段导通,在所述补偿写入阶段关断;所述第二开关电路在所述发光阶段导通,在所述复位阶段和所述补偿写入阶段关断;所述第三开关电路在所述复位阶段和所述补偿写入阶段导通,在所述发光阶段关断。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述补偿电路包括第一薄膜晶体管,所述第一薄膜晶体管的控制端与所述储能电路的第一端电连接,所述第一薄膜晶体管的输入端与所述发光控制电路的输入端电连接,并通过所述第三开关电路与所述储能电路的第一端电连接,所述第一薄膜晶体管的输出端与所述数据输入电路的输出端电连接。
3.根据权利要求1所述的像素驱动电路,其特征在于,所述发光控制电路包括第二薄膜晶体管,所述第二薄膜晶体管的控制端与所述储能电路的第一端电连接,所述第二薄膜晶体管的输入端通过所述第一开关电路与所述第一电源电连接,所述第二薄膜晶体管的输出端通过所述第二开关电路与所述发光器件的阳极电连接。
4.根据权利要求1所述的像素驱动电路,其特征在于,所述第一开关电路包括第一开关管以及第一发光控制信号线,所述第一开关管的控制端与所述第一发光控制信号线的输出端电连接,所述第一开关管的输入端与所述第一电源的输出端电连接,所述第一开关管的输出端与所述发光控制电路的输入端电连接。
5.根据权利要求1所述的像素驱动电路,其特征在于,所述第二开关电路包括第二开关管和第二发光控制信号线,所述第二开关管的控制端与所述第二发光控制信号线的输出端电连接,所述第二开关管的输入端与所述发光控制电路的输出端电连接,所述第二开关管的输出端与所述发光器件的阳极电连接。
6.根据权利要求1所述的像素驱动电路,其特征在于,所述第三开关电路包括第三开关管和第一扫描线,所述第三开关管的控制端与所述第一扫描线的输出端电连接,所述第三开关管的输入端与所述储能电路的第一端电连接,所述第三开关管的输出端与所述补偿电路的输入端电连接。
7.根据权利要求1所述的像素驱动电路,其特征在于,所述复位电路包括第四开关管、第二扫描线以及复位信号线,所述第四开关管的控制端与所述第二扫描线的输出端电连接,所述第四开关管的输入端与所述复位信号线的输出端电连接,所述第四开关管的输出端与所述发光器件的阳极电连接,所述复位信号线用于输出所述复位电压。
8.根据权利要求1所述的像素驱动电路,其特征在于,所述数据输入电路包括第五开关管、数据线以及第三扫描线,所述第五开关管的控制端与所述第三扫描线的输出端电连接,所述第五开关管的输入端与所述数据线的输出端电连接,所述第五开关管的输出端与所述补偿电路的输出端电连接,所述数据线用于输出所述数据电压。
9.根据权利要求1-8任一项所述的像素驱动电路,其特征在于,所述储能电路包括电容。
10.一种显示面板,其特征在于,包括多个像素单元,各所述像素单元包括发光器件和如权利要求1-9任一项所述的像素驱动电路。
CN202310431200.1A 2023-04-21 2023-04-21 像素驱动电路和显示面板 Active CN116168650B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202310431200.1A CN116168650B (zh) 2023-04-21 2023-04-21 像素驱动电路和显示面板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202310431200.1A CN116168650B (zh) 2023-04-21 2023-04-21 像素驱动电路和显示面板

Publications (2)

Publication Number Publication Date
CN116168650A true CN116168650A (zh) 2023-05-26
CN116168650B CN116168650B (zh) 2023-06-27

Family

ID=86418489

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202310431200.1A Active CN116168650B (zh) 2023-04-21 2023-04-21 像素驱动电路和显示面板

Country Status (1)

Country Link
CN (1) CN116168650B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117059038A (zh) * 2023-09-13 2023-11-14 惠科股份有限公司 像素驱动电路及显示装置

Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102222468A (zh) * 2011-06-23 2011-10-19 华南理工大学 有源有机发光二极管显示器交流像素驱动电路及驱动方法
CN102651195A (zh) * 2011-09-14 2012-08-29 京东方科技集团股份有限公司 用于补偿发光不均匀的oled像素结构及驱动方法
CN103268754A (zh) * 2013-05-28 2013-08-28 上海中科高等研究院 上升下降时间控制电路及amoled驱动控制信号产生电路
CN104123910A (zh) * 2014-05-05 2014-10-29 友达光电股份有限公司 像素补偿电路
CN205282058U (zh) * 2016-01-04 2016-06-01 京东方科技集团股份有限公司 像素驱动电路、显示面板和显示装置
WO2017215290A1 (zh) * 2016-06-12 2017-12-21 京东方科技集团股份有限公司 像素电路、显示面板及驱动方法
CN111223454A (zh) * 2020-03-23 2020-06-02 维沃移动通信有限公司 发光控制电路、发光控制模组及电子设备
CN113539171A (zh) * 2021-07-27 2021-10-22 深圳市华星光电半导体显示技术有限公司 显示像素电路、显示像素电路驱动方法及显示面板
CN114333690A (zh) * 2021-12-28 2022-04-12 厦门天马微电子有限公司 驱动电路、显示面板及显示设备
CN115273753A (zh) * 2021-09-13 2022-11-01 厦门天马显示科技有限公司 显示面板及显示装置
US20220383813A1 (en) * 2020-05-14 2022-12-01 Boe Technology Group Co., Ltd. Pixel driving circuit, method for driving the same and display device
US20230008552A1 (en) * 2021-07-08 2023-01-12 Lg Display Co., Ltd. Pixel circuit and display panel including same

Patent Citations (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102222468A (zh) * 2011-06-23 2011-10-19 华南理工大学 有源有机发光二极管显示器交流像素驱动电路及驱动方法
CN102651195A (zh) * 2011-09-14 2012-08-29 京东方科技集团股份有限公司 用于补偿发光不均匀的oled像素结构及驱动方法
CN103268754A (zh) * 2013-05-28 2013-08-28 上海中科高等研究院 上升下降时间控制电路及amoled驱动控制信号产生电路
CN104123910A (zh) * 2014-05-05 2014-10-29 友达光电股份有限公司 像素补偿电路
CN205282058U (zh) * 2016-01-04 2016-06-01 京东方科技集团股份有限公司 像素驱动电路、显示面板和显示装置
WO2017215290A1 (zh) * 2016-06-12 2017-12-21 京东方科技集团股份有限公司 像素电路、显示面板及驱动方法
CN111223454A (zh) * 2020-03-23 2020-06-02 维沃移动通信有限公司 发光控制电路、发光控制模组及电子设备
US20220383813A1 (en) * 2020-05-14 2022-12-01 Boe Technology Group Co., Ltd. Pixel driving circuit, method for driving the same and display device
US20230008552A1 (en) * 2021-07-08 2023-01-12 Lg Display Co., Ltd. Pixel circuit and display panel including same
CN113539171A (zh) * 2021-07-27 2021-10-22 深圳市华星光电半导体显示技术有限公司 显示像素电路、显示像素电路驱动方法及显示面板
CN115273753A (zh) * 2021-09-13 2022-11-01 厦门天马显示科技有限公司 显示面板及显示装置
CN114333690A (zh) * 2021-12-28 2022-04-12 厦门天马微电子有限公司 驱动电路、显示面板及显示设备

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN117059038A (zh) * 2023-09-13 2023-11-14 惠科股份有限公司 像素驱动电路及显示装置

Also Published As

Publication number Publication date
CN116168650B (zh) 2023-06-27

Similar Documents

Publication Publication Date Title
CN111048041B (zh) 像素电路及其驱动方法、显示面板和显示装置
CN111128079B (zh) 像素电路及其驱动方法、显示面板和显示装置
KR102316175B1 (ko) Oled 화소구동회로, 어레이 기판 및 표시장치
CN112489599B (zh) Amoled像素驱动电路、驱动方法及显示面板
CN109147665B (zh) 一种像素电路及其驱动方法、显示面板
US10777132B2 (en) Display device, display panel, pixel driving circuit and driving method
US20060066532A1 (en) Organic light emitting diode display
US8937489B2 (en) Inverter and scan driver using the same
CN109559686B (zh) 像素电路、驱动方法、电致发光显示面板及显示装置
CN112581902A (zh) 像素驱动电路、像素单元及驱动方法、阵列基板、显示装置
CN108777131B (zh) Amoled像素驱动电路及驱动方法
CN108172171B (zh) 像素驱动电路及有机发光二极管显示器
WO2022016706A1 (zh) 像素电路、其驱动方法及显示装置
CN113593481B (zh) 显示面板及其驱动方法
CN115602108B (zh) 像素驱动电路和显示面板
CN116168650B (zh) 像素驱动电路和显示面板
CN114664253B (zh) 像素电路、像素驱动方法及显示装置
CN114999400A (zh) 像素驱动电路和显示面板
CN114446251A (zh) 驱动电路、背光模组以及显示面板
WO2024192884A1 (zh) 像素驱动电路、时序控制方法和显示面板
US11990094B1 (en) Pixel driving circuit and driving method therefor, and display panel
CN112365842A (zh) 像素电路及其驱动方法和显示装置
CN114299847B (zh) 发光器件驱动电路及显示面板
CN114120874B (zh) 发光器件驱动电路、背光模组以及显示面板
CN113870794B (zh) 像素电路及其驱动方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant