CN109147665B - 一种像素电路及其驱动方法、显示面板 - Google Patents
一种像素电路及其驱动方法、显示面板 Download PDFInfo
- Publication number
- CN109147665B CN109147665B CN201710461523.XA CN201710461523A CN109147665B CN 109147665 B CN109147665 B CN 109147665B CN 201710461523 A CN201710461523 A CN 201710461523A CN 109147665 B CN109147665 B CN 109147665B
- Authority
- CN
- China
- Prior art keywords
- thin film
- film transistor
- electrode
- signal input
- pixel circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
本发明实施例公开了一种像素电路及其驱动方法、显示面板。像素电路包括数据写入单元,控制端与扫描信号输入端,第一端与数据信号输入端,第二端与第一节点连接;补偿单元,控制端与第一电平信号输入端,第一端与第一节点连接;驱动单元,控制端与第一节点,第一端与发光元件,第二端与第一电平信号输入端连接;第一节点和发光控制信号输入端之间的第一存储元件;补偿单元的控制端和第二端之间的第二存储元件;发光元件第二电极与第二电平信号输入端连接;驱动单元的驱动电流不受驱动单元阈值电压影响。通过本发明的技术方案,在实现像素电路补偿功能的前提下,降低了像素驱动电路出现故障的几率,和高分辨率显示装置像素布局的难度。
Description
技术领域
本发明实施例涉及显示技术领域,尤其涉及一种像素电路及其驱动方法、显示面板。
背景技术
OLED,即有机发光二极管(Organic Light-Emitting Diode),又称为有机电致发光器件,由于其自发光、驱动电压低、发光效率高、响应时间短、清晰度和对比度高等诸多优点,OLED得到了越来越广泛的应用。
OLED显示装置按照驱动方式可以分为无源矩阵型OLED,即PMOLED(PassiveMatrix OLED)和有源矩阵型OLED,即AMOLED(Active Matrix OLED),其中AMOLED具有阵列式排布的像素,发光效能更高,通常用作高清晰度的大尺寸显示装置。
AMOLED是电流驱动器件,当有驱动电流流过有机发光二极管时,有机发光二极管发光,驱动电流一般由AMOLED像素驱动电路提供,像素驱动电路一般至少包括一个驱动TFT(薄膜晶体管),开关TFT和存储电容,开关TFT打开时,数据信号传输至驱动TFT的栅极,并存储于存储电容上,驱动TFT产生驱动电流。由于工艺、老化等原因,驱动TFT的阈值电压发生漂移,会出现画面异常的问题,例如出现画面显示不均匀的问题。另外,目前AMOLED像素驱动电路一般应用6T1C或7T1C,即6个晶体管加1个电容,或7个晶体管加1个电容。但是,由于像素驱动电路中晶体管的数量较多,一旦某个晶体管的特性出现变异或故障,会影响整个像素驱动电路正常工作,即较多的晶体管增加了像素驱动电路出现故障的几率,容易引起显示装置画面显示异常,同时较多的晶体管也会增加高分辨率显示装置像素布局的难度。
发明内容
有鉴于此,本发明实施例提供了一种像素电路及其驱动方法、显示面板,以补偿像素电路中器件的阈值电压,解决因阈值电压漂移而出现显示异常的问题。
第一方面,本发明实施例提供了一种像素电路,包括:
数据写入单元,其控制端与所述像素电路的扫描信号输入端连接,第一端与所述像素电路的数据信号输入端连接,第二端与第一节点连接;
补偿单元,其控制端与所述像素电路的第一电平信号输入端连接,第一端与所述第一节点连接;
驱动单元,其控制端与所述第一节点连接,第一端与发光元件的第一电极连接,第二端与所述第一电平信号输入端连接;
第一存储元件,串联于所述第一节点和所述像素电路的发光控制信号输入端之间;
第二存储元件,串联于所述补偿单元的控制端和第二端之间;
所述发光元件的第二电极与所述像素电路的第二电平信号输入端连接;
其中,所述补偿单元用于补偿所述驱动单元的阈值电压,以使所述驱动单元产生的驱动电流不受所述驱动单元阈值电压的影响,所述驱动电流驱动所述发光元件发光显示。
进一步地,所述数据写入单元包括第一薄膜晶体管,所述补偿单元包括第二薄膜晶体管,所述驱动单元包括第三薄膜晶体管,所述第一存储元件包括第一电容,所述第二存储元件包括第二电容;
所述第一薄膜晶体管的栅极与所述扫描信号输入端连接,第一电极与所述数据信号输入端连接,第二电极与所述第一节点连接;
所述第二薄膜晶体管的栅极与所述第一电平信号输入端连接,第一电极与所述第一节点连接,第二电极与所述第二电容的第一电极连接;
所述第三薄膜晶体管的栅极与所述第一节点连接,第一电极与所述发光元件的第一电极连接,第二电极与所述第一电平信号输入端连接;
所述第一电容的第一电极与所述第一节点连接,第二电极与所述发光控制信号输入端连接;
所述第二电容的第一电极与所述第二薄膜晶体管的第二电极连接,第二电极与所述第二薄膜晶体管的栅极连接。
进一步地,像素电路还包括:
第四薄膜晶体管,所述第三薄膜晶体管的栅极通过所述第四薄膜晶体管与所述第一节点连接;
其中,所述第四薄膜晶体管的栅极与所述像素电路的开关控制信号输入端连接,第一电极与所述第一节点连接,第二电极与所述第三薄膜晶体管的栅极连接。
进一步地,所述数据写入单元还包括第五薄膜晶体管,所述第一薄膜晶体管的第二电极通过所述第五薄膜晶体管与所述第一节点连接;
其中,所述第五薄膜晶体管的栅极与所述扫描信号输入端连接,第一电极与所述第一薄膜晶体管的第二电极连接,第二电极与所述第一节点连接。
进一步地,所述发光控制信号输入端输入的信号和所述扫描信号输入端输入的信号均包括高电平阶段和低电平阶段,所述发光控制信号输入端输入的信号的低电平阶段的电压值的绝对值小于所述扫描信号输入端输入的信号的低电平阶段的电压值的绝对值。
进一步地,所述第二薄膜晶体管的阈值电压和所述三薄膜晶体管的阈值电压之差小于设定阈值。
进一步地,所述第二薄膜晶体管的阈值电压和所述第三薄膜晶体管的阈值电压相等。
进一步地,所述第一电平信号输入端输入的电压大于所述第二电平信号输入端输入的电压。
进一步地,所述第一薄膜晶体管、所述第二薄膜晶体管、所述第三薄膜晶体管和所述第四薄膜晶体管为P型晶体管。
第二方面,本发明还提供了一种包括第一方面所述像素电路的显示面板。
第三方面,本发明实施例还提供了一种驱动第一方面所述像素电路的驱动方法,包括:
数据信号写入阶段,所述数据写入单元和所述补偿单元打开,所述驱动单元关断;数据信号通过所述数据写入单元写入第一节点,通过所述数据写入单元和所述补偿单元写入第二节点;
阈值电压补偿阶段,所述数据写入单元和所述驱动单元关断,所述补偿单元打开;在所述补偿单元关断时,所述第一存储元件的第一电极的电压与所述补偿单元的阈值电压关联;
发光元件发光阶段,所述数据写入单元和所述补偿单元关断,所述驱动单元打开;所述补偿单元的阈值电压补偿所述驱动单元的阈值电压,以使所述驱动单元产生的驱动电流不受所述驱动单元阈值电压的影响,所述驱动电流驱动发光元件发光显示。
本发明实施例提供的像素电路及其驱动方法、显示面板,经过阈值补偿,第一存储元件存储电压与补偿单元的阈值电压关联,第一存储元件可存储补偿单元的阈值电压,利用补偿单元的阈值电压补偿驱动单元的阈值电压,使得驱动单元产生的驱动电流不受驱动单元阈值电压的影响,且驱动电流驱动发光元件发光显示。本发明实施例提供的像素电路可以补偿像素电路中器件的阈值电压,解决阈值电压漂移而出现的显示异常问题,提高显示效果,提高显示面板的使用寿命。
附图说明
为了更清楚地说明本发明实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图做一简单地介绍,显而易见地,下面描述中的附图是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本发明实施例一提供的一种像素电路的结构示意图;
图2为本发明实施例一提供的一种像素电路的结构示意图;
图3为本发明实施例一提供的一种像素电路的驱动时序图;
图4为本发明实施例二提供的一种显示面板的结构示意图;
图5为本发明实施例三提供的一种像素电路驱动方法的流程示意图。
具体实施方式
为使本发明的目的、技术方案和优点更加清楚,以下将参照本发明实施例中的附图,通过实施方式清楚、完整地描述本发明的技术方案,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
实施例一
图1为本发明实施例一提供的一种像素电路的结构示意图,如图1所示,像素电路包括数据写入单元10、补偿单元20、驱动单元30、第一存储元件40和第二存储元件50。
其中,数据写入单元10的控制端B1与像素电路的扫描信号输入端A1连接,第一端B2与像素电路的数据信号输入端A2连接,第二端B3与第一节点n1连接。补偿单元20的控制端D1与像素电路的第一电平信号输入端A3连接,第一端D2与第一节点n1连接。驱动单元30的控制端E1与第一节点n1连接,第一端E2与发光元件60的第一电极H1连接,第二端E3与第一电平信号输入端A3连接。第一存储元件40串联于第一节点n1和像素电路的发光控制信号输入端A4之间,即第一存储元件40的第一电极G1与第一节点n1连接,第二电极G2与发光控制信号输入端A4连接。第二存储元件50串联于补偿单元20的控制端D1和第二端D3之间,即第二存储元件50的第一电极F1与补偿单元20的第二端D3连接,第二电极F2与补偿单元20的控制端D1连接。发光元件60的第二电极H2与像素电路的第二电平信号输入端A6连接。补偿单元20用于补偿驱动单元30的阈值电压,以使驱动单元30产生的驱动电流不受驱动单元30阈值电压的影响,驱动电流驱动发光元件60发光显示。
在像素电路工作过程,数据写入单元10和补偿单元20打开,数据写入单元10的第一端B2输入的数据信号写入第一节点n1,也即第一存储元件40的第一电极G1,对第一存储元件40进行充电。同时,数据信号经打开的数据写入单元10和补偿单元20写入第二节点n2,即第二存储元件50的第一电极F1,对第二存储元件50进行充电。然后,数据写入单元10关断,第一存储元件40的第二电极G2的电压发生跳变,补偿单元20打开,第二存储元件50经补偿单元20向第一存储元件40放电,直至补偿单元20关断。补偿单元20关断时,第一存储元件40存储的电压与补偿单元20的阈值电压关联,也就是说,补偿单元20的阈值电压存储于第一存储元件40的第一电极G1。接下来,第一存储元件40存储的电压提供给驱动单元30的控制端E1,补偿单元20的阈值电压补偿驱动单元30的阈值电压,驱动单元30产生的驱动电流与驱动单元30的阈值电压无关,驱动电流驱动发光元件60发光显示。即使驱动单元30的阈值电压漂移,也不影响正常显示,解决了像素电路中器件阈值电压漂移而造成显示异常的问题。示例性的,图2为本发明实施例提供的一种像素电路的结构示意图。结合图1和图2,数据写入单元10可以包括第一薄膜晶体管T1,补偿单元20可以包括第二薄膜晶体管T2,驱动单元30可以包括第三薄膜晶体管T3,第一存储元件40可以包括第一电容C1,第二存储元件50可以包括第二电容C2。可选的,发光元件60可以为有机发光二极管L1,有机发光二极管L1在驱动电流的驱动下发光。
具体的,第一薄膜晶体管T1的栅极B11与扫描信号输入端A1连接,第一电极B21与数据信号输入端A2连接,第二电极B31与第一节点n1连接,即第一薄膜晶体管T1的栅极B11、第一电极B21和第二电极B31分别对应数据写入单元10的控制端B1、第一端B2和第二端B3。第二薄膜晶体管T2的栅极D11与第一电平信号输入端A3连接,第一电极D21与第一节点n1连接,第二电极D31与第二电容C2的第一电极F11连接。第三薄膜晶体管T3的栅极E11与第一节点n1连接,第一电极E21与有机发光二极管L1的第一电极H11连接,第二电极E31与第一电平信号输入端A3连接。第一电容C1的第一电极G11与第一节点n1连接,第二电极G21与发光控制信号输入端A4连接。第二电容C2的第一电极F11与第二薄膜晶体管T2的第二电极D31连接,第二电极F21与第二薄膜晶体管T2的栅极D11连接。
可选的,如图2所示,像素电路还可以包括第四薄膜晶体管T4,第三薄膜晶体管T3的栅极E11通过第四薄膜晶体管T4与第一节点n1连接。其中,第四薄膜晶体管T4的栅极K11与开关控制信号输入端A5连接,第一电极K21与第一节点n1连接,第二电极K31与第三薄膜晶体管T3的栅极E11连接。通过控制第四薄膜晶体管T4的开关,能够有效防止第一节点n1上的电压在进行高电平阶段和低电平阶段的切换时,影响第三薄膜晶体管T3产生的驱动电流,避免显示面板出现闪屏现象。
示例性的,第一薄膜晶体管T1、第二薄膜晶体管T2和第三薄膜晶体管T3可以为P型晶体管,也可以是N型薄膜晶体管。另外,薄膜晶体管的第一电极可以为源极,第二电极为漏极。或者薄膜晶体管的第一电极为漏极,第二电极为源极,本发明实施例对此不作限定。为方便描述,以下实施例以第一薄膜晶体管T1、第二薄膜晶体管T2和第三薄膜晶体管T3为P型晶体管,薄膜晶体管的第一电极可以为源极,第二电极为漏极为例进行描述。
具体的,图3为本发明实施例一提供的一种像素电路驱动时序图,如图3所示,像素电路的驱动过程可以包括3个阶段,即数据信号写入阶段t1、阈值电压补偿阶段t2和发光元件发光阶段t3。
在数据信号写入阶段t1,数据写入单元10和补偿单元20打开,驱动单元30关断;数据信号通过数据写入单元10写入第一节点n1,通过数据写入单元10和补偿单元20写入第一节点n2。
具体的,结合图1-图3,在数据信号写入阶段t1,扫描信号输入端A1输入的扫描信号为低电平,第一薄膜晶体管T1在所述扫描信号的作用下导通,数据信号输入端A2输入的数据信号通过第一薄膜晶体管T1写入第一节点n1。此时,第一电平信号输入端A3的输入的第一电平信号为低电平,第二薄膜晶体管T2在第一电平信号的作用下打开,数据信号输入端A2输入的数据信号通过第一薄膜晶体管T1和第二薄膜晶体管T2写入第一节点n2。在t1阶段,可以控制开关控制信号输入端A5输入的开关控制信号为高电平,控制第四薄膜晶体管T4关断,进而控制第三薄膜晶体管T3关断。由于数据信号通过第一薄膜晶体管T1和第二薄膜晶体管T2写入第一节点n2,对第二电容C2充电。设定第一节点n1上的电压值为Vn1,第一节点n2上的电压值为Vn2,数据信号输入端A2输入的数据信号的电压值为Vdata,则在数据信号写入阶段t1:
Vn1=Vdata
Vn2=Vdata
在阈值电压补偿阶段t2,数据写入单元10和驱动单元30关断,补偿单元20打开;第一存储元件40的第一端G1的电压与补偿单元20的阈值电压关联。
具体的,结合图2和图3,在阈值电压补偿阶段t2,扫描信号输入端A1输入的扫描信号为高电平,第一薄膜晶体管T1在扫描信号的作用下关断;可以控制开关控制信号输入端A5输入的开关控制信号为高电平,控制第四薄膜晶体管T4关断,进而控制第三薄膜晶体管T3关断;由于在数据信号写入阶段t1,第二电容C2充电,即第二电容C2的第一电极F11和第二电极F21之间存在电压差,由于第二电容C2串联于第二薄膜晶体管T2的栅极D11和第二电极D31,即源极之间,第二薄膜晶体管T2在第二电容C2的第一电极F11和第二电极F21之间电压差的作用下导通。
由于发光控制信号输入端A4输入的发光控制信号由数据信号写入阶段t1的高电平跳变为低电平,第一节点n1的电压值降低,发光控制信号输入端A4输入的信号包括高电平阶段和低电平阶段,高电平阶段的电压值为Vgh,低电平阶段的电压值为Vgl1,则仅参照第一节点n1、第一电容C1和发光控制信号输入端A4所在电路支路,第一节点n1的电压下降ΔV:
ΔV=Vgh-Vgl1
由于在t1阶段,第一节点n1和第一节点n2的电压值相同,则t2阶段第一节点n1的电压值低于第一节点n2的电压,第二电容C2可以通过第二薄膜晶体管T2向第一节点n1放电,直至第二电容C2第一电极F11和第二电极F12之间的电压差等于第二薄膜晶体管T2的阈值电压,第二薄膜晶体管T2关断。设定第一电平信号输入端A3输入的信号的电压值为Vddin,第二薄膜晶体管T2的阈值电压为Vth_M2,且针对P型薄膜晶体管,该阈值电压小于0,则在阈值电压补偿阶段t2,在第二薄膜晶体管T2关断时,第二节点n2的电压值Vn2'为:
Vn2'=Vddin-Vth_M2
第一节点n1上的电压值Vn1'满足以下条件:
Vn1'-(Vn1-ΔV)=Vn2-Vn2'
将t1阶段的Vn1、Vn2带入推导,则第一节点n1的电压值Vn1'满足以下条件:
Vn1'=2Vdata-ΔV-Vddin+Vth_M2
在发光元件发光阶段t3,数据写入单元10和补偿单元20关断,驱动单元30打开;补偿单元20的阈值电压补偿驱动单元30的阈值电压,以使驱动单元30产生的驱动电流不受驱动单元30阈值电压的影响,驱动电流驱动发光元件60发光显示。
具体的,在发光元件发光阶段t3,扫描信号输入端A1输入的扫描信号为高电平,第一薄膜晶体管T1在所述扫描信号的作用下关断;可以控制开关控制信号输入端A5输入的开关控制信号为低电平,控制第四薄膜晶体管T4导通,进而控制第三薄膜晶体管T3导通;在此阶段,第二薄膜晶体管T2关断。
第三薄膜晶体管T3的栅极E11的电压值等于第一节点n1电压值Vn1',第二电极E31,即源极的电压值等于第一电平信号输入端A3输入信号的电压值为Vddin,则第三薄膜晶体管T3的栅极E11与第二电极E31之间的电压差Vgs为:
Vgs=Vn1'-Vddin
可选的,可以设定第一电平信号输入端A3输入的电压大于第二电平信号输入端A6输入的电压。示例性的,发光元件60可以为有机发光二极管L1,有机发光二极管L1在驱动电流的驱动下发光。如图2所示,由于第三薄膜晶体管T3的第二电极E31与第一电平信号输入端A3连接,第一电极E21与有机发光二极管L1的第一电极H11,即阳极连接,有机发光二极管L1的第二电极H21,即阴极与第二电平信号输入端A6连接,则当第一电平信号输入端A3输入的电压大于第二电平信号输入端A6输入的电压,且第三薄膜晶体管T3导通时,第三薄膜晶体管T3的漏电流Id,即驱动电流驱动发光元件60发光,以实现显示面板的显示功能。t3阶段,驱动电流Id满足以下公式:
其中,μ表示第三薄膜晶体管T3的载流子迁移率,W、L为第三薄膜晶体管T3中沟道的宽度和长度,Cox为第三薄膜晶体管T3单位面积的栅氧化层电容量。将第三薄膜晶体管T3的栅极E11与第二电极E31之间的电压差Vgs带入上述公式,则驱动电流Id满足以下公式:
可选的,第二薄膜晶体管T2的阈值电压Vth_MT2和三薄膜晶体管的阈值电压Vth_MT3之差可以小于设定阈值。示例性的,可以通过设置第二薄膜晶体管T2的阈值电压Vth_MT2和三薄膜晶体管的阈值电压Vth_MT3之差小于设定阈值使得第二薄膜晶体管T2的阈值电压Vth_MT2和第三薄膜晶体管T3的阈值电压Vth_MT3近似相等。可选的,也可以设置第二薄膜晶体管T2的阈值电压Vth_MT2和第三薄膜晶体管T3的阈值电压Vth_MT3相等。
第三薄膜晶体管T3产生的驱动电流Id不受第三薄膜晶体管T3阈值电压Vth_MT3的影响,实现了像素电路的补偿功能,且有机发光二极管L1在驱动电流Id的驱动下发光显示。
可选的,数据写入单元10还可以包括第五薄膜晶体管T5,第一薄膜晶体管T1的第二电极B31通过第五薄膜晶体管T5与第一节点n1连接,即第五薄膜晶体管T5的栅极M11与扫描信号输入端A1连接,第一电极M21与第一薄膜晶体管T1的第二电极B31连接,第二电极M31与第一节点n1连接。通过设置第五薄膜晶体管T5,能够有效避免第一薄膜晶体管T1存在漏电现象,影响像素电路的正常工作。如图2所示,可以通过扫描信号输入端A1控制第一薄膜晶体管T1和第五薄膜晶体管T5同时开关。
可选的,如图3所示,发光控制信号输入端A4输入的信号和扫描信号输入端A1输入的信号均包括高电平阶段和低电平阶段,发光控制信号输入端A4输入的信号的低电平阶段的电压值Vgl1的绝对值可以小于扫描信号输入端A1输入的信号的低电平阶段的电压值Vgl2的绝对值。参照图2和图3,如果发光控制信号输入端A4输入的信号的低电平阶段的电压值的绝对值过大,则在阈值电压补偿阶段t2,第一节点n1的电压值相对于数据信号写入阶段t1存在较大的压降,由于第一薄膜晶体管T1串联于数据信号输入端A2和第一节点n1之间,导致第一薄膜晶体管T1的第一电极B21和第二电极B31,即源极和漏极的压差Vds较大,第一薄膜晶体管T1严重漏电导致第一节点n1上的电压值进一步降低,影响像素电路的正常工作,导致显示装置存在显示不良的问题。
需要说明的是,图2所示驱动时序图中各个信号中的高电平阶段的电压值和低电平阶段的低电压阶段的电压值只是相对概念,本发明实施例对各个薄膜晶体管的栅极输入的电压值的高低与各薄膜晶体管的开断的对应关系不作限定。示例性的,本发明实施例中的薄膜晶体管可以采用绝缘栅型场效应管,能够有效降像素电路的功耗与噪声。
本发明实施例一通过设置像素电路包括数据写入单元10、补偿单元20、驱动单元30、第一存储元件40和第二存储元件50,并设置数据写入单元10的控制端B1与像素电路的扫描信号输入端A1连接,第一端B2与像素电路的数据信号输入端A2连接,第二端B3与第一节点n1连接;补偿单元20的控制端D1与像素电路的第一电平信号输入端A3连接,第一端D2与第一节点n1连接;驱动单元30的控制端E1与第一节点n1连接,第一端E2与发光元件60的第一电极H1连接,第二端E3与第一电平信号输入端A3连接;第一存储元件40串联于第一节点n1和像素电路的发光控制信号输入端A4之间;第二存储元件50串联于补偿单元20的控制端D1和第二端D3之间;发光元件60的第二电极H2与像素电路的第二电平信号输入端A6连接。利用补偿单元20的阈值电压补偿可驱动单元30的阈值电压,使得驱动单元30产生的驱动电流不受驱动单元30阈值电压的影响,且驱动电流驱动发光元件60发光显示。可以补偿像素电路中器件的阈值电压,解决阈值电压漂移而出现的显示异常问题,提高显示效果,提高显示面板的使用寿命。并且图2所示的像素电路相对于现有技术采用的6T1C或7T1C的像素电路,在实现像素电路补偿功能的前提下,减少了像素电路中晶体管的数量,一般如果像素电路内晶体管的数量较多,晶体管的特性的变异几率大,容易引起画面异常,该像素电路内晶体管的特性变异几率相对较低,降低了像素驱动电路出现故障的几率,实现相对较好的电路良率;同时降低了高分辨率显示装置像素布局的难度,可以提高像素的开口率,实现较高的PPI设计。
实施例二
在上述实施例的基础上,本发明实施例二提供了一种显示面板,图4为本发明实施例提供的一种显示面板的结构示意图。如图4所示,显示面板200包括上述实施例的像素电路100,显示面板200可以包括矩阵排列的多个发光元件60,每个像素电路100对应显示面板200中的一发光元件60设置,发光元件60在像素电路100产生的驱动电流的作用下进行发光显示。图4只是示例性地用一个薄膜晶体管代表了一个像素电100路,像素电路100中还包括其它薄膜晶体管和存储电容。
由于本发明实施例二包括上述实施例的像素电路,因此本发明实施例二提供的显示面板同样能够在实现像素电路补偿功能的前提下,减少像素电路中晶体管的数量,降低像素驱动电路出现故障的几率,同时降低高分辨率显示面板中像素布局的难度。
实施例三
在上述实施例的基础上,图5为本发明实施例三提供的一种像素电路的驱动方法的流程示意图,本实施例的技术方案可以应用在需要对像素电路进行驱动的场景,可以由本发明实施例提供的像素电路来执行。该方法包括:
S110、数据信号写入阶段,数据写入单元和补偿单元打开,驱动单元关断;数据信号通过数据写入单元写入第一节点,通过数据写入单元和补偿单元写入第二节点。
示例性的,结合图2和图3,可以控制第一薄膜晶体管T1和第二薄膜晶体管T2打开,第三薄膜晶体管T3关断,数据信号通过第一薄膜晶体管T1写入第一节点n1,通过第一薄膜晶体管T1和第二薄膜晶体管T2写入第一节点n2。
S120、阈值电压补偿阶段,数据写入单元和驱动单元关断,补偿单元打开;在补偿单元关断时,第一存储元件的第一电极的电压与补偿单元的阈值电压关联。
示例性的,结合图2和3,可以控制第一薄膜晶体管T1和第三薄膜晶体管T3关断,第二薄膜晶体管T2关断,控制发光控制信号输入端A4输入的信号有高电平跳变为低电平,使得第一节点n1的电压值降低,第二电容C2放电至其第一电极F11和第二电极F21两端的电压值等于第二薄膜晶体管T2的阈值电压,此时,第一存储元件,即第一电容C1的第一电极11上的电压,即第一节点n1上的电压与第二薄膜晶体管T2的阈值电压关联。
S130、发光元件发光阶段,数据写入单元和补偿单元关断,驱动单元打开;补偿单元的阈值电压补偿驱动单元的阈值电压,以使驱动单元产生的驱动电流不受驱动单元阈值电压的影响,驱动电流驱动发光元件发光显示。
示例性的,结合图2和3,第一薄膜晶体管T1和第二薄膜晶体管T2关断,第三薄膜晶体管T3打开,第二薄膜晶体管T2的阈值电压补偿第三薄膜晶体管T3的阈值电压,使得第三薄膜晶体管T3产生的驱动电流不受第三薄膜晶体管T3的阈值电压的影响,且有机发光二极管L1在驱动电流的作用下发光显示。
本发明实施例通过在数据信号写入阶段,控制数据写入单元和补偿单元打开,驱动单元关断,使得数据信号通过数据写入单元写入第一节点,通过数据写入单元和补偿单元写入第二节点;在阈值电压补偿阶段,控制数据写入单元和驱动单元关断,补偿单元打开,使得第一存储元件的第一电极的电压与补偿单元的阈值电压关联;在发光元件发光阶段,控制数据写入单元和补偿单元关断,驱动单元打开,使得补偿单元的阈值电压补偿驱动单元的阈值电压,以使驱动单元产生的驱动电流不受驱动单元阈值电压的影响,驱动电流驱动发光元件发光显示。在实现像素电路补偿功能的前提下,减少像素电路中晶体管的数量,降低像素驱动电路出现故障的几率,同时降低高分辨率显示面板中像素布局的难度。
注意,上述仅为本发明的较佳实施例及所运用技术原理。本领域技术人员会理解,本发明不限于这里的特定实施例,对本领域技术人员来说能够进行各种明显的变化、重新调整和替代而不会脱离本发明的保护范围。因此,虽然通过以上实施例对本发明进行了较为详细的说明,但是本发明不仅仅限于以上实施例,在不脱离本发明构思的情况下,还可以包括更多其他等效实施例,而本发明的范围由所附的权利要求范围决定。
Claims (12)
1.一种像素电路,其特征在于,包括:
数据写入单元,其控制端与所述像素电路的扫描信号输入端连接,第一端与所述像素电路的数据信号输入端连接,第二端与第一节点连接;
补偿单元,其控制端与所述像素电路的第一电平信号输入端连接,第一端与所述第一节点连接;
驱动单元,其控制端与所述第一节点连接,第一端与发光元件的第一电极连接,第二端与所述第一电平信号输入端连接;
第一存储元件,串联于所述第一节点和所述像素电路的发光控制信号输入端之间;
第二存储元件,串联于所述补偿单元的控制端和第二端之间;
所述发光元件的第二电极与所述像素电路的第二电平信号输入端连接;
其中,所述补偿单元用于补偿所述驱动单元的阈值电压,以使所述驱动单元产生的驱动电流不受所述驱动单元阈值电压的影响,所述驱动电流驱动所述发光元件发光显示。
2.根据权利要求1所述的像素电路,其特征在于,
所述数据写入单元包括第一薄膜晶体管,所述补偿单元包括第二薄膜晶体管,所述驱动单元包括第三薄膜晶体管,所述第一存储元件包括第一电容,所述第二存储元件包括第二电容;
所述第一薄膜晶体管的栅极与所述扫描信号输入端连接,第一电极与所述数据信号输入端连接,第二电极与所述第一节点连接;
所述第二薄膜晶体管的栅极与所述第一电平信号输入端连接,第一电极与所述第一节点连接,第二电极与所述第二电容的第一电极连接;
所述第三薄膜晶体管的栅极与所述第一节点连接,第一电极与所述发光元件的第一电极连接,第二电极与所述第一电平信号输入端连接;
所述第一电容的第一电极与所述第一节点连接,第二电极与所述发光控制信号输入端连接;
所述第二电容的第一电极与所述第二薄膜晶体管的第二电极连接,第二电极与所述第二薄膜晶体管的栅极连接。
3.根据权利要求2所述的像素电路,其特征在于,还包括:
第四薄膜晶体管,所述第三薄膜晶体管的栅极通过所述第四薄膜晶体管与所述第一节点连接;
其中,所述第四薄膜晶体管的栅极与所述像素电路的开关控制信号输入端连接,第一电极与所述第一节点连接,第二电极与所述第三薄膜晶体管的栅极连接。
4.根据权利要求2所述的像素电路,其特征在于,所述数据写入单元还包括第五薄膜晶体管,所述第一薄膜晶体管的第二电极通过所述第五薄膜晶体管与所述第一节点连接;
其中,所述第五薄膜晶体管的栅极与所述扫描信号输入端连接,第一电极与所述第一薄膜晶体管的第二电极连接,第二电极与所述第一节点连接。
5.根据权利要求1所述的像素电路,其特征在于,所述发光控制信号输入端输入的信号和所述扫描信号输入端输入的信号均包括高电平阶段和低电平阶段,所述发光控制信号输入端输入的信号的低电平阶段的电压值的绝对值小于所述扫描信号输入端输入的信号的低电平阶段的电压值的绝对值。
6.根据权利要求2所述的像素电路,其特征在于,所述第二薄膜晶体管的阈值电压和所述三薄膜晶体管的阈值电压之差小于设定阈值。
7.根据权利要求6所述的像素电路,其特征在于,所述第二薄膜晶体管的阈值电压和所述第三薄膜晶体管的阈值电压相等。
8.根据权利要求1所述的像素电路,其特征在于,所述第一电平信号输入端输入的电压大于所述第二电平信号输入端输入的电压。
9.根据权利要求3所述的像素电路,其特征在于,所述第一薄膜晶体管、所述第二薄膜晶体管、所述第三薄膜晶体管和所述第四薄膜晶体管为P型晶体管。
10.根据权利要求1所述的像素电路,其特征在于,所述发光元件为有机发光二极管;所述有机发光二极管在所述驱动电流的驱动下发光。
11.一种显示面板,其特征在于,包括权利要求1-10任一项所述的像素电路。
12.一种驱动权利要求1-10任一项所述像素电路的驱动方法,其特征在于,包括:
数据信号写入阶段,所述数据写入单元和所述补偿单元打开,所述驱动单元关断;数据信号通过所述数据写入单元写入第一节点,通过所述数据写入单元和所述补偿单元写入第二节点;
阈值电压补偿阶段,所述数据写入单元和所述驱动单元关断,所述补偿单元打开;在所述补偿单元关断时,所述第一存储元件的第一电极的电压与所述补偿单元的阈值电压关联;
发光元件发光阶段,所述数据写入单元和所述补偿单元关断,所述驱动单元打开;所述补偿单元的阈值电压补偿所述驱动单元的阈值电压,以使所述驱动单元产生的驱动电流不受所述驱动单元阈值电压的影响,所述驱动电流驱动发光元件发光显示。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710461523.XA CN109147665B (zh) | 2017-06-16 | 2017-06-16 | 一种像素电路及其驱动方法、显示面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201710461523.XA CN109147665B (zh) | 2017-06-16 | 2017-06-16 | 一种像素电路及其驱动方法、显示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN109147665A CN109147665A (zh) | 2019-01-04 |
CN109147665B true CN109147665B (zh) | 2020-03-17 |
Family
ID=64803879
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201710461523.XA Active CN109147665B (zh) | 2017-06-16 | 2017-06-16 | 一种像素电路及其驱动方法、显示面板 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN109147665B (zh) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110853575B (zh) * | 2019-11-04 | 2021-07-06 | 深圳市华星光电半导体显示技术有限公司 | 显示面板的电压调节方法及存储介质 |
CN111653240A (zh) * | 2020-06-30 | 2020-09-11 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示面板及其驱动方法 |
CN114512098B (zh) * | 2020-12-28 | 2023-11-21 | 武汉天马微电子有限公司 | 显示装置 |
CN113112963B (zh) * | 2021-04-20 | 2023-02-28 | 合肥京东方卓印科技有限公司 | 像素驱动电路、驱动背板及其制备方法、显示装置 |
CN114267313B (zh) * | 2021-12-30 | 2023-01-13 | 惠科股份有限公司 | 驱动电路以及驱动方法、栅极驱动电路和显示装置 |
CN114898703A (zh) * | 2022-05-27 | 2022-08-12 | 云谷(固安)科技有限公司 | 像素电路及其驱动方法、显示面板 |
CN115019729B (zh) * | 2022-08-04 | 2022-11-25 | 惠科股份有限公司 | 像素驱动电路、显示面板及其控制方法 |
WO2024130707A1 (zh) * | 2022-12-23 | 2024-06-27 | 京东方科技集团股份有限公司 | 显示基板及其驱动方法 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104680982A (zh) * | 2015-03-27 | 2015-06-03 | 深圳市华星光电技术有限公司 | Amoled像素驱动电路及像素驱动方法 |
CN104715723A (zh) * | 2015-03-19 | 2015-06-17 | 北京大学深圳研究生院 | 显示装置及其像素电路和驱动方法 |
CN104916257A (zh) * | 2015-07-15 | 2015-09-16 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法、显示面板和显示装置 |
CN204808833U (zh) * | 2015-07-15 | 2015-11-25 | 京东方科技集团股份有限公司 | 一种像素电路、显示面板和显示装置 |
TW201604858A (zh) * | 2014-07-31 | 2016-02-01 | 上海和輝光電有限公司 | Oled像素補償電路和oled像素驅動方法 |
-
2017
- 2017-06-16 CN CN201710461523.XA patent/CN109147665B/zh active Active
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW201604858A (zh) * | 2014-07-31 | 2016-02-01 | 上海和輝光電有限公司 | Oled像素補償電路和oled像素驅動方法 |
CN104715723A (zh) * | 2015-03-19 | 2015-06-17 | 北京大学深圳研究生院 | 显示装置及其像素电路和驱动方法 |
CN104680982A (zh) * | 2015-03-27 | 2015-06-03 | 深圳市华星光电技术有限公司 | Amoled像素驱动电路及像素驱动方法 |
CN104916257A (zh) * | 2015-07-15 | 2015-09-16 | 京东方科技集团股份有限公司 | 一种像素电路及其驱动方法、显示面板和显示装置 |
CN204808833U (zh) * | 2015-07-15 | 2015-11-25 | 京东方科技集团股份有限公司 | 一种像素电路、显示面板和显示装置 |
Also Published As
Publication number | Publication date |
---|---|
CN109147665A (zh) | 2019-01-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN109147665B (zh) | 一种像素电路及其驱动方法、显示面板 | |
US11436978B2 (en) | Pixel circuit and display device | |
US11302246B2 (en) | Pixel driving circuit and driving method thereof, display panel and display device | |
CN112150967B (zh) | 一种显示面板、驱动方法及显示装置 | |
US10909919B2 (en) | Display device, method for driving display device, and electronic apparatus | |
US10360848B2 (en) | Pixel compensating circuit | |
US11462159B2 (en) | Display device, driving method for display device and electronic apparatus | |
CN112102785A (zh) | 像素电路、显示面板及其驱动方法和显示装置 | |
US11289004B2 (en) | Pixel driving circuit, organic light emitting display panel and pixel driving method | |
US20150339972A1 (en) | Amoled display device and pixel driving method thereof | |
WO2015033496A1 (ja) | 表示装置および駆動方法 | |
US9905166B2 (en) | Pixel driving circuit, pixel driving method and display apparatus | |
CN113257192B (zh) | 像素电路和显示装置 | |
US10366654B2 (en) | OLED pixel circuit and method for retarding aging of OLED device | |
CN111599313B (zh) | 像素驱动电路、驱动方法及显示面板 | |
CN213277408U (zh) | 像素电路、显示面板和显示装置 | |
US20210295784A1 (en) | Pixel circuit and display apparatus having the same | |
CN113593481B (zh) | 显示面板及其驱动方法 | |
CN115602108A (zh) | 像素驱动电路和显示面板 | |
CN114203115A (zh) | 驱动电压补偿电路、驱动电路、像素驱动电路及显示装置 | |
CN114093321A (zh) | 像素驱动电路、驱动方法、显示面板及显示装置 | |
CN116168650B (zh) | 像素驱动电路和显示面板 | |
CN111344774B (zh) | 像素电路、显示装置和电子设备 | |
US10068523B2 (en) | Display device | |
CN111179833B (zh) | 像素电路及其驱动方法、显示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant | ||
CP01 | Change in the name or title of a patent holder |
Address after: 201506 No. nine, No. 1568 engineering road, Shanghai, Jinshan District Patentee after: Shanghai Hehui optoelectronic Co., Ltd Address before: 201506 No. nine, No. 1568 engineering road, Shanghai, Jinshan District Patentee before: EverDisplay Optronics (Shanghai) Ltd. |
|
CP01 | Change in the name or title of a patent holder |