CN111179833B - 像素电路及其驱动方法、显示装置 - Google Patents

像素电路及其驱动方法、显示装置 Download PDF

Info

Publication number
CN111179833B
CN111179833B CN202010086281.2A CN202010086281A CN111179833B CN 111179833 B CN111179833 B CN 111179833B CN 202010086281 A CN202010086281 A CN 202010086281A CN 111179833 B CN111179833 B CN 111179833B
Authority
CN
China
Prior art keywords
potential
node
control signal
circuit
sensing
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202010086281.2A
Other languages
English (en)
Other versions
CN111179833A (zh
Inventor
杨飞
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202010086281.2A priority Critical patent/CN111179833B/zh
Publication of CN111179833A publication Critical patent/CN111179833A/zh
Application granted granted Critical
Publication of CN111179833B publication Critical patent/CN111179833B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]

Abstract

本申请公开了一种像素电路及其驱动方法、显示装置,属于显示技术领域。由于数据写入电路可以在第一控制信号控制下向第一节点输出数据信号;复位电路可以在第二控制信号控制下向第二节点输出数据信号;存储电路可以根据第一节点电位调整第二节点电位,根据第二节点电位调整第三节点电位;因此可以通过控制各控制信号和数据信号的电位,使得可以基于内部补偿方式实现对驱动电路特性变化导致显示亮度异常的补偿。另外由于感测电路可以在第三控制信号控制下向感测信号线输出发光单元阳极的电位,因此可以通过对感测信号线和第三控制信号电位的控制,使得可以基于外部补偿方式实现对驱动电路特性变化或发光单元老化导致显示亮度异常的补偿。

Description

像素电路及其驱动方法、显示装置
技术领域
本公开涉及显示技术领域,特别涉及一种像素电路及其驱动方法、显示装置。
背景技术
有机发光二极管(organic light emitting diode,OLED)因其所具有的自发光、低能耗、高对比度和广色域等优点被广泛应用于各类显示装置中。
OLED显示装置中的每个像素单元均包括一个OLED发光单元,以及一个用于驱动该OLED发光单元发光的像素电路。其中,每个像素电路一般包括:一个驱动晶体管和一个开关晶体管,该开关晶体管可以将数据信号端提供的数据信号输出至驱动晶体管,该驱动晶体管可以将数据信号转换为驱动电流并输出至OLED发光单元从而驱动OLED发光单元发光。
但是,若驱动晶体管特性变化(如阈值电压漂移和/或迁移率变化),或OLED发光单元老化,均可能导致OLED发光单元显示亮度出现异常。
发明内容
本公开提供了一种像素电路及其驱动方法、显示装置,可以解决相关技术中因驱动晶体管特性变化(如阈值电压漂移和/或迁移率变化),或OLED发光单元老化,导致OLED发光单元显示亮度出现异常的问题。所述技术方案如下:
一方面,提供了一种像素电路,所述像素电路包括:数据写入电路、复位电路、存储电路、感测电路和驱动电路;
所述数据写入电路分别与第一控制信号端、数据信号端和第一节点连接,所述数据写入电路用于响应于所述第一控制信号端提供的第一控制信号,向所述第一节点输出来自所述数据信号端的数据信号;
所述复位电路分别与第二控制信号端、第一电源端、所述数据信号端、所述第一节点和第二节点连接,所述复位电路用于响应于所述第二控制信号提供的第二控制信号,向所述第二节点输出所述数据信号,以及向所述第一节点输出来自所述第一电源端的第一电源信号;
所述存储电路分别与所述第一节点、所述第二节点和第三节点连接,所述存储电路用于根据所述第一节点的电位调节所述第二节点的电位,以及用于根据所述第二节点的电位调节所述第三节点的电位;
所述感测电路分别与第三控制信号端、所述第三节点和感测信号线连接,所述感测电路用于响应于所述第三控制信号端提供的第三控制信号,向所述第三节点输出来自所述感测信号线的感测信号,以及向所述感测信号线输出所述第三节点的电位;
所述驱动电路分别与所述第二节点、第二电源端和所述第三节点连接,所述第三节点与发光单元连接,所述驱动电路用于响应于所述第二节点的电位和所述第二电源端提供的第二电源信号,驱动所述发光单元发光。
可选的,所述复位电路包括:第一复位子电路和第二复位子电路;
所述第一复位子电路分别与所述第二控制信号端、所述数据信号端和所述第二节点连接,所述第一复位子电路用于响应于所述第二控制信号,向所述第二节点输出所述数据信号;
所述第二复位子电路分别与所述第二控制信号端、所述第一电源端和所述第一节点连接,所述第二复位子电路用于响应于所述第二控制信号,向所述第一节点输出所述第一电源信号。
可选的,所述第一复位子电路包括:第一复位晶体管;所述第二复位子电路包括:第二复位晶体管;
所述第一复位晶体管的栅极与所述第二控制信号端连接,所述第一复位晶体管的第一极与所述数据信号端连接,所述第一复位晶体管的第二极与所述第二节点连接;
所述第二复位晶体管的栅极与所述第二控制信号端连接,所述第二复位晶体管的第一极与所述第一电源端连接,所述第二复位晶体管的第二极与所述第一节点连接。
可选的,所述存储电路包括:第一电容器和第二电容器;
所述第一电容器的一端与所述第一节点连接,另一端与所述第二节点连接;
所述第二电容器的一端与所述第二节点连接,另一端与所述第三节点连接。
可选的,所述数据写入电路包括:开关晶体管;所述驱动电路包括:驱动晶体管;所述感测电路包括:感测晶体管;
所述开关晶体管的栅极与所述第一控制信号端连接,所述开关晶体管的第一极与所述数据信号端连接,所述开关晶体管的第二极与所述第一节点连接;
所述驱动晶体管的栅极与所述第二节点连接,所述驱动晶体管的第一极与所述第二电源端连接,所述驱动晶体管的第二极与所述第三节点连接;
所述感测晶体管的栅极与所述第三控制信号端连接,所述感测晶体管的第一极与所述感测信号线连接,所述感测晶体管的第二极与所述第三节点连接。
另一方面,提供了一种像素电路的驱动方法,应用于如上述方面所述的像素电路,所述方法包括:
复位阶段,第二控制信号端提供的第二控制信号的电位和第三控制信号端提供的第三控制信号的电位均为第一电位,第一控制信号端提供的第一控制信号的电位为第二电位,数据信号端提供的数据信号的电位为第一参考电位,感测信号线提供的感测信号的电位为第二参考电位,复位电路响应于所述第二控制信号,向第一节点输出来自第一电源端的第一电源信号,并向第二节点输出所述第一参考电位的数据信号,感测电路响应于所述第三控制信号,向第三节点输出所述感测信号,其中所述第一电源信号的电位为第二电位,所述第一参考电位大于等于所述第二电位,且小于所述第一电位,所述第二参考电位小于所述第一参考电位;
内部补偿阶段,所述第一控制信号的电位和所述第三控制信号的电位均为第二电位,所述第二控制信号的电位为第一电位,所述复位电路继续执行在所述复位阶段执行的操作,存储电路根据所述第二节点的电位调节所述第三节点的电位;
数据写入阶段,所述第一控制信号的电位为第一电位,所述第二控制信号的电位和所述第三控制信号的电位均为第二电位,所述数据信号的电位为目标电位,数据写入电路响应于所述第一控制信号,向所述第一节点输出所述目标电位的数据信号,所述存储电路根据所述第一节点的电位调节所述第二节点的电位,并根据所述第二节点的电位调节所述第三节点的电位;
发光阶段,所述第一控制信号的电位、所述第二控制信号的电位和所述第三控制信号的电位均为第二电位,驱动电路响应于第二电源端提供的第二电源信号和所述第二节点的电位驱动发光单元发光,所述第二电源信号的电位为第一电位;
充电阶段,所述第一控制信号的电位和所述第二控制信号的电位均为第二电位,所述第三控制信号的电位为第一电位,所述感测电路响应于所述第三控制信号,向所述感测信号线输出所述第三节点的电位;
第一感测阶段,所述第三控制信号的电位为第一电位,所述第一控制信号的电位和所述第二控制信号的电位均为第二电位,所述复位电路响应于所述第三控制信号向所述感测信号线输出所述第三节点的电位。
可选的,所述方法还包括:
第一降噪阶段,所述第一控制信号的电位为第二电位,所述第二控制信号的电位和所述第三控制信号的电位均为第一电位,所述数据信号的电位为第一参考电位,所述感测信号的电位为第二参考电位,所述复位电路响应于所述第二控制信号向所述第一节点输出所述第一电源信号,并向所述第二节点输出所述第一参考电位的数据信号,所述感测电路响应于所述第三控制信号,向所述第三节点输出所述感测信号;
充电阶段,所述第一控制信号的电位和所述第二控制信号的电位均为第二电位,所述第三控制信号的电位为第一电位,所述感测电路响应于所述第三控制信号,向所述感测信号线输出所述第三节点的电位;
第二感测阶段,所述第一控制信号的电位为第二电位,所述第二控制信号的电位和第三控制信号的电位为第一电位,所述数据信号的电位为第一参考电位,所述复位电路响应于所述第二控制信号,向所述第一节点输出所述第一电源信号,并向所述第二节点输出所述第一参考电位的数据信号,所述感测电路响应于所述第三控制信号向所述感测信号线输出所述第三节点的电位。
可选的,所述方法还包括:
第二降噪阶段,所述第二控制信号的电位和所述第三控制信号的电位均为第一电位,所述第一控制信号的电位为第二电位,所述数据信号的电位为第一参考电位,所述感测信号的电位为第二参考电位,所述复位电路响应于所述第二控制信号,向所述第一节点输出所述第一电源信号,并向所述第二节点输出所述第一参考电位的数据信号,所述感测电路响应于所述第三控制信号,向所述第三节点输出所述感测信号;
第三感测阶段,所述第二控制信号的电位和所述第三控制信号的电位均为第一电位,所述第一控制信号的电位为第二电位,所述数据信号的电位为第一参考电位,所述复位电路继续执行在所述第二降噪阶段执行的操作,所述感测电路响应于所述第三控制信号,向所述感测信号线输出所述第三节点的电位。
可选的,在所述发光阶段之后,所述第一感测阶段之前,所述方法还包括:
第三降噪阶段,所述第二控制信号的电位和所述第三控制信号的电位均为第一电位,所述第一控制信号的电位为第二电位,所述数据信号的电位为第一参考电位,所述感测信号的电位为第二参考电位,所述复位电路响应于所述第二控制信号,向所述第一节点输出所述第一电源信号,并向所述第二节点输出所述第一参考电位的数据信号,所述感测电路响应于所述第三控制信号,向所述第三节点输出所述感测信号;
其中,在所述发光阶段之后,所述第三降噪阶段、所述第一感测阶段、所述第二降噪阶段、所述第三感测阶段、所述第一降噪阶段、所述充电阶段和所述第二感测阶段依次执行,且所述第三降噪阶段和所述第一感测阶段均在显示阶段的帧消隐阶段执行,所述第二降噪阶段、所述第三感测阶段、所述第一降噪阶段、所述充电阶段和所述第二感测阶段均在非显示阶段执行。
又一方面,提供了一种显示装置,所述显示装置包括:显示面板、时序控制器和源极驱动电路;所述显示面板包括:多个像素单元,每个像素单元包括:如上述方面所述的像素电路以及与所述像素电路连接的发光单元;
所述时序控制器与所述源极驱动电路连接,所述源极驱动电路还分别与每个所述像素电路所连接的数据信号端和感测信号线连接,所述源极驱动电路用于将所述感测信号线采集的感测数据输出至所述时序控制器,所述时序控制器用于根据所述感测数据对数据信号进行补偿后输出至所述源极驱动电路,所述源极驱动电路还用于向其所连接的数据信号端输出补偿后的数据信号。
本公开实施例提供的技术方案带来的有益效果至少可以包括:
本公开实施例提供了一种像素电路及其驱动方法、显示装置。其中,像素电路包括数据写入电路、复位电路、存储电路和感测电路。由于数据写入电路可以在第一控制信号控制下向第一节点输出数据信号;复位电路可以在第二控制信号控制下向第二节点输出数据信号;存储电路可以根据第一节点电位调整第二节点电位,且可以根据第二节点电位调整第三节点电位;因此可以通过控制各控制信号和数据信号的电位,使得可以基于内部补偿方式实现对驱动电路特性变化(即阈值电压漂移)导致显示亮度异常的补偿。另外,由于感测电路可以在第三控制信号控制下向感测信号线输出第三节点(即发光单元的一端)的电位,因此可以通过对感测信号线和第三控制信号电位的控制,使得基于外部补偿方式实现对驱动电路特性变化或发光单元老化导致显示亮度异常的补偿。即采用该像素电路能够可靠避免因驱动电路包括的晶体管特性变化和/或发光单元老化,而导致发光单元显示亮度出现异常的问题,显示效果较好。
附图说明
为了更清楚地说明本公开实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本公开的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是本公开实施例提供的一种像素电路的结构示意图;
图2是本公开实施例提供的另一种像素电路的结构示意图;
图3是本公开实施例提供的又一种像素电路的结构示意图;
图4是本公开实施例提供的一种像素电路的驱动方法流程图;
图5是本公开实施例提供的另一种像素电路的驱动方法流程图;
图6是本公开实施例提供的一种像素电路在显示阶段各信号端时序图;
图7是本公开实施例提供的一种像素电路在帧消隐阶段各信号端时序图;
图8是本公开实施例提供的另一种像素电路在非显示阶段各信号端时序图;
图9是本公开实施例提供的又一种像素电路在非显示阶段各信号端时序图;
图10是本公开实施例提供的一种显示装置的结构示意图。
具体实施方式
为使本公开的目的、技术方案和优点更加清楚,下面将结合附图对本公开实施方式作进一步地详细描述。
本公开所有实施例中采用的晶体管均可以为场效应管或其他特性相同的器件,根据在电路中的作用本公开的实施例所采用的晶体管主要为开关晶体管。由于这里采用的开关晶体管的源极、漏极是对称的,所以其源极、漏极是可以互换的。在本公开实施例中,可以将其中源极称为第一极,漏极称为第二极;或者将其中漏极称为第一极,源极称为第二极。按附图中的形态规定晶体管的中间端为栅极、信号输入端为源极、信号输出端为漏极。此外,本公开实施例所采用的开关晶体管可以包括P型开关晶体管和N型开关晶体管中的任一种,其中,P型开关晶体管在栅极为低电平时导通,在栅极为高电平时截止,N型开关晶体管在栅极为高电平时导通,在栅极为低电平时截止。本公开各个实施例中的多个信号都对应有有效电位和无效电位,有效电位和无效电位仅代表该信号的电位有2个状态量,不代表全文中有效电位或无效电位具有特定的数值。
在OLED显示装置中,受驱动晶体管特性不稳定和/或OLED发光单元老化等不可避免因素的影响,均可能会造成OLED发光单元亮度异常。其中,驱动晶体管特性不稳定包括阈值电压Vth漂移和/或迁移率K变化等,驱动晶体管特性不稳定会导致驱动晶体管输出至发光单元的驱动电流不稳定,进而导致发光单元亮度异常。OLED发光单元老化会导致OLED发光单元发光效率降低,进而导致发光单元亮度异常。如,在相同驱动电流下发光效率越低,发光亮度越低。为了改善亮度异常问题,目前,对于较大尺寸的OLED显示装置,普遍采用外部补偿技术。对于较小尺寸的OLED显示装置,普遍采用内部补偿技术。
但是,由于外部补偿技术一般仅可以在每相邻两帧之间的空闲(blanking)阶段,即帧垂直消隐(vertical blanking,VBlank)阶段执行,且每个消隐阶段仅能实现对一行发光单元的补偿,因此补偿速度较慢。如,假设某OLED显示装置的分辨率为3840*2160,帧频为60赫兹(Hz),则补偿完所有发光单元所需的时间大约为2160/60=36秒(s)。虽然采用内部补偿技术,可以大大提高补偿速度。但是,内部补偿技术一般仅可以补偿阈值电压漂移造成的亮度异常问题,而无法补偿因迁移率或发光单元老化造成的亮度异常问题,补偿范围较小。
本公开实施例提供了一种像素电路,该像素电路可以同时基于内部补偿技术和外部补偿技术实现对发光单元亮度的可靠补偿,该像素电路的补偿速度较快,且补偿范围较大。图1是本公开实施例提供的一种像素电路的结构示意图。如图1所示,该像素电路可以包括:数据写入电路10、复位电路20、存储电路30、感测电路40和驱动电路50。
该数据写入电路10可以分别与第一控制信号端GL1、数据信号端DL和第一节点P1连接。该数据写入电路10可以响应于第一控制信号端GL1提供的第一控制信号,向第一节点P1输出来自数据信号端DL的数据信号。
示例的,该数据写入电路10可以在第一控制信号的电位为第一电位时,向第一节点P1输出来自数据信号端DL的数据信号。可选的,在第一控制信号的电位为第一电位时,数据信号的电位可以为用于驱动发光单元发光的目标电位。
该复位电路20可以分别与第二控制信号端GL2、第一电源端ELVSS、数据信号端DL、第一节点P1和第二节点P2连接。该复位电路20可以响应于第二控制信号提供的第二控制信号,向第二节点P2输出数据信号,以及向第一节点P1输出来自第一电源端ELVSS的第一电源信号。
示例的,该复位电路20可以在第二控制信号的电位为第一电位时,向第二节点P2输出数据信号,以及向第一节点P1输出第一电源信号。
可选的,在第二控制信号的电位为第一电位时,该数据信号的电位可以为第一参考电位,且第一参考电位相对于第一电位可以为低电位,该第一电源信号的电位可以为第二电位。可选的,第一电位可以为有效电位,第二电位可以为无效电位,且第二电位相对于第一电位可以为低电位。
该存储电路30可以分别与第一节点P1、第二节点P2和第三节点P3连接。该存储电路30可以根据第一节点P1的电位调节第二节点P2的电位,以及可以根据第二节点P2的电位调节第三节点P3的电位。
示例的,该存储电路30可以通过耦合作用,灵活根据第一节点P1的电位调节第二节点P2的电位,并根据第二节点P2的电位调节第三节点P3的电位。
在本公开实施例中,可以结合复位电路20和存储电路30,通过灵活控制各信号端的电位使得驱动电路50最终输出至发光单元的驱动电流与阈值电压无关,即避免因阈值电压漂移造成亮度异常的问题。该方式也可以称为内部补偿。
该感测电路40可以分别与第三控制信号端GL3、第三节点P3和感测信号线SL连接。该感测电路40可以响应于第三控制信号端GL3提供的第三控制信号,向第三节点P3输出来自感测信号线SL的感测信号,以及向感测信号线SL输出第三节点P3的电位。
示例的,该感测电路40可以在第三控制信号的电位为第一电位时,向第三节点P3输出来自感测信号线SL的感测信号,以及在感测信号线SL处于悬空(floating)状态时,向感测信号线SL输出第三节点P3的电位。其中,本公开实施例记载的floating状态是指感测信号线SL处于仅采集信号的状态,而不是指与任何结构均不连接。可选的,该感测信号的电位可以为第二参考电位,且该第二参考电位可以小于第一参考电位。
可选的,在本公开实施例中,感测信号线SL还可以与源极驱动电路连接,源极驱动电路可以与时序控制器连接。感测信号线SL可以将采集的第三节点的电位作为感测数据通过源极驱动电路输出至时序控制器,以便时序控制器可以根据感测数据灵活调整输入至源极驱动电路的数据信号,从而实现对数据信号的补偿,即实现对亮度异常的补偿。通过感测信号线SL采集感测数据并调整数据信号的方式也可以称为外部补偿方式。
且,在本公开实施例中,感测信号线SL采集的感测数据可以用于表征驱动电路50包括的驱动晶体管的阈值电压、迁移率和发光单元的电位中的至少一种。其中,发光单元的电位即可以用于反映发光单元的老化程度,老化程度与发光单元的电位成正相关,即发光单元的电位越大,老化程度越严重。因此,通过该外部补偿方式可以实现对受驱动电路包括的晶体管特性变化或发光单元老化导致OLED发光单元造成的显示亮度异常的可靠补偿。
该驱动电路50可以分别与第二节点P2、第二电源端ELVDD和第三节点P3连接,第三节点P3可以与发光单元L1连接,如图1示出的第三节点P3与发光单元L1的阳极一端连接,且,可选的,参考图1,发光单元L1的阴极一端还可以与第一电源端ELVSS连接。该驱动电路50可以响应于第二节点P2的电位和第二电源端ELVDD提供的第二电源信号驱动发光单元L1发光。
示例的,在本公开实施例中,第二电源端ELVDD提供的第二电源信号为第一电位。该驱动电路50可以在第二节点P2的电位为第一电位时,在第二节点P2和该第二电源信号的驱动下,通过第三节点P3向发光单元L1输出驱动电流,从而驱动发光单元L1发光。
综上所述,本公开实施例提供了一种像素电路,像素电路包括数据写入电路、复位电路、存储电路和感测电路。由于数据写入电路可以在第一控制信号控制下向第一节点输出数据信号;复位电路可以在第二控制信号控制下向第二节点输出数据信号;存储电路可以根据第一节点电位调整第二节点电位,且可以根据第二节点电位调整第三节点电位;因此可以通过控制各控制信号和数据信号的电位,使得可以基于内部补偿方式实现对驱动电路特性变化(即阈值电压漂移)导致显示亮度异常的补偿。另外,由于感测电路可以在第三控制信号控制下向感测信号线输出第三节点(即发光单元的一端)的电位,因此可以通过对感测信号线和第三控制信号电位的控制,使得基于外部补偿方式实现对驱动电路特性变化或发光单元老化导致显示亮度异常的补偿。即采用该像素电路能够可靠避免因驱动电路包括的晶体管特性变化和/或发光单元老化,而导致发光单元显示亮度出现异常的问题,显示效果较好。
可选的,图2是本公开实施例提供的另一种像素电路的结构示意图。如图2所示,该复位电路20可以包括:第一复位子电路201和第二复位子电路202。
该第一复位子电路201可以分别与第二控制信号端GL2、数据信号端DL和第二节点P2连接。该第一复位子电路201可以响应于第二控制信号,向第二节点P2输出数据信号。
示例的,该第一复位子电路201可以在第二控制信号的电位为第一电位时,向第二节点P2输出第一参考电位的数据信号。
该第二复位子电路202可以分别与第二控制信号端GL2、第一电源端ELVSS和第一节点P1连接。该第二复位子电路202可以响应于第二控制信号,向第一节点P1输出第一电源信号。
示例的,该第二复位子电路202可以在第二控制信号的电位为第一电位时,向第一节点P1输出处于第二电位的第一电源信号。
可选的,图3是本公开实施例提供的另一种像素电路的结构示意图。如图3所示,该第一复位子电路201可以包括:第一复位晶体管F1。该第二复位子电路202可以包括:第二复位晶体管F2。
其中,第一复位晶体管F1的栅极可以与第二控制信号端GL2连接,第一复位晶体管F1的第一极可以与数据信号端DL连接,第一复位晶体管F1的第二极可以与第二节点P2连接。
第二复位晶体管F2的栅极可以与第二控制信号端GL2连接,第二复位晶体管F2的第一极可以与第一电源端ELVSS连接,第二复位晶体管F2的第二极可以与第一节点P1连接。
可选的,参考图3,该存储电路30可以包括:第一电容器C1和第二电容器C2。其中,第一电容器C1的一端与第一节点P1连接,另一端与第二节点P2连接。第二电容器C2的一端与第二节点P2连接,另一端与第三节点P3连接。
可选的,参考图3,该数据写入电路10可以包括:开关晶体管K1。该驱动电路50可以包括:驱动晶体管T1。该感测电路40可以包括:感测晶体管M1。
该开关晶体管K1的栅极可以与第一控制信号端GL1连接,该开关晶体管K1的第一极可以与数据信号端DL连接,该开关晶体管K1的第二极可以与第一节点P1连接。
该驱动晶体管T1的栅极可以与第二节点P2连接,该驱动晶体管T1的第一极可以与第二电源端ELVDD连接,该驱动晶体管T1的第二极可以与第三节点P3连接。
该感测晶体管M1的栅极可以与第三控制信号端GL3连接,该感测晶体管M1的第一极可以与感测信号线SL连接,该感测晶体管M1的第二极可以与第三节点P3连接。
另外,参考图3,其还示出了发光单元L1的本征电容Cl1。该本征电容Cl1的一端可以与发光单元L1的阳极(如第三节点P3)连接,另一端可以与发光单元的阴极(如第一电源端ELVSS)连接。
可选的,像素电路包括的晶体管可以均为N型晶体管。相应的,如上述实施例,第一电位(即有效电位)相对于第二电位(即无效电位)可以为高电位。或者,像素电路包括的晶体管可以均为P型晶体管。相应的,第一电位(即有效电位)相对于第二电位(即无效电位)可以为低电位。该像素电路包括的晶体管可以为低温多晶硅(low temperature polycrystalline,LTPS)晶体管。
在本公开实施例中,电位是指某一点相对于电位为0的参考点的电压。电压是指任意两点之间的电位的差值,因此电压也可以称为电位差。
综上所述,本公开实施例提供了一种像素电路,像素电路包括数据写入电路、复位电路、存储电路和感测电路。由于数据写入电路可以在第一控制信号控制下向第一节点输出数据信号;复位电路可以在第二控制信号控制下向第二节点输出数据信号;存储电路可以根据第一节点电位调整第二节点电位,且可以根据第二节点电位调整第三节点电位;因此可以通过控制各控制信号和数据信号的电位,使得可以基于内部补偿方式实现对驱动电路特性变化(即阈值电压漂移)导致显示亮度异常的补偿。另外,由于感测电路可以在第三控制信号控制下向感测信号线输出第三节点(即发光单元的一端)的电位,因此可以通过对感测信号线和第三控制信号电位的控制,使得基于外部补偿方式实现对驱动电路特性变化或发光单元老化导致显示亮度异常的补偿。即采用该像素电路能够可靠避免因驱动电路包括的晶体管特性变化和/或发光单元老化,而导致发光单元显示亮度出现异常的问题,显示效果较好。
图4是本公开实施例提供的一种像素电路的驱动方法流程图,可以应用于如图1至图3任一所示的像素电路中。如图4所示,该方法可以包括:
步骤401、复位阶段,第二控制信号端提供的第二控制信号的电位和第三控制信号端提供的第三控制信号的电位均为第一电位,第一控制信号端提供的第一控制信号的电位为第二电位,数据信号端提供的数据信号的电位为第一参考电位,感测信号线提供的感测信号的电位为第二参考电位,复位电路响应于第二控制信号,向第一节点输出来自第一电源端的第一电源信号,并向第二节点输出第一参考电位的数据信号,感测电路响应于第三控制信号,向第三节点输出感测信号。
其中,第一电源信号的电位可以为第二电位,第一参考电位可以大于等于第二电位,且小于第一电位,第二参考电位可以小于第一参考电位。
步骤402、内部补偿阶段,第一控制信号的电位和第三控制信号的电位均为第二电位,第二控制信号的电位为第一电位,复位电路继续执行在复位阶段执行的操作,存储电路根据第二节点的电位调节第三节点的电位。
步骤403、数据写入阶段,第一控制信号的电位为第一电位,第二控制信号的电位和第三控制信号的电位均为第二电位,数据信号的电位为目标电位,数据写入电路响应于第一控制信号,向第一节点输出目标电位的数据信号,存储电路根据第一节点的电位调节第二节点的电位,并根据第二节点的电位调节第三节点的电位。
步骤404、发光阶段,第一控制信号的电位、第二控制信号的电位和第三控制信号的电位均为第二电位,驱动电路响应于第二电源端提供的第二电源信号和第二节点的电位驱动发光单元发光。
其中,第二电源信号的电位可以为第一电位。
步骤405、第一感测阶段,第三控制信号的电位为第一电位,第一控制信号的电位和第二控制信号的电位均为第二电位,复位电路响应于第三控制信号向感测信号线输出第三节点的电位。
综上所述,本公开实施例提供了一种像素电路的驱动方法。由于数据写入电路可以在第一控制信号控制下向第一节点输出数据信号;复位电路可以在第二控制信号控制下向第二节点输出数据信号;存储电路可以根据第一节点电位调整第二节点电位,且可以根据第二节点电位调整第三节点电位;因此可以通过控制各控制信号和数据信号的电位,使得基于内部补偿方式实现对驱动电路特性变化(即阈值电压漂移)导致显示亮度异常的补偿。另外,由于感测电路可以在第三控制信号控制下向感测信号线输出第三节点(即发光单元的一端)的电位,因此可以通过对感测信号线电位和第三控制信号电位的控制,使得基于外部补偿方式实现对驱动电路特性变化或发光单元老化导致显示亮度异常的补偿。即采用该驱动方法能够可靠避免因驱动电路包括的晶体管特性变化或发光单元老化,而导致发光单元显示亮度出现异常的现象,显示效果较好。
可选的,图5是本公开实施例提供的另一种像素电路的驱动方法流程图。如图5所示,该方法还可以包括:
步骤406、第一降噪阶段,第一控制信号的电位为第二电位,第二控制信号的电位和第三控制信号的电位均为第一电位,数据信号的电位为第一参考电位,感测信号的电位为第二参考电位,复位电路响应于第二控制信号向第一节点输出第一电源信号,并向第二节点输出第一参考电位的数据信号,感测电路响应于第三控制信号,向第三节点输出感测信号。
步骤407、充电阶段,第一控制信号的电位和第二控制信号的电位均为第二电位,第三控制信号的电位为第一电位,感测电路响应于第三控制信号,向感测信号线输出第三节点的电位。
步骤408、第二感测阶段,第一控制信号的电位为第二电位,第二控制信号的电位和第三控制信号的电位为第一电位,数据信号的电位为第一参考电位,复位电路响应于第二控制信号,向第一节点输出第一电源信号,并向第二节点输出第一参考电位的数据信号,感测电路响应于第三控制信号向感测信号线输出第三节点的电位。
可选的,继续参考图5,该方法还可以包括:
步骤409、第二降噪阶段,第二控制信号的电位和第三控制信号的电位均为第一电位,第一控制信号的电位为第二电位,数据信号的电位为第一参考电位,感测信号的电位为第二参考电位,复位电路响应于第二控制信号,向第一节点输出第一电源信号,并向第二节点输出第一参考电位的数据信号,感测电路响应于第三控制信号,向第三节点输出感测信号。
步骤410、第三感测阶段,第二控制信号的电位和第三控制信号的电位均为第一电位,第一控制信号的电位为第二电位,数据信号的电位为第一参考电位,复位电路继续执行在第二降噪阶段执行的操作,感测电路响应于第三控制信号,向感测信号线输出第三节点的电位。
可选的,继续参考图5,在第一感测阶段之前,该方法还可以包括:
步骤411、第三降噪阶段,第二控制信号的电位和第三控制信号的电位均为第一电位,第一控制信号的电位为第二电位,数据信号的电位为第一参考电位,感测信号的电位为第二参考电位,复位电路响应于第二控制信号,向第一节点输出第一电源信号,并向第二节点输出第一参考电位的数据信号,感测电路响应于第三控制信号,向第三节点输出感测信号。
需要说明的是,通过步骤411和/或步骤405的控制方法,可以实现对驱动晶体管T1迁移率的感测,即可以实现对迁移率不稳定造成亮度异常的补偿。通过步骤406、步骤407和步骤408的控制方法可以实现对加载至发光单元L1两端的电压Vl1的感测,由于发光单元L1的电压可以反映发光单元L1的老化程度,因此也即是,通过步骤406、步骤407和步骤408的控制方法可以实现对发光单元L1老化问题造成的亮度异常的补偿。通过步骤409和步骤410的控制方法,可以实现对驱动晶体管T1阈值电压的感测,即可以实现对阈值电压不稳定造成亮度异常的补偿。
由于迁移率感测时间相对于阈值电压感测和发光单元的电位感测所需时间最短,发光单元老化相对于阈值电压和迁移率不稳定发生概率最小,且迁移率K感测一般在显示阶段的帧消隐阶段执行,阈值电压Vth感测和发光单元的电位感测一般在非显示阶段(如,显示装置处于黑画面或关机状态)执行,因此在本公开实施例中,结合图4和图5可以看出,在发光阶段(即步骤404)之后,第三降噪阶段(步骤411)、第一感测阶段(步骤405)、第二降噪阶段(步骤409)、第三感测阶段(步骤410)、第一降噪阶段(步骤406)、充电阶段(步骤407)和第二感测阶段(步骤408)可以依次执行。
另外,步骤401至步骤404可以在显示阶段的非帧消隐阶段(即数据信号更新阶段)执行。图5未示出步骤401至步骤404,且对于步骤404阶段之后直接执行的感测,可以不执行对应的降噪阶段。
以图3所示的像素电路为例,并以像素电路中各个晶体管为N型晶体管,第一电位相对于第二电位为高电位(即第一电位的信号的电压大于第二电位的信号的电压)为例,详细介绍本发明实施例提供的像素电路的驱动原理。
图6是本公开实施例提供的一种像素电路中各信号端在显示阶段的时序图。如图6所示,在复位阶段t1,第二控制信号端GL2提供的第二控制信号的电位和第三控制信号端GL3提供的第三控制信号的电位均为第一电位,第一控制信号端GL1提供的第一控制信号的电位为第二电位。开关晶体管K1关断,第一复位晶体管F1、第二复位晶体管F2和感测晶体管M1开启。数据信号端DL提供的数据信号的电位为第一参考电位VREF1,感测信号线SL提供的感测信号的电位为第二参考电位VREF2,第一参考电位VREF1大于等于第二电位,且小于第一电位,第二参考电位VREF2小于第一参考电位VREF1。数据信号端DL通过第一复位晶体管F1向第二节点P2输出第一参考电位VREF1的数据信号,从而实现对第二节点P2的复位;第一电源端ELVSS通过第二复位晶体管F2向第一节点P1输出处于第二电位的第一电源信号,从而实现对第一节点P1的复位。感测信号线SL通过感测晶体管M1向第三节点P3输出第二参考电位的感测信号,从而给实现对第三节点P3的复位。例如,第二电位可以为0伏特(V)。
在内部补偿阶段t2,第一控制信号的电位保持为第二电位,第二控制信号的电位保持为第一电位,第三控制信号的电位跳变为第二电位。开关晶体管K1关断和感测晶体管M1关断,第一复位晶体管F1和第二复位晶体管F2开启。驱动晶体管T1上有电流流过,第三节点P3的电位开始上升,经过一定时间后,第三节点P3的电位会上升至:第二节点P2的电位与驱动晶体管T1的阈值电压Vth的差值。例如,由于在复位阶段t1,第二节点P2的电位为Vp2=VREF1,则第三节点P3的电位会变为:Vp3=VREF1-Vth。
在数据写入阶段t3,第三控制信号的电位保持为第二电位,第一控制信号的电位跳变为第一电位,第二控制信号的电位跳变为第二电位。第一复位晶体管F1、第二复位晶体管F2和感测晶体管M1关断,开关晶体管K1开启。数据信号端DL通过该开关晶体管K1向第一节点P1输出目标电位的数据信号。
例如,假设目标电位为Vdata,则在该数据写入阶段t3,第一节点的电位VP1即为:VP1=Vdata。此时,在第一电容器C1和第二电容器C2的耦合作用下,第二节点P2(即驱动晶体管T1的栅极)的电位变为:Vp2=Vg=a1*Vdata,其中,假设第一电容器C1的电容值为c1,第二电容器C2的电容值为c2,则a1=c1/(c1+c2)。由于在内部补偿阶段t2,第二节点P2的电位为Vp2=VREF1,则在数据写入阶段t3,第二节点P2的电位变化量为:ΔVp2=ΔVg=a1*Vdata-VREF1。
进一步的,在第二电容器C2和发光单元L1的本征电容Cl1的耦合作用下,第三节点P3(即驱动晶体管T1的源极)的电位变化量为:ΔVp3=ΔVs=ΔVg*a2。其中,假设本征电容Cl1的电容值为cl1,则a2=c2/(c2+cl1)。由于在内部补偿阶段t2,第三节点P3的电位为Vp3=VREF1-Vth,则在数据写入阶段t3,可以得出第三节点P3的电位为:Vp3=Vs=ΔVs+VREF1-Vth。
在发光阶段t4,第二控制信号的电位和第三控制信号的电位均保持为第二单位,第一控制信号的电位跳变为第二电位。开关晶体管K1、第一复位晶体管F1、第二复位晶体管F2和感测晶体管M1均关断。此时,驱动晶体管T1可以在第二节点P2的电位和第二电源端ELVDD提供的处于第一电位的第二电源信号控制下,向发光单元L1输出驱动电流从而驱动发光单元L1发光。
例如,由于在数据写入阶段t3中,第二节点P2,即驱动晶体管T1的栅极电位为:Vp2=Vg=a1*Vdata;第三节点P3,即驱动晶体管T1的源极电位为Vp3=Vs=ΔVs+VREF1-Vth;将a1和ΔVs代入可以得出驱动晶体管T1的栅源电压差Vgs(即栅极电源Vg与源极电压Vs的电压差)即为:
Vgs=Vg-Vs=a1*Vdata-(Vs+VREF1-Vth)=(a1*Vdata-VREF1)*(1-a2)+Vth公式(1);
其中,由于驱动晶体管T1产生的驱动电流I可以表示为:
I=K×(Vgs-Vth)2 公式(2);
K满足:
Figure BDA0002382164330000161
μ为驱动晶体管M0的载流子迁移率,COX为驱动晶体管M0的栅极绝缘层的电容,W/L为驱动晶体管M0的宽长比。
则将上述公式(1)得到的Vgs代入公式(2)即可以计算得到驱动晶体管M0产生的驱动电流I即为:
Figure BDA0002382164330000162
从上述公式(3)可以看出,在发光单元L1正常工作时,用于驱动发光单元L1的驱动电流I的大小与驱动晶体管T1的阈值电压Vth无关。因此在发光阶段,该像素电路可以通过内部补偿的方式对驱动晶体管T1的Vth进行补偿,避免了由于驱动晶体管T1的Vth发生漂移而造成亮度异常问题。
由于迁移率感测所需时间最短,且迁移率感测一般在显示阶段的帧消隐阶段执行,因此图7以在发光阶段t4之后,先感测迁移率为例示出了另一种像素电路各信号端的时序图。
如图7所示,先执行第三降噪阶段t5,驱动原理可以参考上述复位阶段t1。可选的,在该第三降噪阶段t5,第一参考电位VREF1可以为:Vref0+Vth。
在第一感测阶段t6,第一控制信号的电位和第二控制信号的电位均为第二电位,第三控制信号的电位为第一电位。开关晶体管K1、第一复位晶体管F1和第二复位晶体管F2均关断,感测晶体管M1开启。且此时,感测信号线SL处于floating状态,即感测信号线SL仅采集信号不提供信号。因在第三降噪阶段t5,第二节点P2电位为:Vref0+Vth,则感测信号线SL上会有恒定电流流过,感测信号线SL上的电位呈线性上升。由于驱动晶体管的迁移率不同,感测信号线SL上的电位即会不同,且迁移率越大,感测信号线SL上的电位越大,迁移率越小,感测信号线SL上的电位越小。进而,即实现了对迁移率K的感测。源极驱动电路可以将感测信号线SL上的电位(即感测数据)输出至时序控制器,以便时序控制器根据感测数据实现对数据信号的可靠补偿。
图8以在第一感测阶段t6之后,继续感测阈值电压Vth为例示出了又一种像素电路各信号端的时序图。如图8所示,先执行第二降噪阶段t7,驱动原理可以参考上述复位阶段t1。再执行第三感测阶段t8。
在第三感测阶段t8,第二控制信号的电位和第三控制信号的电位均为第一电位,第一控制信号的电位为第二电位。开关晶体管K1关断,第一复位晶体管F1、第二复位晶体管F2和感测晶体管M1开启。且此时,感测信号线SL处于floating状态,即感测信号线SL仅采集信号不提供信号。由于在第二降噪阶段t7,第二节点P2的电位为第一参考电位,因此此时感测信号线SL上电位可以呈非线性上升。经过一定时间后,直至流过驱动晶体管T1的电流为0为止。假设感测信号线SL上的电压为Vsl,则阈值电压Vth即为:Vth=VREF1-Vsl。对于不同的Vsl值,即可以采集到不同的阈值电压Vth。进而,即实现了对阈值电压Vth的感测。源极驱动电路可以将感测信号线SL上的电位(即感测数据)输出至时序控制器,以便时序控制器根据感测数据实现对数据信号的可靠补偿。
图9以在第三感测阶段t8之后,继续感测发光单元L1的电位为例示出了再一种像素电路各信号端的时序图。如图9所示,先执行第一降噪阶段t9,驱动原理可以参考上述复位阶段t1。可选的,在该第一降噪阶段t9,第一参考电位VREF1可以为:Vref0+Vth。再执行充电阶段t10和第二感测阶段t11。
在充电阶段t10,第一控制信号的电位和第二控制信号的电位均为第二电位,第三控制信号的电位为第一电位。第一复位晶体管F1、第二复位晶体管F2和开关晶体管K1均关断,感测晶体管M1开启。且此时,感测信号线SL处于floating状态,即感测信号线SL仅采集信号不提供信号;第一参考电位为0V。由于在第三降噪阶段t9,第二节点P2电位为:Vref0+Vth,则感测信号线SL上会有恒定电流流过。在第一电容器C1和第二电容器C2的耦合作用下,感测信号线SL上的电位可以呈线性上升。经过一定时间直至第三节点P3的电位恒定为止,此时,第三节点P3的电位即为发光单元L1在恒定电流下的电位。
在第二感测阶段t11,第一控制信号的电位为第二电位,第二控制信号的电位和第三控制信号的电位为第一电位,第一复位晶体管F1、第二复位晶体管F2和感测晶体管M1开启,开关晶体管K1关断,第一参考电位仍为0V。此时,感测信号线SL上的电位保持不变,至此即可以实现对发光单元L1电位的感测。源极驱动电路将感测信号线SL感测的电位输出至时序控制器后,时序控制器可以根据发光单元L1电位的大小实现对发光单元L1发光效率的补偿。即实现对发光单元老化程度造成亮度异常的补偿。
需要说明的是,上述图6和图7示出的各阶段均可以在显示阶段执行,且图6示出的各阶段均可以在显示阶段的非消隐阶段(即数据信号更新阶段)执行;图7示出的各阶段均可以在显示阶段的帧消隐阶段执行。上述图8和图9示出的各阶段均可以在非显示阶段执行,例如,均可以在显示装置处于黑画面或处于关机状态时执行。本公开实施例通过内部补偿和外部补偿并行补偿的方式,解决了单独采用内部补偿方式补偿范围小、无法实现发光单元老化程度补偿等问题,同时解决了单独采用外部补偿技术补偿速度较慢的问题。
综上所述,本公开实施例提供了一种像素电路的驱动方法。由于数据写入电路可以在第一控制信号控制下向第一节点输出数据信号;复位电路可以在第二控制信号控制下向第二节点输出数据信号;存储电路可以根据第一节点电位调整第二节点电位,且可以根据第二节点电位调整第三节点电位;因此可以通过控制各控制信号和数据信号的电位,使得基于内部补偿方式实现对驱动电路特性变化(即阈值电压漂移)导致显示亮度异常的补偿。另外,由于感测电路可以在第三控制信号控制下向感测信号线输出第三节点(即发光单元的一端)的电位,因此可以通过对感测信号线电位和第三控制信号电位的控制,使得基于外部补偿方式实现对驱动电路特性变化或发光单元老化导致显示亮度异常的补偿。即采用该驱动方法能够可靠避免因驱动电路包括的晶体管特性变化或发光单元老化,而导致发光单元显示亮度出现异常的现象,显示效果较好。
图10是本公开实施例提供的一种显示装置的结构示意图。如图10所示,该显示装置可以包括:显示面板01、时序控制器02和源极驱动电路03。其中,显示面板01可以包括:多个像素单元001,每个像素单元001可以包括:如图1至图3任一所示的像素电路以及与像素电路连接的发光单元(图10未示出)。
参考图10,时序控制02可以与源极驱动电路03连接,源极驱动电路03还可以分别与每个像素电路所连接的数据信号端DL和感测信号线SL连接。
源极驱动电路03可以用于将感测信号线SL采集的感测数据(SDATA)输出至时序控制器02。如,源极驱动电路03可以将感测数据通过模数转换器转换产生感测数据后输出至时序控制器02。时序控制器02可以用于根据感测数据对数据信号进行补偿后输出至源极驱动电路03,源极驱动电路03还可以用于向其所连接的数据信号端DL输出补偿后的数据信号(DATA)。
可选的,参考图10,显示装置还可以包括:与时序控制器02连接的存储器04,存储器04中可以存储像素补偿值。其中,像素补偿值是指像素单元的像素特征值(如驱动晶体管的阈值电压、偏移率和/或反映发光单元发光效率的开启电压值)。且时序控制器02还可以接收外部设备(如另一存储器)输出的数据信号,可选的,若每个像素单元包括红绿蓝三个子像素单元,该数据信号即以为RGB数据,该RGB数据即是指补偿前的数据信号。相应的,时序控制器02可以根据像素补偿值和接收到的感测数据对该补偿前的数据信号进行可靠补偿。例如,时序控制器02可以采用计算、转换和补偿等算法,对该像素补偿值和感测数据进行处理。
可选的,时序控制器02还可以接收外部设备提供的时序(Timing)控制信号。时序控制器02可以根据该时序控制信号向源极驱动电路03输出源极控制信号(source controlsignal,SCS),使得源极驱动电路03根据该SCS,向像素单元可靠输出数据信号(DATA)。
参考图10,该显示装置还可以包括与时序控制器02连接的栅极驱动电路05。时序控制器02可以根据时序控制信号产生栅极控制信号(gate control signal,GCS),并输出至栅极驱动电路05。栅极驱动电路05可以根据GCS向第一控制信号端GL1、第二控制信号端GL2和第三控制信号端GL3输出控制信号。
可选的,该显示装置可以为:OLED显示装置、AMOLED显示装置、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
所属领域的技术人员可以清楚地了解到,为描述的方便和简洁,上述描述的像素电路和显示装置的具体工作过程,可以参考前述方法实施例中的对应过程,在此不再赘述。
以上所述仅为本公开的可选实施例,并不用以限制本公开,凡在本公开的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本公开的保护范围之内。

Claims (10)

1.一种像素电路,其特征在于,所述像素电路包括:数据写入电路、复位电路、存储电路、感测电路和驱动电路;
所述数据写入电路分别与第一控制信号端、数据信号端和第一节点连接,所述数据写入电路用于响应于所述第一控制信号端提供的第一控制信号,向所述第一节点输出来自所述数据信号端的数据信号;
所述复位电路分别与第二控制信号端、第一电源端、所述数据信号端、所述第一节点和第二节点连接,所述复位电路用于响应于所述第二控制信号提供的第二控制信号,向所述第二节点输出所述数据信号,以及向所述第一节点输出来自所述第一电源端的第一电源信号;
所述存储电路分别与所述第一节点、所述第二节点和第三节点连接,所述存储电路用于根据所述第一节点的电位调节所述第二节点的电位,以及用于根据所述第二节点的电位调节所述第三节点的电位;
所述感测电路分别与第三控制信号端、所述第三节点和感测信号线连接,所述感测电路用于响应于所述第三控制信号端提供的第三控制信号,向所述第三节点输出来自所述感测信号线的感测信号,以及向所述感测信号线输出所述第三节点的电位;
所述驱动电路分别与所述第二节点、第二电源端和所述第三节点连接,所述第三节点与发光单元连接,所述驱动电路用于响应于所述第二节点的电位和所述第二电源端提供的第二电源信号,驱动所述发光单元发光;
其中,在所述第一控制信号的电位为第一电位时,所述数据信号的电位为用于驱动所述发光单元发光的目标电位;在所述第二控制信号的电位为第一电位时,所述数据信号的电位为第一参考电位;所述感测信号的电位为第二参考电位;所述第一电源信号的电位为第二电位;所述第一参考电位大于等于所述第二电位且小于所述第一电位,所述第二参考电位小于所述第一参考电位,且所述第一电位为有效电位,所述第二电位为无效电位。
2.根据权利要求1所述的电路,其特征在于,所述复位电路包括:第一复位子电路和第二复位子电路;
所述第一复位子电路分别与所述第二控制信号端、所述数据信号端和所述第二节点连接,所述第一复位子电路用于响应于所述第二控制信号,向所述第二节点输出所述数据信号;
所述第二复位子电路分别与所述第二控制信号端、所述第一电源端和所述第一节点连接,所述第二复位子电路用于响应于所述第二控制信号,向所述第一节点输出所述第一电源信号。
3.根据权利要求2所述的电路,其特征在于,所述第一复位子电路包括:第一复位晶体管;所述第二复位子电路包括:第二复位晶体管;
所述第一复位晶体管的栅极与所述第二控制信号端连接,所述第一复位晶体管的第一极与所述数据信号端连接,所述第一复位晶体管的第二极与所述第二节点连接;
所述第二复位晶体管的栅极与所述第二控制信号端连接,所述第二复位晶体管的第一极与所述第一电源端连接,所述第二复位晶体管的第二极与所述第一节点连接。
4.根据权利要求1至3任一所述的电路,其特征在于,所述存储电路包括:第一电容器和第二电容器;
所述第一电容器的一端与所述第一节点连接,另一端与所述第二节点连接;
所述第二电容器的一端与所述第二节点连接,另一端与所述第三节点连接。
5.根据权利要求1至3任一所述的电路,其特征在于,所述数据写入电路包括:开关晶体管;所述驱动电路包括:驱动晶体管;所述感测电路包括:感测晶体管;
所述开关晶体管的栅极与所述第一控制信号端连接,所述开关晶体管的第一极与所述数据信号端连接,所述开关晶体管的第二极与所述第一节点连接;
所述驱动晶体管的栅极与所述第二节点连接,所述驱动晶体管的第一极与所述第二电源端连接,所述驱动晶体管的第二极与所述第三节点连接;
所述感测晶体管的栅极与所述第三控制信号端连接,所述感测晶体管的第一极与所述感测信号线连接,所述感测晶体管的第二极与所述第三节点连接。
6.一种像素电路的驱动方法,其特征在于,应用于如权利要求1至5任一所述的像素电路,所述方法包括:
复位阶段,第二控制信号端提供的第二控制信号的电位和第三控制信号端提供的第三控制信号的电位均为第一电位,第一控制信号端提供的第一控制信号的电位为第二电位,数据信号端提供的数据信号的电位为第一参考电位,感测信号线提供的感测信号的电位为第二参考电位,复位电路响应于所述第二控制信号,向第一节点输出来自第一电源端的第一电源信号,并向第二节点输出所述第一参考电位的数据信号,感测电路响应于所述第三控制信号,向第三节点输出所述感测信号,其中所述第一电源信号的电位为第二电位,所述第一参考电位大于等于所述第二电位,且小于所述第一电位,所述第二参考电位小于所述第一参考电位;
内部补偿阶段,所述第一控制信号的电位和所述第三控制信号的电位均为第二电位,所述第二控制信号的电位为第一电位,所述复位电路继续执行在所述复位阶段执行的操作,存储电路根据所述第二节点的电位调节所述第三节点的电位;
数据写入阶段,所述第一控制信号的电位为第一电位,所述第二控制信号的电位和所述第三控制信号的电位均为第二电位,所述数据信号的电位为目标电位,数据写入电路响应于所述第一控制信号,向所述第一节点输出所述目标电位的数据信号,所述存储电路根据所述第一节点的电位调节所述第二节点的电位,并根据所述第二节点的电位调节所述第三节点的电位;
发光阶段,所述第一控制信号的电位、所述第二控制信号的电位和所述第三控制信号的电位均为第二电位,驱动电路响应于第二电源端提供的第二电源信号和所述第二节点的电位驱动发光单元发光,所述第二电源信号的电位为第一电位;
第一感测阶段,所述第三控制信号的电位为第一电位,所述第一控制信号的电位和所述第二控制信号的电位均为第二电位,所述感测电路响应于所述第三控制信号向所述感测信号线输出所述第三节点的电位。
7.根据权利要求6所述的方法,其特征在于,所述方法还包括:
第一降噪阶段,所述第一控制信号的电位为第二电位,所述第二控制信号的电位和所述第三控制信号的电位均为第一电位,所述数据信号的电位为第一参考电位,所述感测信号的电位为第二参考电位,所述复位电路响应于所述第二控制信号向所述第一节点输出所述第一电源信号,并向所述第二节点输出所述第一参考电位的数据信号,所述感测电路响应于所述第三控制信号,向所述第三节点输出所述感测信号;
充电阶段,所述第一控制信号的电位和所述第二控制信号的电位均为第二电位,所述第三控制信号的电位为第一电位,所述感测电路响应于所述第三控制信号,向所述感测信号线输出所述第三节点的电位;
第二感测阶段,所述第一控制信号的电位为第二电位,所述第二控制信号的电位和第三控制信号的电位为第一电位,所述数据信号的电位为第一参考电位,所述复位电路响应于所述第二控制信号,向所述第一节点输出所述第一电源信号,并向所述第二节点输出所述第一参考电位的数据信号,所述感测电路响应于所述第三控制信号向所述感测信号线输出所述第三节点的电位。
8.根据权利要求7所述的方法,其特征在于,所述方法还包括:
第二降噪阶段,所述第二控制信号的电位和所述第三控制信号的电位均为第一电位,所述第一控制信号的电位为第二电位,所述数据信号的电位为第一参考电位,所述感测信号的电位为第二参考电位,所述复位电路响应于所述第二控制信号,向所述第一节点输出所述第一电源信号,并向所述第二节点输出所述第一参考电位的数据信号,所述感测电路响应于所述第三控制信号,向所述第三节点输出所述感测信号;
第三感测阶段,所述第二控制信号的电位和所述第三控制信号的电位均为第一电位,所述第一控制信号的电位为第二电位,所述数据信号的电位为第一参考电位,所述复位电路继续执行在所述第二降噪阶段执行的操作,所述感测电路响应于所述第三控制信号,向所述感测信号线输出所述第三节点的电位。
9.根据权利要求8所述的方法,其特征在于,在所述发光阶段之后,所述第一感测阶段之前,所述方法还包括:
第三降噪阶段,所述第二控制信号的电位和所述第三控制信号的电位均为第一电位,所述第一控制信号的电位为第二电位,所述数据信号的电位为第一参考电位,所述感测信号的电位为第二参考电位,所述复位电路响应于所述第二控制信号,向所述第一节点输出所述第一电源信号,并向所述第二节点输出所述第一参考电位的数据信号,所述感测电路响应于所述第三控制信号,向所述第三节点输出所述感测信号;
其中,在所述发光阶段之后,所述第三降噪阶段、所述第一感测阶段、所述第二降噪阶段、所述第三感测阶段、所述第一降噪阶段、所述充电阶段和所述第二感测阶段依次执行,且所述第三降噪阶段和所述第一感测阶段均在显示阶段的帧消隐阶段执行,所述第二降噪阶段、所述第三感测阶段、所述第一降噪阶段、所述充电阶段和所述第二感测阶段均在非显示阶段执行。
10.一种显示装置,其特征在于,所述显示装置包括:显示面板、时序控制器和源极驱动电路;所述显示面板包括:多个像素单元,每个像素单元包括:如权利要求1至5任一所述的像素电路以及与所述像素电路连接的发光单元;
所述时序控制器与所述源极驱动电路连接,所述源极驱动电路还分别与每个所述像素电路所连接的数据信号端和感测信号线连接,所述源极驱动电路用于将所述感测信号线采集的感测数据输出至所述时序控制器,所述时序控制器用于根据所述感测数据对数据信号进行补偿后输出至所述源极驱动电路,所述源极驱动电路还用于向其所连接的数据信号端输出补偿后的数据信号。
CN202010086281.2A 2020-02-11 2020-02-11 像素电路及其驱动方法、显示装置 Active CN111179833B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010086281.2A CN111179833B (zh) 2020-02-11 2020-02-11 像素电路及其驱动方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010086281.2A CN111179833B (zh) 2020-02-11 2020-02-11 像素电路及其驱动方法、显示装置

Publications (2)

Publication Number Publication Date
CN111179833A CN111179833A (zh) 2020-05-19
CN111179833B true CN111179833B (zh) 2021-03-05

Family

ID=70653026

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010086281.2A Active CN111179833B (zh) 2020-02-11 2020-02-11 像素电路及其驱动方法、显示装置

Country Status (1)

Country Link
CN (1) CN111179833B (zh)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US11288989B2 (en) * 2020-05-05 2022-03-29 Novatek Microelectronics Corp. Source driver for driving and sensing display panel and calibration method thereof

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3829778B2 (ja) * 2002-08-07 2006-10-04 セイコーエプソン株式会社 電子回路、電気光学装置、及び電子機器
KR100893482B1 (ko) * 2007-08-23 2009-04-17 삼성모바일디스플레이주식회사 유기전계발광 표시장치 및 그의 구동방법
KR101481676B1 (ko) * 2011-12-26 2015-01-13 엘지디스플레이 주식회사 발광표시장치
KR101970574B1 (ko) * 2012-12-28 2019-08-27 엘지디스플레이 주식회사 Oled 표시 장치
KR102068589B1 (ko) * 2013-12-30 2020-01-21 엘지디스플레이 주식회사 유기 발광 표시 장치 및 그의 구동 방법
CN109584801A (zh) * 2018-12-14 2019-04-05 云谷(固安)科技有限公司 像素电路、显示面板、显示装置及驱动方法

Also Published As

Publication number Publication date
CN111179833A (zh) 2020-05-19

Similar Documents

Publication Publication Date Title
CN112150967B (zh) 一种显示面板、驱动方法及显示装置
US10909919B2 (en) Display device, method for driving display device, and electronic apparatus
US10490136B2 (en) Pixel circuit and display device
CN109801592B (zh) 像素电路及其驱动方法、显示基板
US9966006B2 (en) Organic light-emitting diode pixel circuit, display apparatus and control method
CN111613180A (zh) Amoled像素补偿驱动电路、方法及显示面板
US9905166B2 (en) Pixel driving circuit, pixel driving method and display apparatus
CN109147665B (zh) 一种像素电路及其驱动方法、显示面板
CN108777131B (zh) Amoled像素驱动电路及驱动方法
US9165508B2 (en) Display apparatus using reference voltage line for parasitic capacitance, electronic apparatus using the display apparatus and driving method of the display apparatus
US11244623B2 (en) Pixel circuit and driving method thereof
CN110010076B (zh) 像素电路及其驱动方法、显示基板、显示装置
US11620939B2 (en) Pixel driving circuit and driving method therefor, display panel, and display apparatus
CN104584111A (zh) 显示设备和电子装置
CN113593481B (zh) 显示面板及其驱动方法
CN114708838A (zh) 像素电路及其驱动方法和显示面板
CN111179833B (zh) 像素电路及其驱动方法、显示装置
CN113421525A (zh) 像素驱动电路、显示面板、显示设备和驱动控制方法
CN109074777B (zh) 像素驱动电路、方法、以及显示设备
US11594178B2 (en) Display device
WO2015176425A1 (zh) 像素驱动电路、显示装置和像素驱动方法
CN216928003U (zh) 一种显示面板及显示装置
WO2022226727A1 (zh) 像素电路、像素驱动方法和显示装置
WO2019080256A1 (zh) Oled像素驱动电路及其驱动方法
US9595224B2 (en) Display device, method of driving display device and electronic apparatus

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
GR01 Patent grant
GR01 Patent grant