CN111179805B - 移位寄存器单元及其驱动方法、栅极驱动电路、显示面板 - Google Patents
移位寄存器单元及其驱动方法、栅极驱动电路、显示面板 Download PDFInfo
- Publication number
- CN111179805B CN111179805B CN202010048515.4A CN202010048515A CN111179805B CN 111179805 B CN111179805 B CN 111179805B CN 202010048515 A CN202010048515 A CN 202010048515A CN 111179805 B CN111179805 B CN 111179805B
- Authority
- CN
- China
- Prior art keywords
- signal
- terminal
- node
- shift register
- output
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3266—Details of drivers for scan electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C19/00—Digital stores in which the information is moved stepwise, e.g. shift registers
- G11C19/28—Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0404—Matrix technologies
- G09G2300/0408—Integration of the drivers onto the display substrate
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0251—Precharge or discharge of pixel before applying new pixel voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/0286—Details of a shift registers arranged for use in a driving circuit
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
- G09G2310/061—Details of flat display driving waveforms for resetting or blanking
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/08—Details of timing specific for flat panels, other than clock recovery
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/02—Details of power systems and of start or stop of display operation
- G09G2330/021—Power management, e.g. power saving
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Shift Register Type Memory (AREA)
- Liquid Crystal Display Device Control (AREA)
Abstract
本发明涉及显示技术领域,提出一种移位寄存器单元及其驱动方法、栅极驱动电路、显示面板,该移位寄存器单元包括移位寄存电路、数据处理电路。移位寄存电路用于向第一输出端输出第一移位信号;数据处理电路连接所述第一输出端和第二输出端,用于根据所述第一输出端的第一移位信号向所述第二输出端输出第二移位信号。该第二移位信号能够用作像素驱动电路中的其他驱动信号,从而避免了该驱动信号相应驱动电路和信号线的设置。
Description
技术领域
本发明涉及显示技术领域,尤其涉及一种移位寄存器单元及其驱动方法、栅极驱动电路、显示面板。
背景技术
主动式矩阵有机发光二极体显示器一般通过设置有像素驱动电路控制像素单元的发光状态,像素驱动电路中一般设置有驱动晶体管,通过控制驱动晶体管的栅极电压可以控制该驱动晶体管的输出电流,从而控制像素单元的发光状态。然而,由于每个像素驱动电路中驱动晶体管自身电性(例如,阈值电压)存在差异,从而会导致像素单元发光的不均匀。
相关技术中,通常会通过设计内部补偿像素驱动电路的方式避免驱动晶体管电性差异造成的显示异常。相关技术中,内部补偿像素驱动电路需要更多的驱动信号(例如,Reset、Gate、EM信号)相互配合。
然而,为提供上述的驱动信号(例如,Reset、Gate、EM信号),显示面板上需要设计相应的驱动电路以及信号线。从而会增加显示面板的功耗,同时使得显示面板的布线布图更加复杂。
需要说明的是,在上述背景技术部分发明的信息仅用于加强对本发明的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。
发明内容
本发明的目的在于提供一种移位寄存器单元及其驱动方法、栅极驱动电路、显示面板。该移位寄存器单元能够解决相关技术中显示面板功耗高,布线布图复杂的技术问题。
本发明的其他特性和优点将通过下面的详细描述变得显然,或部分地通过本发明的实践而习得。
根据本发明的一个方面,提供一种移位寄存器单元,该移位寄存器单元包括移位寄存电路和数据处理电路,移位寄存电路用于向第一输出端输出第一移位信号;数据处理电路连接所述第一输出端和第二输出端,用于根据所述第一输出端的第一移位信号向所述第二输出端输出第二移位信号。
本发明的一种示例性实施例中,所述数据处理电路包括输出子电路和控制子电路,输出子电路连接所述第一输出端、第二输出端、第一电源端、第二电源端、第一节点,用于根据所述第一输出端的信号将所述第一电源端的信号传输到所述第二输出端,或用于根据所述第一节点的信号将所述第二电源端的信号传输到所述第二输出端;控制子电路连接所述第一输出端、第一时钟信号端、第一节点,用于根据所述第一输出端和第一时钟信号端的信号向所述第一节点输入控制信号。
本发明的一种示例性实施例中,所述输出子电路包括第一开关单元和第二开关单元,第一开关单元的控制端连接所述第一输出端,第一端连接所述第一电源端,第二端连接所述第二输出端;第二开关单元的控制端连接所述第一节点,第一端连接所述第二电源端,第二端连接所述第二输出端。
本发明的一种示例性实施例中,所述控制子电路包括第三开关单元、第四开关单元、第一电容,第三开关单元的控制端连接所述第一输出端,第一端连接所述第一电源端,第二端连接第二节点;第四开关单元的控制端连接所述第一时钟信号端,第一端连接所述第二节点,第二端连接所述第一节点;第一电容连接于所述第一时钟信号端和所述第二节点之间。
本发明的一种示例性实施例中,所述移位寄存器单元应用于显示面板的栅极驱动电路,所述第一移位信号用作所述显示面板中像素驱动电路的栅极驱动信号和复位信号,所述第二移位信号用作所述显示面板中像素驱动电路的使能信号。
本发明的一种示例性实施例中,所述移位寄存电路包括:输入电路、输出电路、第一上拉电路、第二上拉电路。输入电路连接第二电源端、第二时钟信号端、输入信号端、第三节点、第四节点,用于响应所述第二时钟信号端的信号将所述第二电源端的信号传输到所示第四节点,以及用于响应所述第二时钟信号端的信号将所述输入信号端的信号传输到所述第三节点;输出电路连接所述第一电源端、第四节点、第三时钟信号端、第三节点、第一输出端,用于响应所述第四节点的信号将所述第一电源端的信号传输到所述第一输出端,以及用于响应所述第三节点的信号将所述第三时钟信号端的信号传输到所述第一输出端;第一上拉电路连接所述第二时钟信号端、第三节点、第四节点,用于响应所述第三节点的信号将所述第二时钟信号端的信号传输到所述第四节点;第二上拉电路连接第三节点、第四节点、第一电源端、第三时钟信号端,用于响应所述第四节点和所述第三时钟信号端的信号将所述第一电源端的信号传输到所述第三节点。
本发明的一种示例性实施例中,所述移位寄存电路还包括隔离电路,隔离电路连接所述第二电源端、所述第三节点、所述输出电路,用于响应所述第二电源端的信号导通所述第三节点和所述输出电路。
本发明的一种示例性实施例中,所述输入电路包括第五开关单元、第六开关单元。第五开关单元的控制端连接第二时钟信号端,第一端连接输入信号端,第二端连接第三节点;第六开关单元的控制端连接第二时钟信号端,第一端连接所述第二电源端,第二端连接第四节点;所述隔离电路包括第十开关单元,第十开关单元的控制端连接所述第二电源端,第一端连接所述第三节点;所述输出电路包括:第十一开关单元、第十二开关单元、第二电容、第三电容,第十一开关单元的控制端连接所述第十开关单元的第二端,第一端连接所述第三时钟信号端,第二端连接所述第一输出端;第十二开关单元的控制端连接所述第四节点,第一端连接所述第一电源端,第二端连接所述第一输出端;第二电容连接于所述第十开关单元第二端和所述第一输出端之间;第三电容连接于所述第一电源端和所述第四节点之间;所述第一上拉电路包括第七开关单元,第七开关单元的控制端连接所述第三节点,第一端连接所述第二时钟信号端,第二端连接所述第四节点;所述第二上拉电路包括第八开关单元、第九开关单元,第八开关单元的控制端连接所述第四节点,第一端连接所述第一电源端;第九开关单元的控制端连接第三时钟信号端,第一端连接所述第八开关单元的第二端。
本发明的一种示例性实施例中,所述第一时钟信号端与所述第三时钟信号端共用同一信号端。
根据本发明的一个方面,提供一种移位寄存器单元驱动方法,用于驱动上述的移位寄存器单元,该方法包括:
利用移位寄存电路向第一输出端输出第一移位信号;
利用数据处理电路根据所述第一输出端的第一移位信号向所述第二输出端输出第二移位信号。
本发明的一种示例性实施例中,所述数据处理电路包括输出子电路和控制子电路,所述方法还包括:
利用输出子电路根据所述第一输出端的信号将所述第一电源端的信号传输到所述第二输出端,或根据所述第一节点的信号将所述第二电源端的信号传输到所述第二输出端;
利用控制子电路根据所述第一输出端的信号向所述第一节点输入控制信号。
本发明的一种示例性实施例中,所述输出子电路包括第一开关单元和第二开关单元,所述控制子电路包括第三开关单元和第四开关单元,所述方法还包括:
在第一阶段,利用所述移位寄存电路向所述第一输出端输出无效电平信号,向所述第一时钟信号端输入无效电平信号;
在第二阶段,利用所述移位寄存电路向所述第一输出端输出有效电平信号,向所述第一时钟信号端输入有效电平信号;
在第三阶段,利用所述移位寄存电路向所述第一输出端输出无效电平信号,向所述第一时钟信号端输入无效电平信号;
在第四阶段,利用所述移位寄存电路向所述第一输出端输出无效电平信号,向所述第一时钟信号端输入有效电平信号。
本发明的一种示例性实施例中,所述移位寄存器单元应用于显示面板的栅极驱动电路,所述第二移位信号用作所述显示面板中像素驱动电路的使能信号。
根据本发明的一个方面,提供一种栅极驱动电路,该栅极驱动电路包括多个上述的移位寄存器单元,多个所述移位寄存器单元级联。
本发明的一种示例性实施例中,上一级移位寄存器单元的第一输出端连接下一级移位寄存器单元的输入信号端。
本发明的一种示例性实施例中,所述栅极驱动电路应用于显示面板;
第n级所述移位寄存器单元中的第一输出端用于向所述显示面板中的第n行像素单元提供复位信号;
第n级所述移位寄存器单元中的第二输出端用于向所述显示面板中的第n行像素单元提供使能信号;
第n+1级所述移位寄存器单元中的第一输出端用于向所述显示面板中的第n行像素单元提供栅极驱动信号;
其中,n为大于等于1的正整数。
本发明的一种示例性实施例中,所述移位寄存器单元的级数比所述显示面板中像素单元的行数大1,且最后一级所述移位寄存器单元的第一输出端用于向最后一行像素单元提供栅极驱动信号。
根据本发明的一个方面,提供一种显示面板,该显示面板包括上述的栅极驱动电路。
本公开提供一种移位寄存器单元及其驱动方法、栅极驱动电路、显示面板。该移位寄存器单元包括移位寄存电路和数据处理电路,移位寄存电路用于向第一输出端输出第一移位信号;数据处理电路连接所述第一输出端和第二输出端,用于根据所述第一输出端的第一移位信号向所述第二输出端输出第二移位信号。该第二移位信号能够用作像素驱动电路中的其他驱动信号,例如,EM(使能信号)、Reset(复位信号)。从而避免了该驱动信号相应驱动电路和信号线的设置,简化了显示面板中的驱动电路。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本发明。
附图说明
此处的附图被并入说明书中并构成本说明书的一部分,示出了符合本发明的实施例,并与说明书一起用于解释本发明的原理。显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为相关技术中一种像素驱动电路的结构示意图;
图2为图1像素驱动电路中部分节点的时序图;
图3为本公开移位寄存器单元一种示例性实施例的结构示意图;
图4为本公开移位寄存器单元另一种示例性实施例的结构示意图;
图5为本公开移位寄存器单元另一种示例性实施例的结构示意图;
图6为图5移位寄存器单元中部分节点的时序图;
图7-10为图5中移位寄存器单元在不同驱动时段的状态图;
图11为本公开栅极驱动电路一种示例性实施例的结构示意图;
图12为本公开移位寄存器单元另一种示例性实施例的结构示意图;
图13为图12移位寄存器单元中部分节点的时序图;
图14-17为图12中移位寄存器单元在不同驱动时段的状态图。
具体实施方式
现在将参考附图更全面地描述示例实施例。然而,示例实施例能够以多种形式实施,且不应被理解为限于在此阐述的范例;相反,提供这些实施例使得本发明将更加全面和完整,并将示例实施例的构思全面地传达给本领域的技术人员。图中相同的附图标记表示相同或类似的结构,因而将省略它们的详细描述。
虽然本说明书中使用相对性的用语,例如“上”“下”来描述图标的一个组件对于另一组件的相对关系,但是这些术语用于本说明书中仅出于方便,例如根据附图中所述的示例的方向。能理解的是,如果将图标的装置翻转使其上下颠倒,则所叙述在“上”的组件将会成为在“下”的组件。其他相对性的用语,例如“高”“低”“顶”“底”“左”“右”等也作具有类似含义。当某结构在其它结构“上”时,有可能是指某结构一体形成于其它结构上,或指某结构“直接”设置在其它结构上,或指某结构通过另一结构“间接”设置在其它结构上。
用语“一个”、“一”、“所述”用以表示存在一个或多个要素/组成部分/等;用语“包括”和“具有”用以表示开放式的包括在内的意思并且是指除了列出的要素/组成部分/等之外还可存在另外的要素/组成部分/等。
如图1、2所示,图1为相关技术中一种像素驱动电路的结构示意图。图2为图1像素驱动电路中部分节点的时序图。该像素驱动电路包括第一到第七晶体管M1-M7、电容C、发光单元OLED,其中,第一到第七晶体管M1-M7为P型晶体管。该像素驱动电路驱动方法包括三个阶段:复位阶段、补偿阶段和发光阶段。如图2所示,在复位阶段T1:使能信号端EM为高电平信号,复位信号端Reset为低电平信号,栅极驱动信号端Gate为高电平信号,第一晶体管M1、第七晶体管M7导通,第二晶体管M2、第四晶体管M4、第五晶体管M5、第六晶体管M6关断,参考电压端Vref向第一节点N1和第二节点N2输入复位信号。在补偿阶段T2:使能信号端EM为高电平信号,复位信号端Reset为高电平信号,栅极驱动信号端Gate为低电平信号,第一晶体管M1、第七晶体管M7、第五晶体管M5、第六晶体管M6关断,第二晶体管M2、第四晶体管M4导通,数据信号端Vdata向第一节点输入补偿电压V,其中,补偿电压V=Vdata+Vth,Vdata为数据信号端Vdata的信号电压,Vth为第三晶体管M3的阈值电压。在发光阶段:使能信号端EM为低电平信号,复位信号端Reset为高电平信号,栅极驱动信号端Gate为高电平信号,第一电源端VDD的电压由低电平转化为高电平,第一晶体管M1、第七晶体管M7、第二晶体管M2、第四晶体管M4关断,第五晶体管M5、第六晶体管M6导通,发光单元OLED在第三晶体管M3输出电流控制下发光。其中,第三晶体管M3输出端电流I=w(Vgs-Vth)2,Vg为第三晶体管M3的栅极电压,Vs为第三晶体管M3的源极电压,Vth为第三晶体管的阈值电压,w为第三晶体管M3的迁移率。则第三晶体管M3输出端电流I=w(Vgs-Vth)2=w(Vdata+Vth-VDD-Vth)2=w(Vdata-VDD)2。由该公式可知,发光单元OLED的发光状态与第三晶体管M3的阈值电压不相关。从而避免了显示面板发光不均匀的现象。然而,上述的复位信号端Reset、栅极驱动信号端Gate、使能信号端EM需要分别通过相应的驱动电路和信号线提供相应的驱动信号。多个动电路和多条信号线会增加显示面板的功耗,使得显示面板的布线布图更加复杂。
基于此,本示例性实施例首先提供一种移位寄存器单元,如图3所示,为本公开移位寄存器单元一种示例性实施例的结构示意图,该移位寄存器单元包括移位寄存电路1和数据处理电路2,移位寄存电路1用于向第一输出端OUT1输出第一移位信号;数据处理电路2连接所述第一输出端OUT1和第二输出端OUT2,用于根据所述第一输出端OUT1的第一移位信号向所述第二输出端OUT2输出第二移位信号。
本示例性实施例中,该第二移位信号能够用作像素驱动电路中的其他驱动信号,例如,EM(使能信号)、Reset(复位信号)。从而避免了该驱动信号相应驱动电路和信号线的设置,简化了显示面板中的驱动电路。
应该理解的是,本示例性实施例提供的移位寄存器单元可以与图1中像素驱动电路配合应用于显示面板中,本示例性实施例提供的移位寄存器单元还可以与其他像素驱动电路配合使用应用于显示面板中,例如,图1中晶体管可以为N型晶体管,本示例性实施例不对像素驱动电路进行限定。同时,本示例性实施例中的第二移位信号还可以用作像素驱动电路中的其他驱动信号。此外,本示例性实施例中的移位寄存电路1可以为能够生成移位信号的任意电路结构。
本示例性实施例中,如图4所示,为本公开移位寄存器单元另一种示例性实施例的结构示意图,所述数据处理电路可以包括输出子电路21和控制子电路22,输出子电路21连接所述第一输出端OUT1、第二输出端OUT2、第一电源端VH、第二电源端VL、第一节点N1,用于根据所述第一输出端OUT1的信号将所述第一电源端VH的信号传输到所述第二输出端OUT2,或用于根据所述第一节点N1的信号将所述第二电源端VL的信号传输到所述第二输出端OUT2;控制子电路22连接所述第一输出端OUT1、第一时钟信号端Clock1、第一节点N1,用于根据所述第一输出端OUT1和第一时钟信号端Clock1的信号向所述第一节点N1输入控制信号。
以下本示例性实施例提供一种具体的数据处理电路结构,以使该移位寄存器单元能够与图1所示出像素驱动电路配合应用于显示面板中。其中,多个该移位寄存器单元级联形成栅极驱动电路以向各行像素驱动电路提供驱动信号。
本示例性实施例中,如图5所示,为本公开移位寄存器单元另一种示例性实施例的结构示意图,所述输出子电路21可以包括第一开关单元T1和第二开关单元T2,第一开关单元T1的控制端连接所述第一输出端OUT1,第一端连接所述第一电源端VH,第二端连接所述第二输出端OUT2;第二开关单元T2的控制端连接所述第一节点N1,第一端连接所述第二电源端VL,第二端连接所述第二输出端OUT2。
本示例性实施例中,如图5所示,所述控制子电路22可以包括第三开关单元T3、第四开关单元T4、第一电容C1,第三开关单元T3的控制端连接所述第一输出端OUT1,第一端连接所述第一电源端VH,第二端连接第二节点N2;第四开关单元T4的控制端连接所述第一时钟信号端Clock1,第一端连接所述第二节点N2,第二端连接所述第一节点N1;第一电容C1连接于所述第一时钟信号端Clock1和所述第二节点N2之间。
本示例性实施例中,第一开关单元到第四开关单元可以为P型晶体管也可以为N型晶体管,如图5所示,本示例性实施例以第一开关单元到第四开关单元可以为P型晶体管进行说明。
以下对上述移位寄存器单元的驱动方法进行说明:
本示例性实施例中,如图6所示,为图5移位寄存器单元中部分节点的时序图。其中,OUT1(n)为第n级移位寄存器单元第一输出端的时序图,OUT1(n+1)为第n+1级移位寄存器单元第一输出端的时序图,OUT2(n)为第n级移位寄存器单元第二输出端的时序图,Clock1为第n级移位寄存器单元第一时钟信号端Clock的时序图。本示例性实施例以第n级移位寄存器单元为例进行说明,如图7-10所示,为图5中移位寄存器单元在不同驱动时段的状态图。该移位寄存器单元的驱动方法包括四个阶段,其中,第一电源端恒输出高电平信号,第二电源端恒输出的低电平信号。在第一阶段T1:第一输出端OUT1输出高电平信号,第一时钟信号端Clock1输出高电平信号,如图7所示,第一开关单元到第四开关单元均关闭,第二输出端OUT2保持上一帧的低电平信号。在第二阶段T2:第一输出端OUT1输出低电平信号,第一时钟信号端Clock1输出低电平信号,如图8所示,第一开关单元T1、第三开关单元T3、第四开关单元T4导通,第二开关单元关断,第二输出端OUT2输出高电平信号。在第三阶段T3:第一输出端OUT1输出高电平信号,第一时钟信号端Clock1输出高电平信号,如图9所示,第一开关单元到第四开关单元均关闭,第二输出端OUT2保持高电平信号,同时在第三阶段T3,第n+1级移位寄存器单元输出低电平信号。在第四阶段T4:第一输出端OUT1输出高电平信号,第一时钟信号端Clock1输出低电平信号,如图10所示,第四开关单元T4导通,第一开工单元T1、第三开关单元T3关断,由于第一时钟信号端的信号由高电平变为低电平,在第一电容C1自举作用下,第二节点N2的电位由高电平变为低电平,从而第二开关单元T2导通,第二输出端OUT2输出低电平信号。
本示例性实施例还提供一种栅极驱动电路,如图11所示,为本公开栅极驱动电路一种示例性实施例的结构示意图。该栅极驱动电路包括级联的多个上述移位寄存器单元,其中,上一级移位寄存器单元的第一输出端可以连接下一级移位寄存器单元的输入信号端。第n级所述移位寄存器单元中的第一输出端OUT1可以连接第n行像素单元中的复位信号端Reset,以向像素驱动电路提供复位信号;第n级所述移位寄存器单元中的第二输出端OUT2可以连接第n行像素单元的使能信号端EM,以向像素驱动电路提供使能信号;第n+1级所述移位寄存器单元中的第一输出端OUT1可以连接第n行像素单元的栅极驱动信号端Gate,以向像素驱动电路提供栅极驱动信号;其中,n为大于等于1的正整数。本示例性实施例中,所述移位寄存器单元的级数比所述显示面板中像素单元的行数大1,且最后一级所述移位寄存器单元的第一输出端用于向最后一行像素单元提供栅极驱动信号。通过将图5中的移位寄存器单元与图1中的像素驱动电路以图11的方式连接,从而能够仅仅通过移位寄存器单元向像素驱动电路同时提供使能信号、栅极驱动信号以及复位信号,进而避免了与使能信号、复位信号相应的驱动电路和信号线的设置,简化了显示面板中的驱动电路。
本示例性实施例中,如图12所示,为本公开移位寄存器单元另一种示例性实施例的结构示意图。所述移位寄存电路包括:输入电路11、输出电路12、第一上拉电路13、第二上拉电路14。输入电路11连接第二电源端VL、第二时钟信号端Clock2、输入信号端Gin、第三节点N3、第四节点N4,用于响应所述第二时钟信号端Clock2的信号将所述第二电源端VL的信号传输到所示第四节点N4,以及用于响应所述第二时钟信号端Clock2的信号将所述输入信号端Gin的信号传输到所述第三节点N3;输出电路12连接所述第一电源端VH、第四节点N4、第三时钟信号端Clock3、第三节点N3、第一输出端OUT1,用于响应所述第四节点N4的信号将所述第一电源端VH的信号传输到所述第一输出端OUT1,以及用于响应所述第三节点N3的信号将所述第三时钟信号端Clock3的信号传输到所述第一输出端OUT1;第一上拉电路13连接所述第二时钟信号端Clock2、第三节点N3、第四节点N4,用于响应所述第三节点N3的信号将所述第二时钟信号端Clock2的信号传输到所述第四节点N4;第二上拉电路14连接第三节点N3、第四节点N4、第一电源端VH、第三时钟信号端Clock3,用于响应所述第四节点N4和所述第三时钟信号端Clock3的信号将所述第一电源端VH的信号传输到所述第三节点N3。
本示例性实施例中,所述移位寄存电路还可以包括隔离电路15,隔离电路15连接所述第二电源端VL、所述第三节点N3、所述输出电路12,用于响应所述第二电源端VL的信号导通所述第三节点N3和所述输出电路12。
本示例性实施例中,所述输入电路11可以包括第五开关单元T5、第六开关单元T6。第五开关单元T5的控制端连接第二时钟信号端Clock2,第一端连接输入信号端Gin,第二端连接第三节点N3;第六开关单元T6的控制端连接第二时钟信号端Clock2,第一端连接所述第二电源端VL,第二端连接第四节点N4;所述隔离电路15可以包括第十开关单元T10,第十开关单元T10的控制端连接所述第二电源端VL,第一端连接所述第三节点N3;所述输出电路12可以包括第十一开关单元T11、第十二开关单元T12、第二电容C2、第三电容C3,第十一开关单元T11的控制端连接所述第十开关单元T10的第二端,第一端连接所述第三时钟信号端Clock3,第二端连接所述第一输出端OUT1;第十二开关单元T12的控制端连接所述第四节点N4,第一端连接所述第一电源端VH,第二端连接所述第一输出端OUT1;第二电容C2连接于所述第十开关单元第二端和所述第一输出端OUT1之间;第三电容C3连接于所述第一电源端VH和所述第四节点N4之间;所述第一上拉电路13可以包括第七开关单元T7,第七开关单元T7的控制端连接所述第三节点N3,第一端连接所述第二时钟信号端Clock2,第二端连接所述第四节点N4;所述第二上拉电路14可以包括第八开关单元T8、第九开关单元T9,第八开关单元T8的控制端连接所述第四节点N4,第一端连接所述第一电源端VH;第九开关单元T9的控制端连接第三时钟信号端Clock3,第一端连接所述第八开关单元T8的第二端。其中,第十开关单元T10用于隔离第一输出端OUT1和输入信号端Gin,用于降低第一输出端OUT1电压变化对输入信号端Gin电压的影响。
本示例性实施例中,第五开关单元到第十二开关单元可以为P型晶体管也可以为N型晶体管,如图12所示,本示例性实施例以第五开关单元到第十二开关单元可以为P型晶体管进行说明。
以下结合该移位寄存电路对移位寄存器单元的驱动方法进行详细说明:
如图13所示,为图12移位寄存器单元中部分节点的时序图。如图14-17所示,为图12中移位寄存器单元在不同驱动时段的状态图。该移位寄存器单元的驱动方法包括四个阶段,其中,第一电源端恒输出高电平信号,第二电源端恒输出的低电平信号。在第一阶段T1:输入信号端输Gin入低电平信号,第一时钟信号端Clock1输出高电平信号,第二时钟信号端Clock2输入低电平信号,第三时钟信号端Clock3输出高电平信号,如图14所示,第五开关单元T5、第六开关单元T6、第七开关单元T7、第八开关单元T8、第十开关单元T10、第十一开关单元T11、第十二开关单元T12导通,第九开关单元关断,第一输出端OUT1输出高电平信号。第一开关单元到第四开关单元均关闭,第二输出端OUT2保持上一帧的低电平信号。在第二阶段T2:输入信号端输Gin入高电平信号,第一时钟信号端Clock1输出低电平信号,第二时钟信号端Clock2输入高电平信号,第三时钟信号端Clock3输出低电平信号。如图15所示,第五开关单元T5、第六开关单元T6、第八开关单元T8、第十二开关单元T12关断,第七开关单元T7、第九开关单元T9、第十开关单元T10、第十一开关单元T11导通,第一输出端OUT1输出低电平信号,第一开关单元T1、第三开关单元T3、第四开关单元T4导通,第二开关单元关断,第二输出端OUT2输出高电平信号。在第三阶段T3:输入信号端输Gin入高电平信号,第一时钟信号端Clock1输出高电平信号,第二时钟信号端Clock2输入低电平信号,第三时钟信号端Clock3输出高电平信号。如图16所示,第五开关单元T5、第六开关单元T6、第八开关单元T8、第十二开关单元T12、第十开关单元T10导通,第七开关单元T7、第九开关单元T9、第十一开关单元T11关断,第一输出端OUT1输出高电平信号。第一开关单元到第四开关单元均关断,第二输出端OUT2保持高电平信号。在第四阶段T4:输入信号端输Gin入高电平信号,第一时钟信号端Clock1输出低电平信号,第二时钟信号端Clock2输入高电平信号,第三时钟信号端Clock3输出低电平信号。如图17所示,第五开关单元T5、第六开关单元T6、第七开关单元T7、第十一开关单元T11关断,第八开关单元T8、第九开关单元T9、第十开关单元T10、第十二开关单元T12导通,第一输出端OUT1输出高电平信号,第四开关单元T4导通,第一开工单元T1、第三开关单元T3关断,由于第一时钟信号端的信号由高电平变为低电平,在第一电容C1自举作用下,第二节点N2的电位由高电平变为低电平,从而第二开关单元T2导通,第二输出端OUT2输出低电平信号。
本示例性实施例中,如图13可以看出,第一时钟信号端和第三时钟信号端的时序相同,因此,所述第一时钟信号端与所述第三时钟信号端共用同一信号端。
本示例性实施例还提供一种移位寄存器单元驱动方法,用于驱动上述的移位寄存器单元,该方法包括:
利用移位寄存电路向第一输出端输出第一移位信号;
利用数据处理电路根据所述第一输出端的第一移位信号向所述第二输出端输出第二移位信号。
本示例性实施例中,所述数据处理电路包括输出子电路和控制子电路,所述方法还包括:
利用输出子电路根据所述第一输出端的信号将所述第一电源端的信号传输到所述第二输出端,或根据所述第一节点的信号将所述第二电源端的信号传输到所述第二输出端;
利用控制子电路根据所述第一输出端的信号向所述第一节点输入控制信号。
本示例性实施例中,所述输出子电路包括第一开关单元和第二开关单元,所述控制子电路包括第三开关单元和第四开关单元,所述方法还包括:
在第一阶段,利用所述移位寄存电路向所述第一输出端输出无效电平信号,向所述第一时钟信号端输入无效电平信号;
在第二阶段,利用所述移位寄存电路向所述第一输出端输出有效电平信号,向所述第一时钟信号端输入有效电平信号;
在第三阶段,利用所述移位寄存电路向所述第一输出端输出无效电平信号,向所述第一时钟信号端输入无效电平信号;
在第四阶段,利用所述移位寄存电路向所述第一输出端输出无效电平信号,向所述第一时钟信号端输入有效电平信号。
本示例性实施例中,所述移位寄存器单元应用于显示面板的栅极驱动电路,所述第二移位信号用作所述显示面板中像素驱动电路的使能信号。
本示例性实施例提供的移位寄存器单元驱动方法,上述内容已经做出详细说明,此处不再赘述。
本示例性实施例还提供一种显示面板,该显示面板包括上述的栅极驱动电路。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本公开的其他实施例。本申请旨在涵盖本公开的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本公开的一般性原理并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本公开的真正范围和精神由权利要求指出。
应当理解的是,本公开并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本公开的范围仅由所附的权利要求来限。
Claims (13)
1.一种移位寄存器单元,其特征在于,所述移位寄存器单元应用于栅极驱动电路,所述栅极驱动电路应用于显示面板,所述栅极驱动电路包括多个移位寄存器单元,多个所述移位寄存器单元级联;
上一级移位寄存器单元的第一输出端连接下一级移位寄存器单元的输入信号端;
所述移位寄存器单元包括:
移位寄存电路,用于向所述第一输出端输出第一移位信号;
数据处理电路,连接所述第一输出端和第二输出端,用于根据所述第一输出端的第一移位信号向所述第二输出端输出第二移位信号;
其中,第n级所述移位寄存器单元中的第一输出端用于向所述显示面板中的第n行像素单元提供复位信号;
第n级所述移位寄存器单元中的第二输出端用于向所述显示面板中的第n行像素单元提供使能信号;
第n+1级所述移位寄存器单元中的第一输出端用于向所述显示面板中的第n行像素单元提供栅极驱动信号。
2.根据权利要求1所述的移位寄存器单元,其特征在于,所述数据处理电路包括:
输出子电路,连接所述第一输出端、所述第二输出端、第一电源端、第二电源端、第一节点,用于根据所述第一输出端的信号将所述第一电源端的信号传输到所述第二输出端,或用于根据所述第一节点的信号将所述第二电源端的信号传输到所述第二输出端;
控制子电路,连接所述第一输出端、第一时钟信号端、第一节点,用于根据所述第一输出端和所述第一时钟信号端的信号向所述第一节点输入控制信号。
3.根据权利要求2所述的移位寄存器单元,其特征在于,所述输出子电路包括:
第一开关单元,控制端连接所述第一输出端,第一端连接所述第一电源端,第二端连接所述第二输出端;
第二开关单元,控制端连接所述第一节点,第一端连接所述第二电源端,第二端连接所述第二输出端。
4.根据权利要求2所述的移位寄存器单元,其特征在于,所述控制子电路包括:
第三开关单元,控制端连接所述第一输出端,第一端连接所述第一电源端,第二端连接第二节点;
第四开关单元,控制端连接所述第一时钟信号端,第一端连接所述第二节点,第二端连接所述第一节点;
第一电容,连接于所述第一时钟信号端和所述第二节点之间。
5.根据权利要求2所述的移位寄存器单元,其特征在于,所述移位寄存电路包括:
输入电路,连接第二电源端、第二时钟信号端、输入信号端、第三节点、第四节点,用于响应所述第二时钟信号端的信号将所述第二电源端的信号传输到所示第四节点,以及用于响应所述第二时钟信号端的信号将所述输入信号端的信号传输到所述第三节点;
输出电路,连接所述第一电源端、第四节点、第三时钟信号端、第三节点、第一输出端,用于响应所述第四节点的信号将所述第一电源端的信号传输到所述第一输出端,以及用于响应所述第三节点的信号将所述第三时钟信号端的信号传输到所述第一输出端;
第一上拉电路,连接所述第二时钟信号端、第三节点、第四节点,用于响应所述第三节点的信号将所述第二时钟信号端的信号传输到所述第四节点;
第二上拉电路,连接第三节点、第四节点、第一电源端、第三时钟信号端,用于响应所述第四节点和所述第三时钟信号端的信号将所述第一电源端的信号传输到所述第三节点。
6.根据权利要求5所述的移位寄存器单元,其特征在于,所述移位寄存电路还包括:
隔离电路,连接所述第二电源端、所述第三节点、所述输出电路,用于响应所述第二电源端的信号导通所述第三节点和所述输出电路。
7.根据权利要求6所述的移位寄存器单元,其特征在于,
所述输入电路包括:
第五开关单元,控制端连接第二时钟信号端,第一端连接输入信号端,第二端连接第三节点;
第六开关单元,控制端连接第二时钟信号端,第一端连接所述第二电源端,第二端连接第四节点;
所述隔离电路包括:
第十开关单元,控制端连接所述第二电源端,第一端连接所述第三节点;
所述输出电路包括:
第十一开关单元,控制端连接所述第十开关单元的第二端,第一端连接所述第三时钟信号端,第二端连接所述第一输出端;
第十二开关单元,控制端连接所述第四节点,第一端连接所述第一电源端,第二端连接所述第一输出端;
第二电容,连接于所述第十开关单元第二端和所述第一输出端之间;
第三电容,连接于所述第一电源端和所述第四节点之间;
所述第一上拉电路包括:
第七开关单元,控制端连接所述第三节点,第一端连接所述第二时钟信号端,第二端连接所述第四节点;
所述第二上拉电路包括:
第八开关单元,控制端连接所述第四节点,第一端连接所述第一电源端;
第九开关单元,控制端连接第三时钟信号端,第一端连接所述第八开关单元的第二端。
8.根据权利要求7所述的移位寄存器单元,其特征在于,所述第一时钟信号端与所述第三时钟信号端共用同一信号端。
9.一种移位寄存器单元驱动方法,用于驱动权利要求1-8任一项所述的移位寄存器单元,其特征在于,包括:
利用第n级所述移位寄存器单元中的第一输出端向所述显示面板中的第n行像素单元提供复位信号;
利用第n级所述移位寄存器单元中的第二输出端向所述显示面板中的第n行像素单元提供使能信号;
利用第n+1级所述移位寄存器单元中的第一输出端向所述显示面板中的第n行像素单元提供栅极驱动信号。
10.根据权利要求9所述的移位寄存器单元驱动方法,其特征在于,当所述数据处理电路包括:
输出子电路,连接所述第一输出端、所述第二输出端、第一电源端、第二电源端、第一节点,用于根据所述第一输出端的信号将所述第一电源端的信号传输到所述第二输出端,或用于根据所述第一节点的信号将所述第二电源端的信号传输到所述第二输出端;
控制子电路,连接所述第一输出端、第一时钟信号端、第一节点,用于根据所述第一输出端和所述第一时钟信号端的信号向所述第一节点输入控制信号;
所述驱动方法还包括:
在第一阶段,利用所述移位寄存电路向所述第一输出端输出无效电平信号,向所述第一时钟信号端输入无效电平信号;
在第二阶段,利用所述移位寄存电路向所述第一输出端输出有效电平信号,向所述第一时钟信号端输入有效电平信号;
在第三阶段,利用所述移位寄存电路向所述第一输出端输出无效电平信号,向所述第一时钟信号端输入无效电平信号;
在第四阶段,利用所述移位寄存电路向所述第一输出端输出无效电平信号,向所述第一时钟信号端输入有效电平信号。
11.一种栅极驱动电路,其特征在于,包括权利要求1-8任一项所述的移位寄存器单元。
12.根据权利要求11所述的栅极驱动电路,其特征在于,所述移位寄存器单元的级数比所述显示面板中像素单元的行数大1,且最后一级所述移位寄存器单元的第一输出端用于向最后一行像素单元提供栅极驱动信号。
13.一种显示面板,其特征在于,包括权利要求11-12任一项所述的栅极驱动电路。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010048515.4A CN111179805B (zh) | 2020-01-16 | 2020-01-16 | 移位寄存器单元及其驱动方法、栅极驱动电路、显示面板 |
PCT/CN2021/071452 WO2021143718A1 (zh) | 2020-01-16 | 2021-01-13 | 移位寄存器单元及其驱动方法、栅极驱动电路、显示面板 |
US17/425,431 US11488540B2 (en) | 2020-01-16 | 2021-01-13 | Shift register for outputting multiple driving signals, driving method thereof, and gate driving circuit and display panel using the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202010048515.4A CN111179805B (zh) | 2020-01-16 | 2020-01-16 | 移位寄存器单元及其驱动方法、栅极驱动电路、显示面板 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN111179805A CN111179805A (zh) | 2020-05-19 |
CN111179805B true CN111179805B (zh) | 2023-02-17 |
Family
ID=70654621
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202010048515.4A Active CN111179805B (zh) | 2020-01-16 | 2020-01-16 | 移位寄存器单元及其驱动方法、栅极驱动电路、显示面板 |
Country Status (3)
Country | Link |
---|---|
US (1) | US11488540B2 (zh) |
CN (1) | CN111179805B (zh) |
WO (1) | WO2021143718A1 (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111179805B (zh) * | 2020-01-16 | 2023-02-17 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路、显示面板 |
CN115206239A (zh) * | 2022-06-30 | 2022-10-18 | 厦门天马显示科技有限公司 | 显示面板及其显示驱动方法、显示装置 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102760406A (zh) * | 2012-07-13 | 2012-10-31 | 京东方科技集团股份有限公司 | 发光控制电路、发光控制方法和移位寄存器 |
CN105609058A (zh) * | 2016-01-04 | 2016-05-25 | 京东方科技集团股份有限公司 | 背光源及显示装置 |
CN106952602A (zh) * | 2017-04-14 | 2017-07-14 | 京东方科技集团股份有限公司 | 反相器模块、移位寄存器单元、阵列基板及显示装置 |
CN107818758A (zh) * | 2016-09-13 | 2018-03-20 | 上海和辉光电有限公司 | 移位寄存器单元、发光驱动电路及显示面板 |
CN108039150A (zh) * | 2017-11-16 | 2018-05-15 | 武汉华星光电半导体显示技术有限公司 | 移位寄存电路及移位寄存单元 |
CN109584799A (zh) * | 2019-02-02 | 2019-04-05 | 京东方科技集团股份有限公司 | 一种像素驱动电路、像素电路、显示面板和显示装置 |
CN110033734A (zh) * | 2019-04-25 | 2019-07-19 | 京东方科技集团股份有限公司 | 一种显示驱动电路及其驱动方法、显示装置 |
CN110313028A (zh) * | 2019-05-16 | 2019-10-08 | 京东方科技集团股份有限公司 | 信号产生方法、信号发生电路以及显示装置 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102708795B (zh) * | 2012-02-29 | 2014-11-12 | 京东方科技集团股份有限公司 | 阵列基板行驱动单元、阵列基板行驱动电路以及显示装置 |
CN104835531B (zh) * | 2015-05-21 | 2018-06-15 | 京东方科技集团股份有限公司 | 一种移位寄存器单元及其驱动方法、移位寄存器和显示装置 |
CN105047118B (zh) * | 2015-09-18 | 2018-11-23 | 京东方科技集团股份有限公司 | 反转电路及其驱动方法、触控显示面板和触控显示装置 |
CN105185318B (zh) * | 2015-10-19 | 2017-11-21 | 京东方科技集团股份有限公司 | 栅线驱动电路、输出发射控制信号的电路及触控显示装置 |
KR102563780B1 (ko) * | 2016-09-30 | 2023-08-04 | 엘지디스플레이 주식회사 | 쉬프트 레지스터 및 그를 이용한 표시 장치 |
CN107993615B (zh) * | 2017-12-06 | 2019-11-05 | 武汉华星光电半导体显示技术有限公司 | Goa电路单元、goa电路及显示面板 |
CN107784977B (zh) * | 2017-12-11 | 2023-12-08 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路、显示装置 |
CN110689848B (zh) | 2019-12-10 | 2020-04-14 | 京东方科技集团股份有限公司 | 显示装置和驱动方法 |
CN111179805B (zh) * | 2020-01-16 | 2023-02-17 | 京东方科技集团股份有限公司 | 移位寄存器单元及其驱动方法、栅极驱动电路、显示面板 |
-
2020
- 2020-01-16 CN CN202010048515.4A patent/CN111179805B/zh active Active
-
2021
- 2021-01-13 WO PCT/CN2021/071452 patent/WO2021143718A1/zh active Application Filing
- 2021-01-13 US US17/425,431 patent/US11488540B2/en active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102760406A (zh) * | 2012-07-13 | 2012-10-31 | 京东方科技集团股份有限公司 | 发光控制电路、发光控制方法和移位寄存器 |
CN105609058A (zh) * | 2016-01-04 | 2016-05-25 | 京东方科技集团股份有限公司 | 背光源及显示装置 |
CN107818758A (zh) * | 2016-09-13 | 2018-03-20 | 上海和辉光电有限公司 | 移位寄存器单元、发光驱动电路及显示面板 |
CN106952602A (zh) * | 2017-04-14 | 2017-07-14 | 京东方科技集团股份有限公司 | 反相器模块、移位寄存器单元、阵列基板及显示装置 |
CN108039150A (zh) * | 2017-11-16 | 2018-05-15 | 武汉华星光电半导体显示技术有限公司 | 移位寄存电路及移位寄存单元 |
CN109584799A (zh) * | 2019-02-02 | 2019-04-05 | 京东方科技集团股份有限公司 | 一种像素驱动电路、像素电路、显示面板和显示装置 |
CN110033734A (zh) * | 2019-04-25 | 2019-07-19 | 京东方科技集团股份有限公司 | 一种显示驱动电路及其驱动方法、显示装置 |
CN110313028A (zh) * | 2019-05-16 | 2019-10-08 | 京东方科技集团股份有限公司 | 信号产生方法、信号发生电路以及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
WO2021143718A1 (zh) | 2021-07-22 |
CN111179805A (zh) | 2020-05-19 |
US11488540B2 (en) | 2022-11-01 |
US20220101795A1 (en) | 2022-03-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN111210776B (zh) | 栅极驱动电路、显示面板 | |
JP7469042B2 (ja) | シフトレジスタ、発光制御回路及び表示パネル | |
US9620061B2 (en) | Gate driver circuit, gate driving method, gate-on-array circuit, display device, and electronic product | |
WO2013160941A1 (ja) | シフトレジスタ及び表示装置 | |
KR100490623B1 (ko) | 버퍼 회로 및 이를 이용한 액티브 매트릭스 표시 장치 | |
KR101809290B1 (ko) | 레벨 시프터, 인버터 회로 및 시프트 레지스터 | |
CN111477162B (zh) | 像素电路及其驱动方法、显示装置 | |
CN107516485B (zh) | 栅极驱动电路 | |
CN113436581B (zh) | 像素驱动电路、驱动方法及显示面板 | |
CN109979381B (zh) | 发光控制驱动器 | |
CN109949739B (zh) | 一种像素电路、驱动方法及显示器 | |
CN111179805B (zh) | 移位寄存器单元及其驱动方法、栅极驱动电路、显示面板 | |
US11341923B2 (en) | Shift register unit, driving method thereof, gate driving circuit and display panel | |
WO2020007122A1 (en) | Pixel circuit and driving method, pixel unit, display panel | |
CN111754937A (zh) | 像素驱动电路及其驱动方法、显示装置 | |
CN111243649B (zh) | 移位寄存器单元、显示面板 | |
CN111696483B (zh) | 显示面板及其驱动方法、显示装置 | |
CN114093301B (zh) | 显示装置、像素驱动电路及其驱动方法 | |
CN114283739A (zh) | 像素电路及其驱动方法、显示装置 | |
CN110322835B (zh) | 像素驱动电路及显示面板 | |
CN110034755B (zh) | 电平移位电路以及显示装置驱动器 | |
US11715403B2 (en) | Level conversion circuit, and display panel | |
CN112270909B (zh) | 像素驱动电路 | |
CN114822362A (zh) | 像素驱动电路及其驱动方法、显示面板、显示装置 | |
CN113851173A (zh) | 移位寄存器单元、驱动控制电路、显示装置及驱动方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |