CN111754937A - 像素驱动电路及其驱动方法、显示装置 - Google Patents

像素驱动电路及其驱动方法、显示装置 Download PDF

Info

Publication number
CN111754937A
CN111754937A CN202010714642.3A CN202010714642A CN111754937A CN 111754937 A CN111754937 A CN 111754937A CN 202010714642 A CN202010714642 A CN 202010714642A CN 111754937 A CN111754937 A CN 111754937A
Authority
CN
China
Prior art keywords
node
pixel driving
circuit
signal
signal end
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
CN202010714642.3A
Other languages
English (en)
Inventor
钱昱翰
盖人荣
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd filed Critical BOE Technology Group Co Ltd
Priority to CN202010714642.3A priority Critical patent/CN111754937A/zh
Publication of CN111754937A publication Critical patent/CN111754937A/zh
Pending legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Control Of El Displays (AREA)

Abstract

本发明涉及显示技术领域,提出一种像素驱动电路及其驱动方法、显示装置,该像素驱动电路包括:驱动电路、稳压电路,驱动电路连接第一节点、第二节点,用于根据第一节点的电压向第二节点输入驱动电流;稳压电路包括:多个电容、控制电路,多个电容并联设置于所述第一节点和第一电源端之间;控制电路用于在不同刷新频率下,将不同数量的电容并联连接于所述第一节点和第一电源端之间。该像素驱动电路能够满足显示面板在不同刷新频率下,对第一节点充放电速度以及第一节点数据信号持续时长的需求。

Description

像素驱动电路及其驱动方法、显示装置
技术领域
本发明涉及显示技术领域,尤其涉及一种像素驱动电路及其驱动方法、显示装置。
背景技术
相关技术中,像素驱动电路一般包括有存储电容和驱动晶体管,存储电容连接驱动晶体管的栅极,用于存储数据信号,以在发光阶段驱动驱动晶体管输出驱动电流。显示面板在低刷新频率时,像素单元具有较长的发光时长,相应的存储电容需要较大的电容值,以存储能够长时间驱动驱动晶体管的电荷;显示面板在高刷新频率时,存储电容需要具备较快的充放电速度,以保证在短时间内完成数据写入以及驱动晶体管栅极复位,相应的,存储电容的电容值需要设置的较小。因此,在能够转变刷新频率的显示面板中,存储电容的电容参数不能同时匹配高刷新频率、低刷新频率两种驱动状态。
需要说明的是,在上述背景技术部分公开的信息仅用于加强对本发明的背景的理解,因此可以包括不构成对本领域普通技术人员已知的现有技术的信息。
发明内容
本发明的目的在于提供一种像素驱动电路及其驱动方法、显示装置,该像素驱动电路能够同时匹配高刷新频率、低刷新频率两种驱动状态。
本发明的其他特性和优点将通过下面的详细描述变得显然,或区分地通过本发明的实践而习得。
根据本发明的一个方面,提供一种像素驱动电路,应用于显示面板,该像素驱动电路包括:驱动电路、稳压电路。驱动电路连接第一节点、第二节点,用于根据第一节点的电压向第二节点输入驱动电流;稳压电路包括:多个电容、控制电路,多个电容并联设置于所述第一节点和第一电源端之间;控制电路用于在所述显示面板不同刷新频率下,将不同数量的电容并联连接于所述第一节点和第一电源端之间。
本公开一种示例性实施例中,所述控制电路包括至少一个开关单元,每个所述开关单元与至少一个所述电容串联设置于所述第一电源端和所述第一节点之间,每个所述开关单元分别连接一控制信号端,用于响应所述控制信号端的信号将与其串联的电容连接于所述第一节点和第一电源端之间。
本公开一种示例性实施例中,多个所述电容包括第一电容,第一电容直接连接于所述第一电源端和所述第一节点之间。
本公开一种示例性实施例中,多个所述电容还包括至少一个第二电容,所述开关单元与所述第二电容一一对应设置,且所述开关单元与所述第二电容串联设置于所述第一电源端和所述第一节点之间。
本公开一种示例性实施例中,多个所述电容包括一个所述第二电容,至少一个所述开关单元包括一个所述开关单元,所述开关单元包括第一开关晶体管,第一开关晶体管的第一极连接所述第二电容的一电极,第二极连接所述第一节点,栅极连接所述控制信号端。
本公开一种示例性实施例中,所述像素驱动电路还包括:数据写入电路、阈值补偿电路、复位电路、发光控制电路,数据写入电路连接数据信号端、第三节点、栅极驱动信号端,用于响应所述栅极驱动信号端的信号将所述数据信号端的信号传输到所述第三节点;阈值补偿电路连接所述第二节点、第一节点、栅极驱动信号端,用于响应所述栅极驱动信号端的信号以连通所述第一节点和第二节点;复位电路连接初始化信号端、复位信号端、第一节点、第二节点,用于响应所述复位信号端的信号将所述初始化信号端的信号传输到所述第一节点,以及用于响应所述复位信号端的信号将所述初始化信号端的信号传输到所述第二节点;发光控制电路连接所述第三节点、第一电源端、使能信号端,用于响应所述使能信号端的信号将所述第一电源端的信号传输到所述第三节点。
本公开一种示例性实施例中,所述驱动电路包括驱动晶体管,驱动晶体管的第一极连接第三节点,第二极连接所述第二节点,栅极连接所述第一节点。
本公开一种示例性实施例中,所述数据写入电路包括第二开关晶体管,第二开关晶体管的第一极连接所述数据信号端,第二极连接所述第三节点,栅极连接所述栅极驱动信号端。阈值补偿电路包括第三开关晶体管,第三开关晶体管的第一极连接所述第一节点,第二极连接所述第二节点,栅极连接所述栅极驱动信号端。复位电路包括第四开关晶体管、第五开关晶体管,第四开关晶体管的第一极连接所述初始化信号端,第二极连接所述第一节点,栅极连接所述复位信号端;第五开关晶体管的第一极连接所述初始化信号端,第二极连接所述第二节点,栅极连接所述复位信号端。发光控制电路包括第六开关晶体管,第六开关晶体管的第一极连接所述第一电源端,第二极连接所述第三节点,栅极连接所述使能信号端。
根据本发明的一个方面,提供一种像素驱动电路驱动方法,用于驱动上述的像素驱动电路,该驱动方法包括:
在显示面板处于较高刷新频率时,利用稳压电路将较少数量的电容并联连接于第一节点和第一电源端之间;
在显示面板处于较低刷新频率时,利用稳压电路将较多数量的电容并联连接于第一节点和第一电源端之间。
根据本发明的一个方面,提供一种显示装置,该显示装置包括上述的像素驱动电路。
本公开一种示例性实施例中,每个像素驱动电路中同一所述开关单元连接同一控制信号端。
本公开一种示例性实施例中,所述显示装置包括多组所述像素驱动电路;在同一组所述像素驱动电路中,每个像素驱动电路中同一所述开关单元连接同一控制信号端;且在不同组所述像素驱动电路中的同一所述开关单元连接不同控制信号端。
本公开一种示例性实施例中,所述显示装置包括第一组像素驱动电路和第二组像素驱动电路;所述第一组像素驱动电路包括第1行到第n行像素驱动电路,所述第二组像素驱动电路包括第n+1行到第m行像素驱动电路,其中m>n+1,且n、m为大于1的正整数。
本公开提供一种像素驱动电路及其驱动方法、显示装置,该像素驱动电路包括:驱动电路、稳压电路,驱动电路连接第一节点、第二节点,用于根据第一节点的电压向第二节点输入驱动电流;稳压电路包括:多个电容、控制电路,多个电容并联设置于所述第一节点和第一电源端之间;控制电路用于在不同刷新频率下,将不同数量的电容并联连接于所述第一节点和第一电源端之间。在显示面板处于较高刷新频率时,可以利用稳压电路将较少数量的电容并联连接于第一节点和第一电源端之间,从而在第一节点和第一电源端之间形成较小电容值存储电容;在显示面板处于较低刷新频率时,利用稳压电路将较多数量的电容并联连接于第一节点和第一电源端之间,从而在第一节点和第一电源端之间形成较大电容值存储电容。从而,该像素驱动电路能够满足显示面板在不同刷新频率下,对第一节点和第一电源端之间电容的电容值需求。
应当理解的是,以上的一般描述和后文的细节描述仅是示例性和解释性的,并不能限制本发明。
附图说明
此处的附图被并入说明书中并构成本说明书的一区分,示出了符合本发明的实施例,并与说明书一起用于解释本发明的原理。显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1为本公开像素驱动电路一种示例性实施例中的结构示意图;
图2为本公开像素驱动电路另一种示例性实施例中的结构示意图;
图3为本公开像素驱动电路另一种示例性实施例中的结构示意图;
图4为图3中像素驱动电路一种驱动方法中各节点的时序图。
具体实施方式
现在将参考附图更全面地描述示例实施例。然而,示例实施例能够以多种形式实施,且不应被理解为限于在此阐述的范例;相反,提供这些实施例使得本发明将更加全面和完整,并将示例实施例的构思全面地传达给本领域的技术人员。图中相同的附图标记表示相同或类似的结构,因而将省略它们的详细描述。
虽然本说明书中使用相对性的用语,例如“上”“下”来描述图标的一个组件对于另一组件的相对关系,但是这些术语用于本说明书中仅出于方便,例如根据附图中所述的示例的方向。能理解的是,如果将图标的装置翻转使其上下颠倒,则所叙述在“上”的组件将会成为在“下”的组件。其他相对性的用语,例如“高”“低”“顶”“底”“左”“右”等也作具有类似含义。当某结构在其它结构“上”时,有可能是指某结构一体形成于其它结构上,或指某结构“直接”设置在其它结构上,或指某结构通过另一结构“间接”设置在其它结构上。
用语“一个”、“一”、“所述”用以表示存在一个或多个要素/组成区分/等;用语“包括”和“具有”用以表示开放式的包括在内的意思并且是指除了列出的要素/组成区分/等之外还可存在另外的要素/组成区分/等。
本示例性实施例提供一种像素驱动电路,该像素驱动电路可以应用于显示面板,如图1所示,为本公开像素驱动电路一种示例性实施例中的结构示意图。该像素驱动电路可以包括:驱动电路1、稳压电路2。驱动电路1连接第一节点N1、第二节点N2,用于根据第一节点N1的电压向第二节点N2输入驱动电流;稳压电路2可以包括:多个电容C、控制电路21,多个电容C并联设置于所述第一节点N1和第一电源端VDD之间;控制电路21用于在所述显示面板不同刷新频率下,将不同数量的电容并联连接于所述第一节点N1和第一电源端VDD之间。
该像素驱动电路在显示面板处于较高刷新频率时,可以利用稳压电路将较少数量的电容并联连接于第一节点和第一电源端之间,从而在第一节点和第一电源端之间形成较小电容值存储电容;在显示面板处于较低刷新频率时,利用稳压电路将较多数量的电容并联连接于第一节点和第一电源端之间,从而在第一节点和第一电源端之间形成较大电容值存储电容。从而,该像素驱动电路能够满足显示面板在不同刷新频率下的需求。例如,多个电容C可以为两个,较高刷新频率可以为90-144Hz,较低刷新频率可以为30-89Hz,当显示面板处于较高刷新频率时,可以将一个电容连接于所述第一节点N1和第一电源端VDD之间,当刷新频率为较低刷新频率时,可以将两个电容连接于所述第一节点N1和第一电源端VDD之间。其中,在较高刷新频率下,连接于所述第一节点N1和第一电源端VDD之间的电容的电容值可以为50-60fF,另一电容的电容值可以为250-300fF,经过仿真模拟,当该两个电容并联连接于所述第一节点N1和第一电源端VDD之间时,第一节点N1所接电容容量增加5倍,在相同时间下电压保持率由67%提高到89%。
如图1所示,驱动电路1可以包括驱动晶体管DT,驱动晶体管DT的栅极可以连接第一节点N1,输出端可以连接第二节点。控制电路21可以包括多个开关单元T,每个开关单元可以与一个电容C串联于第一节点N1和第一电源端VDD之间,不同开关单元T可以连接不同的控制信号端,例如,图1中,两个开关单元分别连接控制信号端CN1、CN2。
如图2所示,为本公开像素驱动电路另一种示例性实施例中的结构示意图。该稳压电路2可以包括三个电容C1、C2、C3。其中,电容C1可以直接连接于第一电源端VDD和第一节点N1之间。控制电路21可以包括两个开关单元,如图2所示,两个开关单元可以分别包括开关晶体管T11和T12。开关晶体管T11的第一极连接电容C3,第二极连接第一节点N1,栅极连接控制信号端CN2,开关晶体管T12的第一极连接电容C2,第二极连接第一节点N1,栅极连接控制信号端CN1。两个所述开关晶体管T12、T11可以分别与电容C2、C3串联设置于所述第一电源端VDD和所述第一节点N1之间,开关晶体管T12可以用于响应控制信号端CN1的信号将与其串联的电容C2连接于所述第一节点N1和第一电源端VDD之间,开关晶体管T11可以用于响应控制信号端CN2的信号将与其串联的电容C3连接于所述第一节点N1和第一电源端VDD之间。例如,当CN1、CN2输入关断信号时,开关晶体管T11、T12关断,电容C1连接于第一节点N1和第一电源端VDD之间;当控制信号端CN1输入关断信号,控制信号端CN2输入导通信号时,电容C1、C2连接于第一节点N1和第一电源端VDD之间;当控制信号端CN1、CN2输入导通信号时,电容C1、C2、C3连接于第一节点N1和第一电源端VDD之间。通过控制不同控制信号端的信号可以将不同数量的电容连接于第一节点N1和第一电源端VDD之间。
应该理解的是,在其他示例性实施例中,该稳压电路还可以包括其他数量的电容,例如,稳压电路可以包括有两个电容,相应的,控制电路21可以包括其他数量的开关单元,例如,当电容为两个时,开关单元可以为一个。此外,开关单元可以与一个电容串联于第一节点N1和第一电源端VDD之间,也可以与多个电容串联于第一节点N1和第一电源端VDD之间。电容C1可以直接连接于第一节点N1和第一电源端VDD之间,也可以与一开关单元串联于第一节点N1和第一电源端VDD之间。开关单元可以连接于第一节点N1和电容之间,也可以连接于第一电源端VDD和电容之间。这些都属于本公开的保护范围。
需要说明的是,应用该像素驱动电路的显示面板中,每个像素驱动电路中的上述电容数量可以相同,相应的,每个像素驱动电路中的控制电路可以包括相同数量的开关单元。每个像素驱动电路中同一开关单元可以连接同一控制信号端,例如,该显示面板可以包括图2所示的像素驱动电路,每个像素驱动电路中,开关晶体管T11可以连接同一控制信号端,开关晶体管T12可以连接同一控制信号端。该显示面板刷新频率切换时,每个像素单元的充电速度都发生变化,通过控制每个像素驱动电路共用的控制信号端可以实现每个像素驱动电路中电容值的切换。应该理解的是,在其他示例性实施例的显示面板中,所述显示装置可以包括多组所述像素驱动电路;在同一组所述像素驱动电路中,每个像素驱动电路中同一所述开关单元连接同一控制信号端;且在不同组所述像素驱动电路中的同一所述开关单元连接不同控制信号端。该显示面板在驱动过程中,不同组像素驱动电路具有不同的刷新频率。例如,所述显示装置可以包括第一组像素驱动电路和第二组像素驱动电路;所述第一组像素驱动电路包括第1行到第n行像素驱动电路,所述第二组像素驱动电路包括第n+1行到第m行像素驱动电路,其中m>n+1,且n、m为大于1的正整数。在该显示面板中,第1到n行像素单元和第n+1到m行像素单元可以具有不同的刷新频率,通过分别控制第1到n行像素驱动电路共用的控制信号端和第n+1到m行像素驱动电路共用的控制信号端可以分别向第1到n行像素驱动电路、第n+1到m行像素驱动电路匹配不同的电容值的电容。
本示例性实施例中,如图3所示,为本公开像素驱动电路另一种示例性实施例中的结构示意图。该稳压电路包括两个电容C1、C2,控制电路可以包括一个开关单元,该开关单元可以包括第一开关晶体管T1,第一开关晶体管T1与电容C2串联于第一节点N1和第一电源端VDD之间,其中,第一开关晶体管T1的第一极连接电容C2的一电极,第二极连接第一节点N1,栅极连接控制信号端CN。
所述驱动电路1可以包括驱动晶体管DT,驱动晶体管DT的第一极连接第三节点N3,第二极连接所述第二节点N2,栅极连接所述第一节点N1。
所述像素驱动电路还包括:数据写入电路3、阈值补偿电路4、复位电路5、发光控制电路6,数据写入电路连接数据信号端Vdata、第三节点N3、栅极驱动信号端Gate,用于响应所述栅极驱动信号端Gate的信号将所述数据信号端Vdata的信号传输到所述第三节点N3;阈值补偿电路4连接所述第二节点N2、第一节点N1、栅极驱动信号端Gate,用于响应所述栅极驱动信号端Gate的信号以连通所述第一节点N1和第二节点N2;复位电路5连接初始化信号端Vinit、复位信号端Reset、第一节点N1、第二节点N2,用于响应所述复位信号端Reset的信号将所述初始化信号端Vinit的信号传输到所述第一节点N1,以及用于响应所述复位信号端Reset的信号将所述初始化信号端Vinit的信号传输到所述第二节点N2;发光控制电路6连接所述第三节点N3、第一电源端VDD、使能信号端EM,用于响应所述使能信号端EM的信号将所述第一电源端VDD的信号传输到所述第三节点N3。
应该理解的是,该像素驱动电路还可以为其他结构,例如,该像素驱动电路可以仅包括数据写入电路、驱动电路、稳压电路。如图3所示,该像素驱动电路为一内部补偿型像素驱动电路,在其他示例性实施例中,该像素驱动电路还可以为外部补偿型像素驱动电路等。
本示例性实施例中,所述数据写入电路3可以包括第二开关晶体管T2,第二开关晶体管T2的第一极连接所述数据信号端Vdata,第二极连接所述第三节点N3,栅极连接所述栅极驱动信号端Gate。阈值补偿电路4可以包括第三开关晶体管T3,第三开关晶体管T3的第一极连接所述第一节点N1,第二极连接所述第二节点N2,栅极连接所述栅极驱动信号端Gate。复位电路5可以包括第四开关晶体管T4、第五开关晶体管T5,第四开关晶体管T4的第一极连接所述初始化信号端Vinit,第二极连接所述第一节点N1,栅极连接所述复位信号端Reset;第五开关晶体管T5的第一极连接所述初始化信号端Vinit,第二极连接所述第二节点N2,栅极连接所述复位信号端Reset。发光控制电路6可以包括第六开关晶体管T6,第六开关晶体管T6的第一极连接所述第一电源端VDD,第二极连接所述第三节点N3,栅极连接所述使能信号端EM。
应该理解的是,在其他示例性实施例中数据写入电路3、阈值补偿电路4、复位电路5、发光控制电路6还可以为其他结构。
本示例性实施例中,如图3所示,第一到第六开关晶体管可以为P型晶体管。第二节点N2可以连接一发光单元OLED,发光单元OLED的另一端可以连接第二电源端VSS。第一电源端VDD可以为高电平电源端,第二电源端VSS可以为低电平电源端。
如图4所示,为图3中像素驱动电路一种驱动方法中各节点的时序图。其中,EM表示使能信号端EM的时序;Reset表示复位信号端Reset的时序;Gate表示栅极驱动信号端Gate的时序;Vdata表示数据信号端Vdata的时序;CN表示控制信号端CN的时序。该像素驱动电路的驱动方法可以包括两个时段:低刷新频率时段T1、高刷新频率时段T2。低刷新频率时段T1包括:复位阶段T11、数据写入阶段T12、发光阶段T13;高刷新频率时段T2包括:复位阶段T21、数据写入阶段T22、发光阶段T23。
在低刷新频率时段T1,控制信号端CN输出低电平信号,第一晶体管T1导通,此时电容C1、C2并联于第一节点N1和第一电源端VDD之间,电容C1、C2并联后的电容值等于电容C1、C2电容值之和,此时,第一阶段N1和第一电源端VDD之间电容的电容值较大,该像素驱动电路可以满足显示面板低刷新频率的需求。
在高刷新频率时段T2,控制信号端CN输出高电平信号,第一晶体管T1关断,此时,只有电容C1连接于第一电源端VDD之间,第一阶段N1和第一电源端VDD之间电容的电容值较小,该像素驱动电路可以满足显示面板高刷新频率的需求。
此外,该像素驱动电路在高刷新频率时段和低刷新频率时段均包括有复位阶段、数据写入阶段、发光阶段。以下本示例性实施例以像素驱动电路在低刷新频率时段的驱动方法为例进行说明。
在复位阶段T11,复位信号端Reset输出低电平信号,第四开关晶体管T4、第五开关晶体管T5导通,初始化信号端Vinit向第一节点N1、第二节点N2输入初始化信号。在数据写入阶段T12,栅极驱动信号端Gate输出低电平信号,第二开关晶体管T2、第三开关晶体管T3导通,数据信号端Vdata向第一节点N1写入电压V=Vdata+Vth,Vdata为数据信号端Vdata的电压,Vth为驱动晶体管DT的阈值电压。在发光阶段T13,使能信号端EM输出低电平信号,第六开关晶体管T6导通,在第一节点N1电压作用下,驱动晶体管DT向第二节点输入驱动电流以驱动发光单元OLED发光。
本公开一实施例还提供一种像素驱动电路驱动方法,用于驱动上述的像素驱动电路,该驱动方法包括:
在显示面板处于较高刷新频率时,利用稳压电路将较少数量的电容并联连接于第一节点和第一电源端之间;
在显示面板处于较低刷新频率时,利用稳压电路将较多数量的电容并联连接于第一节点和第一电源端之间。
该像素驱动电路驱动方法在上述内容中已经做出详细说明,此处不再赘述。
本公开一实施例还提供一种显示装置,该显示装置包括上述的像素驱动电路。该显示装置可以为手机、平板电脑、电视等显示装置。
本领域技术人员在考虑说明书及实践这里公开的发明后,将容易想到本公开的其他实施例。本申请旨在涵盖本公开的任何变型、用途或者适应性变化,这些变型、用途或者适应性变化遵循本公开的一般性远离并包括本公开未公开的本技术领域中的公知常识或惯用技术手段。说明书和实施例仅被视为示例性的,本公开的真正范围和精神由权利要求指出。
应当理解的是,本公开并不局限于上面已经描述并在附图中示出的精确结构,并且可以在不脱离其范围进行各种修改和改变。本公开的范围仅由所附的权利要求来限定。

Claims (13)

1.一种像素驱动电路,应用于显示面板,其特征在于,包括:
驱动电路,连接第一节点、第二节点,用于根据第一节点的电压向第二节点输入驱动电流;
稳压电路,包括:
多个电容,并联设置于所述第一节点和第一电源端之间;
控制电路,用于在所述显示面板不同刷新频率下,将不同数量的电容并联连接于所述第一节点和第一电源端之间。
2.根据权利要求1所述的像素驱动电路,其特征在于,所述控制电路包括:
至少一个开关单元,每个所述开关单元与至少一个所述电容串联设置于所述第一电源端和所述第一节点之间,每个所述开关单元分别连接一控制信号端,用于响应所述控制信号端的信号将与其串联的电容连接于所述第一节点和第一电源端之间。
3.根据权利要求2所述的像素驱动电路,其特征在于,多个所述电容包括:
第一电容,直接连接于所述第一电源端和所述第一节点之间。
4.根据权利要求3所述的像素驱动电路,其特征在于,多个所述电容还包括至少一个第二电容,所述开关单元与所述第二电容一一对应设置,且所述开关单元与所述第二电容串联设置于所述第一电源端和所述第一节点之间。
5.根据权利要求4所述的像素驱动电路,其特征在于,多个所述电容包括一个所述第二电容,至少一个所述开关单元包括一个所述开关单元,所述开关单元包括:
第一开关晶体管,第一极连接所述第二电容的一电极,第二极连接所述第一节点,栅极连接所述控制信号端。
6.根据权利要求1所述的像素驱动电路,其特征在于,所述像素驱动电路还包括:
数据写入电路,连接数据信号端、第三节点、栅极驱动信号端,用于响应所述栅极驱动信号端的信号将所述数据信号端的信号传输到所述第三节点;
阈值补偿电路,连接所述第二节点、第一节点、栅极驱动信号端,用于响应所述栅极驱动信号端的信号以连通所述第一节点和第二节点;
复位电路,连接初始化信号端、复位信号端、第一节点、第二节点,用于响应所述复位信号端的信号将所述初始化信号端的信号传输到所述第一节点,以及用于响应所述复位信号端的信号将所述初始化信号端的信号传输到所述第二节点;
发光控制电路,连接所述第三节点、第一电源端、使能信号端,用于响应所述使能信号端的信号将所述第一电源端的信号传输到所述第三节点。
7.根据权利要求1所述的像素驱动电路,其特征在于,所述驱动电路包括:
驱动晶体管,第一极连接第三节点,第二极连接所述第二节点,栅极连接所述第一节点。
8.根据权利要求6所述的像素驱动电路,其特征在于,
所述数据写入电路包括:
第二开关晶体管,第一极连接所述数据信号端,第二极连接所述第三节点,栅极连接所述栅极驱动信号端;
阈值补偿电路包括:
第三开关晶体管,第一极连接所述第一节点,第二极连接所述第二节点,栅极连接所述栅极驱动信号端;
复位电路包括:
第四开关晶体管,第一极连接所述初始化信号端,第二极连接所述第一节点,栅极连接所述复位信号端;
第五开关晶体管,第一极连接所述初始化信号端,第二极连接所述第二节点,栅极连接所述复位信号端;
发光控制电路包括:
第六开关晶体管,第一极连接所述第一电源端,第二极连接所述第三节点,栅极连接所述使能信号端。
9.一种像素驱动电路驱动方法,用于驱动权利要求1-8任一项所述的像素驱动电路,其特征在于,包括:
在显示面板处于较高刷新频率时,利用稳压电路将较少数量的电容并联连接于第一节点和第一电源端之间;
在显示面板处于较低刷新频率时,利用稳压电路将较多数量的电容并联连接于第一节点和第一电源端之间。
10.一种显示装置,其特征在于,包括多个权利要求1-9任一项所述的像素驱动电路。
11.根据权利要求10所述的显示装置,其特征在于,当所述像素驱动电路包括开关单元,每个像素驱动电路中同一所述开关单元连接同一控制信号端。
12.根据权利要求10所述的显示装置,其特征在于,当所述像素驱动电路包括开关单元,所述显示装置包括多组所述像素驱动电路;
在同一组所述像素驱动电路中,每个像素驱动电路中同一所述开关单元连接同一控制信号端;
且在不同组所述像素驱动电路中的同一所述开关单元连接不同控制信号端。
13.根据权利要求12所述的显示装置,其特征在于,所述显示装置包括第一组像素驱动电路和第二组像素驱动电路;
所述第一组像素驱动电路包括第1行到第n行像素驱动电路,所述第二组像素驱动电路包括第n+1行到第m行像素驱动电路,其中m>n+1,且n、m为大于1的正整数。
CN202010714642.3A 2020-07-23 2020-07-23 像素驱动电路及其驱动方法、显示装置 Pending CN111754937A (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202010714642.3A CN111754937A (zh) 2020-07-23 2020-07-23 像素驱动电路及其驱动方法、显示装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202010714642.3A CN111754937A (zh) 2020-07-23 2020-07-23 像素驱动电路及其驱动方法、显示装置

Publications (1)

Publication Number Publication Date
CN111754937A true CN111754937A (zh) 2020-10-09

Family

ID=72710585

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202010714642.3A Pending CN111754937A (zh) 2020-07-23 2020-07-23 像素驱动电路及其驱动方法、显示装置

Country Status (1)

Country Link
CN (1) CN111754937A (zh)

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112116893A (zh) * 2020-10-20 2020-12-22 京东方科技集团股份有限公司 一种像素驱动电路及其控制方法、显示面板
CN114175257A (zh) * 2021-02-10 2022-03-11 京东方科技集团股份有限公司 阵列基板及其显示面板和显示装置
CN114758630A (zh) * 2022-06-16 2022-07-15 惠科股份有限公司 背光模组及其驱动方法和显示装置
WO2022170661A1 (zh) * 2021-02-10 2022-08-18 京东方科技集团股份有限公司 阵列基板及其显示面板和显示装置

Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120113077A1 (en) * 2010-11-05 2012-05-10 Chul-Kyu Kang Pixel and organic light emitting display using the same
CN108694905A (zh) * 2017-04-04 2018-10-23 三星显示有限公司 有机发光显示装置及其驱动方法
CN109102778A (zh) * 2018-11-15 2018-12-28 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示装置
CN109523951A (zh) * 2018-12-29 2019-03-26 云谷(固安)科技有限公司 一种像素电路和显示装置
CN110197644A (zh) * 2019-06-10 2019-09-03 武汉华星光电半导体显示技术有限公司 像素驱动电路
CN111383600A (zh) * 2020-04-28 2020-07-07 厦门天马微电子有限公司 像素驱动电路、驱动方法、显示面板及显示装置

Patent Citations (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20120113077A1 (en) * 2010-11-05 2012-05-10 Chul-Kyu Kang Pixel and organic light emitting display using the same
CN108694905A (zh) * 2017-04-04 2018-10-23 三星显示有限公司 有机发光显示装置及其驱动方法
CN109102778A (zh) * 2018-11-15 2018-12-28 京东方科技集团股份有限公司 像素驱动电路及其驱动方法、显示装置
CN109523951A (zh) * 2018-12-29 2019-03-26 云谷(固安)科技有限公司 一种像素电路和显示装置
CN110197644A (zh) * 2019-06-10 2019-09-03 武汉华星光电半导体显示技术有限公司 像素驱动电路
CN111383600A (zh) * 2020-04-28 2020-07-07 厦门天马微电子有限公司 像素驱动电路、驱动方法、显示面板及显示装置

Cited By (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN112116893A (zh) * 2020-10-20 2020-12-22 京东方科技集团股份有限公司 一种像素驱动电路及其控制方法、显示面板
CN114175257A (zh) * 2021-02-10 2022-03-11 京东方科技集团股份有限公司 阵列基板及其显示面板和显示装置
WO2022170661A1 (zh) * 2021-02-10 2022-08-18 京东方科技集团股份有限公司 阵列基板及其显示面板和显示装置
CN114175257B (zh) * 2021-02-10 2022-10-28 京东方科技集团股份有限公司 阵列基板及其显示面板和显示装置
CN114758630A (zh) * 2022-06-16 2022-07-15 惠科股份有限公司 背光模组及其驱动方法和显示装置
US11842688B1 (en) 2022-06-16 2023-12-12 HKC Corporation Limited Backlight module, driving method and display device thereof

Similar Documents

Publication Publication Date Title
US11393373B2 (en) Gate drive circuit and drive method thereof, display device and control method thereof
CN106935198B (zh) 一种像素驱动电路、其驱动方法及有机发光显示面板
CN111754937A (zh) 像素驱动电路及其驱动方法、显示装置
KR20200057785A (ko) 구동 회로 및 그 구동 방법, 및 디스플레이 장치
CN109509433B (zh) 像素电路、显示装置和像素驱动方法
CN110136642B (zh) 一种像素电路及其驱动方法和显示面板
CN111445854B (zh) 像素驱动电路及其驱动方法、显示面板
CN111477162B (zh) 像素电路及其驱动方法、显示装置
CN109410842B (zh) 一种像素驱动电路及显示装置
CN111402807B (zh) 像素驱动电路及其驱动方法、显示面板及其驱动方法
CN111223447A (zh) 一种像素电路和显示面板
CN112820242B (zh) 像素驱动电路及其驱动方法、显示面板
CN111223443B (zh) 像素电路及其驱动方法、显示基板、显示装置
CN111710297B (zh) 像素驱动电路及其驱动方法、显示面板
CN109166542B (zh) 移位寄存器单元及驱动方法、栅极驱动电路、显示装置
US11341923B2 (en) Shift register unit, driving method thereof, gate driving circuit and display panel
CN112116893A (zh) 一种像素驱动电路及其控制方法、显示面板
CN113066422A (zh) 扫描与发光驱动电路、扫描与发光驱动系统、显示面板
CN110675815A (zh) 像素驱动电路及其驱动方法、显示装置
CN111243649B (zh) 移位寄存器单元、显示面板
CN111696483B (zh) 显示面板及其驱动方法、显示装置
CN111179805B (zh) 移位寄存器单元及其驱动方法、栅极驱动电路、显示面板
CN113053448B (zh) 移位寄存器单元、栅极驱动电路、显示面板
CN114093300B (zh) 像素电路及其驱动方法、显示基板、显示装置
CN111833815B (zh) 像素驱动电路及方法、显示面板及驱动方法

Legal Events

Date Code Title Description
PB01 Publication
PB01 Publication
SE01 Entry into force of request for substantive examination
SE01 Entry into force of request for substantive examination
RJ01 Rejection of invention patent application after publication
RJ01 Rejection of invention patent application after publication

Application publication date: 20201009