CN110957219B - 半导体器件及其形成方法 - Google Patents
半导体器件及其形成方法 Download PDFInfo
- Publication number
- CN110957219B CN110957219B CN201811124658.8A CN201811124658A CN110957219B CN 110957219 B CN110957219 B CN 110957219B CN 201811124658 A CN201811124658 A CN 201811124658A CN 110957219 B CN110957219 B CN 110957219B
- Authority
- CN
- China
- Prior art keywords
- source
- drain
- side wall
- fin
- forming
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims abstract description 62
- 239000004065 semiconductor Substances 0.000 title claims abstract description 51
- 239000000758 substrate Substances 0.000 claims abstract description 27
- 239000000463 material Substances 0.000 claims description 36
- 150000002500 ions Chemical class 0.000 claims description 32
- 238000005530 etching Methods 0.000 claims description 28
- 238000002955 isolation Methods 0.000 claims description 25
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 17
- 229910052710 silicon Inorganic materials 0.000 claims description 17
- 239000010703 silicon Substances 0.000 claims description 17
- -1 boron ions Chemical class 0.000 claims description 9
- LEVVHYCKPQWKOP-UHFFFAOYSA-N [Si].[Ge] Chemical compound [Si].[Ge] LEVVHYCKPQWKOP-UHFFFAOYSA-N 0.000 claims description 6
- 229910000577 Silicon-germanium Inorganic materials 0.000 claims description 5
- 229910001439 antimony ion Inorganic materials 0.000 claims description 3
- 229910052785 arsenic Inorganic materials 0.000 claims description 3
- 229910052796 boron Inorganic materials 0.000 claims description 3
- 238000001312 dry etching Methods 0.000 claims description 3
- 238000011065 in-situ storage Methods 0.000 claims description 3
- 229910001449 indium ion Inorganic materials 0.000 claims description 3
- 229910052698 phosphorus Inorganic materials 0.000 claims description 3
- 239000011574 phosphorus Substances 0.000 claims description 3
- 230000000694 effects Effects 0.000 description 12
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 7
- 229910052814 silicon oxide Inorganic materials 0.000 description 7
- 229910052581 Si3N4 Inorganic materials 0.000 description 6
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 6
- 125000006850 spacer group Chemical group 0.000 description 5
- 238000005229 chemical vapour deposition Methods 0.000 description 4
- 230000005669 field effect Effects 0.000 description 4
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 4
- 230000009286 beneficial effect Effects 0.000 description 3
- 239000012212 insulator Substances 0.000 description 3
- JBRZTFJDHDCESZ-UHFFFAOYSA-N AsGa Chemical compound [As]#[Ga] JBRZTFJDHDCESZ-UHFFFAOYSA-N 0.000 description 2
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 2
- 229910000530 Gallium indium arsenide Inorganic materials 0.000 description 2
- KXNLCSXBJCPWGL-UHFFFAOYSA-N [Ga].[As].[In] Chemical compound [Ga].[As].[In] KXNLCSXBJCPWGL-UHFFFAOYSA-N 0.000 description 2
- 238000005516 engineering process Methods 0.000 description 2
- 229910052732 germanium Inorganic materials 0.000 description 2
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 2
- 238000004519 manufacturing process Methods 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 238000000231 atomic layer deposition Methods 0.000 description 1
- 239000002019 doping agent Substances 0.000 description 1
- 230000009969 flowable effect Effects 0.000 description 1
- 239000012530 fluid Substances 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 238000005240 physical vapour deposition Methods 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 239000002210 silicon-based material Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/66787—Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel
- H01L29/66795—Unipolar field-effect transistors with an insulated gate, i.e. MISFET with a gate at the side of the channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/785—Field effect transistors with field effect produced by an insulated gate having a channel with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/302—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
- H01L21/306—Chemical or electrical treatment, e.g. electrolytic etching
- H01L21/3065—Plasma etching; Reactive-ion etching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/302—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
- H01L21/306—Chemical or electrical treatment, e.g. electrolytic etching
- H01L21/308—Chemical or electrical treatment, e.g. electrolytic etching using masks
- H01L21/3083—Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane
- H01L21/3086—Chemical or electrical treatment, e.g. electrolytic etching using masks characterised by their size, orientation, disposition, behaviour, shape, in horizontal or vertical plane characterised by the process involved to create the mask, e.g. lift-off masks, sidewalls, or to modify the mask, e.g. pre-treatment, post-treatment
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/823431—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type with a particular manufacturing method of transistors with a horizontal current flow in a vertical sidewall of a semiconductor body, e.g. FinFET, MuGFET
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/02—Semiconductor bodies ; Multistep manufacturing processes therefor
- H01L29/06—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
- H01L29/08—Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
- H01L29/0843—Source or drain regions of field-effect devices
- H01L29/0847—Source or drain regions of field-effect devices of field-effect transistors with insulated gate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/6653—Unipolar field-effect transistors with an insulated gate, i.e. MISFET using the removal of at least part of spacer, e.g. disposable spacer
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/66007—Multistep manufacturing processes
- H01L29/66075—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials
- H01L29/66227—Multistep manufacturing processes of devices having semiconductor bodies comprising group 14 or group 13/15 materials the devices being controllable only by the electric current supplied or the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched, e.g. three-terminal devices
- H01L29/66409—Unipolar field-effect transistors
- H01L29/66477—Unipolar field-effect transistors with an insulated gate, i.e. MISFET
- H01L29/6656—Unipolar field-effect transistors with an insulated gate, i.e. MISFET using multiple spacer layers, e.g. multiple sidewall spacers
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L29/00—Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
- H01L29/66—Types of semiconductor device ; Multistep manufacturing processes therefor
- H01L29/68—Types of semiconductor device ; Multistep manufacturing processes therefor controllable by only the electric current supplied, or only the electric potential applied, to an electrode which does not carry the current to be rectified, amplified or switched
- H01L29/76—Unipolar devices, e.g. field effect transistors
- H01L29/772—Field effect transistors
- H01L29/78—Field effect transistors with field effect produced by an insulated gate
- H01L29/7842—Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate
- H01L29/7848—Field effect transistors with field effect produced by an insulated gate means for exerting mechanical stress on the crystal lattice of the channel region, e.g. using a flexible substrate the means being located in the source/drain region, e.g. SiGe source and drain
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02524—Group 14 semiconducting materials
- H01L21/02532—Silicon, silicon germanium, germanium
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/0257—Doping during depositing
- H01L21/02573—Conductivity type
- H01L21/02576—N-type
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/0257—Doping during depositing
- H01L21/02573—Conductivity type
- H01L21/02579—P-type
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Ceramic Engineering (AREA)
- Manufacturing & Machinery (AREA)
- Plasma & Fusion (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
一种半导体器件及其形成方法,方法包括:提供衬底;在所述衬底上形成鳍部和栅极结构,所述栅极结构横跨所述鳍部,且所述栅极结构覆盖所述鳍部部分顶部表面和底部表面;在所述栅极结构两侧的所述鳍部内形成源漏凹槽,所述源漏凹槽包括底部区和位于底部区上的顶部区,在沿鳍部延伸方向上,所述顶部区尺寸大于底部区尺寸,所述顶部区侧壁到栅极结构侧壁的最小距离小于底部区侧壁到栅极结构侧壁的最小距离;在所述源漏凹槽内形成源漏掺杂层。所述方法提高了半导体器件的性能。
Description
技术领域
本发明涉及半导体制造领域,尤其涉及一种半导体器件及其形成方法。
背景技术
随着半导体制造技术的飞速发展,半导体器件朝着更高的元件密度,以及更高的集成度的方向发展。器件作为最基本的半导体器件,目前正被广泛应用,传统的平面器件对沟道电流的控制能力变弱,产生短沟道效应而导致漏电流,最终影响半导体器件的电学性能。
为了克服器件的短沟道效应,抑制漏电流,现有技术提出了鳍式场效应晶体管(Fin FET),鳍式场效应晶体管是一种常见的多栅器件,鳍式场效应晶体管的结构包括:位于衬底表面的鳍部和隔离层,所述隔离层覆盖部分所述鳍部的侧壁,且隔离层表面低于鳍部顶部;位于隔离层表面,以及鳍部的顶部和侧壁表面的栅极结构;位于所述栅极结构两侧的鳍部内的源区和漏区。
然而,现有技术形成的半导体器件的性能较差。
发明内容
本发明解决的技术问题是提供一种半导体器件及其形成方法,以提高半导体器件的性能。
为解决上述技术问题,本发明提供一种半导体器件的形成方法,包括:提供衬底;在所述衬底上形成鳍部和栅极结构,所述栅极结构横跨所述鳍部,且所述栅极结构覆盖所述鳍部部分顶部表面和底部表面;在所述栅极结构两侧的所述鳍部内形成源漏凹槽,所述源漏凹槽包括底部区和位于底部区上的顶部区,在沿鳍部延伸方向上,所述顶部区尺寸大于底部区尺寸,所述顶部区侧壁到栅极结构侧壁的最小距离小于底部区侧壁到栅极结构侧壁的最小距离;在所述源漏凹槽内形成源漏掺杂层。
可选的,所述源漏凹槽的形成方法包括:对鳍部进行第一刻蚀,在所述鳍部内形成初始源漏凹槽;形成初始源漏凹槽后,对鳍部进行第二刻蚀,形成源漏凹槽顶部区和源漏凹槽底部区,所述源漏凹槽顶部区和源漏凹槽底部区共同构成源漏凹槽。
可选的,对鳍部进行第一刻蚀前,在栅极结构两侧形成第一侧墙,所述第一侧墙还位于鳍部侧壁;以所述栅极结构和第一侧墙为掩膜,对所述鳍部进行第一刻蚀。
可选的,所述第一侧墙的厚度为6nm~15nm。
可选的,对鳍部进行第二刻蚀前,对部分所述第一侧墙进行减薄处理,形成第二侧墙;以所述栅极结构和第二侧墙为掩膜,对所述鳍部进行第二刻蚀。
可选的,所述第二侧墙的厚度为2nm~5nm。
可选的,对所述第一侧墙进行减薄处理的方法包括:对所述第一侧墙进行各向同性刻蚀,去除部分所述第一侧墙,以形成所述第二侧墙。
可选的,还包括:在衬底上形成介质层,所述介质层覆盖位于鳍部侧壁和栅极结构侧壁的部分第一侧墙;刻蚀去除介质层暴露出的部分第一侧墙,以形成所述第二侧墙和第三侧墙,所述介质层暴露出第二侧墙侧壁,所述介质层覆盖第三侧墙侧壁暴露出第三侧墙顶部表面。
可选的,形成源漏凹槽顶部区后,形成源漏凹槽底部区。
可选的,所述源漏凹槽顶部区侧壁和源漏凹槽底部区侧壁的距离为30nm~45nm。
可选的,所述源漏凹槽顶部区之间的鳍部的尺寸与所述源漏凹槽底部区之间的鳍部的尺寸比例为1:1.1~1:1.3。
可选的,所述源漏凹槽底部区之间的鳍部的尺寸为20nm~40nm。
可选的,所述源漏凹槽顶部区之间的鳍部的尺寸为18nm~30nm。
可选的,所述源漏凹槽顶部区深度与源漏凹槽深度的比例为1:2~1:3。
可选的,所述源漏凹槽顶部区的深度为15nm~25nm。
可选的,所述源漏掺杂层的形成工艺包括:外延生长工艺;在外延形成源漏掺杂层的过程中,还包括对所述源漏掺杂层进行原位掺杂,在源漏掺杂层内掺杂源漏离子。
可选的,当所述栅极结构用于形成P型器件时,源漏掺杂层的材料包括掺杂有源漏离子的硅锗,所述源漏离子的导电类型为P型离子,所述源漏离子包括:硼离子、BF2+离子或铟离子;当所述栅极结构用于形成N型器件时,源漏掺杂层的材料包括掺杂有源漏离子的硅,源漏离子的导电类型为N型离子,所述源漏离子包括:包括磷离子、砷离子或锑离子。
相应的,本发明还提供一种采用上述任一项方法所形成的半导体器件,包括:衬底;位于衬底上的鳍部和栅极结构,栅极结构横跨鳍部,覆盖鳍部部分顶部表面和底部表面;位于栅极结构两侧的鳍部内的源漏凹槽,所述源漏凹槽包括底部区和位于底部区上的顶部区,在沿鳍部延伸方向上,所述顶部区尺寸大于底部区尺寸,所述顶部区侧壁到栅极结构侧壁的最小距离小于底部区侧壁到栅极结构侧壁的最小距离;位于源漏凹槽内的源漏掺杂层。
与现有技术相比,本发明实施例的技术方案具有以下有益效果:
本发明技术方案提供的半导体器件的形成方法中,源漏凹槽位于栅极结构两侧的鳍部内,所述源漏凹槽包括底部区和顶部区,在沿鳍部延伸方向上,所述顶部区尺寸大于底部区尺寸,所述顶部区侧壁到栅极结构侧壁的最小距离小于底部区侧壁到栅极结构侧壁的最小距离,则栅极结构两侧的源漏凹槽底部区之间的距离较远,故源漏凹槽底部区之间的鳍部尺寸较大,形成于源漏凹槽底部区内的源漏掺杂层的距离较远。源漏掺杂层位于源漏凹槽内,源漏掺杂层之间的鳍部为半导体器件的沟道;源漏凹槽底部区内的源漏掺杂层之间的沟道尺寸较大,后续在源漏掺杂层上施加电压时所形成的耗尽层厚度小于沟道的长度,不容易发生短沟道效应,从而使得半导体器件的性能得到提升。
附图说明
图1是一种半导体器件的结构示意图;
图2至图13是本发明一实施例中半导体器件形成过程的结构示意图。
具体实施方式
正如背景技术所述,现有技术的半导体器件的性能较差。
一种半导体器件,参考图1,包括:提供衬底;位于衬底100表面的鳍部110和隔离结构101;位于隔离结构101上,横跨鳍部110的栅极结构120;位于栅极结构120侧壁的侧墙130;位于栅极结构120和侧墙130两侧的鳍部110内的源漏掺杂层140,所述源漏掺杂层内具有源漏离子。
随着半导体技术的发展,半导体器件的特征尺寸不断缩小,鳍式场效应晶体管沟道的长度也不断缩小。在鳍式场效应晶体管栅极结构120和源漏掺杂层140上分别施加电压时,在沟道区内产生耗尽层,沟道顶部区的耗尽层主要由栅极结构上的电压控制,产生短沟道效应的机率较小;沟道底部区离栅极结构120较远,栅极结构上的电压对沟道底部区耗尽层的产生影响较小,主要由源漏掺杂层140上的电压来控制沟道底部区耗尽层的厚度,当所述沟道底部区耗尽层的厚度大于沟道的长度时,容易产生短沟道效应。为降低沟道底部区的短沟道效应,常用的方法是对沟道底部区进行高浓度掺杂,然而高掺杂的掺杂离子不稳定,在热制程中容易发生扩散,进入到沟道顶部区,使得晶体管的阈值电压提高,从而影响半导体器件的性能。
在此基础上,本发明提供一种半导体器件的形成方法,在栅极结构两侧的鳍部内形成源漏凹槽,所述源漏凹槽包括底部区和顶部区,所述顶部区侧壁相对于底部区侧壁凸出,所述源漏凹槽底部区之间的鳍部距离较远,即源漏凹槽底部区内的源漏掺杂层之间的沟道较远,降低了源漏凹槽底部区内的源漏掺杂层之间的短沟道效应,所述方法提高了半导体器件的性能。
为使本发明的上述目的、特征和优点能够更为明显易懂,下面结合附图对本发明的具体实施例做详细的说明。
图2至图13是本发明一实施例中半导体器件形成过程的结构示意图。
请参考图2和图3,图3为图2中沿M-M1方向的剖面图,提供衬底200。
在所述衬底200上形成鳍部210和栅极结构220,所述鳍部210可以为若干个,所述栅极结构220横跨所述若干鳍部210,覆盖鳍部210部分侧壁和顶部表面。
所述衬底200上还具有隔离层201,所述隔离层201覆盖鳍部210部分侧壁。
所述衬底200的材料包括硅、锗、锗化硅、砷化镓、铟镓砷等半导体材料,其中硅材料包括单晶硅、多晶硅或非晶硅。所述衬底200还能够是绝缘体上半导体结构,所述绝缘体上半导体结构包括绝缘体及位于绝缘体上的半导体材料层,所述半导体材料层的材料包括硅、锗、锗化硅、砷化镓、铟镓砷等半导体材料。
本实施例中,所述衬底200的材料为单晶硅。
本实施例中,所述鳍部210通过图形化所述衬底200而形成。在其它实施例中,可以是:在所述衬底上形成鳍部材料层,然后图形化所述鳍部材料层,从而形成所述鳍部210。
本实施例中,所述鳍部210的材料为单晶硅。在其它实施例中,所述鳍部210的材料为单晶锗硅或者其它半导体材料。
所述隔离层201的形成步骤包括:在所述衬底200上形成初始隔离膜(未图示),所述初始隔离膜覆盖所述鳍部210的顶部表面;平坦化所述初始隔离膜,直至露出鳍部210顶部的表面;回刻蚀所述初始隔离膜,暴露出所述鳍部210的部分侧壁,形成隔离层201。所述隔离层201用于电学隔离鳍部210。
所述初始隔离膜的材料包括氧化硅或氮化硅。
在本实施例中,所述初始隔离膜的材料为氧化硅;回刻蚀后所述初始隔离膜的厚度是所述鳍部210深度的1/4~1/2。所述初始隔离膜的形成工艺为流体化学气相沉积工艺(Flowable Chemical Vapor Deposition,简称FCVD)。
本实施例中,所述隔离层201的材料为氧化硅。
本实施例中,栅极结构220包括横跨鳍部210的栅介质层、位于栅介质层上的栅电极层以及位于栅电极层顶部的栅保护层202。其他实施例中,不形成栅保护层。
本实施例中,栅介质层的材料为氧化硅,所述栅电极层的材料为多晶硅。所述栅保护层202的材料为氮化硅、氮氧化硅、碳氧化硅、碳氮化硅或碳氮氧化硅。
本实施例中,还包括在所述栅极结构220的侧壁形成偏移侧墙230。
所述偏移侧墙230保护所述栅极层侧壁,且定义轻掺杂区的位置。
所述偏移侧墙230的形成方法包括:在所述隔离层201鳍部210和栅极结构220上形成偏移侧墙材料层(未图示),所述偏移侧墙材料层覆盖所述鳍部210的部分侧壁表面和部分顶部表面以及所述栅极结构220的侧壁和顶部表面;回刻蚀所述偏移侧墙材料层,直至暴露出所述鳍部210和栅保护层202的顶部表面,在鳍部210上形成覆盖于所述栅极结构220侧壁的偏移侧墙230。
所述偏移侧墙230的材料为氮化硅。
在栅极结构两侧的鳍部内形成源漏凹槽,所述源漏凹槽包括底部区和位于底部区上的顶部区,在沿鳍部延伸方向上,所述顶部区尺寸大于底部区尺寸,所述顶部区侧壁到栅极结构侧壁的最小距离小于底部区侧壁到栅极结构侧壁的最小距离。
在一实施例中,形成源漏凹槽顶部区后,形成源漏凹槽底部区。
本实施例中,所述源漏凹槽的形成方法包括:对鳍部进行第一刻蚀,在所述鳍部内形成初始源漏凹槽;形成初始源漏凹槽后,对鳍部进行第二刻蚀,对鳍部进行第二刻蚀,形成源漏凹槽顶部区和源漏凹槽底部区。具体请参考图4至图11。
请参考图4和图5,图4与图2剖面方向一致,图5与图3剖面方向一致,在栅极结构220两侧形成第一侧墙240,所述第一侧墙240覆盖栅极结构220侧壁。
具体的,所述第一侧墙240覆盖偏移侧墙230侧壁。
所述第一侧墙240还覆盖鳍部210侧壁。
所述第一侧墙240为定义了后续形成的源漏凹槽底部区的位置。
所述第一侧墙240的形成方法包括:在所述隔离层201、鳍部210、栅极结构220和偏移侧墙230上形成第一侧墙材料层(未图示),所述第一侧墙材料层覆盖所述鳍部210的部分侧壁表面和部分顶部表面以及所述栅极结构220的侧壁和顶部表面;回刻蚀所述第一侧墙材料层,直至暴露出所述鳍部210和栅保护层202的顶部表面,在鳍部210上形成覆盖于所述栅极结构220侧壁的第一侧墙240。
所述第一侧墙材料层的形成工艺为化学气相沉积工艺、物理气相沉积工艺或原子层沉积工艺中的一种或多种组合。
所述第一侧墙材料层的材料包括氧化硅、氮化硅、氮氧化硅、碳氧化硅、碳氮化硅或碳氮氧化硅。
本实施例中,所述第一侧墙材料层的形成工艺为化学气相沉积工艺。所述第一侧墙240的材料为氮化硅。
所述栅极结构220、偏移侧墙230和第一侧墙240的尺寸决定了源漏凹槽底部区之间的沟道的尺寸。
所述第一侧墙240的厚度为6nm~15nm。
所述第一侧墙240厚度过厚,则源漏凹槽底部区之间的沟道的尺寸过大,鳍部尺寸固定,源漏凹槽底部区的源漏掺杂层尺寸较小,不利于半导体器件性能;所述第一侧墙240厚度过薄,则源漏凹槽底部区之间的沟道的尺寸改进较小,对半导体器件的短沟道效应改善不足。
请参考图6和图7,图6与图4剖面方向一致,图7与图5剖面方向一致,在所述隔离层201上形成介质层250,所述介质层250覆盖部分鳍部210侧壁。
所述介质层250为后续形成第二侧墙时的停止层。
所述介质层250顶部表面低于鳍部210顶部表面。
所述介质层250的形成方法包括:在所述隔离层201、鳍部210、栅极结构220偏移侧墙230和第一侧墙240上形成初始介质层(未图示),所述第初始介质层覆盖所述鳍部210的部分侧壁表面和部分顶部表面以及所述栅极结构220的侧壁和顶部表面;回刻蚀所述初始介质层,形成覆盖鳍部210部分侧壁的介质层250。
所述介质层250顶部表面低于鳍部210顶部表面。
所述介质层250的材料包括氧化硅、氮化硅、氮氧化硅、碳氧化硅、碳氮化硅或碳氮氧化硅。
本实施例中,所述介质层250的材料为氧化硅。
请参考图8,图8与图7剖面方向一致,以所述栅极结构220和第一侧墙240为掩膜,对所述鳍部210进行第一刻蚀,在鳍部210内形成初始源漏凹槽260。
所述初始源漏凹槽260为后续形成源漏凹槽提供空间。
所述初始源漏凹槽260的尺寸与后续形成的源漏凹槽的底部区尺寸相同。
所述栅极结构220、偏移侧墙230和第一侧墙240的尺寸决定了源漏凹槽底部区之间的沟道的尺寸。
本实施例中,所述初始源漏凹槽260的深度小于后续形成的源漏凹槽的深度。
在一实施例中,所述初始源漏凹槽260的深度等于后续形成的源漏凹槽的深度。则在后续制程前,需要在初始源漏凹槽260内形成牺牲层,保护初始源漏凹槽260底部表面,同时作为后续形成源漏凹槽顶部区的刻蚀停止层。
请参考图9,图9与图6剖面方向一致,形成初始源漏凹槽260后,对部分所述第一侧墙240进行减薄处理,形成第二侧墙241。
所述第二侧墙241覆盖栅极结构220侧壁。所述第二侧墙241还覆盖部分鳍部210侧壁。
对所述第一侧墙240进行减薄处理的方法包括:对所述介质层250包括出的第一侧墙240进行各向同性刻蚀,去除部分所述第一侧墙240,以形成所述第二侧墙241。
对所述第一侧墙进行各向同性刻蚀的工艺包括:干法刻蚀工艺。
本实施例中,对部分所述第一侧墙240进行减薄处理后,使得所述第一侧墙240形成为第二侧墙241和第三侧墙242,所述第三侧墙242覆盖部分鳍部210侧壁,所述介质层250暴露出第二侧墙241侧壁,所述介质层250覆盖第三侧墙242侧壁暴露出第三侧墙242顶部表面,所述第三侧墙242顶部表面与介质层顶部表面齐平。
所述第二侧墙241的厚度为2nm~5nm。
所述第二侧墙241定义了后续形成的源漏凹槽顶部区的位置。
所述栅极结构220、偏移侧墙230和第二侧墙241的尺寸决定了源漏凹槽顶部区之间的沟道的尺寸。
所述第二侧墙241厚度过厚,则源漏掺杂层对沟道的应力较小,不利于半导体器件性能;所述第二侧墙241厚度过薄,则源漏凹槽顶部区之间的沟道的尺寸较小,容易发生短沟道效应。
请参考图10和图11,图10为图9中沿M-M1方向的剖面图,图11为图10中沿N-N1方向的剖面图,形成第二侧墙241,以所述栅极结构220和第二侧墙241为掩膜,对所述鳍部210进行第二刻蚀,形成源漏凹槽261。
所述源漏凹槽261包括:底部区和位于底部区上的顶部区。
所述源漏凹槽261顶部区侧壁和源漏凹槽261底部区侧壁的距离为30nm~45nm。
所述第二刻蚀的工艺包括各向异性的干法刻蚀。
本实施例中,所述第二刻蚀的工艺参数包括:第一阶段刻蚀,采用的气体包括CF4气体和H2,CF4气体的流量为10sccm~300sccm,H2气体的流量为20sccm~500sccm,温度为50摄氏度~100摄氏度,时间为5秒~50秒;第二阶段刻蚀,采用的气体包括CH3F气体、O2气体和He,CH3F气体的流量为60sccm~800sccm,O2气体的流量为5sccm~200sccm,He的流量为60sccm~200sccm,温度为25摄氏度~65摄氏度,时间为5秒~100秒。
通过控制刻蚀的时间,控制刻蚀深度,从而控制源漏凹槽261顶部区的深度。
所述源漏凹槽261顶部区深度与源漏凹槽261深度的比例为1:2~1:3.
所述源漏凹槽261顶部区的深度为15nm~25nm。
所述源漏凹槽261顶部区的深度过小,源漏凹槽261顶部区内的源漏掺杂层对沟道的应力过小,半导体器件性能不佳;所述源漏凹槽261顶部区的深度过大,源漏凹槽261深度固定,源漏凹槽261底部区之间的源漏掺杂层的沟道容易发生短沟道效应。
所述栅极结构220、偏移侧墙230和第一侧墙240的尺寸决定了源漏凹槽261底部区之间的沟道的尺寸。
所述栅极结构220、偏移侧墙230和第二侧墙241的尺寸决定了源漏凹槽261顶部区之间的沟道的尺寸。
所述源漏凹槽顶部区之间的鳍部的尺寸与所述源漏凹槽底部区之间的鳍部的尺寸比例为1:1.1~1:1.3。
所述源漏凹槽261顶部区之间的鳍部的尺寸为18nm~30nm。
所述源漏凹槽261底部区之间的鳍部的尺寸为20nm~40nm。
所述源漏凹槽261底部区之间的鳍部的尺寸即为源漏凹槽261底部区之间的沟道的长度。
源漏凹槽261位于栅极结构两侧的鳍部210内,所述源漏凹槽261包括底部区和顶部区,在沿鳍部210延伸方向上,所述顶部区尺寸大于底部区尺寸,所述顶部区侧壁到栅极结构220侧壁的最小距离小于底部区侧壁到栅极结构220侧壁的最小距离,则源漏凹槽261底部区之间的距离较远,故源漏凹槽261底部区之间的鳍部210尺寸较大,后续形成于源漏凹槽261底部区内的源漏掺杂层的距离较远。源漏掺杂层位于源漏凹槽内,源漏掺杂层之间的鳍部210为半导体器件的沟道;源漏凹槽底部区内的源漏掺杂层之间的沟道尺寸较大,后续在源漏掺杂层上施加电压时所形成的耗尽层宽度小于沟道的宽度,不容易发生短沟道效应,从而使得半导体器件的性能得到提升。
请参考图12和图13,图12与图10剖面方向一致,图13与图11剖面方向一致,在所述源漏凹槽261内形成源漏掺杂层。
在所述源漏凹槽261内形成源漏掺杂层270的工艺包括:外延工艺。
所述在外延形成源漏掺杂层270的过程中,还包括对所述源漏掺杂层270进行原位掺杂,在源漏掺杂层内掺杂源漏离子。
当所述栅极结构220用于形成P型器件时,源漏掺杂层270的材料包括掺杂有源漏离子的硅锗,所述源漏离子的导电类型为P型离子,所述源漏离子包括:硼离子、BF2+离子或铟离子。
当所述栅极结构220用于形成N型器件时,源漏掺杂层270的材料包括掺杂有源漏离子的硅,源漏离子的导电类型为N型离子,所述源漏离子包括:包括磷离子、砷离子或锑离子。
源漏掺杂层270位于源漏凹槽261内,源漏掺杂层270之间的鳍部210为半导体器件的沟道;源漏凹槽261底部区内的源漏掺杂层270之间的沟道尺寸较大,后续在源漏掺杂层270上施加电压时所形成的耗尽层宽度小于沟道的宽度,不容易发生短沟道效应,从而使得半导体器件的性能得到提升。
相应的,本实施例还提供一种采用上述方法形成的半导体器件,参考图12,包括:衬底200;位于衬底200上的鳍部210和栅极结构220,栅极结构220横跨鳍部210,覆盖鳍部210部分顶部表面和底部表面;位于栅极结构220两侧的鳍部210内的源漏凹槽,所述源漏凹槽包括底部区和位于底部区上的顶部区,在沿鳍部210延伸方向上,所述顶部区尺寸大于底部区尺寸,所述顶部区侧壁到栅极结构220侧壁的最小距离小于底部区侧壁到栅极结构220侧壁的最小距离;位于源漏凹槽内的源漏掺杂层270。
所述衬底200参照前述实施例的内容,不再详述。
所述栅极结构220的结构和位置参考前述实施例的内容,不再详述。
所述源漏掺杂层270的材料和位置参考前述实施例的内容,不再详述。虽然本发明披露如上,但本发明并非限定于此。任何本领域技术人员,在不脱离本发明的精神和范围内,均可作各种更动与修改,因此本发明的保护范围应当以权利要求所限定的范围为准。
Claims (14)
1.一种半导体器件的形成方法,其特征在于,包括:
提供衬底;在所述衬底上形成鳍部和栅极结构,所述栅极结构横跨所述鳍部,且所述栅极结构覆盖所述鳍部部分顶部表面和底部表面;所述衬底上还具有隔离层,所述隔离层覆盖所述鳍部的部分侧壁;
在所述栅极结构两侧的所述鳍部内形成源漏凹槽,所述源漏凹槽包括底部区和位于底部区上的顶部区,在沿鳍部延伸方向上,所述顶部区尺寸大于底部区尺寸,所述顶部区侧壁到栅极结构侧壁的最小距离小于底部区侧壁到栅极结构侧壁的最小距离;
在所述源漏凹槽内形成源漏掺杂层;
所述源漏凹槽的形成方法包括:在栅极结构两侧形成第一侧墙,所述第一侧墙还位于鳍部侧壁;在衬底上形成介质层,所述介质层覆盖位于鳍部侧壁和栅极结构侧壁的部分第一侧墙;刻蚀去除介质层暴露出的部分第一侧墙;以所述栅极结构和第一侧墙为掩膜,对所述鳍部进行第一刻蚀,在所述鳍部内形成初始源漏凹槽;形成初始源漏凹槽后,对部分所述第一侧墙进行减薄处理,形成第二侧墙和第三侧墙,所述第三侧墙覆盖部分鳍部侧壁,所述介质层暴露出第二侧墙侧壁,所述介质层覆盖第三侧墙侧壁暴露出第三侧墙顶部表面,所述第三侧墙顶部表面与介质层顶部表面齐平;以所述栅极结构和第二侧墙为掩膜,对所述鳍部进行第二刻蚀,形成源漏凹槽顶部区和源漏凹槽底部区,所述源漏凹槽顶部区和源漏凹槽底部区共同构成源漏凹槽;
其中,所述源漏凹槽的底部低于所述隔离层的顶表面;所述第一刻蚀和第二刻蚀为干法刻蚀。
2.根据权利要求1所述的半导体器件的形成方法,其特征在于,所述第一侧墙的厚度为6nm~15nm。
3.根据权利要求1所述的半导体器件的形成方法,其特征在于,所述第二侧墙的厚度为2nm~5nm。
4.根据权利要求1所述的半导体器件的形成方法,其特征在于,对所述第一侧墙进行减薄处理的方法包括:对所述第一侧墙进行各向同性刻蚀,去除部分所述第一侧墙,以形成所述第二侧墙。
5.根据权利要求1所述的半导体器件的形成方法,其特征在于,形成源漏凹槽顶部区后,形成源漏凹槽底部区。
6.根据权利要求1所述的半导体器件的形成方法,其特征在于,所述源漏凹槽顶部区侧壁和源漏凹槽底部区侧壁的距离为30nm~45nm。
7.根据权利要求1所述的半导体器件的形成方法,其特征在于,所述源漏凹槽顶部区之间的鳍部的尺寸与所述源漏凹槽底部区之间的鳍部的尺寸比例为1:1.1~1:1.3。
8.根据权利要求1所述的半导体器件的形成方法,其特征在于,所述源漏凹槽底部区之间的鳍部的尺寸为20nm~40nm。
9.根据权利要求1所述的半导体器件的形成方法,其特征在于,所述源漏凹槽顶部区之间的鳍部的尺寸为18nm~30nm。
10.根据权利要求1所述的半导体器件的形成方法,其特征在于,所述源漏凹槽顶部区深度与源漏凹槽深度的比例为1:2~1:3。
11.根据权利要求1所述的半导体器件的形成方法,其特征在于,所述源漏凹槽顶部区的深度为15nm~25nm。
12.根据权利要求1所述的半导体器件的形成方法,其特征在于,所述源漏掺杂层的形成工艺包括:外延生长工艺;在外延形成源漏掺杂层的过程中,还包括对所述源漏掺杂层进行原位掺杂,在源漏掺杂层内掺杂源漏离子。
13.如权利要求12所述的半导体器件的形成方法,其特征在于,当所述栅极结构用于形成P型器件时,源漏掺杂层的材料包括掺杂有源漏离子的硅锗,所述源漏离子的导电类型为P型离子,所述源漏离子包括:硼离子、BF2 +离子或铟离子;当所述栅极结构用于形成N型器件时,源漏掺杂层的材料包括掺杂有源漏离子的硅,源漏离子的导电类型为N型离子,所述源漏离子包括:包括磷离子、砷离子或锑离子。
14.一种采用权利要求1至13任一项方法所形成的半导体器件,其特征在于,包括:
衬底;
位于衬底上的鳍部和栅极结构,栅极结构横跨鳍部,覆盖鳍部部分顶部表面和底部表面;
位于栅极结构两侧的鳍部内的源漏凹槽,所述源漏凹槽包括底部区和位于底部区上的顶部区,在沿鳍部延伸方向上,所述顶部区尺寸大于底部区尺寸,所述顶部区侧壁到栅极结构侧壁的最小距离小于底部区侧壁到栅极结构侧壁的最小距离;
位于源漏凹槽内的源漏掺杂层。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811124658.8A CN110957219B (zh) | 2018-09-26 | 2018-09-26 | 半导体器件及其形成方法 |
US16/559,081 US10978577B2 (en) | 2018-09-26 | 2019-09-03 | Semiconductor devices and fabrication methods thereof |
US17/197,423 US11374116B2 (en) | 2018-09-26 | 2021-03-10 | Semiconductor devices |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201811124658.8A CN110957219B (zh) | 2018-09-26 | 2018-09-26 | 半导体器件及其形成方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN110957219A CN110957219A (zh) | 2020-04-03 |
CN110957219B true CN110957219B (zh) | 2023-12-22 |
Family
ID=69883566
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201811124658.8A Active CN110957219B (zh) | 2018-09-26 | 2018-09-26 | 半导体器件及其形成方法 |
Country Status (2)
Country | Link |
---|---|
US (2) | US10978577B2 (zh) |
CN (1) | CN110957219B (zh) |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102012111082A1 (de) * | 2012-03-28 | 2013-10-02 | Taiwan Semiconductor Manufacturing Co., Ltd. | Gate-Stapel eines Fin-Feldeffekttransistors |
CN104037088A (zh) * | 2014-06-19 | 2014-09-10 | 上海华力微电子有限公司 | 鳍式场效应晶体管的制造方法 |
CN104332410A (zh) * | 2014-11-05 | 2015-02-04 | 上海华力微电子有限公司 | 一种鳍式场效应晶体管的制造方法 |
CN105552124A (zh) * | 2014-10-30 | 2016-05-04 | 中芯国际集成电路制造(上海)有限公司 | 鳍式场效应管及其形成方法 |
CN106486375A (zh) * | 2015-08-31 | 2017-03-08 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构的形成方法 |
CN107591438A (zh) * | 2016-07-07 | 2018-01-16 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件及其形成方法 |
CN107958935A (zh) * | 2016-10-18 | 2018-04-24 | 中芯国际集成电路制造(上海)有限公司 | 鳍式场效应管及其形成方法 |
CN108573869A (zh) * | 2017-03-07 | 2018-09-25 | 中芯国际集成电路制造(上海)有限公司 | 鳍式场效应管及其形成方法 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US8946064B2 (en) * | 2011-06-16 | 2015-02-03 | International Business Machines Corporation | Transistor with buried silicon germanium for improved proximity control and optimized recess shape |
US9590037B2 (en) * | 2014-03-19 | 2017-03-07 | International Business Machines Corporation | p-FET with strained silicon-germanium channel |
US9972695B2 (en) * | 2016-08-04 | 2018-05-15 | International Business Machines Corporation | Binary metal oxide based interlayer for high mobility channels |
CN107958873B (zh) * | 2016-10-18 | 2020-11-27 | 中芯国际集成电路制造(上海)有限公司 | 鳍式场效应管及其形成方法 |
-
2018
- 2018-09-26 CN CN201811124658.8A patent/CN110957219B/zh active Active
-
2019
- 2019-09-03 US US16/559,081 patent/US10978577B2/en active Active
-
2021
- 2021-03-10 US US17/197,423 patent/US11374116B2/en active Active
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102012111082A1 (de) * | 2012-03-28 | 2013-10-02 | Taiwan Semiconductor Manufacturing Co., Ltd. | Gate-Stapel eines Fin-Feldeffekttransistors |
CN104037088A (zh) * | 2014-06-19 | 2014-09-10 | 上海华力微电子有限公司 | 鳍式场效应晶体管的制造方法 |
CN105552124A (zh) * | 2014-10-30 | 2016-05-04 | 中芯国际集成电路制造(上海)有限公司 | 鳍式场效应管及其形成方法 |
CN104332410A (zh) * | 2014-11-05 | 2015-02-04 | 上海华力微电子有限公司 | 一种鳍式场效应晶体管的制造方法 |
CN106486375A (zh) * | 2015-08-31 | 2017-03-08 | 中芯国际集成电路制造(上海)有限公司 | 半导体结构的形成方法 |
CN107591438A (zh) * | 2016-07-07 | 2018-01-16 | 中芯国际集成电路制造(上海)有限公司 | 半导体器件及其形成方法 |
CN107958935A (zh) * | 2016-10-18 | 2018-04-24 | 中芯国际集成电路制造(上海)有限公司 | 鳍式场效应管及其形成方法 |
CN108573869A (zh) * | 2017-03-07 | 2018-09-25 | 中芯国际集成电路制造(上海)有限公司 | 鳍式场效应管及其形成方法 |
Also Published As
Publication number | Publication date |
---|---|
US20210202720A1 (en) | 2021-07-01 |
US11374116B2 (en) | 2022-06-28 |
US10978577B2 (en) | 2021-04-13 |
CN110957219A (zh) | 2020-04-03 |
US20200098895A1 (en) | 2020-03-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7824969B2 (en) | Finfet devices and methods for manufacturing the same | |
US20090174002A1 (en) | Mosfet having a high stress in the channel region | |
US11049973B2 (en) | Semiconductor device and fabrication method thereof | |
US9679962B2 (en) | FinFET and method of manufacturing the same | |
US9583622B2 (en) | Semiconductor structure and method for manufacturing the same | |
CN109979986B (zh) | 半导体器件及其形成方法 | |
CN106935505B (zh) | 鳍式场效应晶体管的形成方法 | |
CN111354641B (zh) | 半导体器件及其形成方法 | |
US9673325B2 (en) | FinFET device having a material formed on reduced source/drain region and method of forming the same | |
US10354993B2 (en) | Electrostatic discharge protection structure and fabricating method thereof | |
CN109087861B (zh) | 半导体器件及其形成方法 | |
CN109285778B (zh) | 半导体器件及其形成方法 | |
CN107579108B (zh) | 半导体结构的形成方法 | |
CN110957219B (zh) | 半导体器件及其形成方法 | |
US11799018B2 (en) | Semiconductor structure and method for forming the same | |
CN104347508A (zh) | 半导体结构及其形成方法 | |
CN110957361B (zh) | 半导体器件及其形成方法 | |
CN111128731B (zh) | 半导体器件及其形成方法 | |
CN109003976B (zh) | 半导体结构及其形成方法 | |
CN108630752B (zh) | 半导体结构及其形成方法 | |
CN108155100B (zh) | 半导体器件的形成方法 | |
CN104167363A (zh) | 在FinFET器件上形成离子注入侧墙保护层的方法 | |
CN104465377A (zh) | Pmos晶体管及其形成方法 | |
CN103779212A (zh) | 半导体结构及其制造方法 | |
CN112397389B (zh) | 半导体器件及其形成方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |